CN103150280A - 一种总线接口转接板和数据传输系统 - Google Patents

一种总线接口转接板和数据传输系统 Download PDF

Info

Publication number
CN103150280A
CN103150280A CN2012105876075A CN201210587607A CN103150280A CN 103150280 A CN103150280 A CN 103150280A CN 2012105876075 A CN2012105876075 A CN 2012105876075A CN 201210587607 A CN201210587607 A CN 201210587607A CN 103150280 A CN103150280 A CN 103150280A
Authority
CN
China
Prior art keywords
bus interface
connecting line
voltage
data
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012105876075A
Other languages
English (en)
Inventor
高云天
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innofidei Technology Co Ltd
Original Assignee
Innofidei Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innofidei Technology Co Ltd filed Critical Innofidei Technology Co Ltd
Priority to CN2012105876075A priority Critical patent/CN103150280A/zh
Publication of CN103150280A publication Critical patent/CN103150280A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本发明提供了一种总线接口转接板和数据传输系统。总线接口转接板包括:总线接口连接器和通用串行总线接口;总线接口连接器包括n根连接线,n根连接线的一端分别用于连接总线接口中对应的n根插针,n为正整数;通用串行总线接口中包括m根数据线,m根数据线的一端分别用于连接通用串行总线设备中对应的m根数据线,m为正整数,m<n;通用串行总线接口中m根数据线的另一端,分别连接总线接口连接器的n根连接线中的m根连接线的另一端。本发明的总线接口转接板为集成的整体结构,在通过USB设备对总线接口进行测试时,不需要临时搭建电路,使用方便,且连接的稳定性较高,可提高测试的效率,保证测试的稳定性和准确性。

Description

一种总线接口转接板和数据传输系统
技术领域
本发明涉及通信技术,特别是涉及一种总线接口转接板,以及一种基于总线接口的数据传输系统。
背景技术
在2001年英特尔(Intel)公司提出要用新一代的技术取代外围部件互连总线(Peripheral Component Interconnect,PCI)和多种芯片的内部连接,并称之为第三代I/O总线技术。随后包括Intel、超微半导体(Advanced MicroDevices,AMD)公司、戴尔(DELL)、国际商业机器公司(InternationalBusiness Machines Corporation,IBM)在内的20多家业界主导公司开始起草新技术的规范,并在2002年完成,对其正式命名为PCI Express即PCI-E,表示新一代的总线接口。
PCI-E采用了点对点串行连接,比起PCI以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线请求带宽,而且可以把数据传输率提高到一个很高的频率,达到PCI所不能提供的高带宽。
其中有一种PCI-E总线的接口,具有52个管脚,即该PCI-E是52针(pin)的器件,通常可以将其称之为MINI PCI-E。在该PCI-E的研发中,需要对该PCI-E进行测试。但是,测试所使用的台式电脑、笔记本电脑等终端往往采用的是通用串行总线(Universal Serial BUS,USB)接口进行数据的传输,因此若想要在终端在测试该PCI-E,就需要将该PCI-E连接一个USB接口,从而与终端上的USB接口,实现数据传输。
因此,在现场测试中,会对该PCI-E各管脚布线,使该PCI-E连接USB接口,从而能够与终端进行数据传输。但是测试前临时为该PCI-E布线,比较浪费时间,导致测试时间延后,影响测试效率。此外,该PCI-E和USB接口的管脚临时与导线连接时,稳定性得不到保证,可能会导致测试中出现连接中断等问题。
发明内容
本发明提供了一种总线接口转接板,以解决现有技术测试前临时布线连接总线接口和USB设备,导致测试效率、稳定性较低的问题。
相应的,本发明实施例还提供了一种基于总线接口的数据传输系统。
为了解决上述问题,本发明公开了一种总线接口转接板,包括:
总线接口连接器和通用串行总线接口;
所述总线接口连接器包括n根连接线,所述n根连接线的一端分别用于连接总线接口中对应的n根插针,其中,n为正整数;
所述通用串行总线接口中包括m根数据线,所述m根数据线的一端分别用于连接通用串行总线设备中对应的m根数据线,其中,m为正整数;
所述通用串行总线接口中m根数据线的另一端,分别连接所述总线接口连接器的n根连接线中的m根连接线的另一端,其中,m<n;
所述通用串行总线接口,用于通过所述m根数据线接收所述通用串行总线设备发送的第一数据,并发送给所述总线接口连接器,以及通过所述m根数据线接收所述总线接口连接器发送的第二数据,并发送给所述通用串行总线设备;
所述总线接口连接器,用于通过所述n根连接线中的m根连接线接收所述总线接口发送的第二数据,并发送给所述通用串行总线接口,以及通过所述n根连接线中的m根连接线接收所述通用串行总线接口发送的第一数据,并发送给所述总线接口。
相应的,本发明实施例还提供了一种基于总线接口的数据传输系统,包括:
总线接口转接板、通用串行总线设备和总线接口;所述总线接口转接板分别与所述通用串行总线设备和所述总线接口连接;所述总线接口转接板采用如上所述的总线接口转接板。
与现有技术相比,本发明包括以下优点:
本发明实施例中总线接口转接板包括总线接口连接器和USB接口,则总线接口转接板可以通过总线接口连接器连接总线接口,通过USB接口连接USB设备。从而通过总线接口转接板可以实现USB设备和MINI PCI-E的数据传输、通信,本发明实施例中的总线接口转接板为一个集成的整体结构,在通过USB设备对总线接口进行测试时,不需要临时搭建电路,使用非常的方便,并且连接的稳定性比较高从而不易造成数据的遗失,可以提高测试的效率,保证测试的稳定性和准确性。
附图说明
图1是本发明实施例一所述一种总线接口转接板结构图;
图2是本发明实施例二所述总线接口转接板结构图;
图3是本发明实施例二所述一种基于MINI PCI-E的数据传输系统结构图;
图4是本发明实施例三所述MINI PCI-E连接器的管脚示意图;
图5是本发明实施例三所述USB接口的管脚示意图;
图6是本发明实施例三所述卡座的管脚示意图;
图7是本发明实施例三所述UART芯片的管脚示意图;
图8是本发明实施例三所述第一电压转换芯片的连接示意图;
图9是本发明实施例三所述限流芯片的连接示意图;
图10是本发明实施例三所述第二电压转化芯片的连接示意图;
图11是本发明实施例三所述发光二级管的连接示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本发明实施例中的总线接口,也可以称之为MINI PCI-E,是基于PCI-E总线的一种接口,具有52个管脚,即MINI PCI-E是52pin的器件。在MINIPCI-E的研发中,需要对MINI PCI-E进行测试。但是,测试所使用的台式电脑、笔记本电脑等终端往往采用的是通用串行总线(Universal Serial BUS,USB)接口进行数据的传输,因此若想要在终端在测试MINI PCI-E,就需要将MINI PCI-E连接一个USB接口,从而与终端上的USB接口,实现数据传输。
因此,会对MINI PCI-E各管脚布线,使MINI PCI-E连接USB接口,从而能够与终端进行数据传输。但是测试前临时为MINI PCI-E布线,比较浪费时间,导致测试时间延后,影响测试效率。此外,MINI PCI-E和USB接口的管脚临时与导线连接时,稳定性得不到保证,可能会导致测试中出现连接中断等问题。
实施例一
参照图1,给出了本发明实施例一所述一种总线接口转接板结构图。
其中,总线接口转接板1包括总线接口连接器J1和USB接口J2。
本实施例中,总线接口是PCI-E总线的接口,则总线接口转接板1中的总线接口连接器J1可以采用PCI-E总线的各种设备。
其中,总线接口连接器J1包括n根连接线,该n根连接线的一端分别用于连接总线接口中对应的n根插针,其中,n为正整数;
USB接口J2中包括m根数据线,该m根数据线的一端分别用于连接通用USB设备中对应的m根数据线,其中,m为正整数。
USB接口J2中m根数据线的另一端,分别连接所述总线接口连接器J1的n根连接线中的m根连接线的另一端,其中,m<n;
如图1中,总线接口连接器J1的n根连接线分别标识为J11~J1n,USB接口J2的m根数据线分别标识为J21~J2m
则总线接口连接器J1中,连接线J11~J1n的一端分别连接总线接口,USB接口J2中,数据线J21~J2m的一端分别连接USB设备。并且,连接线J1x+1的另一端连接数据线J21的另一端,连接线J1x+2的另一端连接数据线J22的另一端,连接线J1n-m的另一端连接数据线J2m的另一端。
当然,总线接口连接器J1也可以采用其他连接线的另一端与USB接口J2中数据线J21~J2m的另一端连接,具体可参照实际采用的总线接口的管脚定义来确定,本发明实施例对此不做限定。
则USB设备将第一数据通过m根数据线(即数据线J21~J2m)传送到USB接口J2中,然后由该数据线J21~J2m传送总线接口连接器J1中n根连接线中的m根连接线(即连接线J1x+1~J1n-m),再由连接线J1x+1~J1n-m将第一数据传送给总线接口。
总线接口将第二数据通过连接线J1x+1~J1n-m传送到总线接口连接器J1中,然后由连接线J1x+1~J1n-m传送给USB接口J2的数据线J21~J2m,再由数据线J21~J2m将第二数据传送给USB设备。
USB接口J2,用于通过m根数据线接收USB设备发送的第一数据,并发送给总线接口连接器J1,以及通过该m根数据线接收总线接口连接器J1发送的第二数据,并发送给USB设备。
具体的,USB接口J2,用于通过m根数据线(即数据线J21~J2m)接收USB设备发送的第一数据,并通过数据线J21~J2m发送该第一数据给总线接口连接器J1。
USB接口J2,还用于通过m根数据线J21~J2m接收总线接口连接器J1发送的第二数据,并通过m根数据线J21~J2m发送该第二数据给USB设备。
总线接口连接器J1,用于通过n根连接线中的m根连接线接收总线接口发送的第二数据,并发送给通用串行总线接口J2,以及通过n根连接线中的m根连接线接收通用串行总线接口J2发送的第一数据,并发送给总线接口。
具体的,总线接口连接器J1,用于通过n根连接线中的m根连接线(即连接线J1x+1~J1n-m)接收总线接口发送的第二数据,并通过连接线J1x+1~J1n-m发送该第二数据给通用串行总线接口J2。
总线接口连接器J1,还用于通过连接线J1x+1~J1n-m接收串行总线接口J2发送的第一数据,并通过连接线J1x+1~J1n-m发送该第一数据给总线接口。
本实施例中,USB设备是包含USB接口的设备,如台式计算机、笔记本电脑等。
综上所述,本发明实施例中总线接口转接板包括总线接口连接器和USB接口,则总线接口转接板可以通过总线接口连接器连接总线接口,通过USB接口连接USB设备。从而通过总线接口转接板可以实现USB设备和总线接口的数据传输、通信,本发明实施例中的总线接口转接板为一个集成的整体结构,在通过USB设备对总线接口进行测试时,不需要临时搭建电路,使用非常的方便,并且连接的稳定性比较高从而不易造成数据的遗失,可以提高测试的效率,保证测试的稳定性和准确性。
实施例二
参照图2,给出了本发明实施例二所述总线接口转接板结构图。
参照图3,给出了本发明实施例二所述基于总线接口的数据传输系统结构图。为便于描述,本实施例中将图2和图3结合说明。图3的基于总线接口的数据传输系统包括图2所述的总线接口转接板,还包括USB设备和总线接口。
本实施例中,总线接口转接板1包括:总线接口连接器J1和USB接口J2。
其中,总线接口连接器J1包括n根连接线,所述n根连接线的一端分别用于连接总线接口2中对应的n根插针,其中,n为正整数。
USB接口J2中包括m根数据线,所述m根数据线的一端分别用于连接USB设备3中对应的m根数据线,其中,m为正整数;USB接口J2中m根数据线的另一端,分别连接总线接口连接器J1的n根连接线中的m根连接线的另一端,其中,m<n。
则USB接口J2,用于通过m根数据线接收USB设备3发送的第一数据,并发送给总线接口连接器J1,以及通过m根数据线接收总线接口连接器J1发送的第二数据,并发送给USB设备3。
总线接口连接器J1,用于通过n根连接线中的m根连接线接收总线接口2发送的第二数据,并发送给USB接口J2,以及通过n根连接线中的m根连接线接收USB接口J2发送的第一数据,并发送给总线接口2。
可选的,本发明实施例中总线接口转接板1还包括:卡座J4。
卡座J4包含p根数据线,该p根数据线的一端用于分别连接智能卡4中的对应p根数据线,另一端分别连接总线接口连接器J1的n根连接线中的p根连接线的另一端,其中,p<n且p为正整数。
本实施例中,总线接口连接器J1中连接卡座J4的n根连接线中的p根连接线,与上述连接USB接口J2的n根连接线中的m根连接线可以是不同的数据线。
则卡座J4,用于通过p根数据线接收智能卡4发送的第三数据,并发送给总线接口连接器J1,以及通过p根数据线接收总线接口连接器J1发送的第四数据,并发送第四数据给智能卡4。
总线接口连接器J1,还用于通过n根连接线中的p根连接线接收总线接口2发送的第四数据,并发送给卡座J4,以及通过n根连接线中的p根连接线接收卡座J4发送的第三数据,并发送给总线接口2。
实际处理中,由于卡座J4的p根数据线可以具有不同的管脚定义,因此在进行数据传输时,可以依据数据的不同选择不同的数据线进行数据的传输。如一个数据线是输入/输出线,则大部分的数据都由该输入/输出线传输,又如一个数据线是重置线,则总线接口连接器J1的重置信号会传输给该重置线,使智能卡中数据恢复到初始状态。
本发明实施例中,智能卡是内嵌有微芯片的塑料卡的通称。如用户身份识别模块(Subscriber Identity Module,SIM)卡,又如全球用户身份识别模块(Universal Subscriber Identity Module,USIM)卡等。
综上所述,通过在本发明实施例中总线接口转接板上设置卡座,从而通过卡座可以将智能卡连接到总线接口转接板,从而实现智能卡和总线接口的通信,使得对总线接口进行测试时不需要临时布线连接只能看,使用方便快捷,可以提高测试的效率,保证测试的稳定性和准确性。
可选的,本发明实施例中总线接口转接板1还包括:通用异步收发装置(Universal Asynchronous Receiver/Transmitter,UART)芯片JP。
UART芯片JP包括多根管脚,其中的q根管脚分别连接所述总线接口连接器J1的n根连接线中的q根连接线的另一端,其中,q<n且q为正整数。
本实施例中,总线接口连接器J1中连接UART芯片JP的n根连接线中的q根连接线,可以不同于上述连接卡座J4的n根连接线中的p根连接线;并且不同于上述连接USB接口J2的n根连接线中的m根连接线可以是不同的数据线。
UART芯片JP,用于通过q根管脚发送第五数据给总线接口连接器J1,以及通过q根管脚接收总线接口连接器J1发送的第六数据。
则总线接口连接器J1,还用于通过n根连接线中的q根连接线接收总线接口2发送的第六数据,并发送给UART芯片JP,以及通过n根连接线中的q根连接线接收UART芯片JP发送的第五数据,并发送给总线接口2。
综上所述,通过在本发明实施例中总线接口转接板上设置UART芯片,通过UART芯片可以实现对总线接口中数据的同步。
可选的,本发明实施例中总线接口转接板1还包括:第一电压转换芯片U2。
第一电压转换芯片U2的输入管脚连接USB接口J2的正电压线,第一电压转换芯片U2的输出管脚连接总线接口连接器J2的n根连接线中至少一根连接线的另一端。
第一电压转换芯片U2,用于通过输入管脚接收USB接口J2传送的第一电压,将第一电压转换为第二电压,并通过输出管脚将第二电压传输给总线接口连接器J1。如可以将USB设备输入的5V电压转换为3.3V电压。
总线接口连接器J1,还用于通过n根连接线中至少一根连接线接收第一电压转换芯片U1传输的第二电压,并发送给总线接口2。
USB接口J2,还用于通过正电压线接收USB设备传送的第一电压,并传送给第一电压转换芯片U2。
综上所述,本发明实施例中总线接口转接板1还包括有第一电压转换芯片,从而可以将USB设备输入的第一电压转换为第二电压,符合总线接口的电压需求,不需要临时布线进行电压转换,从而提高了测试的效率,并且通过第一电压转换芯片转换的电压稳定性比较高,从而保证了测试的稳定性,提高了测试的准确率。
可选的,本发明实施例中总线接口转接板1还包括:限流芯片U1。
限流芯片U1的输入管脚连接USB接口J2的正电压线,限流芯片U1的输出管脚连接第一电压转换芯片U2的输入管脚。
则限流芯片U1,用于通过输入管脚接收USB接口J1的正电压线的第一电压,对第一电压产生的电流进行限制,并将限制电流后的第一电压通过输出管脚传输给第一电压转换芯片U2的输入管脚。
综上所述,通过在本发明实施例中总线接口转接板上设置限流芯片,从而对USB设备输入的电压对应的电流进行限制,保护各芯片等零件的正常、稳定运行,提高测试的稳定性、准确性和效率。
可选的,本发明实施例中总线接口转接板1还包括:第二电压转换芯片U24。
本实施例为了满足总线接口的各种需求,本实施例还提供了第二电压转化芯片U24,从而通过第二电压转化芯片U24构成第二电压装换电路。
第二电压转化芯片U24的输入管脚连接第一电压转换芯片U2的输出管脚,第二电压转化芯片的输出管脚连接总线接口连接器J1的n根连接线中至少一根连接线的另一端。
第二电压转化芯片U24,用于通过输入管脚接收第一电压转换芯片U2传输的第二电压,将第二电压转换为第三电压,并将第三电压通过输出管脚传输给总线接口连接器J1。
总线接口连接器J1,还用于通过n根连接线中至少一根连接线接收第二电压转换芯片U24传输的第三电压,并发送给总线接口2。
依据总线接口对输入的电压的不同需求,本发明实施例设置了不同的电压装换电路,从而依据总线接口的需求连接不同的电压(第一电压或第二电压),保证总线接口稳定、正常的工作。如图2中,第二电压转化芯片U24采用虚线标识,即若第一电压转换芯片U2的输出管脚连接第二电压转化芯片U24的输入管脚,则此时第一电压转换芯片U2的输出管脚不再连接总线接口连接器J1的n根连接线中至少一根连接线的另一端,而是由第二电压转化芯片的输出管脚连接总线接口连接器J1的n根连接线中至少一根连接线的另一端,即由第二电压转化芯片U24为总线接口连接器J1提供工作电压(第三电压)。
综上所述,通过在本发明实施例中的总线接口转接板设置第二电压转换芯片,第二电压转换芯片可以将第二电压转换成第三电压,使得本发明实施例可以为总线接口提供多种不同的电压,满足各种测试的需求,提高了测试的效率。
可选的,本发明实施例中总线接口转接板1还包括:发光二级管(LightEmitting Diode,LED)D24;
发光二级管D24的一端连接总线接口连接器J1的n根连接线中至少一根连接线的另一端,发光二级管D24的另一端连接USB接口J2的正电压线,或连接第一电压转换芯片U2的输出管脚,或限流芯片U1的输出管脚,或第二电压转化芯片U24的输出管脚。图2中,仅给出了发光二级管D24的另一端仅给出了连接USB接口J2的正电压线的实施方式,发光二级管D24的另一端还可以连接其他管脚,图2中未一一列举不应理解为是对本发明实施例的限制。
发光二级管D24,用于依据总线接口连接器J1发送的控制数据,进行发光或熄灭。
总线接口连接器J1,还用于通过n根连接线中至少一根连接线发送控制数据给发光二级管D24。
综上所述,通过在本发明实施例中总线接口转接板上设置发光二级管,通过发光二级管的指示,可以了解到总线接口的数据传输情况,测试效果简单、明确,提高了测试的效率。
基于上述总线接口转接板1,本实施例中还提供了一种基于总线接口的数据传输系统,该系统的结构图如图3所示。该系统包括:总线接口转接板1、USB设备3和总线接口2。
其中,可以采用图2所示的总线接口转接板作为本系统中的总线接口转接板1,则总线接口转接板1包括:总线接口连接器J1和USB接口J2。
总线接口转接板分别与USB设备3和总线接口2连接,具体的,总线接口转接板1采用USB接口J2连接USB设备3,并采用总线接口连接器J1连接总线接口2。从而通过总线接口转接板1可以实现USB设备3和总线接口2间数据的传输。
该系统中还包括:智能卡4。则总线接口转接板1还与智能卡4连接。具体的,总线接口转接板1通过卡座与智能卡4连接。从而通过总线接口转接板1可以实现智能卡4和总线接口2间数据的传输。
且上述图2和图3所示实施例以包括上述所有可选技术方案为例介绍本发明的技术方案。实际应用中,上述可选技术方案可以采用可结合的方式任意组合形成本发明的可选实施例,在此不再一一举例赘述。
实施例三
本实施例中总线接口采用MINI PCI-E为了详细论述线接口连接器J1的一种实施方式。则总线接口连接器J1为MINI PCI-E连接器J1,其中,MINIPCI-E是52pin器件,可以将MINI PCI-E的每一针称为插针。则在MINI PCI-E连接器J1中n=52。
参照图4,给出了本发明实施例三所述MINI PCI-E连接器的管脚示意图。
MINI PCI-E连接器J1,当n=52时,MINI PCI-E连接器J1的连接线J1l~J1n分别对应图4中的1到52标识的连接线。具体实施中,由于具体需求不同,因此MINI PCI-E连接器J1可能不仅包括n根连接线,如图4中还包括53和54这两根连接线,可以将两根连接线接地。
其中,1到52对应的连接线还标识了该连接线的管脚定义,所述管脚定义与MINI PCI-E对应针的管脚定义一致,因此不再赘述。
则MINI PCI-E2连接器J1的52(1到52)根连接线的一端分别连接MINIPCI-E2中对应的插针。
参照图5,给出了本发明实施例三所述USB接口的管脚示意图。
基于MINI PCI-E的管脚定义,本实施例中,m=2,即USB接口J2中由2根数据线。如图5中,USB接口J2主要有6个管脚,其中,管脚USB+和USB-是数据线,管脚VBUS连接电源为正电压线,可以输入5V电压,管脚USBID、GND1和E_GND1接地。即USB接口J2中连接线J21~J2m是USB+和USB-。
则USB接口J2中管脚USB+的一端用于连接USB设备3,另一端连接MINI PCI-E连接器J1中的连接线USB_D+(38);USB接口J2中管脚USB-的一端用于连接USB设备3,另一端连接MINI PCI-E连接器J1中的连接线USB_D-(36)。
则USB接口J2通过数据线USB+和USB-接收USB设备3发送的第一数据,并将该第一数据传输给MINI PCI-E连接器J1,MINI PCI-E连接器J1通过连接线USB_D+和USB_D-将第一数据传输给MINI PCI-E2;
MINI PCI-E连接器J1通过连接线USB_D+和USB_D-接收MINI PCI-E2发送的第二数据,并传输给USB接口J2,USB接口J2通过数据线USB+和USB-将第二数据传输给USB设备3。
综上所述,通过在本发明实施例中MINI PCI-E转接板上设置MINIPCI-E连接器和USB接口,则MINI PCI-E转接板可以通过MINI PCI-E连接器连接MINI PCI-E,通过USB接口连接USB设备。从而通过MINI PCI-E转接板可以实现USB设备和MINI PCI-E的数据传输、通信,在通过USB设备对MINI PCI-E进行测试时,不需要临时搭建电路,使用非常的方便,并且连接的稳定性比较高从而不易造成数据的遗失,可以提高测试的效率,保证测试的稳定性和准确性。
参照图6,给出了本发明实施例三所述卡座的管脚示意图。
基于MINI PCI-E的管脚定义,本实施例中,P=4,即卡座J4中的4根数据线分别是VCC、RESET、CLK和I/O,这4根数据线一端与智能卡4连接,另一端与MINI PCI-E连接器J1的52根连接线中的4根连接,具体的:
卡座J4的数据线VCC连接MINI PCI-E连接器J1的UIM_PWR;卡座J4的数据线RESET连接MINI PCI-E连接器J1的UIM_RESET;卡座J4的数据线CLK连接MINI PCI-E连接器J1的UIM_CLK;卡座J4的数据线I/O连接MINI PCI-E连接器J1的UIM_DATA。
当然,卡座J4不仅限于n根数据线,还可以包括其他连接线,本发明实施例对此不做限定。如图6中的数据线VPP和GND,其中,数据线GND可以接地。
则卡座J4接收智能卡4发送的第三数据,并通过MINI PCI-E连接器J1传输给MINI PCI-E2;MINI PCI-E连接器J1接收MINI PCI-E2发送的第四数据,并通过卡座J4传输给智能卡4。
其中,由于卡座J4中各数据线对应的管脚定义不同,因此,在数据传输中还会依据管脚定义接收相应的数据。如RESET可以接收重置信号,使智能卡中数据恢复到初始状态。又如CLK可以接收时钟信号,依据时钟信号对数据进行相应的控制。I/O用于进行数据的输入输出,该数据可以是智能卡中软件运行所需的数据等。VCC用于接收工作电压(SIM_VCC)用于使智能卡正常工作。
综上所述,通过在本发明实施例中MINI PCI-E转接板上设置卡座,从而通过卡座可以将智能卡连接到MINI PCI-E转接板,从而实现智能卡和MINI PCI-E的通信,使得对MINI PCI-E进行测试时不需要临时布线连接只能看,使用方便快捷,可以提高测试的效率,保证测试的稳定性和准确性。
参照图7,给出了本发明实施例三所述UART芯片的管脚示意图。
本发明实施例中,所述UART芯片JP可以包含多个,假设UART芯片JP包含两个,分别为JP1和JP2,基于MINI PCI-E的管脚定义,本实施例中,q=4,则每一个UART芯片包含4个管脚,其中,GND用于接地,VCC连接正电压。
其中,JP1的管脚Rx连接MINI PCI-E连接器J1的UART1_RX(16);JP1的管脚Tx连接MINI PCI-E连接器J1的UART1_TX(48);JP2的管脚Rx连接MINI PCI-E连接器J1的UART2_RX(44);JP1的管脚Tx连接MINIPCI-E连接器J1的UART2_TX(46)。
则UART芯片(JP1和JP2)通过MINI PCI-E连接器JI发送第五数据给MINI PCI-E2,并接收MINI PCI-E2发送的第六数据。具体由哪些管脚发送和接收数据,可以依据管脚定义确定,本发明实施例对此不做限定。
综上所述,通过在本发明实施例中MINI PCI-E转接板上设置UART芯片,通过UART芯片可以实现对MINI PCI-E中数据的同步。
参照图8,给出了本发明实施例三所述第一电压转换芯片的连接示意图。
第一电压转换芯片U2可以采用切换式降压芯片LM2853MH。
第一电压转换芯片U2中,可以将EN、AVIN、PVIN1或PVIN12对应管脚作为输入管脚,连接USB的5V电压;SW1、SW2或SNS对应管脚作为输出管脚,如图8中输出3.3V电压。
第一电压转换芯片U2中管脚SGND、SS、PGND和SGND分别接地。
第一电压转换芯片U2可以将通过USB设备3输入的电压(如5V)转换成MINI PCI-E2需要的电压(如3.3V)。
为了减少干扰,保证由第一电压转换芯片U2构成的电压转换电路中信号的稳定性,还在该电压转换电路配置了电容和电感等设备,包括:
电容C4一端接地,另一端连接于EN和USB输入电压的通路间;电容C8一端接地,另一端AVIN和USB输入电压的通路间;电容C7一段接地,另一端连接SS;电感L2一端连接SW1和SW2,另一端输出电压(如3.3V)。
则第一电压转换芯片U2通过USB接口J2接收USB设备3传送的第一电压,将第一电压转换为第二电压,并将第二电压通过MINI PCI-E连接器J1传送给MINI PCI-E2。
综上所述,通过在本发明实施例中MINI PCI-E转接板1上设置第一电压转换芯片,从而可以将USB设备输入的第一电压转换为第二电压,符合MINI PCI-E的电压需求,不需要临时布线进行电压转换,从而提高了测试的效率,并且通过第一电压转换芯片转换的电压稳定性比较高,从而保证了测试的稳定性,提高了测试的准确率。
参照图9,给出了本发明实施例三所述限流芯片的连接示意图。
本发明实施例中,限流芯片U1可以为TPS2553DRVT。
本实施例为了确保由第一电压转换芯片U2构成的电压转换电路正常的工作,还可以在USB设备发送的5V电压(VBUS_5V_USB)传入第一电压转换芯片U2之前,对该5V电压(VBUS_5V_USB)产生的电流进行限制。
限流芯片U1的管脚IN为输入关键,管脚OUT为输出管脚。将USB接口J2的管脚VBUS作为正电压线,则限流芯片U1的管脚IN连接USB接口J2的管脚VBUS,从而输入USB接口J2发送的电压(如5V),通过限流芯片U1对USB接口J2的5V电压(VBUS_5V_USB)产生的电流进行限制,从而在OUT管脚输出5V电压(USB_5V)时,USB_5V产生的电流相对小小。即管脚IN和管脚OUT都是连接5V电压,但产生的电流是不同的。
限流芯片U1中还包括其他管脚,如管脚GND和PAD可以接地,管脚ILIM通过电阻R5接地,管脚EN和FAULT#通过电阻R1连接地线和USB接口J2的管脚VBUS。
则限流芯片U1在USB接口J2的电源线连接第一电压转换芯片U2的输入管脚之前,对USB接口J2的电源线的电流进行限制。具体的可以为:USB接口J2的正电压线连接限流芯片U1的输入管脚,通过限流芯片U1对输入的第一电压产生的电流进行限制,再通过限流芯片U1的输出管脚连接第一电压转换芯片U2的输入管脚,从而将限流后的第一电压传输给第一电压转换芯片U2。
综上所述,本发明实施例中MINI PCI-E转接板还包括有限流芯片,从而可以对USB设备输入的电压对应的电流进行限制,保护各芯片等零件的正常、稳定运行,提高测试的稳定性、准确性和效率。
参照图10,给出了本发明实施例三所述第二电压转化芯片的连接示意图。
第二电压转化芯片U24可以为XC6221A182NR,则XC6221A182NR可以采用SSOT-24方式封装。
本实施例为了满足总线接口的各种需求,本实施例还提供了第二电压转化芯片U24,从而通过第二电压转化芯片U24构成第二电压装换电路。第二电压转化芯片U24中的管脚IN可以作为输入管脚,连接第一电压转换芯片U2的输出管脚,从而输入第二电压(如3.3V)。
第二电压转化芯片U24中的管脚OUT可以作为输出管脚,输出第三电压(如1.8V)。依据总线接口对输入的电压的不同需求,本发明实施例设置了不同的电压装换电路,从而依据总线接口的需求连接不同的电压(第一电压或第二电压),保证总线接口稳定、正常的工作。
从而当MINI PCI-E2需要第三电压时,可以通过第二电压转化芯片U24的管脚OUT输入。
第二电压转化芯片U24中还包括其他管脚,如管脚CE可以连接第一电压转换芯片U2的输出管脚,管脚VSS可以接地。
则第二电压转化芯片U24接收第一电压转换芯片U2传送的第二电压,将第二电压转换为第三电压,并将第三电压通过MINI PCI-E连接器J1传送给MINI PCI-E2。
综上所述,通过在本发明实施例中MINI PCI-E转接板上设置第二电压转换芯片,第二电压转换芯片可以将第二电压转换成第三电压,使得本发明实施例可以为MINI PCI-E提供多种不同的电压,满足各种测试的需求,提高了测试的效率。
参照图11,给出了本发明实施例三所述发光二级管的连接示意图。
MINI PCI-E连接器J1的连接线LED_WWAN#(42)连接电阻R46的一端,电阻R46的另一端连接三极管Q58的基极,三极管Q58的发射极接地,三极管Q58的集电极连接LED D24的负极,LED D24的正极连接第一电压转换芯片U2的输出管脚。
当然,图11只是具体实施中的一种连接方法,LED D24的正极还可以连接USB接口J2的电源线或限流芯片U1的输出管脚等,本发明实施例未一一列举,不应理解为是对本发明实施例的限制。
综上所述,通过在本发明实施例中MINI PCI-E转接板上设置发光二级管LED,通过所述LED的指示,可以了解到MINI PCI-E的数据传输情况,测试效果简单、明确,提高了测试的效率。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述即可。
并且,本领域技术人员易于想到的是:上述实施例中任意组合应用都是可行的,故上述实施例中任意组合都是本发明的实施方案,但是由于篇幅限制,本说明书在此就不一一详述了。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种总线接口转接板,以及一种基于总线接口的数据传输系统,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (9)

1.一种总线接口转接板,其特征在于,包括:总线接口连接器和通用串行总线接口;所述总线接口连接器包括n根连接线,所述n根连接线的一端分别用于连接总线接口中对应的n根插针,其中,n为正整数;
所述通用串行总线接口中包括m根数据线,所述m根数据线的一端分别用于连接通用串行总线设备中对应的m根数据线,其中,m为正整数;
所述通用串行总线接口中m根数据线的另一端,分别连接所述总线接口连接器的n根连接线中的m根连接线的另一端,其中,m<n;
所述通用串行总线接口,用于通过所述m根数据线接收所述通用串行总线设备发送的第一数据,并发送给所述总线接口连接器,以及通过所述m根数据线接收所述总线接口连接器发送的第二数据,并发送给所述通用串行总线设备;
所述总线接口连接器,用于通过所述n根连接线中的m根连接线接收所述总线接口发送的第二数据,并发送给所述通用串行总线接口,以及通过所述n根连接线中的m根连接线接收所述通用串行总线接口发送的第一数据,并发送给所述总线接口。
2.根据权利要求1所述的转接板,其特征在于,还包括:卡座;
所述卡座包含p根数据线,所述p根数据线的一端用于分别连接智能卡中的对应p根数据线,另一端分别连接所述总线接口连接器的n根连接线中的p根连接线的另一端,其中,p<n且p为正整数;
所述卡座,用于通过所述p根数据线接收所述智能卡发送的第三数据,并发送给所述总线接口连接器,以及通过所述p根数据线接收所述总线接口连接器发送的第四数据,并发送所述第四数据给所述智能卡;
所述总线接口连接器,还用于通过所述n根连接线中的p根连接线接收所述总线接口发送的第四数据,并发送给所述卡座,以及通过所述n根连接线中的p根连接线接收所述卡座发送的第三数据,并发送给所述总线接口。
3.根据权利要求1所述的转接板,其特征在于,还包括:通用异步收发装置芯片;
所述通用异步收发装置芯片包括多根管脚,其中的q根管脚分别连接所述总线接口连接器的n根连接线中的q根连接线的另一端,其中,q<n且q为正整数;
所述通用异步收发装置芯片,用于通过所述q根管脚发送第五数据给所述总线接口连接器,以及通过所述q根管脚接收所述总线接口连接器发送的第六数据;
所述总线接口连接器,还用于通过所述n根连接线中的q根连接线接收所述总线接口发送的第六数据,并发送给所述通用异步收发装置芯片,以及通过所述n根连接线中的q根连接线接收所述通用异步收发装置芯片发送的第五数据,并发送给所述总线接口。
4.根据权利要求1所述的转接板,其特征在于,还包括:第一电压转换芯片;
所述第一电压转换芯片的输入管脚连接所述通用串行总线接口的正电压线,所述第一电压转换芯片的输出管脚连接所述总线接口连接器的n根连接线中至少一根连接线的另一端;
所述第一电压转换芯片,用于通过所述输入管脚接收所述通用串行总线接口传送的第一电压,将所述第一电压转换为第二电压,并通过所述输出管脚将所述第二电压传输给所述总线接口连接器;
所述总线接口连接器,还用于通过所述n根连接线中至少一根连接线接收所述第一电压转换芯片传输的第二电压,并发送给所述总线接口。
5.根据权利要求4所述的转接板,其特征在于,还包括:限流芯片;
所述限流芯片的输入管脚连接所述通用串行总线接口的正电压线,所述限流芯片的输出管脚连接所述第一电压转换芯片的输入管脚;
所述限流芯片,用于通过输入管脚接收所述通用串行总线接口的正电压线的第一电压,对所述第一电压产生的电流进行限制,并将限制电流后的第一电压通过所述输出管脚传输给所述第一电压转换芯片的输入管脚。
6.根据权利要求4或5任一所述的转接板,其特征在于,还包括:第二电压转换芯片;
所述第二电压转化芯片的输入管脚连接所述第一电压转换芯片的输出管脚,所述第二电压转化芯片的输出管脚连接所述总线接口连接器的n根连接线中至少一根连接线的另一端;
所述第二电压转化芯片,用于通过输入管脚接收第一电压转换芯片传输的第二电压,将所述第二电压转换为第三电压,并将所述第三电压通过所述输出管脚传输给所述总线接口连接器;
所述总线接口连接器,还用于通过所述n根连接线中至少一根连接线接收所述第二电压转换芯片传输的第三电压,并发送给所述总线接口。
7.根据权利要求1所述的转接板,其特征在于,还包括:发光二级管;
所述发光二级管的一端连接所述总线接口连接器的n根连接线中至少一根连接线的另一端,另一端连接所述通用串行总线接口的正电压线,或连接所述第一电压转换芯片的输出管脚,或所述限流芯片的输出管脚,或所述第二电压转化芯片的输出管脚;
所述发光二级管,用于依据所述总线接口连接器发送的控制数据,进行发光或熄灭;
所述总线接口连接器,还用于通过所述n根连接线中至少一根连接线发送控制数据给所述发光二级管。
8.一种基于总线接口的数据传输系统,其特征在于,包括:
总线接口转接板、通用串行总线设备和总线接口;所述总线接口转接板分别与所述通用串行总线设备和所述总线接口连接;所述总线接口转接板采用如上权利要求1-7任一所述的总线接口转接板。
9.根据权利要求8所述的系统,其特征在于,还包括:智能卡;
所述总线接口转接板还与所述智能卡连接。
CN2012105876075A 2012-12-28 2012-12-28 一种总线接口转接板和数据传输系统 Pending CN103150280A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012105876075A CN103150280A (zh) 2012-12-28 2012-12-28 一种总线接口转接板和数据传输系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012105876075A CN103150280A (zh) 2012-12-28 2012-12-28 一种总线接口转接板和数据传输系统

Publications (1)

Publication Number Publication Date
CN103150280A true CN103150280A (zh) 2013-06-12

Family

ID=48548370

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012105876075A Pending CN103150280A (zh) 2012-12-28 2012-12-28 一种总线接口转接板和数据传输系统

Country Status (1)

Country Link
CN (1) CN103150280A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107658589A (zh) * 2017-09-25 2018-02-02 郑州云海信息技术有限公司 一种连接器
CN107977333A (zh) * 2017-12-04 2018-05-01 山东渔翁信息技术股份有限公司 一种密码卡及通信的方法
CN110650120A (zh) * 2019-08-20 2020-01-03 视联动力信息技术股份有限公司 一种数据格式切换方法及装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030233501A1 (en) * 2002-06-18 2003-12-18 Kingbyte Information Corp. Device for transferring from a memory card interface to a universal serial bus interface
CN1521594A (zh) * 2003-02-13 2004-08-18 阳庆电子股份有限公司 将pci接口转换为usb接口的网络装置
CN2696044Y (zh) * 2004-04-28 2005-04-27 万国电脑股份有限公司 快捷卡介面转接装置
CN101101583A (zh) * 2006-07-05 2008-01-09 友劲科技股份有限公司 PCI-Express多模扩充卡及具有所述扩充卡的通讯装置
US20080301355A1 (en) * 2007-05-30 2008-12-04 Phison Electronics Corp. Flash memory information reading/writing method and storage device using the same
TWM375925U (en) * 2009-11-13 2010-03-11 Star Laser Fabrication Co Ltd G Externally connecting system containing USB 3.0 and PCI-E interfaces
CN202267962U (zh) * 2011-10-11 2012-06-06 联想(北京)有限公司 一种总线接口电路及电子设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030233501A1 (en) * 2002-06-18 2003-12-18 Kingbyte Information Corp. Device for transferring from a memory card interface to a universal serial bus interface
CN1521594A (zh) * 2003-02-13 2004-08-18 阳庆电子股份有限公司 将pci接口转换为usb接口的网络装置
CN2696044Y (zh) * 2004-04-28 2005-04-27 万国电脑股份有限公司 快捷卡介面转接装置
CN101101583A (zh) * 2006-07-05 2008-01-09 友劲科技股份有限公司 PCI-Express多模扩充卡及具有所述扩充卡的通讯装置
US20080301355A1 (en) * 2007-05-30 2008-12-04 Phison Electronics Corp. Flash memory information reading/writing method and storage device using the same
TWM375925U (en) * 2009-11-13 2010-03-11 Star Laser Fabrication Co Ltd G Externally connecting system containing USB 3.0 and PCI-E interfaces
CN202267962U (zh) * 2011-10-11 2012-06-06 联想(北京)有限公司 一种总线接口电路及电子设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107658589A (zh) * 2017-09-25 2018-02-02 郑州云海信息技术有限公司 一种连接器
CN107977333A (zh) * 2017-12-04 2018-05-01 山东渔翁信息技术股份有限公司 一种密码卡及通信的方法
CN110650120A (zh) * 2019-08-20 2020-01-03 视联动力信息技术股份有限公司 一种数据格式切换方法及装置
CN110650120B (zh) * 2019-08-20 2022-02-25 视联动力信息技术股份有限公司 一种数据格式切换方法及装置

Similar Documents

Publication Publication Date Title
CN102750252B (zh) Usb/uart接口复用电路及使用该电路的电子设备
CN105335311A (zh) 便携式电子装置及电源管理方法
CN204065979U (zh) 一种免工具拆装pcie转接卡
CN203930612U (zh) 一种多功能pcie io转接板
CN102880235B (zh) 基于龙芯2f cpu的单板计算机及其复位管理和使用方法
CN110232041A (zh) 一种基于申威芯片的国产服务器主板的实现方法
CN102222056A (zh) 具有嵌入式系统的电子设备
US20150087166A1 (en) Network adapter card having two switchable network connectors
CN103150280A (zh) 一种总线接口转接板和数据传输系统
CN109358995A (zh) 一种多功能测试背板及测试方法
CN101030185B (zh) Usb转串口线缆更新装置
CN107707362B (zh) 一种支持100g网络的转接卡、结构及方法
CN109240960A (zh) 一种基于vpx架构的交换板电路及其实现方法
CN209281378U (zh) 芯片调试设备
CN205015882U (zh) 一种烧录器转接卡
CN207623969U (zh) 一种支持多种数据接口兼容的usb集线器
CN107273323B (zh) 一种USB Type-C转接多媒体接口的装置
CN206363306U (zh) 一种终端及其串口通信电路
CN204697180U (zh) 机芯主板及电视机
CN104965468B (zh) 一种适用于cpci多功能采集控制装置的通用接口模块
CN209562574U (zh) 一种ntb卡
CN208444286U (zh) 一种NVMe背板测试装置
CN204189089U (zh) 一种服务器
CN107391405A (zh) Usb接口电路及usb设备
CN207601785U (zh) 外接电连接接口

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20130612