CN109240960A - 一种基于vpx架构的交换板电路及其实现方法 - Google Patents

一种基于vpx架构的交换板电路及其实现方法 Download PDF

Info

Publication number
CN109240960A
CN109240960A CN201811254109.2A CN201811254109A CN109240960A CN 109240960 A CN109240960 A CN 109240960A CN 201811254109 A CN201811254109 A CN 201811254109A CN 109240960 A CN109240960 A CN 109240960A
Authority
CN
China
Prior art keywords
chip
bus
exchange
srio
fpga
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811254109.2A
Other languages
English (en)
Other versions
CN109240960B (zh
Inventor
韩哲
张晓峰
陈伟峰
杨纯璞
黎晓
石斌
秦展
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Optical Electrical Communication Technology Co Ltd
Original Assignee
Tianjin Optical Electrical Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Optical Electrical Communication Technology Co Ltd filed Critical Tianjin Optical Electrical Communication Technology Co Ltd
Priority to CN201811254109.2A priority Critical patent/CN109240960B/zh
Publication of CN109240960A publication Critical patent/CN109240960A/zh
Application granted granted Critical
Publication of CN109240960B publication Critical patent/CN109240960B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Abstract

本发明公开了一种基于VPX架构的交换板电路及其实现方法。该交换板电路包括负责完成交换板上各芯片的初始化配置及监控的管理控制模块、负责各板卡间的以太网通信数据交换的GbE交换模块、负责各板卡间的SRIO通信数据交换的SRIO交换模块和负责完成各板卡间的LVDS通信数据交换的LVDS交换模块。本发明针对数据通信系统中对VPX交换板的多种交换功能需求,利用FPGA芯片实现LVDS通信数据交换功能,利用以太网交换芯片实现GbE通信数据交换,利用SRIO交换芯片实现SRIO通信数据交换,VPX交换板可插入VPX系统中实现多种交换功能。

Description

一种基于VPX架构的交换板电路及其实现方法
技术领域
本发明涉及国防和航空领域的数据通信系统,具体涉及一种基于VPX架构的交换板电路及其实现方法。
背景技术
新型VPX(VITA46)标准时自从VME引入后,对于VME总线架构的最重大也是最重要的改进,它将增加背板宽度,集成更多的I/O,扩展了格式布局。目前,VME64x已经不能满足国防和航空领域越来越高的性能。许多应用,例如雷达、图像处理、智能信号处理等,由于受到VME64x传输带宽的限制,系统性能无法进一步提高。VPX系统应运而生,VPX总线是VME技术的进化。它采用高速串行总线代替并行总线,使得军用和航空嵌入式计算机系统得到更高的性能。GbE(Gigabit Ethernet)是基于IP数据通信的标准,广泛应用于平台间网络和同一背板中的子系统。SRIO(Serial RapidIO)是DSP应用中高密度多处理簇互联的最好方式。GbE和SRIO各有优势,如果将这些交换结构结合在一起应用于系统中将形成一种强大的交换结构。
发明内容
鉴于现有技术存在的问题,本发明提供一种基于VPX架构的交换板电路及其实现方法。
本发明采取的技术方案是:一种基于VPX架构的交换板电路,其特征在于:该交换板电路包括负责完成交换板上各芯片的初始化配置及监控的管理控制模块、负责各板卡间的以太网通信数据交换的GbE交换模块、负责各板卡间的SRIO通信数据交换的SRIO交换模块和负责完成各板卡间的LVDS通信数据交换的LVDS交换模块,其中GbE交换模块通过GE总线与连接器连接,LVDS交换模块通过LVDS总线与连接器连接,SRIO交换模块通过SRIO总线与连接器连接,管理控制模块通过CTR总线分别与GbE交换模块、SRIO交换模块、LVDS交换模块连接。
本发明所述的管理控制模块采用STM32单片机,GbE交换模块采用BCM53346以太网交换芯片,SRIO交换模块采用CPS1848交换芯片,LVDS交换模块采用FPGA-V6芯片,其中STM32单片机分别通过I2C总线、RESET线与CPS1848交换芯片连接;STM32单片机分别通过QSPI总线、RESET线与BCM53346以太网交换芯片连接;STM32单片机分别通过select Map总线、SPI总线、RESET线与FPGA-V6芯片连接;STM32单片机通过UART转USB芯片将UART总线转换为USB总线并连接USB接口。
本发明所述的BCM53346以太网交换芯片通过GE总线连接变压器MAG,经过变压隔离后再通过GE总线连接连接器;BCM53346以太网交换芯片通过GE总线连接变压器MAG,经过变压隔离后再通过GE总线连接RJ45网口;BCM53346以太网交换芯片通过GE总线连接FPGA-V6芯片;BCM53346以太网交换芯片通过FE总线连接STM32单片机;BCM53346以太网交换芯片通过QSPI总线分别连接STM32单片机、QSPI FLASH芯片;BCM53346以太网交换芯片挂接DDR3存储器。
本发明所述的CPS1848交换芯片通过SRIO总线连接连接器;CPS1848交换芯片通过I2C总线连接STM32单片机;通过SRIO总线连接FPGA-V6芯片。
本发明所述的FPGA-V6芯片分别通过LVDS总线、高速Serdes Transceiver总线连接连接器;FPGA-V6芯片通过RGMII总线连接PHY芯片,PHY芯片再通过GE总线连接BCM53346以太网交换芯片;FPGA-V6芯片通过SRIO总线连接CPS1848交换芯片;FPGA-V6芯片挂接DDR3存储器;FPGA-V6芯片分别通过SPI总线、selectMap总线连接STM32单片机。
本发明所述的一种基于VPX架构的交换板电路的实现方法,其特征在于:将交换板电路划分为四个功能模块:管理控制模块、GbE交换模块,SRIO交换模块和LVDS交换模块;四个功能模块实现的方法步骤如下:
(一)、所述的管理控制模块的STM32单片机通过selectMap方式上电自动加载FPGA程序,通过SPI总线完成与FPGA间的数据通信;STM32单片机通过QSPI总线将BCM53346以太网交换芯片的初始化程序下载到其外挂的QSPI FLASH芯片中,保证BCM53346以太网交换芯片上电后初始化启动成功;STM32单片机通过I2C总线完成CPS1848交换芯片的初始化配置及监控;STM32单片机通过UART转USB芯片将UART总线转化为USB总线并连接对外的USB接口实现在线调试及状态监测。
(二)、所述的GbE交换模块的BCM53346以太网交换芯片电路上电后,由STM32单片机通过QSPI总线将BCM53346以太网交换芯片的启动程序加载到QSPI FLASH芯片中,从QSPIFLASH芯片中加载启动程序,完成初始化配置;BCM53346以太网交换芯片通过GE总线将背板连接器、FPGA-V6芯片与前面板的RJ45网口连接起来,实现VPX系统中各业务板卡间的GbE通信数据交换,及业务板卡、FPGA-V6芯片、前面板的RJ45网口间的GbE通信数据交换。
(三)、所述的SRIO交换模块的CPS1848交换芯片电路上电后,由STM32单片机通过I2C总线初始化配置CPS1848交换芯片,CPS1848交换芯片通过SRIO总线与FPGA-V6芯片及背板连接器互连,实现VPX系统中各业务板卡间SRIO通信数据交换,及业务板卡、FPGA-V6芯片间SRIO通信数据交换。
(四)、所述的LVDS交换模块的FPGA-V6芯片电路上电后,由STM32单片机通过selectMap总线加载FPGA程序,FPGA-V6芯片通过SPI总线完成与STM32单片机的数据交互,通过SRIO总线与CPS1848交换芯片完成SRIO通信数据交换,通过RGMII总线接口及PHY芯片完成与BCM53346以太网交换芯片的GbE通信数据交换,通过背板连接器将LVDS总线连接到各个板卡,实现各业务板卡间的LVDS通信数据交换,通过高速Transceiver通道将数据落盘到存储板上。
本发明所产生的有益效果是:本方案针对数据通信系统中对VPX交换板的多种交换功能需求,利用FPGA芯片实现LVDS通信数据交换功能,利用以太网交换芯片实现GbE通信数据交换,利用SRIO交换芯片实现SRIO通信数据交换,VPX交换板可插入VPX系统中实现多种交换功能。
附图说明
图1为本发明交换板系统框图;
图2为图1中的管理控制模块电路框图;
图3为图1中的GbE交换模块电路框图;
图4为图1中的SRIO交换模块电路框图;
图5为图1中的LVDS交换模块电路框图。
具体实施方式
以下结合附图对本发明作进一步说明:
如图1所示,本发明的基于VPX架构的交换板电路功能划分为四个功能模块:管理控制模块、GbE交换模块,SRIO交换模块和LVDS交换模块。
管理控制模块功能主要由STM32单片机完成,负责完成板上各芯片的初始化配置及监控;GbE交换模块功能主要由BCM53346以太网交换芯片完成,负责完成各板卡间的以太网交换功能;SRIO交换模块功能由RapidIO CPS1848交换芯片完成,负责完成各板卡间的SRIO通信数据交换功能,其中信道宽度为SRIO×4;LVDS交换模块主要由FPGA-V6芯片完成,负责完成各板卡间的LVDS通信数据交换功能,并通过FPGA-V6芯片的高速Transceiver通道将数据落盘。
如图2所示,本交换板的管理控制功能主要由STM32单片机完成,STM32单片机通过selectMap方式上电自动加载FPGA程序,通过SPI总线完成与FPGA间的数据通信;STM32单片机通过QSPI总线将BCM53346以太网交换芯片的初始化程序下载到其外挂的QSPI FLASH芯片中,保证BCM53346上电后初始化启动成功;STM32单片机通过I2C总线完成CPS1848交换芯片的初始化配置及监控;STM32单片机通过UART转USB芯片将UART总线转化为USB总线并连接对外的USB接口,实现在线调试及状态监测。
如图3所示,GbE交换功能主要由BCM53346以太网交换芯片完成,电路上电后由STM32单片机通过QSPI总线将BCM53346以太网交换芯片的启动程序加载到QSPI FLASH芯片中,BCM53346以太网交换芯片上电后,从QSPI FLASH芯片中加载启动程序,完成初始化配置;BCM53346以太网交换芯片通过GE总线将背板连接器、FPGA-V6芯片与前面板的RJ45网口连接起来,实现VPX系统中各业务板卡间的GbE通信数据交换,及业务板卡、FPGA-V6芯片、前面板的RJ45网口间的GbE通信数据交换。
如图4所示,SRIO交换功能主要由RapidIO CPS1848交换芯片完成,电路上电后由STM32单片机通过I2C总线初始化配置CPS1848交换芯片,CPS1848交换芯片通过SRIO总线与FPGA-V6芯片及背板连接器互连,实现各业务板卡间SRIO通信数据交换功能,其中每条信道宽度为SRIO×4。
如图5所示,LVDS交换功能主要由FPGA-V6芯片完成,电路上电后由STM32单片机通过selectMap总线加载FPGA程序,FPGA-V6芯片通过SPI总线完成与STM32单片机的数据交互,通过SRIO总线与CPS1848交换芯片完成SRIO通信数据交换功能,通过RGMII总线及PHY芯片(以太网通信中物理层芯片)完成与BCM53346以太网交换芯片的GbE通信数据交换功能,通过背板连接器将LVDS总线连接到各个业务板卡,实现各业务板卡间的LVDS通信数据交换功能,通过高速Transceiver通道将数据落盘到存储板上。
将本交换板插入VPX系统中,通过交换板将系统中的处理板、系统板等其余板卡连接在一起,实现各板卡间的GbE交换、SRIO交换 、LVDS交换功能,并可以通过FPGA的高速Transceiver通道将数据落盘。

Claims (3)

1.一种基于VPX架构的交换板电路,其特征在于:该交换板电路包括负责完成交换板上各芯片的初始化配置及监控的管理控制模块、负责各板卡间的以太网通信数据交换的GbE交换模块、负责各板卡间的SRIO通信数据交换的SRIO交换模块和负责完成各板卡间的LVDS通信数据交换的LVDS交换模块,其中GbE交换模块通过GE总线与连接器连接,LVDS交换模块通过LVDS总线与连接器连接,SRIO交换模块通过SRIO总线与连接器连接,管理控制模块通过CTR总线分别与GbE交换模块、SRIO交换模块、LVDS交换模块连接。
2.根据权利要求1所述的一种基于VPX架构的交换板电路,其特征在于:所述的管理控制模块采用STM32单片机,GbE交换模块采用BCM53346以太网交换芯片,SRIO交换模块采用CPS1848交换芯片,LVDS交换模块采用FPGA-V6芯片,其中STM32单片机分别通过I2C总线、RESET线与CPS1848交换芯片连接;STM32单片机分别通过QSPI总线、RESET线与BCM53346以太网交换芯片连接;STM32单片机分别通过select Map总线、SPI总线、RESET线与FPGA-V6芯片连接;STM32单片机通过UART转USB芯片将UART总线转换为USB总线并连接USB接口;
所述的BCM53346以太网交换芯片通过GE总线连接变压器MAG,经过变压隔离后再通过GE总线连接连接器;BCM53346以太网交换芯片通过GE总线连接变压器MAG,经过变压隔离后再通过GE总线连接RJ45网口;BCM53346以太网交换芯片通过GE总线连接FPGA-V6芯片;BCM53346以太网交换芯片通过FE总线连接STM32单片机;BCM53346以太网交换芯片通过QSPI总线分别连接STM32单片机、QSPI FLASH芯片;BCM53346以太网交换芯片挂接DDR3存储器;
所述的CPS1848交换芯片通过SRIO总线连接连接器;CPS1848交换芯片通过I2C总线连接STM32单片机;通过SRIO总线连接FPGA-V6芯片;
所述的FPGA-V6芯片分别通过LVDS总线、高速Serdes Transceiver总线连接连接器;FPGA-V6芯片通过RGMII总线连接PHY芯片,PHY芯片再通过GE总线连接BCM53346以太网交换芯片;FPGA-V6芯片通过SRIO总线连接CPS1848交换芯片;FPGA-V6芯片挂接DDR3存储器;FPGA-V6芯片分别通过SPI总线、selectMap总线连接STM32单片机。
3.一种如权利要求1或权利要求2所述的基于VPX架构的交换板电路的实现方法,其特征在于:将交换板电路划分为四个功能模块:管理控制模块、GbE交换模块,SRIO交换模块和LVDS交换模块;四个功能模块实现的方法步骤如下:(一)、所述的管理控制模块的STM32单片机通过selectMap方式上电自动加载FPGA程序,通过SPI总线完成与FPGA间的数据通信;STM32单片机通过QSPI总线将BCM53346以太网交换芯片的初始化程序下载到其外挂的QSPIFLASH芯片中,保证BCM53346以太网交换芯片上电后初始化启动成功;STM32单片机通过I2C总线完成CPS1848交换芯片的初始化配置及监控;STM32单片机通过UART转USB芯片将UART总线转化为USB总线并连接对外的USB接口实现在线调试及状态监测;
(二)、所述的GbE交换模块的BCM53346以太网交换芯片电路上电后,由STM32单片机通过QSPI总线将BCM53346以太网交换芯片的启动程序加载到QSPI FLASH芯片中,从QSPIFLASH芯片中加载启动程序,完成初始化配置;BCM53346以太网交换芯片通过GE总线将背板连接器、FPGA-V6芯片与前面板的RJ45网口连接起来,实现VPX系统中各业务板卡间的GbE通信数据交换,及业务板卡、FPGA-V6芯片、前面板的RJ45网口间的GbE通信数据交换;
(三)、所述的SRIO交换模块的CPS1848交换芯片电路上电后,由STM32单片机通过I2C总线初始化配置CPS1848交换芯片,CPS1848交换芯片通过SRIO总线与FPGA-V6芯片及背板连接器互连,实现VPX系统中各业务板卡间SRIO通信数据交换,及业务板卡、FPGA-V6芯片间SRIO通信数据交换;
(四)、所述的LVDS交换模块的FPGA-V6芯片电路上电后,由STM32单片机通过selectMap总线加载FPGA程序,FPGA-V6芯片通过SPI总线完成与STM32单片机的数据交互,通过SRIO总线与CPS1848交换芯片完成SRIO通信数据交换,通过RGMII总线接口及PHY芯片完成与BCM53346以太网交换芯片的GbE通信数据交换,通过背板连接器将LVDS总线连接到各个板卡,实现各业务板卡间的LVDS通信数据交换,通过高速Transceiver通道将数据落盘到存储板上。
CN201811254109.2A 2018-10-26 2018-10-26 一种基于vpx架构的交换板电路及其实现方法 Active CN109240960B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811254109.2A CN109240960B (zh) 2018-10-26 2018-10-26 一种基于vpx架构的交换板电路及其实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811254109.2A CN109240960B (zh) 2018-10-26 2018-10-26 一种基于vpx架构的交换板电路及其实现方法

Publications (2)

Publication Number Publication Date
CN109240960A true CN109240960A (zh) 2019-01-18
CN109240960B CN109240960B (zh) 2023-11-24

Family

ID=65082333

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811254109.2A Active CN109240960B (zh) 2018-10-26 2018-10-26 一种基于vpx架构的交换板电路及其实现方法

Country Status (1)

Country Link
CN (1) CN109240960B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110737219A (zh) * 2019-10-12 2020-01-31 四川赛狄信息技术股份公司 基于dsp的数字信号处理设备
CN111008167A (zh) * 2019-11-28 2020-04-14 四川观想科技股份有限公司 一种分布式计算机总线背板
CN114979813A (zh) * 2022-06-22 2022-08-30 扬州万方科技股份有限公司 一种vpx设备通讯转发板及其通信方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103414616A (zh) * 2013-07-15 2013-11-27 熊猫电子集团有限公司 基于以太网总线可实现软硬交叉切换的四通道光纤标频模块
CN204168006U (zh) * 2014-10-24 2015-02-18 深圳市国立智能电力科技有限公司 一种基于lvds交换系统的电力自动化装置的硬件架构
CN105005363A (zh) * 2015-07-14 2015-10-28 深圳市英飞云智能技术有限公司 基于通用型arm架构的服务器平台
CN105279133A (zh) * 2015-10-20 2016-01-27 电子科技大学 基于SoC在线重构的VPX并行DSP信号处理板卡
CN106909525A (zh) * 2017-01-13 2017-06-30 电子科技大学 一种基于vpx总线的控制交换模块
CN207234816U (zh) * 2018-02-08 2018-04-13 北京鲲鹏凌昊智能技术有限公司 一种srio和以太网的vpx交换板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103414616A (zh) * 2013-07-15 2013-11-27 熊猫电子集团有限公司 基于以太网总线可实现软硬交叉切换的四通道光纤标频模块
CN204168006U (zh) * 2014-10-24 2015-02-18 深圳市国立智能电力科技有限公司 一种基于lvds交换系统的电力自动化装置的硬件架构
CN105005363A (zh) * 2015-07-14 2015-10-28 深圳市英飞云智能技术有限公司 基于通用型arm架构的服务器平台
CN105279133A (zh) * 2015-10-20 2016-01-27 电子科技大学 基于SoC在线重构的VPX并行DSP信号处理板卡
CN106909525A (zh) * 2017-01-13 2017-06-30 电子科技大学 一种基于vpx总线的控制交换模块
CN207234816U (zh) * 2018-02-08 2018-04-13 北京鲲鹏凌昊智能技术有限公司 一种srio和以太网的vpx交换板

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
夏鸿;: "基于OpenVPX双冗余交换系统设计", 电子世界, no. 15, pages 187 *
陈昌明 等: "VPX 平台的多板卡FPGA 动态配置方法", 电子科技, vol. 29, no. 5, pages 23 - 25 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110737219A (zh) * 2019-10-12 2020-01-31 四川赛狄信息技术股份公司 基于dsp的数字信号处理设备
CN111008167A (zh) * 2019-11-28 2020-04-14 四川观想科技股份有限公司 一种分布式计算机总线背板
CN114979813A (zh) * 2022-06-22 2022-08-30 扬州万方科技股份有限公司 一种vpx设备通讯转发板及其通信方法
CN114979813B (zh) * 2022-06-22 2023-10-20 扬州万方科技股份有限公司 一种vpx设备通讯转发板及其通信方法

Also Published As

Publication number Publication date
CN109240960B (zh) 2023-11-24

Similar Documents

Publication Publication Date Title
CN104348673B (zh) 一种调测的方法、主控板和业务板
CN109240960A (zh) 一种基于vpx架构的交换板电路及其实现方法
CN107861898A (zh) 一种基于OpenVPX架构的高速背板
CN103793003B (zh) 一种交换板和刀片服务器
CN106649162A (zh) 一种Pci‑Express多端口聚合系统及其使用方法
CN107885119A (zh) 一种通用并行开关矩阵系统及方法
CN208819197U (zh) 一种应用于vpx架构的交换电路
CN108733610B (zh) 一种交换板及刀片服务器
CN206363306U (zh) 一种终端及其串口通信电路
CN205247290U (zh) 一种多模态信号背板
CN204347497U (zh) 一种控制系统
CN107070547A (zh) 一种具有故障监控能力的cpci型千兆以太网装置
CN107645638B (zh) 视频处理器和背板通信方法
CN103023823B (zh) 一种用于pxi便携平台的5槽异形背板
CN103150280A (zh) 一种总线接口转接板和数据传输系统
CN208316743U (zh) 一种phy卡及网络传输装置
CN203243343U (zh) 具有以太网络供电功能的网络设备
CN106685588A (zh) 一种适配器、数据传输系统及方法
CN206312133U (zh) 一种Pci‑Express多端口聚合系统
CN205356375U (zh) 一种多路网络扩展模块
CN201142073Y (zh) 主板电路与扩充卡
CN108234262A (zh) 一种基于光纤传输的数据总线延长装置及方法
CN105334929B (zh) 一种多模态信号背板
CN211127841U (zh) 一种插卡式交换卡及arm机箱
CN213094226U (zh) 一种基于cpci总线的can通讯装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant