CN1605230A - 焊接多层印刷电路组成层的方法以及实施该方法的设备 - Google Patents

焊接多层印刷电路组成层的方法以及实施该方法的设备 Download PDF

Info

Publication number
CN1605230A
CN1605230A CNA028251385A CN02825138A CN1605230A CN 1605230 A CN1605230 A CN 1605230A CN A028251385 A CNA028251385 A CN A028251385A CN 02825138 A CN02825138 A CN 02825138A CN 1605230 A CN1605230 A CN 1605230A
Authority
CN
China
Prior art keywords
circuit
layer
multilayer printed
image
district
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA028251385A
Other languages
English (en)
Other versions
CN100444708C (zh
Inventor
维克托·拉扎罗·加列戈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chemplate Materials SL
Original Assignee
Chemplate Materials SL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=8499883&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN1605230(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Chemplate Materials SL filed Critical Chemplate Materials SL
Publication of CN1605230A publication Critical patent/CN1605230A/zh
Application granted granted Critical
Publication of CN100444708C publication Critical patent/CN100444708C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0212Printed circuits or mounted components having integral heating means
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B37/00Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding
    • B32B37/06Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding characterised by the heating method
    • B32B37/065Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding characterised by the heating method resulting in the laminate being partially bonded
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4638Aligning and fixing the circuit boards before lamination; Detecting or measuring the misalignment after lamination; Aligning external circuit patterns or via connections relative to internal circuits
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2310/00Treatment by energy or chemical effects
    • B32B2310/08Treatment by energy or chemical effects by wave energy or particle radiation
    • B32B2310/0806Treatment by energy or chemical effects by wave energy or particle radiation using electromagnetic radiation
    • B32B2310/0812Treatment by energy or chemical effects by wave energy or particle radiation using electromagnetic radiation using induction
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/08PCBs, i.e. printed circuit boards
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B37/00Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding
    • B32B37/0076Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding characterised in that the layers are not bonded on the totality of their surfaces
    • B32B37/0084Point bonding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/065Binding insulating layers without adhesive, e.g. by local heating or welding, before lamination of the whole PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/10Using electric, magnetic and electromagnetic fields; Using laser light
    • H05K2203/101Using electrical induction, e.g. for heating during soldering

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Credit Cards Or The Like (AREA)
  • Collation Of Sheets And Webs (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Inorganic Compounds Of Heavy Metals (AREA)
  • Welding Or Cutting Using Electron Beams (AREA)

Abstract

本发明涉及焊接多层印刷电路组成层的方法以及用于实施该方法的设备。该方法适用于由具有电路图像的层(2,3,4,5)组成的电路,这些层具有包括保持区(11)的周边条带(9)并通过隔离层(6,7和8)互相重叠和隔开。方法包括以下的步骤:i)在每个保持区(11)中设置由带有至少一个短路线圈(14)的平绕组组成的加热器电路(13);ii)交替地重叠具有电路图像的层(2,3,4,5)和隔离层(6,7和8);iii)相对其它各层固定这些层的位置,从而产生保持区(11)的组(12);iv)把感应电极(18)放在保持区组(12)上;v)通过施加可变感应磁场焊接每个组(12)。

Description

焊接多层印刷电路组成层的方法以及实施该方法的设备
技术领域
本发明涉及一种焊接多层印刷电路组成层的方法,该印刷电路由其上具有叠加的电路图像并且通过隔离层相互隔开的多个层组成,以及用于实施该方法的设备。
背景技术
由分别具有电路图像并通过隔离层相互隔开的多个层组成的多层印刷电路是公知的。一般而言,一旦获得带有电路图像的层,多层印刷电路的制造需要在高精确度的隔开下交替和重叠这些层,从而在不同层的电路之间产生电连接并且马上通过热压使所有的层形成一个整体。在压制之前用来连接多层印刷电路层的各种方法是已知的。一种方法主要是在包括不具有电路图像的保持区的每个带有电路图像的层上提供多个周边条带,以至于这些在每个具有电路图像的层上占据了相同的相对位置的保持区重叠,从而限定了重叠的保持区组;然后层马上通过一个施加在所述保持区组上的铆接操作连接在一起。第二种方法基本上不同于前一种方法,区别在于层通过在所述保持区组上的同步焊接使多层印刷电路的层连接在一起。
对于连接层的铆接方法,多层印刷电路中的绝大多数的层会产生机械精确度的减少,该精确度对于进行具有电路图像的不同层的内部连接是必须的,对于通过焊接来连接层的方法,较多的层会需要非常长的焊接时间和/或对焊机是不可能的。用于连接多层印刷电路层的铆接和焊接的这两种方法的主要缺陷在于连接的层数被减少,因此限制了由较多的具有电路图像的层组成的电路的生产,例如,由超过八层的其上具有电路图像的层组成的电路。
发明内容
用于焊接多层印刷电路组成层的方法,被应用到由具有电路图像的层和隔离层共同组成的多层印刷电路上,具有电路图像的层上还具有周边条带,条带上具有多个保持区并且每个层的条带上具有相同数目和位置的保持区。
本发明设计的方法由下述步骤组成:
i)在每个具有电路图像的层的保持区中设置由带有至少一个短路线圈的平绕组组成的加热器电路;
ii)排列具有电路图像的层,使得这些层通过隔离层相互重叠和隔开,从而产生多层印刷电路的层组,并具有分别具有电路图像的一个顶层和一个底层;
iii)使多层印刷电路层的位置互相相对固定,使得具有电路图像的层的相应的保持区占据相同的位置,从而产生重叠的保持区组、以及重叠的加热器电路组;
iv)在每个具有加热器电路的保持区组中,将一个感应电极放在具有电路图像的顶层的保持区上,并将一个第二感应电极放在具有电路图像的底层的保持区的相对侧上;以及
v)通过施加可变感应磁场,通过两个感应电极焊接每个保持区组,可变感应磁场通过对每个具有电路图像的层的每个保持区的每个加热器电路的每个短路线圈中的感应产生一个电流强度,该电流强度在短路线圈中的循环产生用于焊接多层印刷电路层的热量。
用于实施本发明目的的方法的设备由下面的部件组成:
包括至少一个感应器装置的结构,在该感应器装置中具有通常为U形的磁路,该磁路中具有感应线圈,磁路的每个臂的每个外端具有它们自己的感应电极,这两个电极设置成垂直于位于电路板保持器上的多层印刷电路,并且互相同轴且具有在两个方向上的位移能力;
把多层印刷电路的层组固定在电路板保持器上的装置;
用于电路板保持器的移动控制装置,适于使保持区组位于感应器装置的一对感应电极之间;以及
用于每对感应电极的控制装置,适于使电极与保持区组接触,以至于在它们上面施加压力。
附图说明
该文献中的附图包括作为非限制性的例子,用于对焊接多层印刷电路的组成层的方法以及实施该方法的设备进行说明,它们一同构成本发明。在所述附图中:
图1为重叠并在固定以用于焊接过程之前的多层印刷电路的具有电路图像的组成层以及隔离层的透视图;
图2为准备焊接的多层印刷电路的透视图;以及
图3为用于本发明方法的设备的示意透视图。
具体实施方式
在图1和图2中,透视图显示了组成多层印刷电路1的层,该多层印刷电路由四层具有电路图像的层以及三层隔离层组成,具有电路图像的层分别以附图标记2、3、4和5表示,隔离层分别以附图标记6、7和8表示,所有的层为具有相同尺寸的矩形形状。在根据本发明的工艺来实施该方法的实施例中,在多层印刷电路的内部层组中一共具有七层,四层为具有电路图像的层,三层为隔离层,在此,层数仅仅只能理解为作为示例的并且不能理解为对组成多层印刷电路的层数的限制。
附图示出了具有电路图像的层2至5以及隔离层6至8交替地重叠在一起,以至于具有电路图像的层的电路图像面总是被一个隔离层间隔开,此外,适于使层组的最顶层和最低层为具有电路图像的层,即顶部电路图像层2和底部电路图像层5。
图2示出了顶部电路图像层2由周边条带9组成,周边条带9上不具有电路图像并且在它的每个纵向边缘10上具有三个规则分布的保持区11,为了简单起见,省略了对该层上的任何电路的图示。如前所示,余下的具有电路图像的层3、4和5具有与具有电路图像的层2相同数目和位置的保持区,如图1所示。
在根据本发明的方法的第一阶段中,在每个具有电路图像的层2、3、4和5的保持区11中具有一个加热器电路13,如图2中放大的详图A所示。在该例子中实施该工艺的加热器电路13由两个短路线圈14组成,短路线圈相对于加热器电路13的假想主纵轴线对称分布;短路线圈14的这种特殊设置仅仅被作为一个非限制性的例子给出,因为在现实中组成加热器电路的短路线圈的数目以及它们的相对位置可以构造成多种不同的方式,从而适应每个应用中的特殊要求,尤其是应考虑到以下因素:电路层的材料和厚度、层数、焊接时间等。
在本发明方法的第二阶段中,具有电路图像的层2、3、4和5以及隔离层6、7和8交替地重叠在一起,从而产生如前所示的一个具有电路图像的顶层2和一个具有电路图像的底层5,如图2所示。
在本发明方法的第三阶段中,在此没有显示,继续固定多层印刷电路1的层2至层8的位置,从而使保持区组12重叠,并从而使每个保持区具有的加热器电路13重叠。
在本发明方法的第四和第五阶段中,使用如下所述设备,通过向加热器电路13施加可变感应磁场焊接保持区组。
图3示意地显示了用于本发明工艺的设备。为了简单起见,电路板保持器的图示被省略,因为它是公知的,并且省略用于多层印刷电路层组的固定设备、和用于电路板保持器的移动控制装置。
在用于本发明方法的设备的该例子中,图3显示了一单个的感应器装置15,应该理解的是设备中的组成感应器装置15的数目以及它们相对于电路板保持器的布置应该取决于每个实际应用中的生产需要;例如,可以具有两个互相面对面的感应器装置15,每个感应器装置位于多层印刷电路1的每一侧上,并通过电路板保持器的移动控制装置可操作地协调工作。
感应器装置15由一个通常为U形的磁路16组成,该磁路上具有一个感应线圈17,两个电极设置在磁路16的臂的外端上。顶部电极18和底部电极19互相同轴设置并且垂直于多层印刷电路1。感应线圈17通过一个交流电源供电,并且电极18和19在两个方向上具有位移能力(displacement capacity)。
用于本发明方法的设备的操作将在下面进行描述。通过电路板保持器的控制装置,多层印刷电路1相对于感应器装置15位于这样的一个位置,即使得电极18和19与保持区组12相垂直。在该情况下,没有显示的一个电极移动控制装置使得顶部电极18位于具有电路图像的层2的保持区11上并且底部电极19位于具有电路图像的底层5上,面对保持区,以至于电极施加一定压力。然后,感应线圈17被供给交流电,电极18和19应用可变感应磁场,并通过进入到每个具有电路图像的层2、3、4和5的每个保持区11的每个加热器电路13的短路线圈14中的感应产生一个电流强度,该电流强度在短路线圈14中的循环产生了多层印刷电路1的多个层的焊接热。

Claims (2)

1.一种焊接多层印刷电路组成层的方法,可以应用到由具有电路图像的层(2,3,4和5)以及隔离层(6,7和8)共同组成的多层印刷电路上,带有电路图像的层(2,3,4和5)上具有周边条带(9),并且每层的条带上具有相同数目和相同布置的多个保持区(11),该方法包括如下步骤:
i)设置一个加热器电路(13),该加热器电路由位于每个具有电路图像的层(2,3,4和5)的保持区(11)中的带有至少一个短路线圈(14)的平绕组组成;
ii)排列具有电路图像的层(2,3,4,5),使得这些层通过隔离层(6,7和8)相互重叠和隔开,从而产生多层印刷电路层组,在该电路层组中分别具有一个具有电路图像的顶层(2)和一个具有电路图像的底层(5);
iii)使多层印刷电路(1)的层(2,3,4,5,6,7,8)的位置互相相对固定,使得具有电路图像的层(2,3,4,5)的相应的保持区(11)占据相同的相对位置,从而产生重叠的保持区(11)的组(12)、以及重叠的加热器电路(13)的组;
iv)在每个保持区(11)的组(12)中,将一个感应电极(18)放在具有电路图像的顶层(2)的保持区(11)上,以及将一个感应电极(19)放在具有电路图像的底层(5)的保持区(11)的相对侧上;以及
v)通过给两个感应电极(18,19)施加可变感应磁场来焊接每个保持区(11)的组(12),可变感应磁场通过每个具有电路图像的层(2,3,4和5)的每个保持区(11)的每个加热器电路(13)的每个短路线圈(14)中的感应产生电流强度,该电流强度在短路线圈中的循环产生用于焊接多层印刷电路(1)的层(2,3,4,5,6,7,8)所需的热量。
2.一种用于权利要求1的方法的设备,包括:
具有至少一个感应器装置(15)的结构,在该感应器装置中具有通常为U形的磁路(16),其上具有感应线圈(17),磁路的每个臂的每个外端具有相应的感应电极(18,19),电极(18,19)设置成垂直于位于电路板保持器上的多层印刷电路(1)、互相同轴并在两个方向上具有位移能力;
用于将多层印刷电路(1)的层(2,3,4,5,6,7,8)组固定在电路板保持器上的装置;
用于电路板保持器的移动控制装置,适于使保持区(11)的组(12)位于感应器装置(15)的一对感应电极(18,19)之间;以及
用于每对感应电极(18,19)的控制装置,适于使电极与保持区(11)的组(12)接触,以至于在它们上面施加压力。
CNB028251385A 2001-12-28 2002-05-27 焊接多层印刷电路组成层的方法以及实施该方法的设备 Expired - Lifetime CN100444708C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
ESP200102902 2001-12-28
ES200102902A ES2190757B1 (es) 2001-12-28 2001-12-28 Procedimiento para la soldadura de las capas constitutivas de un circuito impreso multicapa y maquina para el mismo.

Publications (2)

Publication Number Publication Date
CN1605230A true CN1605230A (zh) 2005-04-06
CN100444708C CN100444708C (zh) 2008-12-17

Family

ID=8499883

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB028251385A Expired - Lifetime CN100444708C (zh) 2001-12-28 2002-05-27 焊接多层印刷电路组成层的方法以及实施该方法的设备

Country Status (11)

Country Link
US (1) US7009157B2 (zh)
EP (1) EP1460890B1 (zh)
JP (1) JP4060799B2 (zh)
KR (1) KR100852374B1 (zh)
CN (1) CN100444708C (zh)
AT (1) ATE295065T1 (zh)
AU (1) AU2002304590A1 (zh)
DE (1) DE60204056T2 (zh)
ES (2) ES2190757B1 (zh)
TW (1) TW540282B (zh)
WO (1) WO2003056888A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2221569B1 (es) 2003-05-30 2006-03-16 Chemplate Materials, S.L. Electrodo para maquinas para la soldadura por induccion electromagnetica de las capas constitutivas de un circuito impreso multicapa.
DE10353307A1 (de) * 2003-11-10 2005-06-09 Gebr. Schmid Gmbh & Co. Verfahren und Vorrichtung zur Erwärmung von flachen Gegeständen mit metallischer Beschichtung
WO2008028005A2 (en) * 2006-08-31 2008-03-06 Duetto Integrated Systems, Inc. Bond head assembly and system
DE102006034600B4 (de) * 2006-07-26 2010-01-14 Infineon Technologies Ag Verfahren zur Herstellung einer Lötverbindung
ITMI20061960A1 (it) * 2006-10-13 2008-04-14 Cedal Equipment Srl Macchina automatica di allineamento ottico e fissaggio induttivo degli strati di un multistrato a circuito stampato in forma di semilavorato
ITMI20072150A1 (it) * 2007-11-12 2009-05-13 Cedal Equipment Srl Dispositivo per la generazione di una barriera termica a temperatura controllata ai poli d'induzione magnetica di una testa di saldatura
JP5226469B2 (ja) * 2008-11-06 2013-07-03 株式会社モトロニクス 多層プリント板の溶着装置
IT1393054B1 (it) * 2009-03-17 2012-04-11 Piergiacomi Sud Srl Sistema per la saldatura e registrazione di strati in schede di circuiti stampati multistrato.
CN103210706A (zh) * 2010-10-19 2013-07-17 塞逹尔设备股份有限公司 结合印刷电路的方法与装置
IT1404136B1 (it) * 2010-10-19 2013-11-15 Cedal Equipment S R L "metodo ed apparecchiatura per la saldatura di circuiti stampati"
EP2693853B1 (en) 2012-08-02 2015-03-25 Chemplate Materials, S.L. Tool, method and machine for manufacturing multilayer printed circuit boards
KR20220048754A (ko) * 2020-10-13 2022-04-20 삼성전자주식회사 인터포저 구조 및 이를 포함하는 전자 장치.
CN114630514B (zh) * 2022-05-16 2022-07-29 圆周率半导体(南通)有限公司 一种通过磁场实现pcb芯板定位的方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2803731A (en) * 1954-10-15 1957-08-20 Texas Instruments Inc Induction soldering machine
GB1353671A (en) * 1971-06-10 1974-05-22 Int Computers Ltd Methods of forming circuit interconnections
US4528057A (en) * 1983-09-08 1985-07-09 The Taylor-Winfield Corporation Adhesive spot curing press and method for metallic parts
US4983804A (en) * 1989-12-21 1991-01-08 At&T Bell Laboratories Localized soldering by inductive heating
US5262592A (en) * 1991-02-19 1993-11-16 Champlain Cable Corporation Filter line cable featuring conductive fiber shielding
US5365041A (en) * 1993-04-26 1994-11-15 Robotron Corporation Induction heating coil for bonding metal sheets
GB9314440D0 (en) * 1993-07-13 1993-08-25 Teknek Electronics Ltd Method of laminate manufacture
US5603795A (en) * 1994-09-01 1997-02-18 Martin Marietta Energy Systems, Inc. Joining of thermoplastic substrates by microwaves
US5523617A (en) * 1994-12-27 1996-06-04 National Semiconductor Corporation Fuse frames, programmable fuse frames, and methods for programming by fusing
FR2765143B1 (fr) * 1997-06-26 2000-10-20 Philippe Dufour Procede de fabrication de panneaux composites et agencement pour la mise en oeuvre de ce procede
US5984166A (en) * 1997-07-09 1999-11-16 Mask Technology, Inc. Process for creating fine and coarse pitch solder deposits on printed ciruit boards
US6229124B1 (en) * 1998-10-10 2001-05-08 TRUCCO HORACIO ANDRéS Inductive self-soldering printed circuit board
US6871776B2 (en) * 2003-03-10 2005-03-29 Trucco Horacio Andres Manufacture of solid-solder-deposit PCB utilizing electrically heated wire mesh

Also Published As

Publication number Publication date
JP2005513820A (ja) 2005-05-12
ATE295065T1 (de) 2005-05-15
JP4060799B2 (ja) 2008-03-12
ES2238572T3 (es) 2005-09-01
US20050023275A1 (en) 2005-02-03
DE60204056D1 (de) 2005-06-09
AU2002304590A1 (en) 2003-07-15
KR100852374B1 (ko) 2008-08-14
US7009157B2 (en) 2006-03-07
ES2190757A1 (es) 2003-08-01
ES2190757B1 (es) 2005-07-16
TW540282B (en) 2003-07-01
DE60204056T2 (de) 2006-01-19
KR20040068263A (ko) 2004-07-30
CN100444708C (zh) 2008-12-17
EP1460890B1 (en) 2005-05-04
EP1460890A1 (en) 2004-09-22
WO2003056888A1 (es) 2003-07-10

Similar Documents

Publication Publication Date Title
CN1605230A (zh) 焊接多层印刷电路组成层的方法以及实施该方法的设备
CN102099877A (zh) 磁电装置
KR100552010B1 (ko) 적층전자부품 및 그 제조방법
CN201348924Y (zh) 平面变压器绕组
US20020105788A1 (en) Method of manufacturing laminated ceramic electronic component and laminated ceramic electronic component
US6223422B1 (en) Method of manufacturing multilayer-type chip inductors
CN102460608A (zh) 磁性部件及其制造方法
CN102460612A (zh) 磁性部件及其制造方法
US20070180684A1 (en) Method for manufacturing monolithic ceramic electronic component, and multilayer composite
US8056199B2 (en) Methods of producing multilayer capacitor
KR20000075584A (ko) 압전식 액츄에이터의 제조 방법과 압전식 액츄에이터
CN1393892A (zh) 多层电感器
CN104756207B (zh) 层叠型电感元件
CN1219275A (zh) 可控电抗器
CN106328356A (zh) 磁性组件及其制造方法
CN1068954C (zh) 电力变压器金属箔绕组的导电薄片构成的输送电导体
JPH06224043A (ja) 積層チップトランスとその製造方法
JP2005513820A6 (ja) 多層プリント回路を構成する層のはんだ付け方法とその方法を適用するための装置
JPH08130115A (ja) 電子チップ部品
CN1413352A (zh) 制造规则的、尤其用于电学双层电容器的多层结构的方法及其设备
EP3839987A1 (en) Method and conductor structure for manufacturing an electric winding of an electromagnetic induction apparatus
JPH0634216U (ja) 積層チップインダクタ
CN109256267A (zh) 一种用于调容变压器的箔式调容绕组及低压绕组绕制方法
US6570479B2 (en) Laminated transformer system and method
CN116053004A (zh) 一种干式变压器低压箔式线圈引线结构及引线绕制工艺

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20081217

CX01 Expiry of patent term