CN1534875A - 用于产生供纠错使用的奇偶信息的方法和装置 - Google Patents
用于产生供纠错使用的奇偶信息的方法和装置 Download PDFInfo
- Publication number
- CN1534875A CN1534875A CNA2003101097839A CN200310109783A CN1534875A CN 1534875 A CN1534875 A CN 1534875A CN A2003101097839 A CNA2003101097839 A CN A2003101097839A CN 200310109783 A CN200310109783 A CN 200310109783A CN 1534875 A CN1534875 A CN 1534875A
- Authority
- CN
- China
- Prior art keywords
- matrix
- parity
- row
- lower triangular
- error correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
- H03M13/1182—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the structure of the parity-check matrix is obtained by reordering of a random parity-check matrix
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
- Detection And Correction Of Errors (AREA)
Abstract
一种利用奇偶校验矩阵产生供纠错使用的奇偶信息的方法和装置,其中该奇偶校验矩阵的行对应于消息字长m,它的列对应于码字长n,包括在行和列中的“1”的数目是固定的,并且剩余的元素全部为“0”,所述纠错方法包括利用所述奇偶校验矩阵和预定的消息数据S,获得数目为p的奇偶信息,其中包括从所述奇偶校验矩阵的第(n-m+1)个元素开始的K列的矩阵同下三角矩阵形式一起被创建,利用列和行置换的方法,使所述下三角矩阵的上三角部分内的所有元素都为“0”。
Description
本申请要求在韩国知识产权局于2002年12月21日提交的韩国专利申请No.2002-82091的优先权,其中所公开的内容被包含在此全部作为参考。
技术领域
本发明涉及纠错和信号检测,尤其涉及用于产生供纠错使用的奇偶信息的一种方法和装置
背景技术
一种供纠错使用的低密度奇偶校验(LDPC)码的编码方法,创建了在纠错码(ECC)块的行和列中包括预定的多个“1”的奇偶校验码,并且用所述奇偶校验码来产生奇偶信息。
更具体地,创建一个奇偶校验矩阵H,在所述矩阵的列和行中包括预定的多个“1”,获得一个满足等式“Hx=0”的代码字x。这里,所述代码字x把原始数据和奇偶信息关联起来。为了执行这个计算,首先用高斯消元法将该奇偶校验矩阵H变换为一个生成矩阵G(generator matrix),或者将其变换为下三角型(lower triangular)。
然而,由于没有原始矩阵的稀疏,因此所述生成矩阵G需要大量的计算。并且,所述下三角型也需要复杂的计算处理。
在附图1中显示了一个传统的奇偶校验矩阵H。下列等式1表示用于产生满足“Hx=0”的代码字X的计算处理的下三角型。从等式1中显而易见,该计算处理是很复杂的。
(P1=Φ-1[-ET-1AST+CST],Φ=-ET-1B+D,并且P2=-T-1[AST+BPT 1])
在1999年的Informtion Theory的45卷,No.2,第399-431页上,IEEE Trans中D.J.MacKay的“Good Error Correction Codes Based on Verysparse Matrices”公开了关于LDPC编码的基本概念,并且在2001年的Information Theory的47卷,No.2,638-656页上,IEEE Trans中T.Richardson和R.Urbanke的“Efficient Encoding of Low Density ParityCheck Codes”公开了一种用于耦合H矩阵的技术。。
发明内容
本发明提供一种用于产生供纠错的奇偶信息的方法和装置。
本发明也提供一种用于在低密度奇偶校验(LDPC)编码中能有效产生供纠错使用的奇偶信息的方法和装置。
根据本发明的一个方面,提供一种用于利用奇偶校验矩阵产生奇偶信息的纠错方法,其中的行对应于消息字长m,其中的列对应于码字长n,包含在行和列中的“1”的数目是固定的,并且剩余的元素都是“0”,所述纠错方法包括利用奇偶校验矩阵和预定的消息数据S获得数目为P的奇偶信息,其中利用列和行置换的方法,以下三角矩阵形式创建一个矩阵,所述矩阵包括从所述奇偶校验矩阵的第(n-m+1)个元素开始的k列,所述下三角矩阵形式的上三角部分中的所有元素都为“0”。
当产生所述奇偶信息时,根据以下等式用后向替换的方法获得数目为p的奇偶信息中的数目为k的奇偶信息:
本发明其它的方面和/或优点将部分在随后的描述中进行阐述,而所述部分在描述中将是显而易见的,或者可以从本发明的实例中了解到。
根据本发明的另一个方面,提供一种产生奇偶信息的方法,包括产生奇偶校验矩阵、基于所述奇偶校验矩阵产生下三角矩阵、基于所述奇偶校验矩阵产生C矩阵、基于信息位和所述下三角矩阵执行后向替换以获得奇偶位值的第一数,并且基于所述C矩阵获得奇偶位值的第二数,其中当将所述奇偶位值的第二数与奇偶位值的第一数相加时,获得与预定的奇偶位值相等的结果。
一种利用奇偶校验矩阵产生奇偶信息的纠错方法,其中奇偶校验矩阵的行对应于消息字长m,它的列对应于码字长n,包括在行和列中的“1”的数目是固定的,并且剩余的元素都是“0”,所述纠错方法包括产生奇偶校验矩阵,该矩阵的行对应于消息字长,它的列对应于码字长,包括在行中的“1”的数目和包括在列中“1”的数目是相同的,并且其中的剩余元素全都是“0”;当使用所述奇偶校验矩阵时,利用从第(n-m+1)列开始的k列,产生下三角矩阵,以便在所述下三角矩阵的上三角区域内的所有元素都是零;利用除所述下三角矩阵以外的剩余区域,产生第二矩阵;利用所述下三角矩阵和消息数据S执行后向替换计算,并且获得数目为k的奇偶位值;和利用第二矩阵,在数目为n-m的奇偶位值中,获得除由后向替换计算获得的数目为k的奇偶位值以外剩余的奇偶位值。
再根据本发明的另一个方面,提供一种利用奇偶校验矩阵产生奇偶信息的纠错装置,所述奇偶校验矩阵的行对应于消息字长m,它的列对应于码字长n,包含在行中的“1”的数目和包含在列中的“1”的数目是相同的,并且剩余的元素都是“0”。纠错装置包括奇偶校验矩阵产生器,其产生所述奇偶校验矩阵,该矩阵的行对应于消息字长,它的列对应于码字长,包含在行中的“1”的数目和包含在列中的“1”的数目是相同的,并且其中的剩余元素全部为“0”;第一矩阵发生器,其利用从第(n-m+1)列开始的k列,产生下三角矩阵;在所述下三角矩阵的上三角部分之内的所有元素都是零;第二矩阵发生器,其利用除由第一矩阵发生器产生的下三角矩阵以外的剩余部分,产生第二矩阵;后向替换计算器;其利用由第一矩阵发生器产生的下三角矩阵区域和预定的信息数据,执行后向替换计算,并且获得数目为k的奇偶位值;以及下奇偶校验计算器;其利用第二矩阵,在数目为n-m的奇偶位值中,获得除由该后向替换计算器获得的数目为k的奇偶位值以外剩余的奇偶位值。
附图说明
本发明的上述和/或其它特征和优点通过参照附图对其示范性的实施例的详细描述将变得更加显而易见和容易理解。其中:
图1说明了一个根据传统方法产生供纠错使用的奇偶信息的H-矩阵;
图2是根据本发明的一个实施例产生供纠错使用的奇偶信息的装置的方框图;以及
图3说明了根据本发明的一个实施例产生供纠错使用的奇偶信息的H-矩阵。
具体实施方式
现在将详细参照本发明的实施例并结合附图示出,其中在全部的附图中相同的参考数字指的是相同的部件。实施例参照附图描述来解释本发明。
图2是根据本发明的一个实施例产生供纠错使用的奇偶信息的装置的方框图。奇偶信息产生装置包括奇偶校验矩阵产生器210、第一矩阵计算器220、第二矩阵计算器230、后向替换计算器240和下奇偶校验计算器250。所述奇偶信息产生装置的操作将参照附图2和3进行描述。
参照附图2和3,奇偶校验矩阵产生器210产生奇偶校验矩阵(如附图3所示),该矩阵的行对应于消息字长,它的列对应于码字长,其中包含在行中的“1”的数目和包含在列中的“1”的数目是相同的,并且剩余的元素(即除“1”之外)全是“0”。第一矩阵计算器220产生与附图3中所示的T矩阵对应的下三角矩阵。利用列和行置换的方法产生所述T矩阵,在所述置换方法中,利用所述具有列长n和行长m的奇偶校验矩阵对所述列和行进行互换,在所述奇偶校验矩阵的一部分的右和上三角区域内的所有元素都是零,而所述奇偶校验矩阵的一部分是由从所述下三角矩阵的第(n-m+1)列开始的k列组成的。第一矩阵计算器220产生所述下三角矩阵,以便在所述奇偶校验矩阵的右上部尽可能地分布″零″,并且以便在T矩阵的一部分内全部的“1”位于比奇偶校验矩阵的一部分中的对角元素低的位置,而所述T矩阵的一部分包括在对应于数目为n-m的奇偶数的列中的k列,所述奇偶校验矩阵对应于奇偶校验的下三角型。
第二矩阵计算器230利用除由第一矩阵计算器220产生的下三角矩阵(附图3中的“T”矩阵)以外的奇偶校验矩阵的剩余部分,产生第二矩阵。第二矩阵由图3中的“C”矩阵表示。由第二矩阵计算器230产生的“C”矩阵具有类似于图1所示的现有的H-矩阵按比例缩小的形式。
所述后向替换计算器240通过利用消息位S和由第一矩阵计算器220产生的矩阵区域的下三角型执行后向替换计算,获得数目为k的奇偶信息。利用等式2来执行这个计算,并且在全部的数目为p的奇偶位值中获得数目为k的奇偶位值。
所述下奇偶校验计算器250利用由第二矩阵计算器230产生的第二矩阵,获得除在数目为n-m的奇偶位值中由后向替换计算器240获得的数目为k的奇偶位值以外剩余的奇偶位值。换句话说,因为对应于第二矩阵的″C″矩阵是现有的H-矩阵按比例缩小的形式,可以利用高斯消去法或使用例如上述等式1的一般方法获得所述剩余的奇偶位值。
因此,本发明能够有效的适用于需要快速编码的技术领域。
如上所述,根据本发明,通过利用用于执行低密度奇偶校验(LDPC)编码器的奇偶校验矩阵产生奇偶信息,减少计算的数量并且高效地产生供纠错使用的奇偶信息是可能的,从而使得所述计算量接近于对应所述矩阵列长的n次方。
本发明已经做了特定地说明并且参考示范性的实施例进行了描述,本领域的普通技术人员可以理解在没有脱离正如下列权利要求和它们的等价物所定义的本发明的精神和范围的基础上,可以进行形式和细节上的各种变化。
Claims (22)
1.一种利用奇偶校验矩阵产生奇偶信息的纠错方法,其中所述奇偶校验矩阵的行对应于消息字长m,它的列对应于码字长n,包含在行和列中的“1”的数目是固定的,并且剩余的元素都为“0”所述纠错方法包括:
利用所述奇偶校验矩阵和预定的消息数据S,获得数目为p的奇偶信息,其中利用列和行置换的方法,以下三角矩阵的形式创建矩阵,所述矩阵包括从奇偶校验矩阵的第(n-m+1)个元素开始的k列,所述矩阵的上三角部分内的所有元素都为“0”。
2.如权利要求1所述的纠错方法,其中当获得奇偶信息时,根据以下等式利用后向替换的方法获得数目为p的奇偶信息中的数目为k的奇偶信息:
3.如权利要求1所述的纠错方法,其中创建所述下三角矩阵以便在下三角矩阵的右上部分分布“0”,并且包括有对应于数目为n-m的奇偶数的列中的k列的矩阵内的所有的“1”位于比对应于奇偶数的下三角形式的矩阵的对角元素低的位置。
5.一种利用奇偶校验矩阵产生奇偶信息的纠错方法,该奇偶校验矩阵的行对应于消息字长m,它的列对应于码字长n,包括在行和列中的“1”的数目是固定的,并且剩余的元素都为“0”,所述纠错方法包括:
产生所述奇偶校验矩阵,所述矩阵的行对应于消息字长,它的列对应于码字长,包含在行中的“1”的数目和包含在列中的“1”的数目是相同的,并且剩余的元素全都是“0”;
当使用所述奇偶校验矩阵时,利用从所述奇偶校验矩阵的第(n-m+1)列开始的K列,产生下三角矩阵,以便在所述下三角矩阵的上三角区域内全部的元素都为零;
利用除所述下三角矩阵以外的所述奇偶校验矩阵的剩余区域,产生第二矩阵;
利用所述下三角矩阵和消息数据S,执行后向替换计算,并且获得数目为k的奇偶位值;以及
利用第二矩阵,在数目为n-m的奇偶位值中,获得除通过所述后向替换计算获得的数目为k的奇偶位值以外剩余的奇偶位值。
6.如权利要求5所述的纠错方法,其中当产生所述下三角矩阵时,在包括有对应于数目为n-m的奇偶校验的列之中的k列的所述下三角矩阵内的全部的“1”位于比对应于奇偶熟的下三角矩阵的对角元素低的位置。
7.如权利要求5所述的纠错方法,其中在所述下三角矩阵的右上部分布“0”。
8.如权利要求5所述的纠错方法,其中当产生所述奇偶信息时,利用以下等式,通过后向替换方法,获得数目为p的奇偶信息中的数目为K的奇偶信息:
9.如权利要求5所述的纠错方法,其中第二矩阵具有预定的H-矩阵的按比例缩小的形式。
10.如权利要求9所述的纠错方法,其中当产生所述奇偶信息时,利用第二矩阵,通过高斯消去法和使用以下等式的一般方法中的其中之一获得数目为p的奇偶信息中的数目为p-k的奇偶信息:
(P1=Φ-1[-ET-1AST+CST],Φ=-ET-1B+D,并且P2=-T-1[AST+BPT 1])
11.一种用于利用奇偶校验矩阵产生奇偶信息的纠错装置,所述奇偶校验矩阵的行对应于消息字长m,它的列对应于码字长n,包括在行中的“1”的数目和包括在列中的“1”的数目是相同的,并且剩余的元素都为“0”,所述纠错装置包括:
奇偶校验矩阵发生器,其产生所述奇偶校验矩阵;
第一矩阵发生器,其产生下三角矩阵,对应于从所述奇偶校验矩阵的第(n-m+1)列开始的k列,所述下三角矩阵的上三角部分内所有的元素都是零;
第二矩阵发生器,其利用除所述由第一矩阵发生器产生的下三角矩阵以外的所述奇偶校验矩阵的剩余部分,产生第二矩阵;
后向替换计算器,其利用所述由第一矩阵发生器和预定的信息数据产生的下三角矩阵区域,执行后向替换计算,并获得数目为k的奇偶位值;以及下奇偶校验计算器,其利用第二矩阵,在数目为n-m的奇偶位值中,获得除由所述后向替换计算器获得的数目为k的奇偶位值以外的剩余的奇偶位值。
12.如权利要求11所述的纠错装置,其中第一矩阵发生器产生所述下三角矩阵,以便在包括对应于数目为n-m的奇偶数的列中的k列的所述下三角矩阵内所有的“1”位于比对应于奇偶数的下三角矩阵的对角元素低的位置,其中的下三角矩阵。
13.如权利要求11所述的纠错装置,其中产生所述下三角矩阵,以便在所述下三角矩阵的右上部分布“0”。
14.如权利要求11所述的纠错装置,其中所述后向替换计算器利用以下等式通过所述后向替换计算获得数目为p的奇偶位值中的数目为k的奇偶位值:
15.如权利要求11所述的纠错装置,其中由第二矩阵发生器产生的第二矩阵具有现有的H-矩阵按比例缩小的形式。
17.一个产生奇偶信息装置,所述装置包括:
奇偶校验矩阵发生器,用来产生奇偶校验矩阵,所述奇偶校验矩阵包括在奇偶校验矩阵的行和列中均匀分布的“1”;
第一矩阵计算器,基于所述奇偶校验矩阵的第一预定部分产生下三角矩阵;
后向替换计算器,基于消息位和所述的下三角矩阵,产生奇偶位值的第一数;
第二矩阵计算器,基于所述奇偶校验矩阵的第二预定部分,产生C矩阵;以及
下奇偶校验计算器,基于所述C矩阵,产生奇偶位值的第二数。
18.如权利要求17所述的装置,其中第一矩阵计算器基于列和行置换的方法产生所述下三角矩阵,其中列和行置换的方法是基于所述奇偶校验矩阵的预定部分互换所述的列和行。
19.如权利要求17所述的装置,其中根据以下等式,所述后向替换计算器产生奇偶校验值的第一数:
20.如权利要求17所述的装置,其中所述C矩阵具有预定的H矩阵的按比例缩小的形式。
21.如权利要求20所述的装置,其中所述奇偶校验矩阵的第二预定部分是所述奇偶校验矩阵减去所述奇偶校验矩阵的第一预定部分。
22.如权利要求21所述的装置,其中所述下奇偶计算器根据以下等式产生奇偶位值的第二数:
(P1=Φ-1[-ET-1AST+CST],Φ=-ET-1B+D,并且P2=-T-1[AST+BPT 1])
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR82091/2002 | 2002-12-21 | ||
KR1020020082091A KR100936022B1 (ko) | 2002-12-21 | 2002-12-21 | 에러 정정을 위한 부가정보 생성 방법 및 그 장치 |
KR82091/02 | 2002-12-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1534875A true CN1534875A (zh) | 2004-10-06 |
CN100440735C CN100440735C (zh) | 2008-12-03 |
Family
ID=32822536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2003101097839A Expired - Fee Related CN100440735C (zh) | 2002-12-21 | 2003-12-21 | 用于产生供纠错使用的奇偶信息的方法和装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7243286B2 (zh) |
JP (1) | JP3810766B2 (zh) |
KR (1) | KR100936022B1 (zh) |
CN (1) | CN100440735C (zh) |
TW (1) | TWI238313B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101764620A (zh) * | 2004-12-22 | 2010-06-30 | Lg电子株式会社 | 用于使用信道代码解码的装置和方法 |
WO2012159304A1 (zh) * | 2011-06-28 | 2012-11-29 | 华为技术有限公司 | 低密度奇偶校验码的编码方法和装置 |
CN104488196A (zh) * | 2012-11-05 | 2015-04-01 | 三菱电机株式会社 | 纠错编码方法及纠错编码装置 |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100540663B1 (ko) * | 2004-04-19 | 2006-01-10 | 삼성전자주식회사 | 저밀도 패리티 체크 코딩의 패리티 체크 행렬 변환 방법 |
US7165205B2 (en) * | 2004-05-14 | 2007-01-16 | Motorola, Inc. | Method and apparatus for encoding and decoding data |
JP4519902B2 (ja) * | 2004-08-16 | 2010-08-04 | サムスン エレクトロニクス カンパニー リミテッド | 可変ブロック長を有するブロック低密度パリティ検査符号の符号化/復号化装置及び方法 |
KR100913876B1 (ko) * | 2004-12-01 | 2009-08-26 | 삼성전자주식회사 | 저밀도 패리티 검사 부호의 생성 방법 및 장치 |
KR20070063851A (ko) * | 2005-12-15 | 2007-06-20 | 삼성전자주식회사 | 패리티 검사 행렬, 패리티 검사 행렬 생성 방법, 인코딩방법 및 에러 정정 장치 |
JP4558638B2 (ja) * | 2005-12-15 | 2010-10-06 | 富士通株式会社 | 符号器および復号器 |
US20070198905A1 (en) * | 2006-02-03 | 2007-08-23 | Nokia Corporation | Transmitter for a communications network |
US7506226B2 (en) * | 2006-05-23 | 2009-03-17 | Micron Technology, Inc. | System and method for more efficiently using error correction codes to facilitate memory device testing |
KR101154995B1 (ko) * | 2006-07-14 | 2012-06-15 | 엘지전자 주식회사 | Ldpc 부호화를 수행하는 방법 |
US7913149B2 (en) * | 2006-12-20 | 2011-03-22 | Lsi Corporation | Low complexity LDPC encoding algorithm |
KR101455978B1 (ko) * | 2007-03-27 | 2014-11-04 | 엘지전자 주식회사 | Ldpc 부호를 이용한 부호화 방법 |
KR101435681B1 (ko) * | 2007-11-08 | 2014-09-02 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서데이터 송수신 장치 및 방법 |
US8473824B1 (en) * | 2008-09-08 | 2013-06-25 | Marvell International Ltd. | Quasi-cyclic low-density parity-check (QC-LDPC) encoder |
KR101431268B1 (ko) * | 2007-12-14 | 2014-08-20 | 삼성전자주식회사 | 직렬 부호화를 위한 저밀도 패리티 검사 부호의 생성 장치및 방법 |
JP4898858B2 (ja) * | 2009-03-02 | 2012-03-21 | パナソニック株式会社 | 符号化器、復号化器及び符号化方法 |
US8196012B2 (en) * | 2009-10-05 | 2012-06-05 | The Hong Kong Polytechnic University | Method and system for encoding and decoding low-density-parity-check (LDPC) codes |
TWI447739B (zh) * | 2010-03-22 | 2014-08-01 | Phison Electronics Corp | 錯誤校正方法、記憶體控制器與儲存系統 |
KR101212759B1 (ko) | 2010-10-29 | 2012-12-14 | 에스케이하이닉스 주식회사 | 데이터 오류 검사 기능을 이용한 데이터 전송 방법, 데이터 오류 검사 기능을 이용한 반도체 메모리 및 메모리 시스템 |
KR20120059806A (ko) * | 2010-12-01 | 2012-06-11 | 한국전자통신연구원 | 에러 정정 부호의 생성방법, 복호 방법 및 그 장치 |
JP5591876B2 (ja) * | 2012-06-22 | 2014-09-17 | 株式会社東芝 | 誤り訂正装置、誤り訂正方法およびプログラム |
US10033407B2 (en) * | 2016-04-08 | 2018-07-24 | SK Hynix Inc. | Optimization of low density parity-check code encoder based on a search for an independent set of nodes |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2799592B1 (fr) | 1999-10-12 | 2003-09-26 | Thomson Csf | Procede de construction et de codage simple et systematique de codes ldpc |
WO2002009300A2 (en) * | 2000-07-21 | 2002-01-31 | Catena Networks, Inc. | Method and system for turbo encoding in adsl |
US6895547B2 (en) * | 2001-07-11 | 2005-05-17 | International Business Machines Corporation | Method and apparatus for low density parity check encoding of data |
AU2003249708A1 (en) * | 2002-07-03 | 2004-01-23 | Hughes Electronics Corporation | Method and system for memory management in low density parity check (ldpc) decoders |
US6785863B2 (en) * | 2002-09-18 | 2004-08-31 | Motorola, Inc. | Method and apparatus for generating parity-check bits from a symbol set |
US7120856B2 (en) * | 2002-09-25 | 2006-10-10 | Leanics Corporation | LDPC code and encoder/decoder regarding same |
KR100906474B1 (ko) * | 2003-01-29 | 2009-07-08 | 삼성전자주식회사 | 저밀도 부가정보 발생용 매트릭스를 이용한 에러 정정방법 및그 장치 |
-
2002
- 2002-12-21 KR KR1020020082091A patent/KR100936022B1/ko not_active IP Right Cessation
-
2003
- 2003-12-17 TW TW092135719A patent/TWI238313B/zh not_active IP Right Cessation
- 2003-12-18 US US10/738,203 patent/US7243286B2/en not_active Expired - Fee Related
- 2003-12-19 JP JP2003422027A patent/JP3810766B2/ja not_active Expired - Fee Related
- 2003-12-21 CN CNB2003101097839A patent/CN100440735C/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101764620A (zh) * | 2004-12-22 | 2010-06-30 | Lg电子株式会社 | 用于使用信道代码解码的装置和方法 |
CN101764620B (zh) * | 2004-12-22 | 2014-04-09 | Lg电子株式会社 | 用于使用信道代码解码的装置和方法 |
WO2012159304A1 (zh) * | 2011-06-28 | 2012-11-29 | 华为技术有限公司 | 低密度奇偶校验码的编码方法和装置 |
CN104488196A (zh) * | 2012-11-05 | 2015-04-01 | 三菱电机株式会社 | 纠错编码方法及纠错编码装置 |
CN104488196B (zh) * | 2012-11-05 | 2017-08-01 | 三菱电机株式会社 | 纠错编码方法及纠错编码装置 |
Also Published As
Publication number | Publication date |
---|---|
US7243286B2 (en) | 2007-07-10 |
JP3810766B2 (ja) | 2006-08-16 |
TWI238313B (en) | 2005-08-21 |
KR100936022B1 (ko) | 2010-01-11 |
CN100440735C (zh) | 2008-12-03 |
JP2004208307A (ja) | 2004-07-22 |
TW200412492A (en) | 2004-07-16 |
KR20040055424A (ko) | 2004-06-26 |
US20040199860A1 (en) | 2004-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1534875A (zh) | 用于产生供纠错使用的奇偶信息的方法和装置 | |
KR100906474B1 (ko) | 저밀도 부가정보 발생용 매트릭스를 이용한 에러 정정방법 및그 장치 | |
US8086934B2 (en) | Decoding apparatus and decoding method | |
JP4821613B2 (ja) | 誤り訂正符号化装置及びそれに用いる誤り訂正符号化方法 | |
US10382069B2 (en) | Data encoding by efficient inversion of a parity-check sub-matrix | |
US20110099454A1 (en) | Low Complexity LDPC Encoding Algorithm | |
WO2009004601A3 (en) | Generation of parity-check matrices | |
JP2007525931A (ja) | 良好な機能を持つ不規則な短縮ldpcコードのコード構成 | |
WO2006115166A1 (ja) | 符号装置および符号化方法 | |
CN101834613A (zh) | 一种ldpc码的编码方法及编码器 | |
KR100918741B1 (ko) | 이동 통신 시스템에서 채널 부호화 장치 및 방법 | |
KR100669152B1 (ko) | 저밀도 패리티 검사 코드의 부호화 장치 및 방법 | |
US20070162816A1 (en) | Method for constructing a parity check matrix of an irregular low density parity check code | |
WO2018149354A1 (zh) | 极化码的编码方法、装置及设备、存储介质 | |
EP2675069A1 (en) | Method for encoding with GLDPC codes based on reed-solomon component codes | |
CN101834612A (zh) | 一种ldpc码的编码方法及编码器 | |
US20060195761A1 (en) | Method of generating low-density parity check matrix and method of generating parity information using the low-density parity check matrix | |
Manasse et al. | A reed-solomon code for disk storage, and efficient recovery computations for erasure-coded disk storage | |
Qian et al. | On cyclic self-orthogonal codes over Z2m | |
JP2006100941A (ja) | 信号処理装置、低密度パリティ検査符号の符号化方法および復号方法 | |
JP2010028408A (ja) | 情報処理装置、情報処理方法、およびプログラム | |
KR100800775B1 (ko) | 이동 통신 시스템에서 채널 부호화 장치 및 방법 | |
JPH07262030A (ja) | 誤り訂正符号化装置および誤り訂正符号化方法 | |
CN1630205A (zh) | 交叉循环码的编码方法与装置 | |
Lee et al. | An Efficient Method to Determine the Weight Distributions of Binary Quadratic Residue Codes |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081203 Termination date: 20141221 |
|
EXPY | Termination of patent right or utility model |