CN1469566A - 用于在w-cdma通信中准备概况表的方法 - Google Patents

用于在w-cdma通信中准备概况表的方法 Download PDF

Info

Publication number
CN1469566A
CN1469566A CNA031371949A CN03137194A CN1469566A CN 1469566 A CN1469566 A CN 1469566A CN A031371949 A CNA031371949 A CN A031371949A CN 03137194 A CN03137194 A CN 03137194A CN 1469566 A CN1469566 A CN 1469566A
Authority
CN
China
Prior art keywords
value
summary table
time slot
peak value
fiducial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA031371949A
Other languages
English (en)
Other versions
CN100448186C (zh
Inventor
泉田步
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN1469566A publication Critical patent/CN1469566A/zh
Application granted granted Critical
Publication of CN100448186C publication Critical patent/CN100448186C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/7077Multi-step acquisition, e.g. multi-dwell, coarse-fine or validation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/70735Code identification
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70702Intercell-related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一种用于在W-CDMA中准备概况表的方法,其使用定时器值和基准值来帮助移动单元使其信号与基站的信号同步,该方法包括:提供概况表数据准备部分,该部分将新基准值累加到取自于概况表存储器的先前累加值,使该结果作为当前累加值存储到概况表存储器中,并在每次将新基准值输送到所述部分时重复相同的累加;使概况表数据准备部分具有溢出检测的能力,以检测概况表存储器的溢出;以及当检测到概况表存储器的溢出时,选择概况表存储器的最大可写入值,并使概况表存储器将所述最大可写入值存储为当前累加值。

Description

用于在W-CDMA通信中准备概况表的方法
技术领域
本发明涉及一种用于在基于宽带码分多址(W-CDMA)的通信中准备概况表的方法,特别涉及一种用于准备信号的概况表的方法,该方法能够使来自手持电话(移动单元)的信号与基站的信号同步。
背景技术
通常,在基于W-CDMA的通信中,来自移动单元的信号与来自基站的信号相互不同步。因此,如果移动单元(移动台)寻找与最适合的基站的连接,则该单元必须识别基站,并尝试使其信号与基站的信号同步。根据W-CDMA,如果移动单元希望建立通信,且识别出最适合的基站,并尝试使其信号与基站的信号同步,则该单元准备概况表,以支持该同步。
图10示出了包含了在移动单元与基站之间交换的帧、时隙和码元的概况表的常规格式。如该图所示,根据该数据格式,1帧的长度为10ms,2个帧或传输间隔(TTI)为20ms(帧的总数为4096)。每帧(如#0帧)包括15个时隙,每个时隙包括10个码元。另外,每个时隙的长度为667μs,并包含2560个码片,每个码元的长度为67μs,包含256个码片。
当移动单元使其信号与基站的信号同步时,它使用格式如上所述且由基站发送的主同步信道(P-SCH)。该P-SCH是支持移动台的信号与基站信号同步的物理信道。在所有基站中共同地传送以相同的方式进行格式化且具有相同的主同步码(PSC)的P-SCH。PSC是256码片编码,所有基站的PSC都是相同的,所有时隙的同步信道(SCH)的PSC也是相同的。
实际上,仅发送每个时隙的引导码元(256码片)。上述R-SCH包含以适当的角度相互交叉的I信道和Q信道,该两种信道均扩展相同的编码,并发送相同的数据。
图11示出了基准值与时序值之间的关系,根据该时序,移动台以如图10所示的数据格式,使其信号与基站信号同步。如图所示,如果移动台发现可通信的基站,则它进行对应于1个时隙间隔(10码元x 256码片)的长度的反向传输。只有在能使这里关注的两个信号同步良好的码片时间进行反向传输时,才能在经I和Q信道检测到的值之间观察到高度的相关,并使移动台成功地使其信号与基站的信号同步。
因为基站在同一时间经过I信道和Q信道发送相同的信号,因此,移动台通过单独地接收I信道和Q信道的信号,确定它们的相关性,并将其结果作为基准值(在I-Q平面上可将该值绘为矢量),有可能以高的精确度检测到同步时序。根据第三代伙伴项目(3GPP),该同步步骤被称为步骤1。
图11表示将基准值(纵坐标)作为时序值(横坐标)的函数:时序值的总长度等于1个时隙间隔,基准值展示了对应于一个基站(BTS A)的峰值。
通常,因为对码片长度的过采样率(OSR)或最小采样间隔超过1个单位,因此对1个时隙间隔的总采样数等于10码元×256码片×(OSR)。而且,因为通常简单地根据等于1个时隙长度的周期的基准值,不可能确定最适合的基站,因此有必要通过跟踪几个时隙长度的基准值,并将这些时隙长度的结果累加,来提高检测的灵敏度。
例如,图12表示两个基准值的相加,每个表示不同时隙长度得到的基准值。如图所示,通过将从两个不同时隙长度得到的基准值相加,有可能消除噪声分量,其将提高检测可能的峰值的灵敏度。
图13是负责准备概况表的常规的移动单元的主要部分的方框图,其中移动单元通过该概况表能够使其信号与基站的信号同步。图14是表示如图13所示的常规移动单元为准备同步所需的概况表所采取步骤的粗略的流程图。如图13和14所示,负责准备概况表的常规的电路包括:概况表数据准备部分1a,其根据定时器和作为输入输送的新的基准值来准备概况表。概况表存储器2a与概况表数据准备部分1a相连接,其用于提供先前的累加值,并存储当前的累加值,峰值检测部分3a也与概况表数据准备部分1a相连接,其接收来自概况表数据准备部分1a的当前的累加值以用于存储,并将时序和基准值提供到诸如手持电话的移动单元的内部电路。当该单元比较当前的累加值与保存在峰值时序和峰值基准寄存器10中的值,并发现当前的累加值大于保存在寄存器10中的值,则该单元用当前的累加值替代保存在寄存器10中的值。相反地,如果它发现当前的累加值小于保存寄存器10中的值,则它使先前的值继续地保存在寄存器中。
概况表数据准备部分1a包括:N时隙检测器4a(N代表基准值累加次数的时隙数),其配置了写入起始定时器值寄存器5,该寄存器5响应于定时器的输入,将允许写入信号(低有效)WRB和累加起始时序值SST作为输出提供;以及加法器6,其通过将新的基准值加到取自于存储器2a的先前的累加值中来实现累加。峰值检测部分3a包括:两个峰值寄存器10,其包括峰值时序寄存器和峰值基准寄存器,其将当前的累加值与它的时序值一起保存,并根据结束标志(有可能被WRB替代)将准备的时序值和基准值作为输出,提供到移动单元的内部电路。
简言之,在每个时隙间隔内的相同时序处,将作为输入信号输送的新的基准值累加到先前的值上,并将累加结果写入到概况表存储器2a中。另外,在图13所示的情况下,OSR为4,概况表存储器具有足够大的字宽,以容纳10240个采样。
如图14所示的数据流:将新的基准值作为输入信号输送(步骤S20);从存储器2a中取出先前的累加值(步骤S21);将新的基准值加到先前的累加值(步骤S22)。通过该过程(累加)的结果来获得当前的累加值,在存储器2a中将该值作为概况表的输入来存储(步骤S23)。
但是,对于这一操作,必需能够以上述等式表达的概况表存储器2a的位宽。例如,如果新输送的数据(新的基准值)具有16位的位宽,且最大可通过的时隙数N为64,则概况表存储器的位宽应为22比特。因此,概况表存储器的总容量应容纳10240字×22比特。
只要概况表准备电路根据上述方法获得的基准值来准备概况表,就必须要求概况表存储器具有大的容量,这就产生了问题。因为移动单元主要是手持的移动电话,因此,希望将内部电路减小到尽可能低的水平。
但是,为满足这样的需求,如果引入浮点表示来舍入以数字表示的数据,则会削弱峰值检测的灵敏度。因此,存在对一种新方法的需求,该方法不依赖于舍入,但允许基准值的累加,而不会对内部电路元件造成沉重的负担。
如果要求累加新的基准值,而不修改它们,则将累加重复N次,或时隙数N(N:累加的时隙数),则上述等式1描述了概况表存储器的所需位宽。在该等式中,将新的基准值输送到输入数据的位宽。
新的基准值未必是最大值;而且新的基准值的峰值也未必是对应于先前累加值的峰值的时序。因此,在累加的整个过程中,在分配到概况表存储器的采样之外,那些分配到更高位的通常保持在0,或相反,那些较高的位保持为空。
发明内容
本发明用于在W-CDMA中准备概况表的的方法,其使用定时器值和基准值,帮助移动单元使其信号与基站的信号同步,其包括:提供概况表数据准备部分,该部分将新的基准值累加到取自于概况表存储器的先前的累加值,使存储于概况表存储器的结果作为当前的累加值,并在每次输送新的基准值时重复相同的累加;概况表数据准备部分具有溢出检测的能力,以检测概况表存储器的溢出;以及当检测到概况表存储器溢出时,选择概况表存储器的最大可写入值,并使概况表存储器将该最大可写入值存储为当前的累加值。
附图说明
通过下述对本发明的详细描述,并结合附图,根据本发明的上述及其他的目的、特征、方面和优点将变得显而易见。其中:
图1是根据本发明实施例的表示负责准备概况表的移动单元的主要部分的方框图,根据该概况表,该单元能够使其信号与基站的信号同步。
图2是由图1所示的移动单元采取的准备支持同步的概况表的在前步骤的流程图。
图3是由图1所示的移动单元采取的准备支持同步的概况表的后续步骤的流程图。
图4是时序图,解释如何将时序概况表数据写入到图1所示的移动单元的准备完毕的存储器中。
图5是时序图,解释在图1所示的移动单元的写入过程中,时序概况表数据如何被写入到存储器中。
图6是时序图,解释当在图1所示的移动单元中将数据写入到存储器被停止时,时序概况表数据如何已被写入到存储器中。
图7是时序图,解释当在图1所示的移动单元的写入中检测到溢出标志时,时序概况表数据如何已被写入到存储器中。
图8A和图8B分别表示,在图1所示的移动单元中,当时隙数N为63时,如何将数据写入到存储器中,以及当检测到存储器的溢出时,如何将数据写入到存储器中。
图9A-9C是表示在图8所示的一个时隙间隔中,如何累加基准值的图。
图10表示包含了在移动单元和基站之间交换的帧、时隙和码元的概况表的常规格式。
图11表示基准值与时隙时序之间的相关图,移动台根据它使用如图10所示的数据格式使其信号与基站的信号同步。
图12表示两个基准值的相加,每个基准值代表一个时隙长度获得的基准值。
图13是表示负责准备概况表的常规的移动单元的主要部分的方框图,其中移动单元通过该概况表能够使其信号与基站的信号同步。
图14是表示如图13所示的常规移动单元为准备同步所需的概况表所采取步骤的粗略的流程图。
具体实施方式
为准备基于W-CDMA的通信的步骤1的概况表,本发明提供了概况表准备部分,其配置了溢出检测装置,以及配置了先前峰值(时序、基准)寄存器的峰值检测部分。通常,当将新的基准值加到先前的累加值时,将其结果叫做当前累加值。根据本发明,如果当前累加值“溢出”了存储器分配的容量(即超出了存储器的最大允许写入值),则检测到溢出,且将累加重复地进行到检测到发生溢出的时隙为止。然后,移动单元的处理器通知其他的电路元件累加已结束,并向其他涉及的元件发送前一时隙的峰值时序和最后获得的累加值,并结束操作。结果,有可能减小由最大累加数确定的概况表存储器的位宽,从而减小概况表存储器的大小。
以下将结合附图描述本发明的实施例。
图1是根据本发明实施例的表示负责准备概况表的移动单元的主要部分的方框图,根据该概况表,该单元能够使其信号与基站的信号同步。如图所示,本实施例的概况表准备电路配置了概况表数据准备部分1,其根据时序的值和作为输入信号输送的新的基准值来准备概况表。概况表存储器2与概况表数据准备部分1相连接,其用于提供先前的累加值,并存储当前的累加值,以及峰值检测部分3,其接收来自概况表数据准备部分1的当前的累加值,以用于存储,通过当前累加值的时序值SST和溢出标志OFL来检测峰值,并将时序和基准值提供到诸如手持电话的移动单元的内部电路。
概况表数据准备部分1包括:N时隙检测器4(N代表基准值累加次数的时隙数),其配置了写入起始定时器值寄存器5,该寄存器5响应于定时器的输入,将允许写入信号(低有效)WRB和累加起始时序值SST作为输出提供;加法器6,其通过将新的基准值加到取自于存储器2的先前的累加值中来实现累加;以及溢出检测部分7,其根据来自加法器6输出的输入,来输出当前的累加值和溢出标志OFL。峰值检测部分3包括:4个峰值寄存器10,即:先前峰值时序寄存器、先前基准寄存器9、峰值时序寄存器、以及峰值基准寄存器10,峰值检测部分3接收定时器值、累加起始时序值SST和溢出标志OFL,并将适当的时序值和基准值作为输出,提供到移动单元的内部电路。
以下描述在当前累加值达到峰值时,上述概况表数据准备部分1与概况表存储器2、峰值检测部分3一起,如何确定该峰值的时序值。
在本示例的情况中,在概况表存储器中,字数对应于时隙长度,并且由定时器值定义读写地址。首先,单元使概况表数据准备部分1的加法器6将经第一输入终端输送的新的基准值加到取自于概况表存储器2的先前的累加值中。N时隙检测部分4通过接收定时器值、或经第二输入终端输送的写入起始定时器值,并将它存储在写入起始定时器值寄存器5,来支持形成具有预定的N时隙长度的概况表。
另一方面,峰值检测部分3参照先前峰值时序寄存器、先前峰值基准寄存器9、峰值时序寄存器和峰值基准寄存器10的内容,来比较当前累加值与存储于那里的峰值(基准)寄存器值,并检测峰值。每次完成累加具有一时隙长度的新的基准值时,峰值检测部分3在相对于N时隙检测器4提供的累加起始时序值SST的适当时序处,将峰值(时序、基准)寄存器10的峰值(时序、基准)寄存器值转移到先前的(时序、基准)寄存器9,以更新那里相应的数据。
概况表数据准备部分1的溢出检测部分7确定作为上次累加结果获得的新的累加值是否是溢出的数据。如果它发现新的累加值表示了溢出,则它将溢出标志(OFL)改变为高(H)状态。将H-OFL发送到其他的电路模块,以通知它们出现了溢出的情况。如果在累加重复进行N次以前,OFL变为H,则N时隙检测器4使允许写入信号WRB变为H状态,完成准备概况表所必需的操作。然后,峰值检测部分3使先前峰值(时序、基准)寄存器9提供代表最后一个时隙的前一时隙的峰值(时序、基准)寄存器的值,作为输出,其中在该最后一个时隙处停止了概况表的准备。
由于这种电路配置,即使溢出出现在累加还没有重复地进行到预定的时隙数之前,也有可能适当地处理溢出,并照常保存峰值时序和峰值基准。这种配置能够使概况表存储器的位宽减小。
为进一步减小概况表存储器2的位宽,可采用以下的方法。消除在通常运算中未占用的几个上层比特(缩短位宽)。只要数据还是如预期的方式输送,这样不会影响到累加。即使数据不是以预期的方式输送的,这样也不会影响到事件的正常过程,这是因为在此之后,可将缩短的位宽可以作为一种手段,以在早于未缩减位宽的可能的时间来检测峰值:即如果输送了未预期的大的数据,则溢出检测器7以早于未缩减位宽的可能时间,检测出溢出。因此,只有溢出检测器7有必要保持足够大的容量来容纳最大可写入值(对于20位来说为1048575)。简言之,每次由加法器6和溢出检测器7来进行累加时,单元不可能无法比较当前产生的累加值与存储器2的允许最大可写入值。
如果溢出检测器7发现“当前累加值超出最大可写入值”,则检测器确定出现了溢出,并将最大可写入值输送到概况表存储器2存储起来。同时,检测器将涉及峰值检测部分3和N时隙检测器4的OFL改变为H状态。当概况表的准备开始时,OFL保持在低(L)状态。但是,一旦检测到溢出,它转到H状态,并保持在该状态。然后,单元继续累加,直到出现溢出的时隙结束为止。在累加的过程中,峰值检测部分3比较新获得的累加值与峰值基准值,并且当它发现“新获得的累加值超过峰值基准值”时,它用新获得的累加值替代峰值基准值,并将该值作为新的峰值基准值。将先前的峰值基准值发送到先前峰值(时序、基准)寄存器9存储起来,并将新的峰值基准值发送到峰值(时序、基准)寄存器10。
每次一个时隙的累加完成后,将由峰值检测部分3确定的时隙的峰值(时序、基准)寄存器值发送到先前峰值(时序、基准)寄存器9存储起来。通过这种方法,有可能恢复出现溢出的时隙之前的任何时隙的峰值时序和峰值基准值。另外,可通过比较写入起始定时器值与作为输入信号输送的定时器值、存储于N时隙检测器4的起始定时器值寄存器5中的写入起始定时器值,来获得时隙的累加的结束时序。
以下将描述由配置了概况表存储器2和峰值检测部分3的概况表数据准备部分1采取准备概况表的步骤。
图2和图3是由图1所示的移动单元采取的准备支持同步的概况表的步骤的流程图:图2表示该流程图的前半部分,图3表示该流程图的后半部分。如图2和图3所示,首先,在准备概况表开始前,清除概况表存储器2(S1)。消除了保存在概况表存储器2中的先前的数据,概况表2存储器准备好复位。当进行第一个时隙的累加时,先前的累加值是0,因此,新的基准值干净地进入到其分配的地址。然后,N时隙检测器4使起始定时器寄存器5存储第一个时隙的定时器值,并使WRB处于L。由此,开始了概况表的准备(S2)。然后,加法器6进行第二次累加(S3)。
这时,如果溢出检测器7发现新的累加值超出了最大可写入值寄存器8的允许可写入最大值M(S4),且将最大可写入值M写入到概况表存储器2中(S5),则它使OFL处于H(S6)。相反地,如果溢出检测器7发现新的累加值没有超出最大可写入值M,则它使新的累加值写入到概况表存储器2(S7)。
另一方面,峰值检测部分3比较每个采样间隔的新的累加值与到目前为止获得的所有峰值基准值(S8)。如果峰值检测部分3发现新的累加值超过峰值基准值,则它使包括峰值时序(定时器值)和峰值基准值的新的累加值替代当前的峰值基准值(S9)。相反,如果发现新的累加值没有超过当前的峰值基准值,则照常地存储当前的峰值基准值。另外,在图2中①代表的操作之后是图3中①代表的操作。
在随后的时隙中重复进行上述操作(S10)。在时隙结束时,单元检查OFL的状态(S11)。如果单元发现OFL处于H,则单元使峰值检测部分3将先前的时序和先前的峰值基准值作为输出提供(S15),并使WRB处于H,概况表的准备结束(S16)。
相反地,如果单元发现OFL处于L,则它使当前的峰值时序和峰值基准值(寄存器10)存储于先前时序和先前峰值基准值寄存器9(S12)。然后,单元指示N时隙检测器4检查累加的过程是否重复了预定的时隙数N(S13)。如果累加的重复次数少于预定的时隙数N,则单元指示加法器6继续累加(②)。另外,在S10,如果单元发现一个时隙的数据写入还未完成,则它使累加过程继续进行。
在S13,如果N时隙检测器4发现累加已重复了预定的时隙数N,则单元使峰值时序和峰值基准寄存器10将存储在其中的峰值时序和峰值基准值作为输出提供(S14)。这样,概况表的准备结束(S16)。
图4是时序表,解释当图1所示的操作开始时,如何将时序概况表数据写入到存储器中。因为在这一特定例子中,OSR为4,因此,如图所示,对于每个时隙,时钟CLK产生10240个输入定时器值(0-10239)。概况表的准备开始时,允许写入信号处于L;写入起始定时器值为1;将输入定时器的值写入到N时隙检测器4的写入起始定时器值寄存器5。但是,这时连接到N时隙检测器4的累时序隙计数器(未图示)还未开始计数。将定时器值(0-10239)分配到概况表存储器2的写入区地址,以对它们进行识别。另一方面,分配到概况表存储器的读取区地址的定时器值是从分配到写入区域的定时器值提前(被减去)1。
在本特定例子中,当定时器值为2时,概况表的准备开始。初始的3个采样间隔没有参与到概况表的准备中。在第4个采样间隔,使WRB处于L,开始进行累加。在写入起始定时器值寄存器5中记录累加开始的定时器值。
图5是时序表,解释在图1所示的写入过程中,时序概况表数据如何被写入到存储器中。该图表示了当第一个时隙的数据写入刚结束、且第二个时隙的数据写入刚开始时的数据的时序。每次输入的定时器值等于写入起始定时器值时,累时序隙计数器增加1。操作的时序与图4所示的相同。但是,如图5所示,第一个时隙的数据写入刚结束,且第二个时隙的数据写入刚开始。因此,在第二个时隙的每个初始采样的间隔,存在先前的基准值和新的基准值,对于第一个时隙的每个采样间隔,则不存在先前的基准值。
图6是时序表,解释当图1所示停止将数据写入到存储器时,时序概况表数据如何已被写入到存储器中。该图表示连续地写入数据,而不会被溢出所中断,直到达到预定的时隙数N为止。因此,累计的时隙数等于预定的时隙数据N,且输入定时器值对应于写入起始定时器值。然后,累加结束,使WRB处于H。在此之后出现的任何累加值将被拒绝输入到概况表存储器2中。这样,概况表的准备结束。
图7是时序表,解释当图1所示的移动单元的写入中检测到溢出标志时,时序概况表数据如何已被写入到存储器中。如该图所示,当准备概况表时,检测到溢出:溢出出现在定时器值0,即,在定时器值为0时的当前的累加值(数据输入到概况表存储器2)溢出存储器,之后OFL立即处于H状态。在本特定情况中,当累加进行完第62个时隙时出现溢出,然后OFL有效,且退出进一步的累加。
根据上述实施例,因为概况表数据准备部分1包括溢出检测器7,因此,即使当出现溢出时,也有可能保存峰值时序和峰值基准值,因此减小了概况表存储器的位宽,其有助于简化单元的电路元件。以下更加具体地考虑这种情况。如果当前累加值超出了概况表存储器2的最大可写入值M,换言之,当累加还未进行到预定的时隙数N时,就出现了溢出,则停止概况表的准备。这种安排可消除存储器2的存储器空间的使用浪费。以下将参照图8和图9进行详细的解释。
图8A和图8B分别表示,在图1所示的移动单元中,当时隙数N为63时,如何将数据写入到存储器中,以及当检测到存储器的溢出时,如何将数据写入到存储器。图8A表示第63个时隙(0-10239个定时器值的情况下)的数据输入,其预定时隙数N为63。其显示第8499个采样给出峰值。
以下考虑将图8A所示数据输送到存储器2存储起来的情况。如图8B所示,在出现峰值(最大值)的时序检测到溢出,然后停止概况表的准备。因此,概况表存储器2不必需要足够的容量来容纳峰值的总数,从而节省了存储器的空间。在这种情况下,同样将峰值出现的时序报告为第8499个采样。
相应地,如果或多或少地减小了本实施例中概况表存储器2的位宽,则不会削弱检测出现峰值的时序位置的灵敏度。
图9A-9C是表示在图8所示的一个时隙间隔中如何累加基准值的图。图9A表示在一个时隙间隔累加的基准值,其中峰值基准值(P1)没有达到最大可写入值M。图9B中,峰值基准值(P1)及其相邻的基准值超出最大可写入值M(出现溢出)。然后,如图9C所示,在本实施例中,强制地使超出最大可写入值M的基准值等于M。
如上所示,当检测到溢出时,停止概况表的准备。因此,能够减少输入到存储器2的数据量。
以下将讨论上述实施例的其他修改方案。
根据第一修改方案,当达到预定时序值时,有可能停止概况表的准备。在上述实施例中,当出现溢出时,停止概况表的准备(出现溢出的时隙结束时,数据的输入结束)。这一点可以修改,以在满足下列条件的时隙结束时,停止概况表的准备:
先前累加的基准值+最大输入基准值(理论上的)>最大可写入值M。
当实施这一条件时,在概况表中没有保留溢出存储器空间的基准值。记录最后一个时隙的基准值,而不是先前时隙的基准值,使其没有必要存储先前的峰值,从而减小了电路的大小。
根据第二修改方案,满足下列条件的时隙结束时,停止概况表的准备:
先前累加的基准值+到目前为止获得的基准值中的最大基准值>最大可写入值M。
每次、或以一定规律间隔地输送新的基准值时,最大基准值被更新,并将该最大值输入到上述不等式中,以查看是否满足溢出的条件。一旦发现满足溢出的条件时,引入溢出处理。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。然后记录出现溢出的最后一个时隙的前一时隙的峰值基准值和峰值时序值。
根据第三修改的方案,满足下列条件的时隙结束时,停止概况表的准备:
先前累加的基准值+到目前为止获得的基准值的平均值>最大可写入值M。
每次、或以一定规律间隔地输送新的基准值时,平均基准值被更新,并将该平均值输入到上述不等式中,以查看是否满足溢出的条件。一旦发现满足溢出的条件时,引入溢出处理。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。然后记录出现溢出的最后一个时隙的前一时隙的峰值基准值和峰值时序值。
根据第四修改的方案,满足下列条件的时隙结束时,停止概况表的准备:
先前累加的基准值+外部输入的预定值>最大可写入值M。
在这种情况下,外部输送的预定值用于控制概况表的准备。因此,有可能根据外部引入的条件来准备概况表,提高了检测峰值的灵敏度,并减小在达到预定的时隙数前由于出现溢出而停止概况表准备的可能性。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。
根据第五修改的方案,满足下列条件的时隙结束时,停止概况表的准备:
第一峰值的累计基准值-第二峰值的累计基准值>外部输送的预定值。
另外,上述第一至第四修改方案仅处理第一峰值的累计基准值。但第五修改方案引入了第二峰值的累计值,并将它用于溢出的检测中。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。
根据第六修改方案,满足下列条件的时隙结束时,停止概况表的准备:第一峰值的累计基准值与第二峰值的累计基准值的比率达到外部输送的预定值,而不是如第五修改方案所示,其使用第一峰值的累计基准值与第二峰值的累计基准值的之间的差。
一旦发现满足上述等式2时,停止概况表的准备。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。
根据第七修改的方案,满足下列条件的时隙结束时,停止概况表的准备:
第一峰值的累计基准值-所有累计基准值的平均值>外部输送的预定值。
如上所述,第一至第四修改方案仅处理第一峰值的累计基准值。但第七修改方案使用了所有累计基准值的平均值,用于溢出的检测中。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。
根据第八修改方案,满足下列条件的时隙结束时,停止概况表的准备:第一峰值的累计基准值与所有累计基准值的平均值的比率达到外部输送的预定值,而不是如第七修改方案所示,其使用第一峰值的累计基准值与所有累计基准值的平均值之间的差。
一旦发现满足上述等式3时,停止概况表的准备。如果在检查前出现溢出,则根据实施例的上述描述,在出现溢出的时隙结束时,停止数据输入。
根据第九修改方案,当检测到溢出的数据时,停止概况表的准备,并记录最后一个时隙的前一时隙的峰值基准值和峰值时序值,而不是如上述第一至第八修改方案所述的当检测到溢出的时隙结束时停止概况表的准备。根据本第九修改方案,当检测到溢出时,停止概况表的准备。因此,在出现溢出的时序值处,在概况表存储器中累计的数据采样的数量会出现阶梯式的变化。但是,这不会产生任何问题,困为它实际上不影响峰值时序和峰值基准值。
根据第十修改方案,当检测到溢出时,记录从前一时隙获得的峰值基准值和峰值时序值,则不是如前述各修改方案中所述的记录最大可写入值M。
根据第十一修改方案,允许峰值检测部分3、加法器6以及峰值(时序)寄存器10具有比上述各例子增加1位的位宽,因此溢出就不集中于峰值检测部分3中。在本例子中,如果出现溢出,不记录最后一个时隙的前一时隙的峰值时序和峰值基准值。而是,采用以下方法:继续进行累加,直到出现溢出的时隙结束;以及峰值检测部分3比较当前的累计值与峰值(基准)值,直到时隙的结束,以获得适合于随后该时隙的峰值时序和峰值基准值,并随后记录这些值。
以上结合了一些实施例来描述本发明。但是,本发明不应局限于这些实施例,而且,它们的修改与变化明显地是可能的。
根据本发明的适用于基于W-CDMA的通信中的准备概况表的方法,其中概况表数据的准备部分配置了溢出检测器。因此,即使出现了溢出,也能够安全地保存峰值时序和峰值基准值。因此,有可能减小概况表存储器的位宽。使用减小后的概况表存储器的位宽,在达到预定的时隙数前,新的基准值更有可能超出概况表存储器的最大可写入值(溢出),如果检测到溢出,则停止概况表的准备。这一过程有助于防止概况表存储器的使用浪费。
虽然对本发明的描述参照了特定实施例,但这些描述并不意味着对发本明的限制。对于本领域普通技术人员来说,本发明描述中公开的实施例的各种修改与变化是显而易见的。因此,本发明所附的权利要求中包括了本发明的真正的范围内任何修改与具体体现。

Claims (12)

1.一种用于在W-CDMA中准备概况表的方法,其使用定时器值和基准值来帮助移动单元使其信号与基站的信号同步,该方法包括以下步骤:
提供概况表数据准备部分,该部分将新基准值累加到取自于概况表存储器的先前累加值,使该结果作为当前累加值存储到概况表存储器中,并在每次将新基准值输送到所述部分时重复相同的累加;
使概况表数据准备部分具有溢出检测的能力,以检测概况表存储器的溢出;以及
当检测到概况表存储器的溢出时,选择概况表存储器的最大可写入值,并使概况表存储器将所述最大可写入值存储为当前累加值。
2.根据权利要求1所述用于在W-CDMA中准备概况表的方法,其中,所述概况表数据准备部分包括:
寄存器用于记录概况表存储器的最大可写入值;
N时隙检测器根据每次输送新时隙时提供的定时器值来检测预定时隙数的经过;以及
峰值检测部分包括先前峰值时序寄存器和先前峰值基准寄存器,
并且,如果N时隙检测检测器检测到预定时隙数的经过,则将溢出标志提供到两个寄存器中,作为峰值检测的门限,从而使概况表的准备停止。
3.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述概况表存储器溢出,则即使N时隙检测器还未检测到预定时隙数N的经过,概况表数据准备部分也使随后的操作停止。
4.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述概况表数据准备部分认为在经过下一时隙期间概况表存储器将会出现溢出,则即使N时隙检测器还未检测到预定时隙数N的经过,所述概况表数据准备部分也使随后的操作停止。
5.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现将新基准值加到到目前为止获得的最大基准值时将会溢出概况表存储器,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
6.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现将新基准值加到到目前为止获得的平均基准值时将会溢出概况表存储器,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
7.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现将新基准值加到预定基准值时将会溢出概况表存储器,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
8.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现第一和第二累加峰值基准值之间的差值达到预定值,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
9.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现第一和第二累加峰值基准值之间的比率达到预定值,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
10.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现累加峰值基准值和累加平均基准值之间的差值达到预定值,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
11.根据权利要求2所述用于在W-CDMA中准备概况表的方法,其中,如果所述数据准备部分发现累加峰值基准值和累加平均基准值之间的比率达到预定值,则即使N时隙检测器还未检测到预定时隙数N的经过,有疑问的所述部分也使随后的操作停止。
12.一种用于在W-CDMA中准备概况表的方法,其包括以下步骤:
第一步,使概况表数据准备部分的N时隙检测器开始准备概况表;
第二步,使概况表数据准备部分的加法器将新基准累加到先前累加值上,从而产生当前累加值;
第三步,使溢出检测器检查当前累加值是否超出最大可写入值,并且如果溢出检测器发现当前累加值超出了最大可写入值,则引入溢出处理;
第四步,使峰值检测部分比较每个采样的当前累加值与峰值基准值,即,到目前为止获得的所有基准值的最大值,且如果当前累加值超出峰值基准值,则以当前累加值来替代峰值基准值,并将其作为新的峰值基准值,如果当前累加值没有超出峰值基准值,则照常保留该峰值基准值;
第五步,重复进行第四步的峰值检测,直到进行了一时隙的所有时序值的检测为止;
第六步,在结束每个时隙的峰值检测后,检查溢出标志的状态;
第七步,如果发现溢出标志处于高状态,则使峰值检测部分将先前峰值时序和先前峰值基准值作为输出提供,并使写入允许信号处于高状态,从而使概况表的准备停止;以及
第八步,如果在第六步发现溢出标志处于低状态,则使当前峰值时序和当前峰值基准值分别地被记录到先前峰值时序和先前峰值基准寄存器中,使N时隙检测器检查是否已进行了所有预定的时隙数N的累加,而且,如果N时隙检测器发现累加还未完成,则加法器继续累加,而如果N时隙检测器发现累加已完成,则使峰值时序和峰值基准寄存器将峰值时序和峰值基准值作为输出提供,从而停止概况表的准备。
CNB031371949A 2002-06-07 2003-06-09 用于在w-cdma通信中准备概况表的方法 Expired - Fee Related CN100448186C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP166498/2002 2002-06-07
JP2002166498A JP3712382B2 (ja) 2002-06-07 2002-06-07 W−cdma方式におけるプロファイル作成方法

Publications (2)

Publication Number Publication Date
CN1469566A true CN1469566A (zh) 2004-01-21
CN100448186C CN100448186C (zh) 2008-12-31

Family

ID=29545869

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031371949A Expired - Fee Related CN100448186C (zh) 2002-06-07 2003-06-09 用于在w-cdma通信中准备概况表的方法

Country Status (5)

Country Link
US (1) US7280522B2 (zh)
EP (1) EP1370009A3 (zh)
JP (1) JP3712382B2 (zh)
KR (1) KR100744978B1 (zh)
CN (1) CN100448186C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005069506A1 (en) * 2004-01-20 2005-07-28 Agency For Science, Technology And Research A method and transmitter, receiver and transceiver systems for ultra wideband communication
JP4888110B2 (ja) * 2006-12-26 2012-02-29 セイコーエプソン株式会社 相関演算制御回路及び相関演算制御方法
US9892184B1 (en) 2013-08-29 2018-02-13 Servpro Industries, Inc. System and method for synchronizing incident response profiles across distinct computing platforms

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69228980T2 (de) * 1991-12-06 1999-12-02 National Semiconductor Corp., Santa Clara Integriertes Datenverarbeitungssystem mit CPU-Kern und unabhängigem parallelen, digitalen Signalprozessormodul
JP2689890B2 (ja) * 1993-12-30 1997-12-10 日本電気株式会社 スペクトラム拡散受信機
JP3142222B2 (ja) * 1994-08-22 2001-03-07 松下電器産業株式会社 スペクトル拡散通信同期方法とその回路装置
US6175848B1 (en) * 1996-11-21 2001-01-16 Trimble Navigation Limited Variable accumulation correlators
KR100229042B1 (ko) * 1997-04-26 1999-11-01 윤종용 하드웨어소모 감소 및 탐색성능이 향상된 레이크 수신기
US6266385B1 (en) * 1997-12-23 2001-07-24 Wireless Facilities, Inc. Elastic store for wireless communication systems
JP3264259B2 (ja) 1998-12-10 2002-03-11 日本電気株式会社 Cdma受信装置
US7130332B1 (en) * 1999-04-20 2006-10-31 Symmetricom, Inc. Pilot tracking for synchronization using correlation between digital signal and locally generated version of PN signal
JP3367475B2 (ja) 1999-07-06 2003-01-14 日本電気株式会社 無線通信機および無線通信機の消費電力制御方法
JP3358603B2 (ja) 1999-11-04 2002-12-24 日本電気株式会社 パスタイミング検出回路及びその検出方法
JP4659208B2 (ja) 1999-12-21 2011-03-30 パナソニック株式会社 信号受信装置
EP1130793A1 (en) * 2000-03-03 2001-09-05 Alcatel A method of synchronizing a radio terminal of a radio communication network and a corresponding radio terminal
EP1152544A1 (en) 2000-05-05 2001-11-07 Lucent Technologies Inc. A time efficient real time correlator for CDMA systems
JP3464642B2 (ja) * 2000-06-13 2003-11-10 松下電器産業株式会社 同期捕捉装置および同期捕捉方法
US7061970B2 (en) * 2000-11-14 2006-06-13 Irving Reed Self-synchronizing adaptive multistage receiver for wireless communication systems
DE60124595T2 (de) * 2001-03-13 2007-09-13 Stmicroelectronics Asia Pacific Pte Ltd. Hochleistungszeitschlitzsyncronisation für die anfangszellensuche eines w-cdma systems mit reduziertem hardware
US7263349B2 (en) * 2002-03-12 2007-08-28 Qualcomm Incorporated Velocity responsive time tracking
US7095811B1 (en) * 2002-08-31 2006-08-22 National Semiconductor Corporation Apparatus and method for secondary synchronization channel detection in a 3GPP WCDMA receiver

Also Published As

Publication number Publication date
CN100448186C (zh) 2008-12-31
JP2004015458A (ja) 2004-01-15
US20030227890A1 (en) 2003-12-11
KR20030095321A (ko) 2003-12-18
KR100744978B1 (ko) 2007-08-02
US7280522B2 (en) 2007-10-09
EP1370009A3 (en) 2004-04-14
EP1370009A2 (en) 2003-12-10
JP3712382B2 (ja) 2005-11-02

Similar Documents

Publication Publication Date Title
CN1210877C (zh) 用于改进时隙同步的系统和方法
CN1344117A (zh) 异步移动通信系统中搜索基站的设备和方法
CN1279569A (zh) 包含并行干扰消除处理器的基站系统
CN1652480A (zh) 移动通信系统、移动通信终端、小区搜索方法及其程序
CN101056140A (zh) 用于同步的前置码
CN1835389A (zh) 一种可以消除数控振荡器频率误差的方法及相位累加器
CN1551668A (zh) 码分多址系统中客户端设备搜寻小区的弹性化交联运算
CN1109471C (zh) 用于码分多址移动终端的高位信道接收的设备和方法
CN1469566A (zh) 用于在w-cdma通信中准备概况表的方法
CN101043289A (zh) 一种解除存储器读写冲突的方法和装置
CN1165115C (zh) 相关器
CN100568759C (zh) 一种wcdma系统中峰值搜索的方法
CN1859019A (zh) 一种实现自动频率控制的方法及装置
CN1977556A (zh) 通信系统终端中双模操作的装置和电路
CN1115017C (zh) 码分多址接收器
CN1179662A (zh) 模式匹配装置
CN1309206C (zh) 数字信号接收机内利用训练序列来估计定时误差的设备和方法
CN1197262C (zh) 利用多信号定时进行连续取消的方法和设备
CN1774869A (zh) 相关值计算电路
CN1481095A (zh) 延迟分布构造方法和延迟分布构造装置
CN1635709A (zh) 一种扩频通信系统突发传输下的扩频码捕获方法
CN1801649A (zh) 一种wcdma基站的上行基带解调方法
CN2824438Y (zh) 帧同步码检测装置
CN1780174A (zh) 时分双工系统中小区搜索第一和第二步骤的并行迭代方法
CN1492610A (zh) 码分多址系统中的多径搜索方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: RENESAS ELECTRONICS CO., LTD.

Free format text: FORMER NAME: NEC CORP.

CP01 Change in the name or title of a patent holder

Address after: Kanagawa, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Patentee before: NEC Corp.

Address after: Kanagawa, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Patentee before: NEC Corp.

CP02 Change in the address of a patent holder

Address after: Tokyo, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Patentee before: Renesas Electronics Corporation

Address after: Tokyo, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Patentee before: Renesas Electronics Corporation

CP02 Change in the address of a patent holder
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081231

Termination date: 20190609

CF01 Termination of patent right due to non-payment of annual fee