CN1435743A - 一种复位方法 - Google Patents

一种复位方法 Download PDF

Info

Publication number
CN1435743A
CN1435743A CN 02110762 CN02110762A CN1435743A CN 1435743 A CN1435743 A CN 1435743A CN 02110762 CN02110762 CN 02110762 CN 02110762 A CN02110762 A CN 02110762A CN 1435743 A CN1435743 A CN 1435743A
Authority
CN
China
Prior art keywords
signal
reset
cpu
counter
reset signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 02110762
Other languages
English (en)
Other versions
CN1308789C (zh
Inventor
李鹏
马建军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
Shanghai No 2 Research Institute of ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai No 2 Research Institute of ZTE Corp filed Critical Shanghai No 2 Research Institute of ZTE Corp
Priority to CNB021107629A priority Critical patent/CN1308789C/zh
Publication of CN1435743A publication Critical patent/CN1435743A/zh
Application granted granted Critical
Publication of CN1308789C publication Critical patent/CN1308789C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Logic Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

一种复位方法,涉及控制系统复位的实现,取CPU振荡信号进行分频,分频后的信号作为计数器的输入计数脉冲;在工作时,CPU在一定的时间内必须对可编程器件进行访问,如果CPU对可编程逻辑器件进行访问,计数器清零,重新计数;如果CPU不对可编程逻辑器件进行访问时,可编程器件就产生复位信号,如此循环重复;通过改变计数器的计数个数使得该复位信号脉冲宽度可调(Tms为基数);在上电时,利用分频后的脉冲信号作为计数器计数信号,在设定计数结束完成后输出一个上电复位信号。本发明能够区分上电复位信号和“看门狗”复位信号;使得“看门狗”的“喂狗”时间任意可调节,并充分利用了空闲的可编程逻辑器件,使系统的硬件资源得到最大程度的运用。

Description

一种复位方法
技术领域
本发明涉及通讯、电子行业、智能控制等控制系统复位的实现方法,具体涉及一种利用可编程逻辑器件实现系统复位的方法。
背景技术
复位电路是电子行业智能系统(MPU)在上电和死机状态必须对CPU或其他芯片进行复位的电路,该电路是智能控制系统必备的基本电路。目前大部分数字智能控制系统都采用传统的专用复位芯片;一般智能控制系统在正常运行时可能出现“死机”现象,在这种情况下,复位电路必须对系统CPU或其它部分控制芯片进行复位,但传统的复位芯片无法区分上电复位和“死机”复位现象,因此就无法解决在这两种状态下提供不同的复位信号;其次传统的专用复位芯片对“看门狗”的喂狗时间无法做到任意可调,一般是固定不变或几个可选择的时间;而且传统的专用复位芯片无法满足同一芯片上有不同的复位电平以及复位电平脉宽可调的问题。目前大型智能控制系统中一般都使用可编程逻辑器件,并且都没有完全利用可编程逻辑器件内的资源,造成一定程度的资源浪费。
发明内容
本发明所要解决的技术问题是充分利用可编程器件的资源以克服现有技术中专用复位芯片存在的复位信号比较单一,无法实现对上电复位和“死机”复位进行区分以及对“看门狗”喂狗时间无法任何可调、复位电平脉宽无法可调的缺点。
本发明提出了一种基于可编程逻辑器件的复位方法,其核心思想是利用控制器外部时钟或内部时钟作为记时的时钟,在规定的时间内控制器没有访问可编程器件就产生复位信号,具体实现方法如下:
首先取CPU振荡信号进行分频,分频后的信号为一定频率(f)的脉冲信号,脉冲信号的周期为T,把该脉冲信号作为计数器的输入计数脉冲;
在工作时,CPU在一定的时间内必须对可编程器件进行访问,如果CPU对可编程逻辑器件进行访问,计数器清零,重新计数;如果CPU不对可编程逻辑器件进行访问时,可编程器件就产生复位信号,如此循环重复;通过改变计数器的计数个数使得该复位信号脉冲宽度可调(Tms为基数);
在上电时,利用分频后的脉冲信号作为计数器计数信号,在设定计数结束完成后输出一个上电复位信号。此信号不影响“看门狗”的输出复位信号,从而保证上电复位信号与“看门狗”复位信号完全分开。
采用本发明所述方法,能够区分上电复位信号和“看门狗”复位信号;使得“看门狗”的“喂狗”时间任意可调节,并充分利用了空闲的可编程逻辑器件,使系统的硬件资源得到最大程度的运用。为数字智能控制系统的CPU复位和“看门狗”电路提供了新思路,能够为系统降低成本。
附图说明
图1是实现本发明所述方法的示意图。
图2是本发明基于EPLD所实现的复位电路应用在实际电路中的部分原理图。
图3是图2中的复位电路部分。
下面结合附图和具体实施例对本发明做进一步的说明。
图1是利用可编程逻辑器件硬件描述语言实现本发明所述方法的控制图。如图1所示:取系统振荡信号,然后通过分频器进行分频,分频器分频的信号(可调)为系统基准信号,该基准信号给计数进行计数,通过设置计数信号设置“看门狗”时间,当计数器计数完毕(计数到时),如果系统没有对芯片进行访问(没有片选信号)就产生“看门狗”复位(即“死机”复位)信号。如果在计数器计数时,系统对该芯片(可编程逻辑器件)进行访问,计数器清零重新计数;如此循环计数;
在系统上电时,计数器对设定的计数值(可调)进行计数,在计数器计数完毕时产生上电复位信号。该复位信号脉冲可以通过计数器可调;
可见,上电复位信号和“看门狗”复位信号完全分开,那么通过编程可以实现复位信号分开,复位电平可调,复位脉冲可调。
图2是本发明基于EPLD(可编程逻辑器件)所实现的复位电路应用在实际电路中的部分原理图。
表1是部分主要管脚的信号定义说明。
   管脚   信号名称       信号定义     备注
    55     WDT_CS 片选信号 低电平有效
    56     Rst 上电复位输出信号(可以单独使用,仅只在上电瞬间产生复位电平,电平的宽度可以根据需要调节) 上电复位高电平输出
    57     Set 手动复位输入信号 高电平有效
    12     Reset 复位信号(上电、手动、看门狗(看门狗时间可以根据需要任意调整) 复位时产生高电平
    54     Clk11m 时钟输入(计时信号) 与晶振相连,程序设计时晶振频率按11.0592MHz设计
具体实现方法如下:
1.取CPU振荡器11.0592MHz作为分频信号输入到EPLD的55脚(CLK11M),在EPLD进行处理后,产生100HZ脉冲信号。
2.CPU的7脚(WDT_CS)与EPLD的55脚相连,作为可编程逻辑器件(EPLD)的片选信号,在CPU运行程序时不断对EPLD进行访问,那么该信号(WDT_CS)是一个脉冲信号,而EPLD一直对信号进行检测,每次访问EPLD时就对计数器进行清零,如果在规定(可以容易调节,在该例中为1.6S)的时间内该信号一直保持高电平,就产生一个复位信号,使CPU重新运行。
3.在上电时,振荡器就会产生振荡信号,那么该信号在EPLD处理后的计数器也开始计数,在规定的计数到时就产生一个上电复位信号(信号的电平和脉冲宽度可以通过修改EPLD的逻辑图来调节)。
图3是图2所示的实例中基于EPLD(可编程逻辑器件)利用VHDL(very high speed integrated circuit hardware descriptionlanguage)语言编译产生的原理图。这部分原理图仅仅是应用实例中关于复位电路部分,与该方法无关的其他部分原理图省略。
综上所述,本方法充分利用有限资源,解决了目前专用复位电路无法实现的问题,给用户提供了应用的灵活性,并且降低了器件的成本,提高了市场的竞争力。

Claims (1)

1、一种复位方法,首先取CPU振荡信号进行分频,分频后的信号为一定频率为f的脉冲信号,把该脉冲信号作为计数器的输入计数脉冲;
在工作时,CPU在一定的时间内必须对可编程器件进行访问,如果CPU对可编程逻辑器件进行访问,计数器清零,重新计数;如果CPU不对可编程逻辑器件进行访问时,可编程器件就产生复位信号,如此循环重复;通过改变计数器的计数个数使得该复位信号脉冲宽度可调,T毫秒为基数;
在上电时,利用分频后的脉冲信号作为计数器计数信号,在设定计数结束完成后输出一个上电复位信号。
CNB021107629A 2002-01-29 2002-01-29 一种复位方法 Expired - Fee Related CN1308789C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB021107629A CN1308789C (zh) 2002-01-29 2002-01-29 一种复位方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB021107629A CN1308789C (zh) 2002-01-29 2002-01-29 一种复位方法

Publications (2)

Publication Number Publication Date
CN1435743A true CN1435743A (zh) 2003-08-13
CN1308789C CN1308789C (zh) 2007-04-04

Family

ID=27628276

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021107629A Expired - Fee Related CN1308789C (zh) 2002-01-29 2002-01-29 一种复位方法

Country Status (1)

Country Link
CN (1) CN1308789C (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006081735A1 (fr) * 2005-02-01 2006-08-10 Emerson Network Power Co., Ltd. Méthode de contrôle par chien de garde
CN1329793C (zh) * 2005-11-25 2007-08-01 华为技术有限公司 区别系统上电复位和带电复位的方法
CN100340947C (zh) * 2004-03-04 2007-10-03 中兴通讯股份有限公司 一种嵌入式系统带内复位的方法及其装置
CN100419693C (zh) * 2005-09-16 2008-09-17 鸿富锦精密工业(深圳)有限公司 计算机系统状态监控电路
CN101169679B (zh) * 2006-10-25 2010-05-19 中兴通讯股份有限公司 多状态复位方法及多状态复位电路
CN101471054B (zh) * 2007-12-27 2012-07-04 东部高科股份有限公司 Lcd驱动器ic及其运行方法
CN102111127B (zh) * 2009-12-23 2013-05-15 北京中电华大电子设计有限责任公司 一种芯片上电过程信号计数延迟的方法和电路
CN103488104A (zh) * 2013-10-08 2014-01-01 国家海洋技术中心 一种监控复位系统
CN104049702A (zh) * 2014-06-16 2014-09-17 京信通信系统(中国)有限公司 一种基于单片机的cpu复位控制系统、方法及装置
CN104460440A (zh) * 2014-11-18 2015-03-25 中国兵器工业集团第二一四研究所苏州研发中心 一种可编程逻辑器件内部高可靠自复位方法
CN106933319A (zh) * 2016-11-25 2017-07-07 科诺伟业风能设备(北京)有限公司 一种变流器dsp上电复位控制方法
CN108153605A (zh) * 2017-12-29 2018-06-12 曙光信息产业股份有限公司 一种看门狗装置
CN108388481A (zh) * 2018-03-07 2018-08-10 广州芯德通信科技股份有限公司 Olt设备基于cpld控制的智能看门狗电路系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1007758B (zh) * 1987-06-22 1990-04-25 中国矿业学院北京研究生部 计算机的自动复位方法及计算机用全数字自动复位电路
FI108898B (fi) * 1996-07-09 2002-04-15 Nokia Corp Menetelmä prosessorin resetoimiseksi ja vahtikoira
JP3056131B2 (ja) * 1997-06-25 2000-06-26 日本電気アイシーマイコンシステム株式会社 システムのリセット方式
CN1151419C (zh) * 2000-07-29 2004-05-26 深圳市中兴通讯股份有限公司 含有现场可编程门阵列的cpu系统复位方法

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100340947C (zh) * 2004-03-04 2007-10-03 中兴通讯股份有限公司 一种嵌入式系统带内复位的方法及其装置
WO2006081735A1 (fr) * 2005-02-01 2006-08-10 Emerson Network Power Co., Ltd. Méthode de contrôle par chien de garde
CN100419693C (zh) * 2005-09-16 2008-09-17 鸿富锦精密工业(深圳)有限公司 计算机系统状态监控电路
CN1329793C (zh) * 2005-11-25 2007-08-01 华为技术有限公司 区别系统上电复位和带电复位的方法
CN101169679B (zh) * 2006-10-25 2010-05-19 中兴通讯股份有限公司 多状态复位方法及多状态复位电路
CN101471054B (zh) * 2007-12-27 2012-07-04 东部高科股份有限公司 Lcd驱动器ic及其运行方法
CN102111127B (zh) * 2009-12-23 2013-05-15 北京中电华大电子设计有限责任公司 一种芯片上电过程信号计数延迟的方法和电路
CN103488104B (zh) * 2013-10-08 2015-05-06 国家海洋技术中心 一种监控复位系统
CN103488104A (zh) * 2013-10-08 2014-01-01 国家海洋技术中心 一种监控复位系统
CN104049702A (zh) * 2014-06-16 2014-09-17 京信通信系统(中国)有限公司 一种基于单片机的cpu复位控制系统、方法及装置
CN104460440A (zh) * 2014-11-18 2015-03-25 中国兵器工业集团第二一四研究所苏州研发中心 一种可编程逻辑器件内部高可靠自复位方法
CN104460440B (zh) * 2014-11-18 2017-02-01 中国兵器工业集团第二一四研究所苏州研发中心 一种可编程逻辑器件内部高可靠自复位方法
CN106933319A (zh) * 2016-11-25 2017-07-07 科诺伟业风能设备(北京)有限公司 一种变流器dsp上电复位控制方法
CN108153605A (zh) * 2017-12-29 2018-06-12 曙光信息产业股份有限公司 一种看门狗装置
CN108388481A (zh) * 2018-03-07 2018-08-10 广州芯德通信科技股份有限公司 Olt设备基于cpld控制的智能看门狗电路系统
CN108388481B (zh) * 2018-03-07 2021-05-11 广州芯德通信科技股份有限公司 Olt设备的智能看门狗电路系统

Also Published As

Publication number Publication date
CN1308789C (zh) 2007-04-04

Similar Documents

Publication Publication Date Title
CN1308789C (zh) 一种复位方法
Burd et al. A dynamic voltage scaled microprocessor system
Rossi et al. 193 MOPS/mW@ 162 MOPS, 0.32 V to 1.15 V voltage range multi-core accelerator for energy efficient parallel and sequential digital processing
Miller et al. VRSync: Characterizing and eliminating synchronization-induced voltage emergencies in many-core processors
Keller et al. A RISC-V processor SoC with integrated power management at submicrosecond timescales in 28 nm FD-SOI
Varatkar et al. Communication-aware task scheduling and voltage selection for total systems energy minimization
US9503641B2 (en) Energy-proportional image sensor
CN101661302B (zh) 微控制器片上pwm脉冲波产生方法及系统
CN201083993Y (zh) 一种微控制器
Suzuki et al. A 300 MIPS/W RISC core processor with variable supply-voltage scheme in variable threshold-voltage CMOS
CN107515662A (zh) 一种面向键控类应用的mcu芯片中低功耗管理方法
US20210055921A1 (en) Digitally coordinated dynamically adaptable clock and voltage supply apparatus and method
CN104238627A (zh) 一种使用硬件线路实现服务器上下电时序控制的方法
CN103389644A (zh) 一种定时系统及定时方法
CN203326970U (zh) 基于系统时钟相位的混合式数字脉宽调制装置和系统
Lallement et al. A 2.7 pJ/cycle 16MHz SoC with 4.3 nW power-off ARM Cortex-M0+ core in 28nm FD-SOI
CN100399262C (zh) 用于降低功率的按需驱动时钟调节的处理器
US10903838B1 (en) Integrated circuit clock management during low power operations
CN102890445B (zh) 一种多功能定时器
CN101893912A (zh) 用于数字电路的时钟电路
KAWAGUCHI et al. A controller LSI for realizing V DD-hopping scheme with off-the-shelf processors and its application to MPEG4 system
US20150067363A1 (en) Clock generator circuit with automatic sleep mode
US20040260960A1 (en) Method for pulse train reduction of clocking power when switching between full clocking power and nap mode
CN104656866B (zh) 电源管理电路、电源管理系统和电路管理方法
CA1327063C (en) Low-power clocking circuit

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: SHENZHENG CITY ZTE CO., LTD.

Free format text: FORMER OWNER: SHENZHENG CITY ZTE CO., LTD. SHANGHAI SECOND INSTITUTE

Effective date: 20030725

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20030725

Applicant after: Zhongxing Communication Co., Ltd., Shenzhen City

Applicant before: Shanghai Inst. of No.2, Zhongxing Communication Co., Ltd., Shenzhen City

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070404

Termination date: 20180129