CN1404224A - 延迟锁相回路装置与时钟信号产生方法 - Google Patents
延迟锁相回路装置与时钟信号产生方法 Download PDFInfo
- Publication number
- CN1404224A CN1404224A CN02142692A CN02142692A CN1404224A CN 1404224 A CN1404224 A CN 1404224A CN 02142692 A CN02142692 A CN 02142692A CN 02142692 A CN02142692 A CN 02142692A CN 1404224 A CN1404224 A CN 1404224A
- Authority
- CN
- China
- Prior art keywords
- clock signal
- signal
- delay
- phase place
- controlled delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 17
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 14
- 238000013461 design Methods 0.000 claims description 4
- 230000001934 delay Effects 0.000 abstract 1
- 230000001105 regulatory effect Effects 0.000 abstract 1
- 101000685663 Homo sapiens Sodium/nucleoside cotransporter 1 Proteins 0.000 description 12
- 101000821827 Homo sapiens Sodium/nucleoside cotransporter 2 Proteins 0.000 description 12
- 101000822028 Homo sapiens Solute carrier family 28 member 3 Proteins 0.000 description 12
- 102100023116 Sodium/nucleoside cotransporter 1 Human genes 0.000 description 12
- 102100021541 Sodium/nucleoside cotransporter 2 Human genes 0.000 description 12
- 102100021470 Solute carrier family 28 member 3 Human genes 0.000 description 12
- 238000010586 diagram Methods 0.000 description 10
- 230000000630 rising effect Effects 0.000 description 10
- 230000005540 biological transmission Effects 0.000 description 9
- 230000002950 deficient Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 101100116390 Schizosaccharomyces pombe (strain 972 / ATCC 24843) ded1 gene Proteins 0.000 description 3
- 101100311460 Schizosaccharomyces pombe (strain 972 / ATCC 24843) sum2 gene Proteins 0.000 description 3
- 230000007775 late Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000001427 coherent effect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0814—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0816—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the controlled phase shifter and the frequency- or phase-detection arrangement being connected to a common input
Landscapes
- Dram (AREA)
- Pulse Circuits (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明涉及一种延迟锁相回路装置与时钟信号产生方法,其为接收一参考时钟信号而产生数个相位互异的输出时钟信号,该装置该包括:一受控延迟电路、一相位监测器以及一控制电路,而该方法包括下列步骤:接收一参考时钟信号;利用该受控延迟电路对该参考时钟信号进行一相位延迟处理,进而分别输出数个相位互异的输出时钟信号;该控制电路对应该参考时钟信号以及这些输出时钟信号中的一输出时钟信号间的相位关系而输出一调整信号;以及该受控延迟电路可对应该调整信号的变化而分别对这些相位互异的输出时钟信号进行程度不同的延迟时间长短变化。
Description
技术领域
本发明为一种延迟锁相回路装置与时钟信号产生方法,尤指应用于核心逻辑电路芯片中的延迟锁相回路装置与时钟信号产生方法。
背景技术
在个人计算机架构中,除了中央处理单元外,影响数据处理效能最大的组件,莫过于核心逻辑芯片与内存模块。请参见图1(a),其为一核心逻辑芯片10与一内存模块11相连接的功能方块示意图,在双倍数据传送速率(DDR)的规格下,当核心逻辑芯片10要将一笔并列数据传送至内存模块11时,核心逻辑芯片10需要将一选通信号(strobe)而与一并列数据信号(TX_D)一并传送至芯片外的内存模块11,进而提供该内存模块11读取数据时运用,相关信号的理想波形请参见图1(b)的所示。此理想波形为在并列数据信号(TX_D)每个数据位的中间位置,形成选通信号(strobe)上升沿(rising edge)或下降沿(falling edge),以确保准确的数据传输。
由于形成上述并列数据信号(TX_D)通常需要四个相位两两相差90度的输出时钟信号(见图2(a)所示的P0、P1、P2、P3),因此通常要利用如图2(b)所示的延迟锁相回路装置(Delay-Locked Loop,DLL)来产生出所需的四个输出时钟信号,其主要是接收一参考时钟信号CLK并送入一受控延迟电路21中进行相位延迟处理。该受控延迟电路21是由四个受控延迟线(delayline)211、212、213、214所连接而成,而每个受控延迟线主要分别由数个延迟单元(delay unit)(图中未示出)所构成。而参考时钟信号CLK经过四个受控延迟线211、212、213、214的作用后,便可产生P0、P1、P2、P3等四个相位两两相差90度的输出时钟信号,而为能保持与参考时钟信号CLK同相(inphase)的状态,输出时钟信号P0与参考时钟信号CLK同时被输入至一相位监测器22(phase detector)进行监测,当该相位监测器22监测到该参考时钟信号CLK的相位早于该输出时钟信号P0时便输出一向下计数调整信号,而当该参考时钟信号CLK的相位晚于该输出时钟信号P0时则输出一向上计数调整信号。而该调整信号被传送至控制电路23,该控制电路23便可对应该调整信号而发出一计数值CNT至每个受控延迟线211、212、213、214,而该计数值CNT代表这些受控延迟线中延迟单元被运用的数目n。换言之,计数值CNT控制每个受控延迟线的延迟时间长短,因此,当相位监测器22监测到该参考时钟信号CLK的相位早于该输出时钟信号P0时,便代表该受控延迟电路21所提供的延迟时间过长,因此相位监测器22便发出该向下计数调整信号,从而将控制电路23所发出的计数值CNT=n调整为CNT=n-1,如此一来,每个受控延迟线的延迟时间将被同时缩短,进而达到调整输出时钟信号相位的功能。
由于该受控延迟电路21中的每个受控延迟线所接收到的计数值都相同,因此可确保四个输出时钟信号的相位可平均分布并两两相差90度,但是此方式与每次调整动作都会进行总数为4个的延迟单元变动,因此,信号延迟的精度不足将造成往后当传输速率向上提升时的严重问题。另外,常用手段仅能确保所形成的并列数据信号(TX_D)在产生源101为理想状态,因为这些信号由产生源101发出后,需要经过不同的传输路径才能到达输出入垫组(I/OPad)102。而由于不同的传输路径将对这些信号所产生不同程度的延迟效应(skew)与干扰,因此由输出入垫组(I/O Pad)102所输出的选通信号(strobe)与并列数据信号将可能产生如图2(c)所示的波形,例如选通信号的上升沿与下降沿可能不会产生在并列数据信号(TX_D)的中间位置。如此将可能造成位于该内存模块11的接收端发生数据接收的错误,而且此情况在传输速率向上提升时也将越发严重,而如何改善此缺陷,为本发明的主要目的。
发明内容
本发明的目的在于提供一种延迟锁相回路装置和时钟信号产生方法,避免内存模块的接收端发生数据接收错误的可能,有助于传输速率向上提升。
本发明的目的是这样实现的:
本发明公开了一种延迟锁相回路装置,其为接收一参考时钟信号而产生数个相位互异的输出时钟信号,该装置该包括:一受控延迟电路,由数个受控延迟线串接而成,其中各受控延迟线分别输出这些输出时钟信号;一相位监测器,其为接收该参考时钟信号源以及电连接于该受控延迟电路的输出端,其为对应该参考时钟信号以及这些输出时钟信号中的一输出时钟信号间的相位关系而输出一调整信号;以及一控制电路,电连接于该相位监测器与这些受控延迟线,其为对应该相位监测器所输出该调整信号的变化而分别发出相对应的数个控制信号至这些受控延迟线,而各受控延迟线分别对应相对应控制信号所造成程度不同的延迟时间,进而输出这些相位互异的输出时钟信号。
根据上述构想,本发明所述的延迟锁相回路装置,其中这些受控延迟线分别由数个延迟单元所串接而成。
根据上述构想,本发明所述的延迟锁相回路装置,其中该相位监测器当该参考时钟信号的相位早于该输出时钟信号时输出一延迟减少调整信号,而当该参考时钟信号的相位晚于该输出时钟信号时则输出一延迟增加调整信号。
根据上述构想,本发明所述的延迟锁相回路装置,其中当该控制电路接收到该调整信号时,每次仅对这些受控延迟线中的部份受控延迟线进行延迟时间的长短变化。
根据上述构想,本发明所述的延迟锁相回路装置,其中每个受控延迟线包括有数个延迟单元。
本发明还公开一种时钟信号产生方法,其包括下列步骤:接收一参考时钟信号;对该参考时钟信号进行一相位延迟处理,进而分别输出数个相位互异的输出时钟信号;对应该参考时钟信号以及这些输出时钟信号中的一输出时钟信号间的相位关系而输出一调整信号;以及对应该调整信号的变化而分别对这些相位互异的输出时钟信号进行程度不同的延迟时间长短变化。
根据上述构想,本发明所述的时钟信号产生方法,其中这些相位互异的输出时钟信号为四个相位互异的输出时钟信号。
根据上述构想,本发明所述的时钟信号产生方法,其中当该参考时钟信号的相位早于该输出时钟信号时便输出一延迟减少调整信号,而当该参考时钟信号的相位晚于该输出时钟信号时则输出一延迟增加调整信号。
根据上述构想,本发明所述的时钟信号产生方法,其中对应该调整信号的变化而每次仅对这些输出时钟信号中的部份输出时钟信号进行程度不同的延迟时间长短变化。
附图说明
本发明得通过下列附图及详细说明得以更深入的了解:
图1(a)为一核心逻辑芯片与一内存模块相连接的功能方块示意图;
图1(b)为在双倍数据传送速率(DDR)的规格下,选通信号(strobe)与并列数据信号(TX_D)的理想波形示意图;
图2(a)为四个相位两两相差90度的输出时钟信号的理想波形示意图;
图2(b)为常用的延迟锁相回路装置功能方块示意图;
图2(c)为在双倍数据传送速率(DDR)的规格下,利用公知手段所产生的选通信号(strobe)与并列数据信号(TX_D)的实际波形示意图;
图3为本发明为改善常用缺陷所发展出的较佳实施例方块示意图;
图4为本发明实施例中关于计数值的分配表;
图5(a)为本发明用以产生SEL-data信号与SEL-strobe信号的逻辑电路示意图;
图5(b)为本发明装置所产生信号的波形示意图;
图6(a)(b)(c)为分别为三种由本发明较佳实施例装置根据参考时钟信号(CLK)所产生的信号波形示例图。
本发明附图中所包括的各组件列示如下:
核心逻辑芯片10 | 内存模块11 |
产生源101 | 输出入垫组102 |
受控延迟电路21 | 受控延迟线211、212、213、214 |
相位监测器22 | 控制电路23 |
受控延迟电路31 | 受控延迟线311、312、313、314 |
相位监测器32 | 控制电路33 |
具体实施方式
请参见图3,其为本发明为改善常用缺陷所发展出的较佳实施例方块示意图,经改良后的延迟锁相回路装置(Delay-Locked Loop,DLL)也接收一参考时钟信号CLK并送入一受控延迟电路31中进行相位延迟处理。该受控延迟电路31也由四个受控延迟线(delay line)311、312、313、314所连接而成,而每个受控延迟线主要也分别由数个延迟单元(delay unit)(图中未示出)所构成。而参考时钟信号CLK经过四个受控延迟线311、312、313、314的作用后,基本上也可产生P1、P2、P3、P0等四个相位互异的输出时钟信号。
同样地,为能保持与参考时钟信号CLK同相(in phase)的状态,输出时钟信号P0与参考时钟信号CLK同时被输入至一相位监测器32(phase detector)进行监测,当该相位监测器32监测到该参考时钟信号CLK的相位早于该输出时钟信号P0时便输出一向下计数调整信号,以拉长时钟信号P0、P1、P2与P3的相位,使得时钟信号P0与参考时钟信号CLK能够同步;而当该参考时钟信号CLK的相位晚于该输出时钟信号P0时则输出一向上计数调整信号,以缩短时钟信号P0、P1、P2与P3,使得时钟信号P0与参考信号CLK能够同步。
而本发明的特征在于接收从相位监测器32所发出的调整信号的控制电路33,控制电路33对应调整信号而分别发出四个计数值CNT0、CNT1、CNT2、CNT3至相对应的受控延迟线311、312、313、314,而这些计数值CNT0、CNT1、CNT2、CNT3代表这些受控延迟线中延迟单元被运用的数目。以下举例说明,请参见图4所示的分配表,其中m(假设为正整数)代表延迟一参考时钟信号(CLK)周期所需的延迟单元总数目,而当m=4n(n也为正整数)时,CNT0、CNT1、CNT2、CNT3的值理所当然都为n,但是当本实施例的控制电路33接收到该向上计数调整信号时,m将可被调整成m+1、m+2或m+3而非常用手段中仅有的m+4,同样地,当本实施例的控制电路33接收到该向下计数调整信号时,m将可被调整成m-1、m-2或m-3而非常用手段中仅有的m-4。而本实施例列出一分配实例,于本实施例中,当m被调整成m+1(即是4n+1),将单独将CNT2调整成n+1,而其余CNT0、CNT1、CNT3则都维持在n。而当m被调整成m+2(即是4n+2),将CNT1、CNT3调整成n+1,而其余CNT0、CNT2则都维持在n。另外,当m被调整成m+3(即是4n+3),将CNT0、CNT1、CNT3调整成n+1,而其余CNT2则都维持在n。如此一来,所得到的实际延迟分配与理想延迟分配(如图4中所示的sum0、sum1、sum2与sum3)间的差距(如图4中所示的delta0、delta1与delta2)将可达到最佳化。当然,若有特殊需求,还可使用其它延迟分配方式,但在此不予赘述。而不管如何,每次可以仅变动一个延迟单元的作法,其所获得输出时钟信号的精度将可大大地提升,因此可有效改善常用手段的缺陷,进而达成本发明的主要目的。
而上述装置所产生高精度的信号P0、P1、P2、P3经过如图5(a)所示的逻辑电路后将产生出仅与P0、P1、P2、P3信号的上升沿有关的SEL-data信号与SEL-strobe信号(如此将可不需考虑P0、P1、P2、P3的工作周期(duty cycle)是否为50%,而可以容忍如图中所示的误差),进而再根据SEL-data信号与SEL-strobe信号来产生所需的数据信号(data)与选通信号(strobe)(见图5(b)的所示)。
除此之外,独立控制每个受控延迟线的延迟时间长短,还可以有效解决常用手段中因不同的传输路径对信号所产生的不同程度延迟效应(skew)与干扰(如图2(c)所示的波形),以下做一说明。
首先请参见图6(a),其为本发明较佳实施例装置根据参考时钟信号(CLK)所产生信号的一第一种波形示例图,其中于参考时钟信号(CLK)上的四个箭头的位置代表本发明较佳实施例装置所输出的高精度信号P0、P1、P2、P3的上升沿位置,而由图中可明显看出,其中两个箭头与正常90度相位差分布的相对应位置间具有一时间差Δt,因此,根据此组信号P0、P1、P2、P3上升沿所定义出来的SEL-data信号、SEL-strobe信号、数据信号(data)与选通信号(strobe)将如图所示而具有位置偏移的现象,而本实施例可用来增加数据准备时间。而为能输出此种相位分配的信号,CNT0、CNT1、CNT2、CNT3的值可用下列式子定义:
CNT0=m/4+Δt
CNT1=m/4-Δt
CNT2=m/4+Δt
CNT3=m/4-Δt
其中Δt可通过图3中的Δt0、Δt1、Δt2、Δt3输入端进行调整。
然后再请参见图6(b),其为本发明较佳实施例装置根据参考时钟信号(CLK)所产生信号的一第二种波形示例图,其中于参考时钟信号(CLK)上的四个箭头的位置代表本发明较佳实施例装置所输出的高精度信号P0、P1、P2、P3的上升沿位置,而由图中可明显看出,其中一个箭头与正常90度相位差分布的相对应位置间具有一时间差Δt,因此,根据此组信号P0、P1、P2、P3上升沿所定义出来的SEL-data信号、SEL-strobe信号、数据信号(data)与选通信号(strobe)将如图所示而具有位置偏移的现象,而本实施例可用来改变选通信号(strobe)的工作周期(duty cycle)。而为能输出此种相位分配的信号,CNT0、CNT1、CNT2、CNT3的值可用下列式子定义:
CNT0=m/4
CNT1=m/4
CNT2=m/4+Δt
CNT3=m/4-Δt
其中Δt可通过图3中的Δt0、Δt1、Δt2、Δt3输入端进行调整。
最后再请参见图6(c),其为本发明较佳实施例装置根据参考时钟信号(CLK)所产生信号的一第三种波形示例图,其中于参考时钟信号(CLK)上的四个箭头的位置代表本发明较佳实施例装置所输出的高精度信号P0、P1、P2、P3的上升沿位置,而由图中可明显看出,其中一个箭头与正常90度相位差分布的相对应位置间具有一时间差Δt,因此,根据此组信号P0、P1、P2、P3上升沿所定义出来的SEL-data信号、SEL-strobe信号、数据信号(data)与选通信号(strobe)将如图所示而具有位置偏移的现象,而本实施例可用来改变SEL-data信号的工作周期(duty cycle)。而为能输出此种相位分配的信号,CNT0、CNT1、CNT2、CNT3的值可用下列式子定义:
CNT0=m/4
CNT1=m/4-Δt
CNT2=m/4+Δt
CNT3=m/4
其中Δt可通过图3中的Δt0、Δt1、Δt2、Δt3输入端进行调整。
于本发明中,于每次相位监测器32发出控制信号调整受控延迟线311、312、313与314时,可分别独立调整一个受控延迟线,且每一个受控延迟线可调整一个延迟单位,然后调整时间差距Δt0、Δt1、Δt2、Δt3,以精密调整理想延迟分配(如图4中所示的sum0、sum1、sum2与sum3)。依据本发明的较佳实施例,时间差距Δt0、Δt1、Δt2、Δt3的调整方法,根据芯片组与主机板布局的设计,在每一次电路设计完成之后,精密测量时钟信号与参考时钟信号CLK的相位差,以决定每个受控延迟线的时间差距,以取得理想延迟分配(如图4中所示的sum0、sum1、sum2与sum3)。
如此一来,当数据信号(data)与选通信号(strobe)从产生源经过芯片中不同的传输路径到达输出入垫组(I/O Pad)而产生不同程度的延迟效应(skew)时,便可由设置于产生源的本发明装置先行进行调整,进而使最后到达输出入垫组的选通信号(strobe)与数据信号(data)可达到理想状态,如此将可有效避免内存模块的接收端发生数据接收错误的可能,因而有助于传输速率向上提升,进而达成发展本发明的主要目的。
而本发明所公开的延迟锁相回路装置与时钟信号产生方法,除可运用于个人计算机中的核心逻辑芯片外,尚可广泛地应用于相类似的半导体电路芯片中。
Claims (12)
1、一种延迟锁相回路装置,接收一参考时钟信号而产生数个相位互异的输出时钟信号,其特征在于,该装置该包括:
一受控延迟电路,由数个受控延迟线串接而成,其中各受控延迟线分别输出这些输出时钟信号;
一相位监测器,其为接收该参考时钟信号源以及电连接于该受控延迟电路的输出端,其为对应该参考时钟信号以及这些输出时钟信号中的一输出时钟信号间的相位关系而输出一调整信号;以及
一控制电路,电连接于该相位监测器与这些受控延迟线,其为对应该相位监测器所输出该调整信号的变化而分别发出相对应的数个控制信号至这些受控延迟线,而各受控延迟线分别对应相对应控制信号所造成程度不同的延迟时间,进而输出这些相位互异的输出时钟信号。
2、如权利要求1所述的延迟锁相回路装置,其特征在于,这些受控延迟线分别由数个延迟单元所串接而成。
3、如权利要求1所述的延迟锁相回路装置,其特征在于,该相位监测器当该参考时钟信号的相位早于该输出时钟信号时输出一延迟减少调整信号,而当该参考时钟信号的相位晚于该输出时钟信号时则输出一延迟增加调整信号。
4、如权利要求1所述的延迟锁相回路装置,其特征在于,当该控制电路接收到该调整信号时,每次仅对这些受控延迟线中的部份受控延迟线进行延迟时间的长短变化。
5、如权利要求1所述的延迟锁相回路装置,其特征在于,每个受控延迟线包括有数个延迟单元。
6、如权利要求1所述的延迟锁相回路装置,其特征在于,该控制电路分别控制每个受控延迟线。
7、如权利要求1所述的延迟锁相回路装置,其特征在于,每个受控延迟线以一时间差距来做精密调整,而该时间差距根据电路设计与电路布局的情况而决定。
8、一种时钟信号产生方法,其特征在于,其包括下列步骤:
接收一参考时钟信号;
对该参考时钟信号进行一相位延迟处理,进而分别输出数个相位互异的输出时钟信号;
对应该参考时钟信号以及这些输出时钟信号中的一输出时钟信号间的相位关系而输出一调整信号;以及
对应该调整信号的变化而分别对这些相位互异的输出时钟信号进行程度不同的延迟时间长短变化。
9、如权利要求8所述的时钟信号产生方法,其特征在于,这些相位互异的输出时钟信号为四个相位互异的输出时钟信号。
10、如权利要求8所述的时钟信号产生方法,其特征在于,当该参考时钟信号的相位早于该输出时钟信号时便输出一延迟减少调整信号,而当该参考时钟信号的相位晚于该输出时钟信号时则输出一延迟增加调整信号。
11、如权利要求8所述的时钟信号产生方法,其特征在于,对应该调整信号的变化而每次仅对这些输出时钟信号中的部份输出时钟信号进行程度不同的延迟时间长短变化。
12、如权利要求8所述的时钟信号产生方法,其特征在于,该时钟信号以一时间差距来做精密调整,而该时间差距根据电路设计与电路布局的情况而决定。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US38214602P | 2002-05-21 | 2002-05-21 | |
US60/382,146 | 2002-05-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1404224A true CN1404224A (zh) | 2003-03-19 |
CN1200517C CN1200517C (zh) | 2005-05-04 |
Family
ID=23507705
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB021426929A Expired - Lifetime CN1200517C (zh) | 2002-05-21 | 2002-09-17 | 延迟锁相回路装置与时钟信号产生方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7242741B2 (zh) |
CN (1) | CN1200517C (zh) |
DE (1) | DE10313026B4 (zh) |
GB (1) | GB2388979B (zh) |
TW (1) | TW558872B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100376081C (zh) * | 2005-09-15 | 2008-03-19 | 威盛电子股份有限公司 | 可共用计数器的延迟锁定回路及相关方法 |
US7471131B2 (en) | 2005-08-31 | 2008-12-30 | Via Technologies, Inc. | Delay locked loop with common counter and method thereof |
CN107870555A (zh) * | 2016-09-27 | 2018-04-03 | 精工爱普生株式会社 | 电路装置、物理量测量装置、电子设备和移动体 |
CN111290556A (zh) * | 2019-02-19 | 2020-06-16 | 展讯通信(上海)有限公司 | 数据处理装置及方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5134779B2 (ja) * | 2006-03-13 | 2013-01-30 | ルネサスエレクトロニクス株式会社 | 遅延同期回路 |
TWI732558B (zh) * | 2020-05-18 | 2021-07-01 | 華邦電子股份有限公司 | 延遲鎖相迴路裝置及其操作方法 |
US11703905B1 (en) * | 2022-04-26 | 2023-07-18 | Changxin Memory Technologies, Inc. | Clock generation circuit, equidistant four-phase signal generation method, and memory |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE460274C (de) | 1926-01-28 | 1928-05-25 | Aeg | Verfahren zur Vornahme des Kapazitaetsabgleichs in Fernmeldekabeln |
BE682242A (zh) | 1965-06-09 | 1966-11-14 | ||
DE59009188D1 (de) * | 1990-06-08 | 1995-07-06 | Siemens Ag | Verfahren und Schaltungsanordnung für einen Phasenkomparator. |
FR2710800B1 (fr) | 1993-09-27 | 1995-12-15 | Sgs Thomson Microelectronics | Ligne à retard numérique. |
US5838204A (en) | 1996-09-11 | 1998-11-17 | Oki America, Inc. | Phase locked loop with multiple, programmable, operating frequencies, and an efficient phase locked loop layout method |
US6044122A (en) * | 1997-01-23 | 2000-03-28 | Ericsson, Inc. | Digital phase acquisition with delay locked loop |
US6125157A (en) * | 1997-02-06 | 2000-09-26 | Rambus, Inc. | Delay-locked loop circuitry for clock delay adjustment |
US6073259A (en) * | 1997-08-05 | 2000-06-06 | Teradyne, Inc. | Low cost CMOS tester with high channel density |
US6326826B1 (en) | 1999-05-27 | 2001-12-04 | Silicon Image, Inc. | Wide frequency-range delay-locked loop circuit |
US6147561A (en) | 1999-07-29 | 2000-11-14 | Conexant Systems, Inc. | Phase/frequency detector with time-delayed inputs in a charge pump based phase locked loop and a method for enhancing the phase locked loop gain |
-
2002
- 2002-09-03 TW TW091120026A patent/TW558872B/zh not_active IP Right Cessation
- 2002-09-17 CN CNB021426929A patent/CN1200517C/zh not_active Expired - Lifetime
-
2003
- 2003-02-12 US US10/365,179 patent/US7242741B2/en active Active
- 2003-03-18 GB GB0306171A patent/GB2388979B/en not_active Expired - Lifetime
- 2003-03-24 DE DE10313026A patent/DE10313026B4/de not_active Expired - Lifetime
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7471131B2 (en) | 2005-08-31 | 2008-12-30 | Via Technologies, Inc. | Delay locked loop with common counter and method thereof |
CN100376081C (zh) * | 2005-09-15 | 2008-03-19 | 威盛电子股份有限公司 | 可共用计数器的延迟锁定回路及相关方法 |
CN107870555A (zh) * | 2016-09-27 | 2018-04-03 | 精工爱普生株式会社 | 电路装置、物理量测量装置、电子设备和移动体 |
CN107870555B (zh) * | 2016-09-27 | 2021-04-23 | 精工爱普生株式会社 | 电路装置、物理量测量装置、电子设备和移动体 |
CN111290556A (zh) * | 2019-02-19 | 2020-06-16 | 展讯通信(上海)有限公司 | 数据处理装置及方法 |
CN111290556B (zh) * | 2019-02-19 | 2021-12-03 | 展讯通信(上海)有限公司 | 数据处理装置及方法 |
Also Published As
Publication number | Publication date |
---|---|
GB2388979B (en) | 2004-04-14 |
TW558872B (en) | 2003-10-21 |
US7242741B2 (en) | 2007-07-10 |
US20030219089A1 (en) | 2003-11-27 |
DE10313026A1 (de) | 2003-12-18 |
GB2388979A (en) | 2003-11-26 |
CN1200517C (zh) | 2005-05-04 |
GB0306171D0 (en) | 2003-04-23 |
DE10313026B4 (de) | 2006-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11405174B2 (en) | Signaling system with adaptive timing calibration | |
US20230073567A1 (en) | Data Transmission Using Delayed Timing Signals | |
CN1139016C (zh) | 用于双数据率定时的时钟等待时间补偿电路 | |
US7477074B1 (en) | Multiple data rate interface architecture | |
JP3690899B2 (ja) | クロック発生回路及び半導体装置 | |
US8565034B1 (en) | Variation compensation circuitry for memory interface | |
CN102637155B (zh) | 通过训练加修正配置ddr3中数据选通信号延时的方法 | |
US7721137B2 (en) | Bus receiver and method of deskewing bus signals | |
US6806733B1 (en) | Multiple data rate interface architecture | |
CN1393992A (zh) | 包含反馈回路的延迟补偿电路 | |
US7719334B2 (en) | Apparatus and method for multi-phase clock generation | |
CN1801625A (zh) | 延时锁定环路及具有该延时锁定环路的半导体存储器 | |
CN1956338A (zh) | Dll电路及具有其的半导体装置 | |
CN1487669A (zh) | 内部修正占空比的延时锁定环电路及其占空比修正方法 | |
CN1475012A (zh) | 用于在缓冲存储系统中提供可靠传输的系统和方法 | |
CN1612482A (zh) | 延迟锁定回路及其时钟产生方法 | |
DE102007060805A1 (de) | Modulare Speichersteuerungstaktungsarchitektur | |
CN1200517C (zh) | 延迟锁相回路装置与时钟信号产生方法 | |
CN1302477A (zh) | 时钟生成电路、串/并变换器、并/串变换器及半导体装置 | |
US6946872B1 (en) | Multiple data rate interface architecture | |
CN1271489C (zh) | 数据信号的相位控制方法,反时钟电路装置以及接口设备 | |
CN1702970A (zh) | 相位同步电路 | |
CN1120572C (zh) | 使用锁相环路调校的延迟装置及其调校方法 | |
CN1392464A (zh) | 选通信号及并列数据信号的输出电路 | |
CN115801177B (zh) | 一种信号偏移校准器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20050504 |