CN1263662A - 压控振荡器 - Google Patents

压控振荡器 Download PDF

Info

Publication number
CN1263662A
CN1263662A CN98807094A CN98807094A CN1263662A CN 1263662 A CN1263662 A CN 1263662A CN 98807094 A CN98807094 A CN 98807094A CN 98807094 A CN98807094 A CN 98807094A CN 1263662 A CN1263662 A CN 1263662A
Authority
CN
China
Prior art keywords
clock
phase
controlled oscillator
voltage controlled
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN98807094A
Other languages
English (en)
Other versions
CN1166110C (zh
Inventor
A·布耶尔克利德
M·哈迪
H·梅德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of CN1263662A publication Critical patent/CN1263662A/zh
Application granted granted Critical
Publication of CN1166110C publication Critical patent/CN1166110C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明涉及用于锁相环中的压控振荡器,用于进行为从包括未知相位的数字数据的数据流输入中恢复数据脉冲时所用的时钟倍增。根据本发明,该VCO包括多个VCO级,每级以差分放大器形式实现。该放大器负载是由两个交叉耦合栅极的器件(M5和M6)以及两个连成二极管的栅极器件(M8和M9)构成。此差分输入被加到与输入对(M2和M3)的源极以及两个下拉栅极器件(M4和M7)上。

Description

压控振荡器
本发明涉及用于锁相环中的压控振荡器,用于进行为从包括未知相位的数字数据的数据流输入中恢复数据脉冲时所用的时钟倍增。
通过在发送的数据流中植入时钟信号,能使串行接口在时钟与数据信号之间以非常高的数据率工作而不会引起时序扭曲的问题。但在接收端,则需要一个时钟/数据恢复电路,以从输入的数据流中恢复出所植入的时钟信号并对数据重新定时序。
传统上,用模拟锁相环(PLL)来实现在高速应用中所用的时钟/数据恢复。尽管总的来讲,模拟PLL可工作在非常高的频率下,但它们的设计却更难于数字PLL的设计。例如,频漂问题,模拟PLL对噪声更敏感,并在过程之中和工作条件下会发生变化。
但数字PLL也有几个缺点,例如,工作速度的限制,它们在芯片区和功耗方面总体上劣于模拟PLL,另外,在为了减少芯片外壳上的引出端方面也如此。
因此,本发明的目的在于提供一种更实惠的压控振荡器,它能以低功率工作在高频之下,在进行高速数据传输之时可使用低频输入时钟,因此可以减少芯片外壳上引出端的数目。
根据本发明,此目的是通过为压控振荡器提供多个VCO级来实现的,其每级以差分放大器形式实现,且放大器负载是由两个交叉耦合栅极器件和两个连成二极管形的栅极器件构成,且其中差分输入被加到与输入对耦合的源极以及两个下拉栅极器件上。
根据本发明另一实施例,栅极器件连接成能提供作为控制电压VCT的函数的源偏电流。
栅极器件M1减少后的栅压最好使源电流增加,进而增加振荡频率。
每个VCO级最好提供两个电平移位器,用于将差分振荡器信号转成单端时钟输出,且其中称作地的差分输入被加到两个NMOS器件上。
每个电平移位器都优化地提供两个PMOS器件,它可形成一个电流镜,并对输出Q提供上拉。
根据本发明的压控振荡器最好包括在数字数据通信系统的时钟相位对准器中,该压控振荡器包括带有与状态机交互作用以用于数据处理的相位和频率检测器和数据转换相位检波器的锁相环。
图1是电路示意图,示出在本发明的压控振荡器中所包括的时钟相位对准器块;
图2是电路示意图,示出根据图1的相位对准器块的锁相环;
图3是电路示意图,示出图2所示PLL的VCO;
图4是电路示意图,示出图3的VCO的VCO级;
图5是电路示意图,示出图4所示VCO级的电平移位器;
图6是电路示意图,示出图2的PLL的分频器;
图7是电路示意图,示出图1的时钟相位对准器块的时钟发生器。
图1中的电路图示出用于与第二电路通讯的第一电路中所用的时钟相位对准器块的结构。时钟相位对准器块包括PLL10,时钟发生器11,数据转换相位检波器12、状态机13和晶体振荡器14。
具体实现时钟相位对准操作的块是交互地工作的数据相位检波器12和状态机13。时钟由晶振14产生,且提供有8个200MHz时钟信号的PLL10具有等间隔的相位。PLL在相位对准操作中并不交互工作。
输入到时钟相位对准器块的是互补数据输入RXD和RXDN,它们是从LVDS输入缓冲器上提供的。当从第二电路或向第二电路收/发训练序列时,内部产生的锁定LOCK信号为低。当信号LOCK低时,时钟相位对准器将只对应上升数据转变的时刻。在LOCK为高时,时钟相位对准器则在上升沿和下降沿之间交替。在上升沿和下降沿之间交替的好处在于由于失真引起的RX数据的系统相位误差是平均的,而不取决于数据的样式。但此操作在获取时钟相位对准器时必须被抑制,因为有可能陷入亚稳定相位状态。时钟相位对准器是TXCL,发射方向时钟RXDATA,它是重定时序的数据输入和RXCL,它是相位对准时钟。
如图2所示,PLL电路包括一个压控振荡器(VCO)15、一个相位和频率检波器16、一个电荷泵17、一个电流基准电路8、一个分频器19和环路滤波器20。
VCO15以差分4级环形振荡器形式构成。不依赖于选定的输出时钟频率选择,VCO总是工作在200MHz。由VCO提供8个多相时钟输出Q1-Q8,其相对相位不同。由于电路的对称性,8个时钟输出以45度等相位间隔排开,并与625ps的时间增量相对应。这些时钟是提供给时钟相位对准器的,该对准器是用于选通输入数据的8个时钟选定的一个(或分频的时钟)。
每个VCO级21都是以差分放大器形式实现的。该放大器负载是由交叉耦合的器件M5和M6以及连成二极管状的两个器件M8和M9构成的。该差分输入是加到与输入对M2和M3相耦合的源极上的,以及加到两个下拉器件M4和M7上的。
差分放大器信号由电平移位器22转换成单端时钟输出的(见图5)。称为地的差分输入加到NMOS器件M41和M51上。两个PMOS器件M21和M31形成一个电流镜并对输出Q提供上拉。器件M1提供控制电压VCT的函数的源偏电流。当器件M1的栅压降低时,源极电流则增加,进而使振荡频率增加。
序列相位和频率检波器16用于将分频的振荡器时钟与基频相比较。该相位检波器的概念在此领域早已是公知的。该相位检波器提供输出UP和DO,其互补性受电荷泵17控制。
分频器利用10为分频系数将200MHz的振荡频率分成20MHz的基频。该分频器还必须在整个振荡器频率范围内正确工作。此要求在最大可能的振荡频率下都要满足,因为不是这样的话,该PLL10将会陷入死锁模式下。但使振荡器要在较低频边缘不会停振却不是一种要求。在较低频的边缘,分频器将无法工作,使其通过进入自振方式而不能提供外余时钟。
分频器的设计方案如图6所示,DFF和DD被联成触发器形,并且使时钟频率被2除。DFF的DA、DB和DC是同步计数器样构造的,并以5除其时钟DDN。通过对电路的模拟,可以证实,分频器可在VCO15的上端频率边缘稳定地工作。
环路滤波器20确定PLL的动态参数。在规一化状态下,自然频率和阻尼系数设定为:
fN=fREF/40=0.5MHz
S=1.41
时钟相位对准器块的时钟发生器11如图7所示,并为发射方向(TXCL)和接收方向(RXCL)提供单独的时钟。接收时钟CLRX的时钟相位受异步相位对准器逻辑控制,它借助多路复用器23选择振荡器的适当时钟相位。此外,此模块还含有两个三级波动计数器,以根据选项来提供200MHz或100MHz、或50MHz或25MHz的内时钟频率。另一个2分频器要产生第二电路的发射时钟,它设定为波特率的一半。
时钟多路复用器选择输入端S(1∶8)是1/n编码的,以选择一个时钟相位,在所有其它选择输入设为低时,该对应选择输入设为高。假定时钟选择器是步进递增或步进递减的。为了防止时钟在其工作期间被截取,为防止时钟短时脉冲波形干扰,需要在选定时钟相位及其相邻时钟为低时使选定的输入改变。
真正的时钟输出及其互补输出是由两个单独多路复用器形成的,其益处在于不管脉冲的失真,其对应的时钟沿保持精确地按时对准。另外,还建议使用对称NAND(与非)门,它对每个输入端提供相等的传播延时。多路复用器模块23的定制布线是需要的,以便互联电容相等。
缓冲的输出通过PLL的一部分的IO电路控制分频器。由输出Q提供选定的时钟相位。时钟多路复用器23的输出Q8控制发射时钟的3级脉动计数器,进而控制PLL,以由IO电路钟控分频。在模式控制之下的栅极输入并选择适当的时钟频率。
由专用的脉动计数器及其相关模式选择栅极产生接收时钟。此模块是被时钟多路复用器23的多路复用的时钟输出Q钟控的。因此其相位可借助选择输入S(1∶8)以625ps为增量加以调节。因此,相对相位增量则取决于选定的频率模式,对于fclock_int=200MHz的最大45度减到最小时钟频率fclock_int=25MHz的5.6度。
本发明并不局限于上述实施例,在本发明的范围内可以有多种变型。

Claims (6)

1.一种用于锁相环中的压控振荡器(VCO)(15),用于进行为从包括未知相位的数字数据的数据流输入中恢复数据脉冲时所用的时钟倍增,
其特征在于:
该压控振荡器包括多个VCO级(21),每级(21)以差分放大器实现,该放大器负载是由两个交叉耦合的栅极器件(M5和M6)以及两个连接成二极管的栅极器件(M8和M9)构成,且差分输入被加到与输入对(M2和M3)耦合的源上,以及两个下拉栅极器件(M4和M7)上。
2.如权利要求1的压控振荡器,其特征在于,栅极器件(M1)连接成可以提供作为控制电压VCT的函数的源偏电流。
3.如权利要求2的压控振荡器,其特征在于,栅极器件(M1)减小的栅压使源电流增加,进而提高振荡频率。
4.如权利要求1-3任何之一的压控振荡器,其特征在于每个VCO级(21)都具有两个电平移位器(22),用于将差分放大器信号转换成单端时钟输出,称作地的差分输入则加到两个NMOS器件(M4和M5)上。
5.如权利要求4的压控振荡器,其特征在于,每个电平移位器具有两个PMOS器件(M21和M31),形成一个电流镜并对输出Q提供上拉。
6.如前述权利要求1-5任何之一的压控振荡器,该振荡器是包括在用于数字数据通信系统中的时钟相位对准器,它包括带有与状态机(13)交互用于数据处理的相位和频率检波器(16)和数据转换相位检波器(12)的锁相环电路(10)。
CNB988070944A 1997-07-14 1998-06-30 压控振荡器 Expired - Fee Related CN1166110C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
SE9702691-8 1997-07-14
SE97026918 1997-07-14
SE9702691A SE511852C2 (sv) 1997-07-14 1997-07-14 Klockfasjusterare för återvinning av datapulser

Publications (2)

Publication Number Publication Date
CN1263662A true CN1263662A (zh) 2000-08-16
CN1166110C CN1166110C (zh) 2004-09-08

Family

ID=20407729

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB988070944A Expired - Fee Related CN1166110C (zh) 1997-07-14 1998-06-30 压控振荡器

Country Status (10)

Country Link
US (1) US6040743A (zh)
EP (1) EP1005736A2 (zh)
JP (1) JP2001510955A (zh)
KR (1) KR20010021894A (zh)
CN (1) CN1166110C (zh)
AU (1) AU8362298A (zh)
CA (1) CA2296420A1 (zh)
SE (1) SE511852C2 (zh)
TW (1) TW353830B (zh)
WO (1) WO1999004529A2 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020175729A1 (en) * 2001-05-25 2002-11-28 Infineon Technologies North America Corp. Differential CMOS controlled delay unit
US7020757B2 (en) * 2003-03-27 2006-03-28 Hewlett-Packard Development Company, L.P. Providing an arrangement of memory devices to enable high-speed data access
KR100518568B1 (ko) * 2003-04-22 2005-10-04 삼성전자주식회사 주파수 합성 회로 및 주파수 합성 방법
US7068113B2 (en) * 2004-04-01 2006-06-27 Agere Systems Inc. Burst mode clock and data recovery frequency calibration
CN100438325C (zh) * 2005-12-01 2008-11-26 清华大学 用于模拟集成电路设计中的分段式交叉耦合mos管
KR100861919B1 (ko) * 2006-07-18 2008-10-09 삼성전자주식회사 다 위상 신호 발생기 및 그 방법
JP2008205730A (ja) 2007-02-19 2008-09-04 Nec Electronics Corp Pll回路
JP4558028B2 (ja) * 2007-11-06 2010-10-06 ザインエレクトロニクス株式会社 クロックデータ復元装置
KR100935594B1 (ko) 2008-02-14 2010-01-07 주식회사 하이닉스반도체 위상 동기 장치
CN110719088B (zh) * 2018-07-13 2023-04-07 瑞昱半导体股份有限公司 时钟产生电路与混合式电路
US10763833B2 (en) * 2018-12-28 2020-09-01 Texas Instruments Incorporated Multiphase oscillator circuit

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4584695A (en) * 1983-11-09 1986-04-22 National Semiconductor Corporation Digital PLL decoder
US4533877A (en) * 1983-12-29 1985-08-06 At&T Bell Laboratories Telecommunication operational amplifier
US4672639A (en) * 1984-05-24 1987-06-09 Kabushiki Kaisha Toshiba Sampling clock pulse generator
NL8601463A (nl) * 1986-06-06 1988-01-04 Philips Nv Kloksignaalregenerator met een in een fase-vergrendelde lus opgenomen kristaloscillator.
US5245637A (en) * 1991-12-30 1993-09-14 International Business Machines Corporation Phase and frequency adjustable digital phase lock logic system
US5422529A (en) * 1993-12-10 1995-06-06 Rambus, Inc. Differential charge pump circuit with high differential and low common mode impedance
US5504444A (en) * 1994-01-24 1996-04-02 Arithmos, Inc. Driver circuits with extended voltage range
US5523723A (en) * 1995-05-17 1996-06-04 Vlsi Technology, Inc. Low noise low voltage phase lock loop
US5576647A (en) * 1995-06-22 1996-11-19 Marvell Technology Group, Ltd. Charge pump for phase lock loop
DE19543866C1 (de) * 1995-11-24 1997-08-14 Itt Ind Gmbh Deutsche CMOS-Transkonduktanzverstärker mit gleitendem Arbeitspunkt

Also Published As

Publication number Publication date
SE9702691D0 (sv) 1997-07-14
WO1999004529A3 (en) 1999-04-08
TW353830B (en) 1999-03-01
AU8362298A (en) 1999-02-10
JP2001510955A (ja) 2001-08-07
US6040743A (en) 2000-03-21
WO1999004529A2 (en) 1999-01-28
CN1166110C (zh) 2004-09-08
EP1005736A2 (en) 2000-06-07
CA2296420A1 (en) 1999-01-28
SE511852C2 (sv) 1999-12-06
KR20010021894A (ko) 2001-03-15
SE9702691L (sv) 1999-01-15

Similar Documents

Publication Publication Date Title
CN1190012C (zh) 倍频延时锁相环
US5953386A (en) High speed clock recovery circuit using complimentary dividers
CN102832930B (zh) 数字锁相回路系统及方法
US6041090A (en) Data sampling and recover in a phase-locked loop (PLL)
CN101478308B (zh) 基于延时锁定环的可配置频率合成电路
CN1166110C (zh) 压控振荡器
US6888417B2 (en) Voltage controlled oscillator
US6564359B2 (en) Clock control circuit and method
CN103684438B (zh) 延迟锁相环
US8798223B2 (en) Clock and data recovery unit without an external reference clock
JPH03141723A (ja) デグリッチャーを具備する高分解能サンプルクロック発生器
EP0988691A1 (en) Frequency synthesis circuit tuned by digital words
EP1303046B1 (en) Inject synchronous narrowband reproducible phase locked loop
US5708381A (en) Variable delay circuit
US20020057118A1 (en) Apparatus and method for counting high-speed early/late pulses from a high speed phase detector using a pulse accumulator
EP0463380A1 (en) Digital data regeneration and deserialization circuits
CN1193847A (zh) 高频全数字化锁相回路
CN1252932C (zh) 半导体集成电路
EP0247769A2 (en) High speed frequency divide-by-5 circuit
CN1488947A (zh) 具有改善的定时边界的相位检测器
US6535989B1 (en) Input clock delayed by a plurality of elements that are connected to logic circuitry to produce a clock frequency having a rational multiple less than one
US6650146B2 (en) Digital frequency comparator
US7079615B2 (en) Expanded comparator for control of digital delay lines in a delay locked loop or phase locked loop
Lim et al. Optimal loop bandwidth design for low noise PLL applications
Makarevich et al. Investigation of the characteristics of regulated voltage generators for PLL systems and frequency synthesizers

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: INFINEON TECHNOLOGIES AG

Free format text: FORMER OWNER: ELLISON TELEPHONE CO., LTD.

Effective date: 20040827

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20040827

Address after: Munich, Germany

Patentee after: Infennian Technologies AG

Address before: Stockholm

Patentee before: Ericsson Telephone AB

REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1030315

Country of ref document: HK

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040908

Termination date: 20160630

CF01 Termination of patent right due to non-payment of annual fee