CN1211361A - 具有一个简化符号检测器的传输系统和记录系统 - Google Patents

具有一个简化符号检测器的传输系统和记录系统 Download PDF

Info

Publication number
CN1211361A
CN1211361A CN97192358A CN97192358A CN1211361A CN 1211361 A CN1211361 A CN 1211361A CN 97192358 A CN97192358 A CN 97192358A CN 97192358 A CN97192358 A CN 97192358A CN 1211361 A CN1211361 A CN 1211361A
Authority
CN
China
Prior art keywords
signal
detector
input signal
symbol
quality
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN97192358A
Other languages
English (en)
Inventor
G·J·范登恩登
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1211361A publication Critical patent/CN1211361A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector
    • H04L1/205Arrangements for detecting or preventing errors in the information received using signal quality detector jitter monitoring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector

Landscapes

  • Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Error Detection And Correction (AREA)
  • Dc Digital Transmission (AREA)

Abstract

在一个传输系统或记录系统中,提供有一个使用表示所接收信号的品质的品质量度的检测器(16,30)。与先有技术系统相比,品质量度包括输入信号中的转变位置从该转变的标定位置的偏差。使用这种品质量度的优点是,确定它所需的信息已经可以在时钟恢复所需的PLL(34)中获得。

Description

具有一个简化符号检测器的传输 系统和记录系统
本发明有关一个传输系统,它包含一个通过一个传输信道向接收机发送信源符号的发射机,所述接收机包含一个检测器,所述检测器包含用来确定输入信号的一个品质量度的品质量度确定装置,该检测器被安排去从输入信号和品质量度中导出一个重构符号序列。
本发明还有关一个接收机,一个记录系统,一个检测器和一个检测方法。
按照前述的一个传输系统见于已公开国际专利中请第WO96/13905。
这样的传输系统可用于,例如,通过公共电话网传送信源符号,用于在电话交换机间传送多路信号或用于在移动电话系统中传送数字信号。所述记录系统可被用于利用磁带或诸如硬盘或软盘的磁盘来记录并复现信源符号。这样的记录系统也可用光-磁盘,例如CD,CD-ROM或DVD(数字影碟)。
为了通过传输信道传输数字符号,或将源符号记录在记录媒体上,常将这些源符号转换为编码符号。编码的一个可能的目的是获得一个信号,该信号代表具有满足规定要求的频谱的一个编码符号序列。这些要求之一是,例如,无DC(直流)分量,因为一些频繁使用的传输信道或记录媒体不能传输DC分量。使用编码的另一个原因是获得校正传输误差的可能性。
在已知的使用检测器的传输系统中,检测器逐个字符地确定符号值。为提高检测器的可靠性,该检测器包含检测传输误差的误差检测装置。检测器还包含纠错装置,用于根据与被检测符号相关的品质量度,校正最小可靠符号的值。在已知传输系统中,该品质量度是在对符号值进行判定的时刻,从模拟信号值中得出的。利用模拟信号值确定品质量度要求额外的硬件以确定和存储所述模拟信号值。
本发明的目的是提供一个如前面所述的传输系统,它不需要以上所提到的额外的硬件。
这样,按本发明的传输系统的特征在于,品质确定装置被安排去由从传输信道接收到的信号中的转变位置,确定品质量度。
本发明基于这样的认识,干扰信号不仅引起判定瞬间信号的模拟值变化,而且它们还引起信号中转变位置的变化。从这样一个传输系统中总是必须具备的时钟恢复电路中的相位检测器可以很容易地测得转变位置。
可以观察到,并不要求为输入信号中的每个符号确定品质量度。如果出现转变,则确定品质量度。若使用每个符号都有转变的代码,则每个符号都可得到一个品质信号,允许使用维特比检测器。这样的一个代码是,例如Manchester代码。
本发明的一个实施例的特征是,品质确定装置被安排用于存储位置在标定位置之后的最近转变,并用于存储位置在标定位置之前的最近转变。
通过只存储对应于最近转变的相位误差的位置,传输系统在不增加误差校正概率的前提下得到简化。
以下,借助于附图,解释本发明,附图为:
图1,可以在其中使用本发明的一个传输系统;
图2,可以在其中使用本发明的一个记录系统;
图3,用于如图1的传输系统和如图2的记录系统的一个检测器;
图4,在d=1错误的情况下,实际的输入信号和相应的误差信号的图形;
图5,在k=11错误的情况下,实际的输入信号和相应的误差信号的图形;
图6,在如图3的检测器中使用的一个相位检测器34的实例;
图7,实现图3中误差信号计算器44的功能的可编程处理器的一个程序的流程图;
图8,实现图3中检查单元40和校正单元42的功能的可编程处理器的一个程序的流程图。
在如图1的传输系统中,要被发送的一个数字信号被加到发射机2中的一个编码器4上。编码器4的输出连接到调制器6的一个输入端。调制器6的输出构成发射机2的输出。发射机2的输出通过一个传输介质8被连接到接收机10的一个输入端。接收到的信号被加到解调器12的一个输入端。解调器的输出被接到一个均衡器14的输入端。均衡器14的输出被接到一个检测器16的一个输入端。在检测器16的输出端,可以得到被检测符号。
在编码器4中,用纠错码对要被发送的信源符号编码。这可以是一个卷积码或诸如Reed-Solomon码的一个分组码。也可能使用一个所谓的并置编码方案。
编码器4的输出符号由调制器6调制到一个载波上。可能的调制方法有,例如QPSK,QSM或OFDM。
调制信号通过传输介质8被传送到接收机10。在接收机10中,接收到的信号由解调器12解调。解调信号由一个均衡器滤波以消除由传输介质的有限带宽所引起的符号间的干扰。检测器16从均衡器14输出端的均衡信号中导出输出符号。在检测器16的输出端可以得到接收机10的输出信号。
在如图2的记录系统20中,由一个读单元26读一个光盘。假设在光盘上所写的数据是按如在CD盘标准中使用的8-14EFM编码方案编码的。不过本发明也可用于如在DVD(数字影碟)标准中采用的8-16EFM+编码方案中。EFM码有一个最小的游程长度(由具有相反值的连续位分开的具有相同值的连续位之间的距离)3,和一个最大的游程长度11。EFM+码也有一个最小游程长3和最大游程11。这使得如本发明的系统能处理EFM信号和EFM+信号,而不必重构检测器。甚至不必通知检测器所要接收的代码的类型。这在必须能够播放按照DVD标准使用EFM+的磁盘,又必须能播放按照不同的CD标准使用EFM的磁盘的DVD播放器中非常有用。如果不使用本发明,则要求有分别用于EFM+和EFM的检测器。
读出单元26的输出由一个均衡器28滤波,以消除不希望的符号间干扰。均衡器28的输出信号由检测器30使用,以得到被检测符号序列。检测器30的操作将在以后详细讨论。
在如图3的检测器30中,输入信号被连接到一个模数转换器32上,模数转换器32的输出被连接到数字锁相环34的一个输入端。携带重构符号(未校正)的数字锁相环的第一个输出端被连接到一个延迟单元36的一个输入端和一个误差检测器38的一个输入端。PLL34的第二个输出端,带有锁相环34输入信号的过零点位置的测量值,被连接到一个用来确定一个可靠性量度的装置上,该装置有一个误差计算器44。
误差检测器38的一个输出被连接到纠错装置40的第一个输入端。误差计算器44的一个输出端被连接到纠错装置40的一个第二输入端。延迟单元36的一个输出被连接到纠错装置40的一个第三输入端。在纠错装置40的输出端,可以得到重构符号(已校正的)。
图3中的模数转换器32以采样周期3T/2在均衡器28的输出端对信号采样,其中T为要被检测的信号的比特间隔。可以观察到,采样时钟并非必须与比特时钟同步,它可以从一个自激振荡器中得到。
锁相环34从输入信号中得出一个周期等于比特间隔的数字时钟信号。锁相环还提供出现在输入信号中的符号的(预备)重构。重构位有不同的格式,即,“0”表示在相位检测器输入端的信号的恒定电平,“1”表示在相位检测器输入端的信号的变化电平。在相位检测器的第二个输入端,有一个信号代表输入信号的实际转变位置(过零点)从该转变的期望位置的偏移。该偏移被用来确定如本发明的可靠性量度。
按本发明,只需跟踪两个误差信号及它们的位置就足够了。所用的误差信号代表过零点和最近的检测瞬间之间的距离。这里,计算并存储了两类误差信号。
如果出现最近检测瞬间在其左侧的过零点(检测瞬间早于过零点),则计算第一个误差信号Left Error。信号Left Error的值等于所述过零点和所述最近检测瞬间之间的距离。如果出现最近检测瞬间在其右侧的过零点(检测瞬间落后于过零点),则计算第二误差信号Right Error。误差信号Right Error的值等于所述过零点和所述最近检测瞬间之间的距离。
同样,存储与这两个误差信号的最近修改瞬间有关的相应位置DL和Dr。这些误差信号在有错误的情况下可被用于确定最有可能错误的符号。误差信号从锁相环34提供的相位误差中计算。
误差检测器38检查锁相环输出端的比特的游程长是否在允许范围内。若在EFM(或EFM+)情况下,游程长小于3,则发送一个错误信号。这发生在相位检测器输出端的比特序列中检测到字串“11”或“101”的情况下。若游程长等于11。则也检测到一个错误,这发生在相位检测器输出端的比特序列中检测到字节“1000000000001”的情况下。误差检测器38向纠错装置通知所检测错误的类型。从所检测到的错误类型,和由误差计算器44确定的误差信号,可以确定最低可靠性的符号或符号串,并随后校正它们。
如果在相位检测器34的输出端的比特序列中包含有字符串“11”(d=1错误),则假设两个比特都是错误的。
如果误差信号表明,在同一检测瞬间的周围,有两个过零点,则假设根本不应该出现过零点,且字串“11”被求反以获得校正比特,在这种情况下,DL和Dr的值等于零。
如果过零点之间的距离较大,则假设“1”中的一个必须被向右移位,另一个“1”必须被向左移位以得到满足游程长度要求的字符串“1001”。在这种情况下,DL和Dr的值至少有一个不是零。
如果相位检测器34输出端的比特序列中包含字符串“101”(d=2错误),则假设其中一个“1”是错误的。这时,有两个过零点被两个检测瞬间分隔。在这种情况下,必须区分四种情况。这些情况的不同之处在于,过零点的位置是否在最近检测瞬间之前或之后。在下表中示出了这些情况及相应的误差量度。
                                    表1
第一个零X 第二个零X    DL    Dr     校正后的符号值
   前面    前面   >3    0          01001
   前面    后面     1     2  若(Left Error<RightError)则为10010否则为01001
   后面    前面     3     0  若(Left Error<RightError)则为10010否则为01001
   后面    后面     1    >3          10010
如果两个过零点都在最近检测瞬间之前,检测到的第二个“1”最有可能是错误的,因此这一位必须被向右移位,这可见于图4中的曲线31,它显示了两个可能的理想输入信号a和b(虚线)和实际的输入信号(实线)。由曲线31可见,输入信号的第一个过零点和信号a的第一个过零点间的距离P,往往大于输入信号的第二个过零点和信号b的第二个过零点间的距离Q。这可能是由于干扰信号,使得信号b的第二个过零点已经被偏移到输入信号的实际过零点位置。因此,信号b被认为是所检测序列的理想复现,且校正后的符号值为01001。
如果两个过零点都在最近检测瞬间之后,所检测的第一个“1”最有可能是错误的,因此它必须被向左移位。见于图5中的图形33,它示出了两个可能的理想输入信号a和b(虚线)和实际的输入信号(实线)。从图形33可以看到,输入信号中的第一个过零点和信号a中的第一个过零点之间的距离P,往往小于输入信号中的第二个过零点和信号b中的第二个过零点之间的距离Q。这可能是由于干扰信号,使得信号a中的第一个过零点已经偏移到了输入信号中的实际过零点位置。因此,信号a被认为是被检测序列的理想复现,校正后的符号值为10010。
如果第一个过零点在最近过零点之前,第二个过零点在最近过零点之后,则两个被检测的符号序列都有可能。它们之间的判定基于信号LeftError和RightError的值。若LeftError小于RightError,则第一个“1”,最有可能错误,因此,这个“1”必须被向左移位。否则,被检测的第二个“1”最有可能错误,因此,这个“1”必须被向右移位。见于图4中的图形35。在图形35中,误差信号Left Error被表示为L,误差信号RightError被表示为R。从图形35可见,若LeftError(L)大于RightError(R),信号a中的第一个过零点和实际输入信号中的第一个过零点之间的距离P大于信号b的第二个过零点和实际输入信号中的第二个过零点之间的距离Q。在这种情况下,信号b可能代表正确的符号序列01001。
如果第一个过零点在最近的过零点之后,且第二个过零点在最近的过零点之前,则两个被检测的符号序列都有可能。它们之间的判定基于信号LeftError和RightError的值。若LeftError小于RightError,则第一个“1”最有可能错误,因此,这个“1”必须被向右移位。反之被检测的第二个“1”最有可能错误,因此,它必须被向左移位。见于图5中的图形37。在图形37中,误差信号LeftError用L表示,误差信号RightError用R表示。从图形37可见,若LeftError(L)大于RightError(R),信号a中第一个过零点和实际输入信号的第一个过零点之间的距离P大于信号b中第二个过零点和实际输入信号的第二个过零点之间的距离Q,在这种情况下,很可能信号b代表正确的符号序列01001。
若相位检测器34的输出端的比特序列包含字符串“010000000000010”(k=12错误),假设其中的一个“1”位置错误。在这种情况下,有两个过零点被12个检测瞬间分开。这里,又必须区分四种情况。这些情况的不同之处在于,过零点的位置是否在最近检测瞬间之前或之后,在下表中示出了这些情况及相应的误差量度。
                                              表2
   第一个过零点X   第二个过零点X    DL    Dr       被检测符号
    前面    前面    >11     0     01000000000001
    前面    后面     1    11  若(Left Error<RightError)    则    为10000000000010否则为01000000000001
    后面    前面    12     0  若(Left Error<RightError)    则    为10000000000010否则为01000000000001
    后面    后面     1   >11     10000000000010
如果两个过零点都在最近检测瞬间之前,所检测的第一个“1”最有可能错误,因此它必须被向右移位。见于图形39,其中实际输入信号中的第一个过零点和信号b中的第一个过零点之间的距离P往往小于实际输入信号的第二个过零点和信号a的第二个过零点之间的距离Q。最有可能的情况是信号b中第一个过零点已移到了其(错误的)实际位置。因此第一个“1”必须被向右移位。
如果两个过零点都在最近检测瞬间之后,被检测的第二个“1”最有可能错误,因此它必须被向左移位。这可见于图形41,其中实际输入信号中的第一个过零点和信号b中第一个过零点之间的距离P往往大于实际输入信号中第二个过零点和信号a中第二个过零点之间的距离Q。很可能信号a中第二个过零点已偏移到了其(错误的)实际位置。因此第二个“1”必须被向左移位。
如果第一个过零点在最近过零点之后且第二个过零点在最近过零点之前,则被检测的两个符号序列都有可能。它们间的判定基于信号LeftError和Right Error的值。如果Left Error小于Right Error,则第一个“1”最有可能错误,因此,这个“1”必须被向左移位。反之,最有可能的情况是第一个被检测的“1”是错误的,因此,这个“1”必须被向右移位。在图5中的图形43中,误差信号Left Error用L表示,误差信号Right Error用R表示。从图形43可见,若Left Error(L)大于Right Error(R),则信号b中第一个过零点与实际输入信号中第一个过零点间的距离P小于信号a中第二个过零点与实际输入信号中第二个过零点之间的距离Q。在这种情况下,信号b很可能代表正确的信号序列01000000000001。
如果第一个过零点在最近过零点之前且第二个过零点在最近过零点之后,则两个被检测的序列都有可能。它们之间的判定基于信号LeftError和Right Error的值。若Left Error小于Right Error,最有可能的情况是第二个“1”是错误的,因此,这个“1”必须被向左移位。反之,最有可能的是,第一个被检测的“1”是错误的,因此这个“1”必须被向右移位。在图5的图形45中,误差信号Left Error由L表示,误差Right Error由R表示。从图形45可见,若Left Error(L)大于Right Error(R),则信号b中第一个过零点与实际输入信号中第一个过零点间的距离P小于信号a中第二个过零点和实际输入信号中第二个过零点之间的距离Q。在这种情况下,信号b可能代表正确的符号序列10000000000010。
在校正装置40中,从相位检测器中接收的比特序列按以上所述被校正。校正是通过与一个校正序列执行一个EXOR操作来执行的。
在如图6的锁相环34中,锁相环的输入被连接到延迟单元50的第一个输入端,内插器52的第一个输入端,和码元检测器62的第一个输入端。延迟单元50的输出被连接到内插器52的第二个输入端。内插器52的第一个输出被连接到乘法器54的第一个输入端,带有输出信号CROSS的内插器52的第二个输出端被连接到码元检测器62的第二个输入端。乘法器54的输出被连接到加法器55的第一个输入端。带有信号PHASE的加法器55的输出被连接到码元检测器62的第三个输入端,相位检测器34的一个输出端和滤波器60的一个输入端。
滤波器60的输出被连接到乘法器54的第二个输入端和加法器56的第一个输入端。加法器56的输出被连接到加法器55的第二个输入端和延迟单元58的一个输入端。携带信号DTO的延迟单元58的输出信号被连接到码元检测器62的第四个输入端。
数字锁相环43使用一个包含加法器56和延迟单元58的数字滤波器。加法器56输入端的信号代表数字振荡器的频率。在每个采样瞬间,数字振荡器的相位超前一个对应于该频率的值。频率值是由滤波器60从对应于实际的过零点和所述过零点的标定位置的差异的相位误差中得出的。滤波器60包含一个比例通路和一个积分通路的组合。滤波器60的传递函数H(z)等于z/(z-1)。相位检测器包含延迟单元50和内插器52的组合。
锁相环43的输入信号被一个自激时钟信号以一个频率4/(3T)采集,其中T为比特周期。内插器52通过比较输入信号的两个连续采样的标记,确定输入信号中是否有一个过零点。若出现一个过零点,则内插器52向码元检测器62发出信号CROSS。内插器52按下式为过零点位置确定一个量度ZERO: ZERO = S 1 S 1 + S 2 - - - ( 1 )
其中S1是过零点前面的输入采样值,S2是过零点后面的输入采样值。信号ZERO是一个介于0到1之间的值。信号ZERO与频率相乘以使其规范化。该相乘是由乘法器54执行的。随后,加法器56的输出信号被加到乘法器54的输出信号上,以得出一个相位误差信号PHASE,它是一个过零点从其标称值处偏离距离的量度。相位误差信号PHASE表示为2的补码格式。该相位误差信号被用于为数字振荡器导出控制信号。数字控制振荡器以这样一种方式被控制,即在输入信号的过零点的平均位置,相位误差等于零。频率有这样一个值,平均每个比特周期,数字振荡器溢出一次。该溢出(虚拟)发生在判定瞬间。溢出可以是虚拟的,因为并非总是正好在判定瞬间可以得到采样。
码元检测器62从当前采样符号,表明一个过零点的出现的信号CROSS,相位误差信号PHASE,和包含加法器56和存储单元58的数字振荡器的实际输出信号DTO,确定当前码元的值。码元检测器62被安排在(虚拟)判定瞬间,确定输入信号的符号。首先,它必须估计在两次采样之间是否有判定瞬间。这可以通过检查在两次采样之间,信号DTO的最有意义码元是否从“0”变为“1”来确定。除了所述MSB从“1”变为“0”的情况,采样频率为4/(3T)时,情况总是这样的。因此,若原来的MSB值等于“1”,新的MSB值等于“0”,则码元检测器62的输出信号被分组。若过零点出现在(虚拟)判定瞬间之后,则要被送往输出端的码值等于输入信号的符号,若过零点出现在(虚拟)判定瞬间之前,则要被送往输出的码值为输入信号符号的求反值。这可以很容易地从表示过零点位置的相位误差信号PHASE中确定。通常,若信号PHASE(以2的补码形式)为负时,过零点出现在判定瞬间之前,若信号PHASE为正,则过零点出现在判定瞬间之后。要特别注意数字振荡器的一个(虚拟)溢出出现的情况,在这种情况下,判定取决于数字振荡器(DTO)的MSB的当前和以前的值。
若DTO的MSB的以前的值为“0”且DTO的MSB的当前值为“1”,则没发生过载,因此,如前面所解释的,过零点的位置可以只从信号PHASE中得出。
若DTO的MSB的以前值为“1”且DTO的MSB的当前值为“1”,则发生了过载。在这种情况下,若信号PHASE小于零或信号PHASE大于以前的DTO值,则过零点发生在判定瞬间之前。
若DTO的MSB的以前值是“1”且DTO的MSB的当前值是“0”,则发生了过载。在这种情况下,未出现判定瞬间,所以根本不需要考虑信号相位。
若DTO的MSB的以前值是“0”且DTO的MSB的当前值为“0”,则发生了过载。在这种情况下,若信号PHASE小于零且信号PHASE大于以前DTO值,则过零点发生在判定瞬间之前。
在码元检测器62的一个替换实例中,信号PHASE的表达式包含一个附加位,它表示在采样瞬间之间出现了DTO的一次溢出。若过零点在DTO的溢出瞬间之前,则信号PHASE的附加位的值为“0”,若过零点在溢出瞬间之后,则其值为“1”。通过将存储器单元58的大小增加一位,并将新MSB用作溢出位,来得到该位。按照下式,可以得出一个表明过零点在判定瞬间之前(且由此表明,码值必须被求反)的信号INV:在(2)式中,MSBDTO为DTO的新的MSB的值,EBPHASE是信号PHASE的附加位,MSBPHASE是信号PHASE的MSB。
PLL34的输出位有几种格式。一个“1”代表一次数值变化,一个“0”代表所接收位的恒定值。
在图7的流程中,按下表,各块有不同含义:
号码 标题 含义
70 开始 程序开始,初始化所有变量
71 下一次采样 取输入信号的下一次采样
72 过零点 检查是否出现一个过零点
73 新的? 检查是否出现一个判定瞬间
74 PHASE>0? 检查相位误差信号是否大于零
75 Dr=Dr+1:DL=DL+1 右和左过零点的相位位置递增
76 计算RigheError 从相位误差中计算误差信号RightError
 78 计算LeftError 从相位误差中计算误差信号LeftError
 80 新的? 检查在前一次采样和当前采样之间是否出现一个判定瞬间
82 新的? 检查是否出现一个判定瞬间
84  Dr=0 右过零点的相应位置置为0
 86  Dr=1 右过零点的相应位置置为1
 88  DL=0 左过零点的相应位置置为0
 90  DL=1 左过零点的相应位置置为1
 92  DL=DL+1 左过零点的相应位置递增
94  Dr=Dr+1 右过零点的相应位置递增
如图7的程序被安排去完成图3中误差信号计算器44的功能。
在指令70中,初始化所使用的变量。该程序使用出现在锁相环34中的信号CROSS,PHASE和DTO。在指令71,等待图3中的A/D转换器32执行下一次采样。在指令72,检查在输入信号的当前采样及前一次采样之间是否出现一个过零点。这是通过检查PLL34中的信号CROSS来完成的。
若没有出现过零点,则检查在现行采样和当前采样间是否出现一个判定瞬间,则程序在指令71处继续。如果出现一个判定瞬间,则在指令75,左和右过零点的相应位置递增,接着,程序继续到指令71。
若指令72的执行显示出,在现行和前一次采样间出现一个过零点,在指令74,检查信号PHASE是否大于零。如果是这种情况,则在指令76按下式从信号PHASE计算信号RightError:
RightError=MaxPhase-PHASE    (3)
在(3)式中,MaxPhase是可以假定的信号PHASE的最大值。
在指令80,检查是否有一个判定瞬间出现在输入信号的现行采样和前一次采样之间。如果没有出现这样一个判定瞬间,则在指令84中,最近右过零点的位置Dr被置为0,程序继续到指令71。若在输入信号的现行采样和前一次采样之间有一个判定瞬间,则在指令86,位置Dr被置为1,且在指令92,最近左过零点的位置DL的值被递增,接着,程序继续到指令71。
若在指令74,估计PHASE不大于零,在指令78,按下式计算误差信号LeftError的值:
LeftError=MaxPhase+PHASE    (4)
在指令82,检查是否有一个判定瞬间出现在输入信号的现行采样和前一次采样之间。如果没出现这样一个判定瞬间,则在指令88,最近左过零点的位置DL被置为零,程序继续到指令71。若在输入信号的现行采样和前一次采样之间有一个判定瞬间,则在指令90中,位置DL被置为1,在指令92中,最近左过零点的位置Dr的值递增。接着,程序继续到指令71。
图8示出了一个完成误差检测器38和误差校正器40的功能的一个可编程处理器的程序流程图。如图8的编号指令的含义如下表。编号         标题                  含义100          开始                  程序开始并初始化变量。102          新的?                 检查在PLL34的输出端是否
                               出现一个新的位104    C0=(D1=1)&(Dr=1)           求出一些校正标记
  C1=(D1=3)&(Dr=0)&
(RightError>LeftError)
  C2=(D1=1)&(Dr>3)
  C3=(D1=1)&(Dr=2)&
(RightError>LefrError)
  C4=(D1=1)&(Dr>11)
 C5=(D1=1)&(Dr=11)&
(RightError>LeftError)
 C6=(D1=12)&(Dr=0)&
(RightError>LeftError)106       BIT=“11”?               检查是否出现一个d=0错误。108  corr=000000000,C011,CO         确定d=0错误的校正序列。110        BIT=“101”              检查是否出现一个d=1错误。112 corr-00000000,C1+C2+C3,C1+C2+C3,确定d=1错误的校正序列。
     0,C1+C2+C3,C1+C2+C3114    BIT=“1000000000001”?       检查是否出现一个d=12错
                                误。116corr=C4+C5+C6,C4+C5+C6,000000000 求出k=12错误的校正序列。
      C4+C5+C6,C4+C5+C6118   COTT=“00000000000000000”    在没有错误的情况下,校正
                                序列被置为全零120     BITSOUT=corr XOR BITS       求出已校正序列BITSOUT。
在如图8的流程图中,在指令100,程序开始。在指令102,程序等待从PLL34来的下一个新位。由PLL34输出端的信号NEW来通知这样一个新位的出现。信号NEW对应于PLL34中信号DTO的MSB。在指令104,计算不同类型错误的校正标记C0…C6。错误标记C0对应于d=1错误。一旦有d=1错误,则该标记被置位,“0110”序列必须被转变为“0000”。标记C1,C2和C3对应于一个d=2错误,这些标记表明,一个比特序列“01010”必须被改为“10010”。它们在参照表1已经解释过的条件下被置位。标记C4,C5和C6对应于一个K=12错误。这些标记表明,一个比特序列“1000000000001”必须被改为“1000000000010”。它们在参照表2已解释过的条件下被置位。
在指令106,检查从PLL34来的比特序列中是否出现一个d=1错误。通过寻找一个比特序列“11”来执行该检查。如果出现这样一个d=1错误,在指令108,利用标记C0的值确定一个校正屏蔽。接着,程序继续执行指令120。
如果没有出现d=1错误,在指令110中,检查从PLL34来的比特序列中是否出现d=2错误。通过查找一个比特序列“101”来执行该检查。如果出现一个d=2错误,在指令112,利用标记C1,C2和C3的值确定一个校正屏蔽。接着,程序继续到指令120。
如果没有出现d=2错误,在指令114,检查从PLL34来的比特序列中是否出现一个d=12错误,通过寻找一个比特序列“1000000000001”来执行该检查。如果出现一个k=12错误,则在指令116,利用标记C4,C5和C6的值求出校正屏蔽,接着程序在指令120处继续。
如果没有出现K=12错误,在指令118,将校正屏蔽置为一个零序列,表明不需要校正。程序在指令120处继续。
在指令120,在程序的前面部分中求出的校正屏蔽与从PLL34来的比特序列做EXOR,以得到校正后的比特序列。接着,程序在指令102继续以处理从PLL34来的后面的位。

Claims (11)

1.传输系统包含一个用于通过传输信道向接收机发送信源符号的发射机,所述接收机包含一个检测器,所述检测器包含品质量度确定装置,用来确定输入信号的一个品质量度,检测器被安排去从输入信号和品质量度中得出一个重构符号序列,其特征在于,品质确定装置被安排去由从传输信道接收的信号的转变位置确定品质量度。
2.如权利要求1的传输系统,其特征在于检测器包含错误检测装置,用于在重构符号中检测至少一个错误,及错误校正装置,用于校正与输入信号中的有最低品质量度的部分相对应的重构符号。
3.如权利要求1或2的传输系统,其特征在于,品质确定装置被安排用来存储位置在标定位置之后的最近转变,并用来存储位置在标定位置之前的最近转变。
4.用来从一个传输信道接收信源符号的接收机,所述接收机包含一个检测器,所述检测器包含用来确定输入信号的品质量度的品质量度确定装置,检测器被安排去从输入信号和品质量度中得出一个重构字符序列,其特征在于,品质确定装置被安排去由从传输信道接收的信号中的转变位置,确定品质量度。
5.如权利要求4的接收机,其特征在于,检测器包含用于在重构符号中检测至少一个错误的错误检测装置,和用于校正与输入信号中有最低品质量度的部分相应的重构符号的纠错装置。
6.用于重现存储在介质上的信源符号的复现系统,所述复现系统包含读出装置,用于得出一个代表存储在介质上的信源符号的输入信号,所述复现系统还包括一个检测器,所述检测器包含用来确定输入信号的品质量度的品质量度确定装置,检测器被安排去从输入信号和品质量度中导出一个重构符号序列,其特征在于,品质确定装置被安排去由从传输信道接收的信号中的转变位置确定品质量度。
7.如权利要求6的复现系统,其特征在于,检测器包含用于在重构符号中检测至少一个错误的误差检测装置,和用来校正与输入信号中有最低品质的部分相对应的重构符号的纠错装置。
8.用来由代表从记录媒体中接收的信源符号的信号中导出重构信源符号的检测器,所述检测器包含用来确定输入信号的品质量度的品质量度确定装置,检测器被安排去从输入信号和品质量度中导出重构符号序列,其特征在于,品质确定装置被安排去由从传输信道接收到的信号中的转变位置,确定品质量度。
9.如权利要求8的检测器,其特征在于,检测器包含用来在重构符号中检测至少一个错误的错误检测装置,和用来校正与输入信号中有最低品质量度的部分相对应的重构符号的纠错装置。
10.复现由输入信号携带的信源符号的方法,所述方法包括导出一个代表信源符号的输入信号,确定输入信号的一个品质量度,从输入信号和品质量度中导出一个重构符号序列,其特征在于,该方法包含由从传输信道接收的信号中的转变位置,确定品质量度。
11.如权利要求10的系统,其特征在于,该方法包括在重构符号中确定至少一个错误并校正与输入信号中有最低品质的部分相对应的重构符号。
CN97192358A 1996-12-18 1997-12-08 具有一个简化符号检测器的传输系统和记录系统 Pending CN1211361A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP96203602.6 1996-12-18
EP96203602 1996-12-18

Publications (1)

Publication Number Publication Date
CN1211361A true CN1211361A (zh) 1999-03-17

Family

ID=8224719

Family Applications (1)

Application Number Title Priority Date Filing Date
CN97192358A Pending CN1211361A (zh) 1996-12-18 1997-12-08 具有一个简化符号检测器的传输系统和记录系统

Country Status (6)

Country Link
US (1) US6079045A (zh)
EP (1) EP0885499B1 (zh)
KR (1) KR19990082648A (zh)
CN (1) CN1211361A (zh)
DE (1) DE69729551T2 (zh)
WO (1) WO1998027681A2 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7106810B2 (en) 1999-10-07 2006-09-12 Matthew James Collins Method and apparatus for a demodulator circuit
GB2355164B (en) * 1999-10-07 2004-06-09 Oak Technology Inc Demodulator circuit
TW483038B (en) 2000-05-26 2002-04-11 Koninkl Philips Electronics Nv Display device
JP2001357633A (ja) * 2000-06-12 2001-12-26 Mitsubishi Electric Corp 情報再生装置および情報再生方法
KR100694039B1 (ko) * 2000-07-20 2007-03-12 삼성전자주식회사 지터 검출 장치 및 그를 이용한 위상 동기 루프
EP1342239B1 (en) 2000-11-28 2007-03-14 Koninklijke Philips Electronics N.V. Detection unit, device for reproducing an information carrier and method for detecting
WO2002080373A1 (en) * 2001-03-30 2002-10-10 Koninklijke Philips Electronics N.V. Methods and devices for converting as well as decoding a stream of data bits, signal and record carrier
DE10122621B4 (de) * 2001-05-10 2006-07-27 Infineon Technologies Ag Verfahren zum Bestimmen einer Referenztaktphase aus bandbegrenzten digitalen Datenströmen
DE60300885T2 (de) * 2003-04-11 2005-10-06 Alcatel Störungsfreie Schutzschaltung für zwischen zwei REDUNDANTEN Pfade
US7447279B2 (en) * 2005-01-31 2008-11-04 Freescale Semiconductor, Inc. Method and system for indicating zero-crossings of a signal in the presence of noise
US7653117B2 (en) 2006-03-16 2010-01-26 Harris Corporation Method for decoding digital data in a frequency hopping communication system
CN103327402B (zh) * 2013-06-08 2016-06-15 海安华厚电子科技有限公司 Atsc电视节目实时播放故障分析装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4393499A (en) * 1981-03-11 1983-07-12 Ford Aerospace & Communications Corporation Adaptive signal quality measurement circuit for PSK and FSK demodulators
GB2105500B (en) * 1981-06-16 1985-01-23 Motorola Ltd Data operated squelch
FR2615675B1 (fr) * 1987-05-21 1989-06-30 Alcatel Espace Procede de demodulation de signaux modules numeriquement et dispositif de mise en oeuvre d'un tel procede
US4968985A (en) * 1988-06-06 1990-11-06 Digital Equipment Corporation Data demodulation system
US5172395A (en) * 1989-08-22 1992-12-15 Cincinnati Electronics Corporation Method of and apparatus for deriving an indication of noise content of data bits
US5090026A (en) * 1989-09-11 1992-02-18 Electrocom Automation, Inc. Gmsk narrowband modem
US5170396A (en) * 1990-06-14 1992-12-08 Introtek International, L.P. Data valid detector circuit for manchester encoded data
FR2667750A1 (fr) * 1990-10-05 1992-04-10 Philips Electro Grand Public Reseau cable et dispositif modulateur-demodulateur pour un tel reseau.
US5373513A (en) * 1991-08-16 1994-12-13 Eastman Kodak Company Shift correction code system for correcting additive errors and synchronization slips
US5623507A (en) * 1991-09-13 1997-04-22 Storage Technology Corporation Error pointers for enhanced error correction
US5333153A (en) * 1992-01-21 1994-07-26 Motorola, Inc. Signal quality detection method and apparatus for optimum audio muting
US5390195A (en) * 1992-04-03 1995-02-14 Ampex Corporation Miller-squared decoder with erasure flag output
US5461629A (en) * 1992-09-09 1995-10-24 Echelon Corporation Error correction in a spread spectrum transceiver
US5295128A (en) * 1992-10-28 1994-03-15 International Business Machines Corporation Clock controller employing a discrete time control loop method for clocking data in an asynchronous channel
EP0737384B1 (en) * 1994-10-31 2002-05-08 Koninklijke Philips Electronics N.V. Digital transmission and recording system with simple error correction
US5615223A (en) * 1995-04-19 1997-03-25 Eastman Kodak Company PPM decoder utilizing drop-out location information

Also Published As

Publication number Publication date
WO1998027681A3 (en) 1998-08-20
US6079045A (en) 2000-06-20
DE69729551T2 (de) 2005-08-25
EP0885499A2 (en) 1998-12-23
DE69729551D1 (de) 2004-07-22
EP0885499B1 (en) 2004-06-16
WO1998027681A2 (en) 1998-06-25
EP0885499A3 (en) 1999-01-13
KR19990082648A (ko) 1999-11-25

Similar Documents

Publication Publication Date Title
CN1241198C (zh) 利用故障门限检测器和维特比增益进行数据差错复原的方法和设备
CN1211361A (zh) 具有一个简化符号检测器的传输系统和记录系统
CN1193436A (zh) 用于磁盘驱动器的宽双相编码伺服信息的同步检测
CN1194074A (zh) 用于使用维特比检测的磁盘磁动器的宽双相数字伺服信息,检测和估计
WO1999056442A3 (en) Transmitter/receiver for gmsk and offset-qam
CN1220527A (zh) 数字音频广播流空符中发射机标识信息信号的检测方法
JP4760329B2 (ja) 同期ワード検出装置、同期ワード検出方法、プログラム及び記録媒体
CN1192382C (zh) 部分响应最大似然性位检测器幅度电平的发生
CN1193883A (zh) 具有误差校正功能的差分检测器
US6980500B2 (en) ATIP bit data generator and method for generating ATIP bit data in optical discs
CN1574046A (zh) 高密度光记录介质的摆动信号的解调
CN101499992B (zh) 解码设备和方法、接收设备和方法
US6118831A (en) Data demodulator device
CN1107309C (zh) 光信息重放方法和设备
CN1103106C (zh) 信息录放装置
CN1167075C (zh) 盘播放机
CN101030425A (zh) 嵌入和检测辅助信号的方法和装置及其记录和重放装置
CN1650365A (zh) 具有相差校正装置及数据头部检测装置的数据再现装置
CN1255806C (zh) 不对称误差校正装置和方法及利用该装置的时钟恢复装置
CN1306485C (zh) 盘设备和信号处理方法
CN1771561A (zh) 比特同步检测装置
EP1979905A1 (en) Method and apparatus to reproduce data with an improved data error correction capability
CN1622211A (zh) 同步方法和同步装置
US7006022B1 (en) System and method for enhancing data correction capability using error information obtained from demodulation procedures
CN1173361C (zh) 用于全响应信道系统的数据错误校正的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication