CN1181626A - 集成电路的制造方法 - Google Patents
集成电路的制造方法 Download PDFInfo
- Publication number
- CN1181626A CN1181626A CN 96120661 CN96120661A CN1181626A CN 1181626 A CN1181626 A CN 1181626A CN 96120661 CN96120661 CN 96120661 CN 96120661 A CN96120661 A CN 96120661A CN 1181626 A CN1181626 A CN 1181626A
- Authority
- CN
- China
- Prior art keywords
- type
- alignment mark
- integrated circuit
- zone
- photoresist
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 40
- 229910052581 Si3N4 Inorganic materials 0.000 claims abstract description 16
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims abstract description 16
- 239000000758 substrate Substances 0.000 claims abstract description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 8
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 8
- 239000010703 silicon Substances 0.000 claims abstract description 8
- 238000004519 manufacturing process Methods 0.000 claims description 24
- 150000002500 ions Chemical class 0.000 claims description 16
- 239000012535 impurity Substances 0.000 claims description 15
- 229920002120 photoresistant polymer Polymers 0.000 claims description 14
- 239000004065 semiconductor Substances 0.000 claims description 12
- 238000002513 implantation Methods 0.000 claims description 8
- 238000005530 etching Methods 0.000 claims description 7
- 238000005496 tempering Methods 0.000 claims description 6
- 239000004744 fabric Substances 0.000 claims description 5
- 239000007943 implant Substances 0.000 claims description 5
- 230000008021 deposition Effects 0.000 claims description 4
- -1 phosphonium ion Chemical class 0.000 claims description 4
- 229910052796 boron Inorganic materials 0.000 claims description 3
- 235000012431 wafers Nutrition 0.000 description 11
- 230000005669 field effect Effects 0.000 description 4
- 238000009826 distribution Methods 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
Images
Landscapes
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
Abstract
一种集成电路的制造方法,其是在硅半导体基板上制造集成电路元件的微影对准标记的制造方法。主要是在覆盖双井区域的氮化硅层完成之前,利用硅基板中央左右两侧各设置一个对准标记区域的方式,以进行对准,在氮化硅以后的层次,则恢复正常的十个对准标记区域的对准方式,以节省时间及维持制造加工的精确度。
Description
本发明关于一种集成电路的制造方法,特别是有关于金属氧化物半导体场效应晶本管(Metal-Oxide-Semiconductor Field Effect Transistor;MOSFET)中双井区域(twin well)的微影对准标记(Photolithography alignment mark)的制造方法。
集成电路(IC)的制作,是利用微影技术将所设计的电路布图(layout)的光罩图案转移到半导体晶片(semiconductor wafer)上。由于电路布图中有许多不同的层次(layer),如何将每一层次中的图案,正确无误地曝光在所设计的区域,就必须要靠每一层次的对准标记(alignment mark)。目前商业化重复曝光机(stepper)的对准方式,共有两种,如图1所示。一种是如图1A所示,其主要是在晶片两侧各放一个对准标记(图中的十字图形),如ASM公司即使用此法,所以以下叙述均简称为ASM法。另一种则是如图1B所示,将对准标记放置在每一小切片(die)晶片之间的通道上,此种方法被日本Nikon公司所采用,因此以下叙述均简称为Nikon法。
此二种习知的对准方式,均各有优缺点,现针对其特性,讨论如下:
ASM法:此法的优点是每片晶片(wafer)上,仅需对准两个全面性对准标记(Global Photolithographic Alignment Mark),可节省对准所费的时间,提高生产线的产能(out put)。但其缺点为,需针对每一产品,多做一道第零层(Zero layer)的光罩,如此则将会增加生产成本。
(2)Nikon法:此法的优点是在各小切片(die)晶片的通道上均设有对准标记,以增加其对准的精确度,但相对的缺点是,需花费较长的时间量测十个对准标记区域(10 field)取其平均位置来对准,如此则降低了生产线的产能,而且第一个层次必须经由蚀刻(etching)的过程,否则以后的层次没有对准标记可供对准之用。
本发明的主要目的在于提供一种生产成本低,效率较高的具有双井(t win well)区域的金氧半场效应晶体管(MOSFET)的制造方法。其可同时包含ASM法与Nikon法对准方式的优点,以提高对后段制程的临界范围(Critical Dimension,CD)值的监控,避免光学效应对元件图案(patterm)的影响。
本发明的另一目的在于提供一种具有二侧对准标记的集成电路的制造方法。其中晶片上中央左右两侧仅各设置一个对准标记(Alignment mark),可以节省对准所需的时间,以增加生产的产量。
本发明的再一目的为提供一种杂质分布较为均匀的具有双井(twin well)区域的金氧半场效应晶体管(MOSFET)的制造方法,分别于N型井区及P型井区先进行离子布植(ion implant),接着,再利用高温回火技术,将N型井区及P型井区的杂质进行驱入的步骤,最后,再沉积一氮化硅层,如此则减少制造步骤,降低生产成本。
一种集成电路的制造方法,该集成电路的半导体基板内的双井区包括N型井区和P型井区,包括以下步骤:
(a)沉积一氧化层于半导体基板上;
(b)在第零层上,利用N型井光罩,仅曝光并蚀刻所述氧化层在所述半导体基板左右两侧各形成对准标记;
(c)将N型井区域用所述对准标记对准;
(d)覆盖一层光阻剂遮蔽所述N型井以外的区域;
(e)在所述硅基板内,植入N型杂质于所述的N型井区域;
(f)去除步骤(d)的光阻剂;
(g)将P型井区域用所述对准标记对准;
(h)覆盖另一层光阻剂遮蔽所述P型井以外的区域;
(i)在所述硅基板内,植入P型杂质于所述的P型井区域;
(j)去除步骤(h)的光阻剂;
(k)高温回火,将P型井及N型井内的杂质驱入;
(1)在所述氧化层上沉积一氮化硅层;
(m)覆盖一光阻剂,并将氮化硅层用所述对准标记对准。
所述的方法,其特征在于,在所述氮化硅层以下的集成电路制造步骤,依集成电路标准制造过程,回复到十个对准标记区域对准方式。
所述的方法,其特征在于,所述植入N型杂质是利用离子植入法布植磷离子,其离子布置能量介于150至170KeV之间,离子布置剂量介于8E12至1E13原子/平方公分之间。
所述的方法,其特征在于,在所述植入P型杂质是利用离子植入法布植硼离子,其离子布植能量介于80至100KeV之间,离子布置剂量介于6.5E12至8.5E12原子/平方公分之间。
附图简要说明:
图1为习知集成电路对准标记的放置方式。
图2为本发明双井区域制造中对准标记的放置方式。
图3至图8为本发明的实施例的制程剖面图(process crosssection)。
请参阅图2所示,为本发明第零层(Zero layer)对准标记的放置方式示意图,其位置与前述ASM法相似,仅在晶片中央左右两侧各放置一个对准标记6,如图2中的斜线部分,而且此对准标记是放置在N型井(N-well)的光罩上,不需要制作另一片第零层光罩,第零层之后的N型井(N-well),p型井(P-well)及氮化硅(Nitride)三个层次制造中,均只对准此二位置。
图3为形成第零层对准标记的制程剖面图。在P型半导体硅晶片2上,长出一层厚度为250埃的氧化层4,再于所述氧化层4上,涂布一层光阻剂5,再利用传统的微影及蚀刻技术,仅曝光图二中划斜线的两块区域,即可形成如图3中的全面对准标记6(global alignment mark)。
请再参阅图4所示,进行N型井(N-well)区域的制程。先涂布另一层光阻剂7,曝光后遮住N型井以外的区域,然后进行N型杂质布植,所述的N型井区域8,是利用离子布植法,将磷(P31)离子植入硅晶片2中,其离子布植能量介于150到170KeV之间,而离子布植剂量介于8E12到1E13原子/平方公分之间,完成之后,即将光阻剂(7)去除。
接着,请参阅图5,进行P型井(P-well)区域的制造,其步骤为形成另一光阻图案10,将P型井以外的区域盖住,然后以硼(B11离子进行离子布植以形成P型井的区域12。其离子布植能量介于80至100KeV之间,而其离子布植剂量介于6.5E12至8.5E12原子/平方公分之间。完成之后,即将光阻图案10去除。
现在,请参阅图6,为高温回火(anneal)将所述的P型井及N型井区域中的杂质进行驱入(Drive in)的步骤。所述回火的处理是在高温环境下进行,回火之后,可使N型及P型杂质的分布情形达到设计中的正确分布。
接着,请参阅图7,其为进行沉积氮化硅的步骤。所述氮化硅膜14是利用化学气相沉积法(Chemical Vapor Deposition;CVD),沉积于所述氧化层4上。
最后,请参阅图8,此时再于其上涂布一层光阻剂16,并利用微影及蚀刻技术,将所述的氮化硅膜14制作出所需的图案,且利用本发明的对准方式将其对准。
在氮化硅膜以下的金氧半晶体管制造中,其对准方式因为氮化硅膜14经过蚀刻后已有全面对准记忆,则回复到前述Nikon法的取十个对准标记平均位置的对准方式,以得到较好的精确度。
从本发明的实施例中,可知,本发明集成电路中双井区的对准方式具有下述效果:
第一,本发明可减少一块第零层(Zero layer)光罩的制作,以降低了生产成本。
第二,本发明在双井区域完成前,仅需对准二个对准标记区域(2 field),虽然其精确度较差(约小于0.15μm),但是由于P型井,N型井和氮化硅层的区域面积(feature size)都很大,故不会造成太大的影响,如此则可以节省对准所需的时间,增加生产线的产量。
以上所述为利用较佳实施例详细说明本发明,而非限制本发明的范围。
Claims (4)
1、一种集成电路的制造方法,该集成电路的半导体基板内的双井区包括N型井区和P型井区,包括以下步骤:
(a)沉积一氧化层于半导体基板上;
(b)在第零层上,利用N型井光罩,仅曝光并蚀刻所述氧化层在所述半导体基板左右两侧各形成对准标记;
(c)将N型井区域用所述对准标记对准;
(d)覆盖一层光阻剂遮蔽所述N型井以外的区域;
(e)在所述硅基板内,植入N型杂质于所述的N型井区域;
(f)去除步骤(d)的光阻剂;
(g)将P型井区域用所述对准标记对准;
(h)覆盖另一层光阻剂遮蔽所述P型井以外的区域;
(i)在所述硅基板内,植入P型杂质于所述的P型井区域;
(j)去除步骤(h)的光阻剂;
(k)高温回火,将P型井及N型井内的杂质驱入;
(l)在所述氧化层上沉积一氮化硅层;
(m)覆盖一光阻剂,并将氮化硅层用所述对准标记对准。
2、根据权利要求1所述的方法,其特征在于,在所述氮化硅层以下的集成电路制造步骤,,依集成电路标准制造过程,回复到十个对准标记区域对准方式。
3、根据权利要求1所述的方法,其特征在于,所述植入N型杂质是利用离子植入法布植磷离子,其离子布置能量介于150至170KeV之间,离子布置剂量介于8E12至1E13原子/平方公分之间。
4、根据权利要求1所述的方法,其特征在于,在所述植入P型杂质是利用离子植入法布植硼离子,其离子布植能量介于80至100KeV之间,离子布置剂量介于6.5E12至8.5E12原子/平方公分之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN96120661A CN1053065C (zh) | 1996-11-04 | 1996-11-04 | 集成电路的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN96120661A CN1053065C (zh) | 1996-11-04 | 1996-11-04 | 集成电路的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1181626A true CN1181626A (zh) | 1998-05-13 |
CN1053065C CN1053065C (zh) | 2000-05-31 |
Family
ID=5126491
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN96120661A Expired - Fee Related CN1053065C (zh) | 1996-11-04 | 1996-11-04 | 集成电路的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1053065C (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100478782C (zh) * | 2003-06-16 | 2009-04-15 | 旺宏电子股份有限公司 | 不同层次的曝光方法 |
CN103376645A (zh) * | 2012-04-27 | 2013-10-30 | 无锡华润华晶微电子有限公司 | 通用掩模版及其应用 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5300797A (en) * | 1992-03-31 | 1994-04-05 | Sgs-Thomson Microelectronics, Inc. | Coplanar twin-well integrated circuit structure |
-
1996
- 1996-11-04 CN CN96120661A patent/CN1053065C/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100478782C (zh) * | 2003-06-16 | 2009-04-15 | 旺宏电子股份有限公司 | 不同层次的曝光方法 |
CN103376645A (zh) * | 2012-04-27 | 2013-10-30 | 无锡华润华晶微电子有限公司 | 通用掩模版及其应用 |
CN103376645B (zh) * | 2012-04-27 | 2016-08-17 | 无锡华润华晶微电子有限公司 | 通用掩模版及其应用 |
Also Published As
Publication number | Publication date |
---|---|
CN1053065C (zh) | 2000-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5478762A (en) | Method for producing patterning alignment marks in oxide | |
CN1256764C (zh) | 缩小间距的半导体元件的制造方法 | |
US20030211702A1 (en) | Dual trench isolation using single critical lithographic patterning | |
JP2001168205A (ja) | 半導体装置及びその製造方法並びに製造に用いるマスク | |
CN101075588A (zh) | 半导体结构、半导体晶片及其制造方法 | |
JP2009543334A (ja) | 位置合せおよびフィーチャの成形に対してフレキシビリティが向上したナノインプリント技術 | |
US5393233A (en) | Process for fabricating double poly high density buried bit line mask ROM | |
US5252510A (en) | Method for manufacturing a CMOS device having twin wells and an alignment key region | |
US8603905B2 (en) | Dual alignment strategy for optimizing contact layer alignment | |
CN1193423C (zh) | 制作罩幕式只读存储器的埋藏位元线的方法 | |
US6124174A (en) | Spacer structure as transistor gate | |
US20070026546A1 (en) | Method of detecting misalignment of ion implantation area | |
CN1181626A (zh) | 集成电路的制造方法 | |
US7084022B2 (en) | Method of manufacturing a semiconductor device including forming a pattern, an interlayer insulation film, exposing the patterning and flattening | |
US20090191723A1 (en) | Method of performing lithographic processes | |
US6008096A (en) | Ultra short transistor fabrication method | |
CN1480985A (zh) | 确定晶片对准标记外围辅助图形的方法及所用光刻胶掩模 | |
US5866447A (en) | Modified zero layer align method of twin well MOS fabrication | |
US6716559B2 (en) | Method and system for determining overlay tolerance | |
CN1905153A (zh) | 降低浅沟绝缘化学机械抛光工艺造成的晶片伤害的方法 | |
JPS6318855B2 (zh) | ||
CN101504510A (zh) | 进行光刻工艺的方法 | |
JP2001332556A (ja) | 半導体装置の製造方法 | |
JPH097908A (ja) | 半導体集積回路装置の製造方法 | |
CN1195316C (zh) | 改进临界尺寸一致性的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |