CN117979758A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN117979758A
CN117979758A CN202410005072.9A CN202410005072A CN117979758A CN 117979758 A CN117979758 A CN 117979758A CN 202410005072 A CN202410005072 A CN 202410005072A CN 117979758 A CN117979758 A CN 117979758A
Authority
CN
China
Prior art keywords
signal line
power signal
pixel driving
driving circuit
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410005072.9A
Other languages
English (en)
Inventor
柴慧平
张琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202410005072.9A priority Critical patent/CN117979758A/zh
Publication of CN117979758A publication Critical patent/CN117979758A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种显示面板及显示装置,该显示面板包括衬底基板;发光元件和像素驱动电路,像素驱动电路与发光元件电连接;第一电源信号线,第一电源信号线与像素驱动电路电连接;第二电源信号线,第二电源信号线与第一电源信号线均位于第一导线层,其中,第二电源信号线与第一电源信号线线型大体相同。基于上述方案,本申请能够提升显示面板的均一性,不增加布线的数量,有利于提升显示面板的PPI。

Description

显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
显示面板中通常具有多种信号线,每种信号线分别电连接像素驱动电路中的电路元件,传输由驱动芯片提供的电信号,以使发光元件受控发光,从而使显示面板能够显示画面。
显示面板中的像素驱动电路通常阵列排布,如此使得显示面板中不同位置处的像素驱动电路与驱动芯片之间的距离不完全相同。由于信号线连接在像素驱动电路与驱动芯片之间,且信号线自身存在电阻,所以不同位置处对应的信号线上的压降不同,导致显示面板的不同位置的像素驱动电路接收到的电信号大小不同,进而导致显示面板的显示均一性较差,也限制了像素密度单位(Pixels Per Inch,PPI)的进一步提升。
发明内容
为了解决上述技术问题或者至少部分地解决上述技术问题,本申请提供了一种显示面板及显示装置。
第一方面,本申请提供了一种显示面板,包括:衬底基板;
发光元件和像素驱动电路,所述像素驱动电路与所述发光元件电连接;
第一电源信号线,所述第一电源信号线与所述像素驱动电路电连接;
第二电源信号线,所述第二电源信号线与所述第一电源信号线均位于第一导线层,其中,所述第二电源信号线与所述第一电源信号线线型大体相同。
第二方面,基于同一发明构思,本申请还提供了一种显示装置,包括第一方面中任一种显示面板。
本申请提供的技术方案与现有技术相比具有如下优点:
本申请提供了一种显示面板及显示装置,该显示面板包括:衬底基板;发光元件和像素驱动电路,像素驱动电路与发光元件电连接;第一电源信号线,第一电源信号线与像素驱动电路电连接;第二电源信号线,第二电源信号线与第一电源信号线均位于第一导线层,其中,第二电源信号线与第一电源信号线线型大体相同。其中,第一电源信号线用于电连接像素驱动电路,用于传输第一电源信号,第二电源信号线用于传输第二电源信号,通过在第一导线层设置与第一电源信号线的线型大体相同的第二电源信号线,能够增加第二电源信号线的布线数量,降低第二电源信号线上的电信号在显示面板不同位置处的压降差异,提升第二电源信号线上传输的电信号在显示面板不同位置处的均一性,从而提升显示面板的显示均一性,有利于提升显示面板的PPI。同时,本申请中的第二电源信号线与第一电源信号线的线型大体相同,可以理解为将原本用作第一电源信号线的部分信号线用作第二电源信号线,能够在提升显示面板的均一性同时,不增加布线的数量,因此不影响其他布线设置且不增加新的结构,有利于确保显示面板的整体设计和制作难度不增加,且成本不增加。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种像素驱动电路结构示意图;
图2为本申请实施例提供的一种时序控制示意图;
图3为相关方案中的一种显示面板膜层结构俯视图;
图4为本申请实施例提供的一种显示面板膜层结构俯视图;
图5为本申请实施例提供的又一种显示面板膜层结构俯视图;
图6为本申请实施例提供的又一种显示面板膜层结构俯视图;
图7为本申请实施例提供的又一种显示面板膜层结构俯视图;
图8为本申请实施例提供的又一种显示面板膜层结构俯视图;
图9为本申请实施例提供的又一种显示面板膜层结构俯视图;
图10为本申请实施例提供的又一种显示面板膜层结构俯视图;
图11为本申请实施例提供的又一种显示面板膜层结构俯视图;
图12为本申请实施例提供的又一种显示面板膜层结构俯视图;
图13为本申请实施例提供的又一种显示面板膜层结构俯视图;
图14为本申请实施例提供的又一种显示面板膜层结构俯视图;
图15为本申请实施例提供的又一种显示面板膜层结构俯视图;
图16为本申请实施例提供的又一种显示面板膜层结构俯视图;
图17为本申请实施例提供的又一种显示面板膜层结构俯视图;
图18为本申请实施例提供的一种显示面板结构示意图;
图19为本申请实施例提供的又一种显示面板结构示意图;
图20为本申请实施例提供的一种显示装置的结构示意图。
具体实施方式
为了能够更清楚地理解本申请的上述目的、特征和优点,下面将对本申请的方案进行进一步描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本申请,但本申请还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本申请的一部分实施例,而不是全部的实施例。在不脱离本申请的精神或范围的情况下,在本申请中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本申请意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本申请的修改和变化。需要说明的是,本申请实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
图1为本申请实施例提供的一种像素驱动电路结构示意图。该图1为一种7T1C像素驱动电路,其中,“T”表示晶体管,“7T”表示像素驱动电路中共有7个晶体管,“C”表示存储电容,“1C”表示像素驱动电路中共有1个存储电容。
具体地,该像素驱动电路可以包括电源写入晶体管T1、数据写入晶体管T2、驱动晶体管T3、补偿晶体管T4、第二复位晶体管T5、发光控制晶体管T6、第一复位晶体管T7以及存储电容Cst。其中,电源写入晶体管T1、数据写入晶体管T2、驱动晶体管T3、发光控制晶体管T6和第一复位晶体管T7可以选择为P型晶体管,补偿晶体管T4和第二复位晶体管T5可以选择为N型晶体管。各个晶体管以及存储电容之间的连接关系如图1所示,在此不再赘述,像素驱动电路电连接发光元件,图中的发光二极管表示发光元件。需要说明的是,本申请实施例所提供的像素驱动电路中,对于晶体管的具体类型不做限定,可以根据实际情况进行选择。
图2为本申请实施例提供的一种时序控制示意图。对于像素驱动电路的工作过程,参考图1和图2进行举例说明,S1信号线的第一扫描信号VS1控制该像素驱动电路的第二复位晶体管T5的导通或关断,并在第二复位晶体管T5导通时对驱动晶体管T3的栅极电位进行重置,即将VREF2信号线的第二复位信号传输至第二复位晶体管T5并且对驱动晶体管T3、第二复位晶体管T5、补偿晶体管T4和存储电容Cst的连接节点(第一节点N1)进行复位。SP*信号线的第三扫描信号VSP*控制该像素驱动电路的数据写入晶体管T2的导通和关断,并在数据写入晶体管T2的导通时,将DL信号线上的数据信号写到驱动晶体管T3的栅极。S2信号线的第二扫描信号VS2控制补偿晶体管T4的导通和关断,并且在补偿晶体管T4导通时对驱动晶体管T3的阈值电压进行补偿。同时,SP信号线控制第一复位晶体管T7的导通和关断,并且在第一复位晶体管T7导通时对与像素驱动电路连接的发光元件的阳极进行复位,即将VREF1信号线的第一复位信号传输至发光元件的阳极。EMIT信号线的发光控制扫描信号VEMIT控制电源写入晶体管T1和发光控制晶体管T6的导通和关断,并且在控制电源写入晶体管T1和第二发光控制晶体管T6导通时PVDD信号线传输的第一电源信号传输至发光元件,从而实现发光元件的显示和发光。
在显示面板中像素驱动电路可以呈阵列式排布。以VREF1信号线为例,当VREF1信号线输出对应的第一复位信号时,第一复位信号依次传输到每行像素驱动电路中的第一复位晶体管T7。但是,由于部分像素驱动电路中的第一复位晶体管T7与VREF1信号线的信号源头之间的距离较远,VREF1信号线自身有一定的电阻,所以第一复位信号会产生一定的压降,各个第一复位晶体管T7之间接收到的第一复位信号的电压不同,所以各个像素驱动电路电连接并控制的发光元件的显示效果不同,显示面板的均一性较差。其他至少部分信号线(例如PVEE信号线)与上述VREF1信号线原理类似,在此不再赘述。
图3为相关方案中的一种显示面板膜层结构俯视图。如图3所示,相关方案将部分原本作为参考电源信号线(对应于图1中的VREF信号线,包括VREF1信号线和VREF2信号线中的至少之一)的导线作为公共电源信号线(对应于图1中的PVEE信号线),以提升显示面板的显示均一性。其中,301对应的导线表示图1中的PVDD信号线,302对应的导线表示图1中的DL信号线,303对应的导线为参考电源信号线,表示图1中的VREF信号线,304对应的导线为公共电源信号线,表示图1中的PVEE信号线。通过图3中的方案,可以提升显示面板中的PVEE信号的均一性,进而提升显示面板的均一性。
但是现有的显示面板的PPI越来越大,对应地,像素驱动电路之间的间隔(Pitch)越来越小,并且,现有方案对于显示面板的显示均一性要求更高,若在像素驱动电路之间设置额外的导线则会对像素驱动电路的Pitch和PPI产生影响。所以,如何在保证显示面板的PPI与Pitch的前提下,提升显示面板的均一性就成为了一个难题。
图4为本申请实施例提供的一种显示面板膜层结构俯视图,该显示面板包括:衬底基板100;发光元件和像素驱动电路200,像素驱动电路200与发光元件电连接;第一电源信号线401,第一电源信号线401与像素驱动电路200电连接;第二电源信号线402,第二电源信号线402与第一电源信号线401均位于第一导线层,其中,第二电源信号线402与第一电源信号线401线型大体相同。
如图4所示,本申请实施例中的发光元件表示能够发出特定颜色的功能元件,例如发光二极管等等。像素驱动电路200表示电连接发光元件,并且基于接收到的电信号控制发光元件是否发光和/或发光时长的功能元件。本申请实施例中的像素驱动电路200可以是图1示意出的7T1C像素驱动电路200,也可以是其他类型的像素驱动电路200,例如8T1C像素驱动电路200、7T2C像素驱动电路200的等等,在此不作赘述,也不做限定。本申请实施例中所描述的电信号为本申请实施例中所有信号线中信号的总称。第一电源信号线401表示与像素驱动电路200电连接,为像素驱动电路200提供第一电源信号的信号线,例如图1中PVDD信号线。第二电源信号线402表示电连接像素驱动电路200或发光元件的信号线,且第二电源信号线402对应的电信号能够对显示面板的显示均一性产生影响。第二电源信号线402和第一电源信号线401的线型表示作为第一电源信号线401和第二电源信号线402的导线的外形参数、空间位置、功能设置等,例如导线的长度、宽度、形状、分布区域、可实现设计功能等等。如图4所示,第一电源信号线401与第二电源信号线402的线型大体相同(包括完全相同以及存在预期细微差别的情况),第一电源信号线401与数据信号线的线型不同,其中,数据信号线对应于图1中的信号线DL。
且需要特别说明的是,就外形参数和空间位置而言,本申请实施例中所描述的第二电源信号线402与第一电源信号线401线型大体相同,指的是在误差允许范围内的相同。
本申请实施例为了解决显示面板中的Pitch较小且对于显示面板的显示均一性要求较高的问题,将由第一导线层制备而成的原本作为第一电源信号线401的导线变为作为第二电源信号线402,增加了第二电源信号线402的布线数量,降低第二电源信号线402在显示面板中不同位置处的压降差异,因此能够提升显示面板的显示均一性。另外,由于本申请实施例在提升显示面板的均一性的同时未在显示面板中额外增加导线,因此,不影响其他布线设置且不增加新的结构,有利于确保显示面板的整体设计和制作难度不增加,且成本不增加,本申请实施例不会额外占用像素驱动电路200之间的空间,有利于减小像素驱动电路200之间的Pitch,提升显示面板的PPI。
图5为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,第二电源信号线至少包括公共电源信号线501,公共电源信号线501与发光元件电连接。
其中,公共电源信号线501可以为图1中的PVEE信号线,公共电源信号线501电连接发光元件的阴极。
本申请实施例可以将原本作为PVDD信号线的导线变为作为公共电源信号线501,公共电源信号线501与第一电源信号线401的线型大体相同,在作为公共电源信号线501以后,本申请实施例能够在增加公共电源信号线501的数量,降低公共电源信号线501中的电信号在显示面板中不同位置处的压降,提升显示面板的均一性。并且,在上述方案中未设置更多的布线,因此不影响其他布线设置且不增加新的结构,有利于确保显示面板的整体设计和制作难度不增加,且成本不增加,该方案不会增大像素驱动电路200之间的Pitch,有利于提升显示面板的PPI。
图6为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,至少三个像素驱动电路200构成像素驱动电路组300,同一像素驱动电路组300中的不同像素驱动电路200分别与不同颜色的发光元件电连接;在垂直于衬底基板100所在平面的方向上,同一像素驱动电路组300中的不同像素驱动电路200分别与不同的电源信号线交叠;对应于同一个像素驱动电路组300的至少三条电源信号线中,至少一条电源信号线为第一电源信号线401,至少另一条电源信号线为公共电源信号线501。
图6中以三个像素驱动电路200构成一个像素驱动电路组300为例,三个像素驱动电路200可以分别电连接红色发光元件、绿色发光元件以及蓝色发光元件,本申请实施例不对不同颜色的发光元件的排列顺序做出限定。为了描述简洁,在此不再对更多像素驱动电路200构成的像素驱动电路组300做出赘述。
对于每一个像素驱动电路组300,本申请实施例可以将其中的至少一条电源信号线作为公共电源信号线501,且至少一条电源信号线作为第一电源信号线401。图6中示例性地将三条电源信号线中的两条作为第一电源信号线401,其余一条作为公共电源信号线501。其中,公共电源信号线501为第二电源信号线。
基于上述方案,本申请实施例可以基于公共电源信号线501降低显示面板中的不同位置处的像素驱动电路200的公共电源信号线501中的公共电源信号的压降,提升显示面板的均一性。并且,由于上述方案未增加新的布线,因此不会对显示面板的像素驱动电路200之间的Pitch产生影响,保证了不会增大显示面板的Pitch,有利于提升显示面板的PPI。
图7为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,电源信号线沿第一方向延伸;对应于同一个像素驱动电路组300的至少三条电源信号线中,沿第二方向相邻的至少两条电源信号线均为第一电源信号线401,至少另一条电源信号线为公共电源信号线501;其中,第二方向与第一方向交叉。
图7中Y方向为第一方向,X方向为第二方向,且第一方向和第二方向相互垂直,第一方向与第二方向形成的平面平行于显示面板所在的平面,或者与显示面板所在的平面重合。图7仍以三个像素驱动电路200构成一个像素驱动电路组300为例,本申请实施例将沿第二方向上按次序排列的电源信号线中的相邻的两条电源信号线作为第一电源信号线401,其余一条电源信号线作为第二电源信号线402。
图8为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,对应于同一个像素驱动电路组300的至少三条电源信号线中,至少一条电源信号线为公共电源信号线501,且沿第二方向,位于两条为第一电源信号线401的电源信号线之间。其中,公共电源信号线501为第二电源信号线。
图8中Y方向为第一方向,X方向为第二方向,且第一方向和第二方向相互垂直,第一方向与第二方向形成的平面平行于显示面板所在的平面,或者与显示面板所在的平面重合。本申请实施例还可以将沿第二方向上按次序排列的电源信号线中的两条电源信号线之间的一条电源信号线作为公共电源信号线501,公共电源信号线501两侧的电源信号线作为第一电源信号线401。在由更多像素驱动电路200构成的像素驱动电路组300与图7或图8中的实施例同理,在此不再赘述。
图9为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,至少三个像素驱动电路200构成像素驱动电路组300,同一像素驱动电路组300中的不同像素驱动电路200分别与不同颜色的发光元件电连接;第一电源信号线401和公共电源信号线501均沿第一方向延伸;沿第二方向,每个像素驱动电路组300均对应设置一条公共电源信号线501。其中,公共电源信号线501为第二电源信号线。
图10为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,至少三个像素驱动电路200构成像素驱动电路组300,同一像素驱动电路组300中的不同像素驱动电路200分别与不同颜色的发光元件电连接;第一电源信号线401和公共电源信号线501均沿第一方向延伸;间隔N1个像素驱动电路组300设置一条公共电源信号线501;N1为大于0的整数,第二方向与第一方向交叉。其中,公共电源信号线501为第二电源信号线。
图9和图10中的Y方向为第一方向,X方向为第二方向,且第一方向和第二方向相互垂直,第一方向与第二方向形成的平面平行于显示面板所在的平面,或者与显示面板所在的平面重合。
显示面板中的公共电源信号线501的数量越多,公共电源信号线501的电阻越低,因此,显示面板中的不同位置处之间的压降越小,显示面板的均一性越好。本申请实施例通过图9示例性地在每一个像素驱动电路组300中设置一条公共电源信号线501,由此可以极大地提升显示面板的均一性。
本申请实施例还可以间隔N1个像素驱动电路组300设置一条公共电源信号线501,且N1越小,显示面板的均一性越好,图10中示例性地将N1设置为1,即每隔一个像素驱动电路组300设置一条公共电源信号线501,以此提升显示面板的显示均一性。
图11为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,至少三个像素驱动电路200构成像素驱动电路组300,同一像素驱动电路组300中的不同像素驱动电路200分别与不同颜色的发光元件电连接;第一导线层还包括第一参考电源信号线1101,第一参考电源信号线1101与像素驱动电路200电连接;第一参考电源信号线1101、第二电源信号线402和第一电源信号线401均沿第一方向延伸,沿第二方向,间隔N2个像素驱动电路组300配置一条第一参考电源信号线1101;N2为大于或等于0的整数,第二方向与第一方向交叉。
其中,第一参考电源信号线1101为用于向像素驱动电路200提供参考电源信号的信号线,如图1中的VREF信号线(包括VREF1信号线和VREF2信号线中的至少之一)。图11中的Y方向为第一方向,第二方向与第一方向相互垂直,第一方向与第二方向形成的平面平行于显示面板所在的平面,或者与显示面板所在的平面重合。多个像素驱动电路组300沿第二方向阵列排布,本申请实施例可以在第二方向上每隔N2个像素驱动电路组300设置一条第一参考电源信号线1101,该第一参考电源信号线1101电连接各个像素驱动电路组300中的像素驱动电路200。图11中以N2为0进行示例,即每个像素驱动电路组300中均设置一条第一参考电源信号线1101。但可以理解的是,N2可以是任意大于或等于0的正整数,在此不再过多赘述。需要特别说明的是,由图11中所示意出的结构所示,图11对应的实施例中,第一参考电源信号线1101的线型与第二电源信号线402、第一电源信号线401的线型均不同。由此,本申请实施例可以基于设置的第一参考电源信号线1101降低显示面板中不同位置处的参考电源信号的压降,提升显示面板的均一性。
图12为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,第二电源信号线还包括第一参考电源信号线1101,第一参考电源信号线1101与像素驱动电路200电连接。
在显示面板中的空间局促,显示面板中没有充足的空间额外设置第一参考电源信号线1101的情况下,本申请实施例可以基于第二电源信号线402设置第一参考电源信号线1101。第一参考电源信号线1101的线型与第一电源信号线401的线型大体相同,即本申请实施例是将部分作为第一电源信号线401的信号线变为作为第一参考电源信号线1101,以此提升显示面板的显示均一性,且不增加显示面板中的信号线的数量,有利于降低显示面板的Pitch和提升显示面板的PPI。
图13为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,显示面板还包括有源层;有源层包括第二参考电源信号线1301;第二参考电源信号线1301与第一参考电源信号线1101电连接。
其中,第二参考电源信号线1301为用于向像素驱动电路200提供参考电源信号的信号线,如图1中的VREF信号线(包括VREF1信号线和VREF2信号线中的至少之一)。有源层为半导体材料制备而成,例如低温多晶硅或铟镓锌氧化物等等,本申请实施例可以基于有源层制备用于传输参考电源信号的信号线,作为第二参考电源信号线1301,并将基于有源层制备而成的第二参考电源信号线1301导体化。1302表示像素驱动电路中的晶体管的有源区和晶体管之间导体化的连接线。
在垂直于显示面板所在平面的方向上,第二参考电源信号线1301与第一参考电源信号线1101位于不同层,本申请实施例可以设置第一参考电源信号线1101与第二参考电源信号线1301在垂直于显示面板所在平面的方向上存在至少部分交叠,并且交叠区域通过过孔的方式电连接第二参考电源信号线1301。其中,第一参考电源信号线1101与第二参考电源信号线1301的延伸方向不同,例如,第一参考电源信号线1101沿第一方向Y延伸,第二参考电源信号线1301沿第二方向X延伸。
如图13所示,图13示意出的结构中示意为第一参考电源信号线1101的线型与第一电源信号线401的线型不同。
图14为本申请实施例提供的又一种显示面板膜层结构俯视图。本申请实施例还可以设置第一参考电源信号线1101的线型与第一电源信号线401的线型大体相同。
基于图13和图14中的实施例,由于第二参考电源信号线1301电连接第一参考电源信号线1101,第二参考电源信号线1301能够降低第一参考电源信号线1101的电阻,达到降低显示面板中不同位置处的第一参考电源信号线1101中的参考电源信号的压降的目的,提升显示面板的显示均一性。
图15为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,至少三个像素驱动电路200构成像素驱动电路组300,同一像素驱动电路组300中的不同像素驱动电路200分别与不同颜色的发光元件电连接;在垂直于衬底基板100所在平面的方向上,同一像素驱动电路组300中的不同像素驱动电路200分别与不同的电源信号线交叠;对应于同一个像素驱动电路组300的至少三条电源信号线中,至少一条电源信号线为第一电源信号线401,至少另一条电源信号线为线型大体相同的第一电源信号线401、公共电源信号线501或第一参考电源信号线1101。
图15示例性地示意像素驱动电路组300以及像素驱动电路组300中的像素驱动电路200沿X方向阵列式排布,每三个像素驱动电路200构成一个像素驱动电路组300。沿X方向,每个像素驱动电路组300中的像素驱动电路200可以依次电连接红色发光元件、绿色发光元件和蓝色发光元件,图15中未示意出发光元件以及电连接关系。
以图15为例,沿X方向,本申请实施例可以设置第一组像素驱动电路组300对应的第三条电源信号线为公共电源信号线501,第二组像素驱动电路组300对应的第三条电源信号线为第一参考电源信号线1101,第三组像素驱动电路组300对应的第三条电源信号线为第一电源信号线401,其余所有电源信号线均为第一电源信号线401。在一些其他的实施方式中,还可以设置第一组像素驱动电路组300对应的第二条和第三条电源信号线为公共电源信号线501,第二组像素驱动电路组300对应的第二条和第三条电源信号线为第一参考电源信号线1101,第三组像素驱动电路组300对应的第二条和第三条电源信号线为第一电源信号线401,其余所有电源信号线均为第一电源信号线401,又或者其他的设置方式,本申请实施例不再做出过多赘述。
基于上述方案,本申请实施例能够在不增加显示面板中的布线数量的前提下,增加显示面板中的公共电源信号线501和第一参考电源信号线1101的数量,提升显示面板的均一性,有利于降低显示面板的Pitch和提升显示面板的PPI。
图16为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,第二电源信号线402和第一电源信号线401均沿第一方向延伸;沿第二方向相邻的三个像素驱动电路组300中,每个像素驱动电路组300配置的至少三条电源信号线中的至少两条均为第一电源信号线401,三个像素驱动电路组300配置的至少另一条电源信号线分别为公共电源信号线501、第一参考电源信号线1101和第一电源信号线401;第二方向与第一方向交叉。
图16中的Y方向为第一方向,第二方向与第一方向相互垂直,第一方向与第二方向形成的平面平行于显示面板所在的平面,或者与显示面板所在的平面重合。沿第二方向,本申请实施例可以设置第一组像素驱动电路组300对应的第三条电源信号线为公共电源信号线501,第二组像素驱动电路组300对应的第三条电源信号线为第一参考电源信号线1101,第三组像素驱动电路组300对应的第三条电源信号线为第一电源信号线401,其余所有电源信号线均为第一电源信号线401。基于上述方案,可以提升显示面板的均一性,有利于降低显示面板的Pitch和提升显示面板的PPI。同时,由于保证了显示面板中的第一电源信号线401的数量,因此能够避免显示面板中的第一电源信号线401中的第一电源信号的供电不足,影响显示面板的显示效果。
继续参阅图15,在一些实施方式中,沿第二方向,每个像素驱动电路组300配置的至少三条电源信号线中,相邻至少两条电源信号线均为第一电源信号线401,边缘至少一条电源信号线为第一电源信号线401、公共电源信号线501或第一参考电源信号线1101。
图16为本申请实施例提供的又一种显示面板膜层结构俯视图,在一些实施方式中,沿第二方向,每个像素驱动电路组300配置的至少三条电源信号线中,相间两条电源信号线为第一电源信号线401,中间至少一条电源信号线为第一电源信号线401、公共电源信号线501或第一参考电源信号线1101。
沿第二方向,图15中示例性地设置第一组、第二组和第三组像素驱动电路组300对应的第一条和第二条电源信号线为第一电源信号线401,图16中示例性地设置第一组、第二组和第三组像素驱动电路组300对应的第一条和第三条电源信号线为第一电源信号线401。本申请实施例可以基于不同的情况设置不同的信号线布线方式,增加信号线设置的灵活性。再者,不同的像素驱动电路组300之间可以采用同样的布线方式,例如每个像素驱动电路组300对应的三条电源信号线中,均可以采用同样的信号线排列方式,由此也可以布线难度和用于制备信号线的版图的绘制难度。
图17为本申请实施例提供的又一种显示面板膜层结构俯视图。在一些实施方式中,对应于同一个像素驱动电路组300的至少三条电源信号线包括第一电源信号线401、公共电源信号线501和第一参考电源信号线1101。
本申请实施例还可以在同一组像素驱动电路组300中同时设置第一电源信号线401、公共电源信号线501和第一参考电源信号线1101,且第一电源信号线401、公共电源信号线501和第一参考电源信号线1101的线型大体相同。由此可以进一步增加显示面板中的第一参考电源信号线1101和公共电源信号线501的数量,从而进一步降低显示面板中不同位置处的压降,提升显示面板的均一性。沿X方向,图17示例性地设置同一个像素驱动电路组300中的第一条电源信号线为第一电源信号线401,第二条电源信号线为公共电源信号线501,第三条电源信号线为第一参考电源信号线1101。在一些其他的实施方式中,同一组像素驱动电路组300中的第一电源信号线401、公共电源信号线501和第一参考电源信号线1101的排序方式可以灵活设置,在此不再赘述。
图18为本申请实施例提供的一种显示面板结构示意图。在一些实施方式中,显示面板包括中间显示区1801和位于中间显示区1801至少一侧的边缘显示区1802;中间显示区1801内的第二电源信号线402的密度小于或等于边缘显示区1802内的第二电源信号线402的密度;和/或,中间显示区1801内的第二电源信号线402的线宽小于或等于边缘显示区1802内的第二电源信号线402的线宽。
经过研究后发现,显示面板中不同位置处的压降存在一定的差异,具体地,在第二电源信号线402在显示面板的底端向显示面板的显示区(包括中间显示区1801和边缘显示区1802)传输信号的情况下,中间显示区1801的压降小于边缘显示区1802的压降。本申请实施例可以对中间显示区1801和边缘显示区1802的压降进行补偿。边缘显示区1802的压降的补偿效果更好,中间显示区1801的压降的补偿效果较差,从而能够使得中间显示区1801对应的像素驱动电路200与边缘显示区1802对应的像素驱动电路200接收到的电信号的压降相同或至少接近,提升显示面板的显示均一性。
具体地,可以设置显示面板中的边缘显示区1802的第二电源信号线402的密度大于中间显示区1801的第二电源信号线402的密度,和/或边缘显示区1802的第二电源信号线402的线宽大于中间显示区1801的第二电源信号线402的线宽。其中,第二电源信号线402的密度表示单位面积的区域范围内,第二电源信号线402的条数。第二电源信号线402的线宽表示在垂直于第二电源信号线402的延伸方向上的宽度,例如图18中中间显示区1801的第二电源信号线402的线宽为L1,边缘显示区1802的第二电源信号线402的线宽为L2,L2>L1。由于中间显示区1801内的第二电源信号线402的密度较小,所以电阻更大,边缘显示区1802内的第二电源信号线402的密度较大,所以电阻更小,因此边缘显示区1802的压降补偿效果更好,中间显示区1801的压降补偿效果较差。由于边缘显示区1802的第二电源信号线402的线宽较宽,所以电阻更小,中间显示区1801的第二电源信号线402的线宽较窄,所以电阻更大,因此边缘显示区1802的压降补偿效果更好,中间显示区1801的压降补偿效果较差。所以,基于上述方案中的至少一者,可以实现提升显示面板的均一性。
图19为本申请实施例提供的又一种显示面板结构示意图。在一些实施方式中,边缘显示区1802包括第一子显示区1901和第二子显示区1902,第一子显示区1901位于第二子显示区1902与中间显示区1801之间;第一子显示区1901内的第二电源信号线402的密度小于或等于第二子显示区1902内的第二电源信号线402的密度;和/或,第一子显示区1901内的第二电源信号线402的线宽小于或等于第二子显示区1902内的第二电源信号线402的线宽。
如图19所示,在边缘显示区1802中,不同位置处的压降也存在一定的差异。本申请实施例可以将边缘显示区1802分为第一子显示区1901和第二子显示区1902,且第一子显示区1901更靠近中间显示区1801。第一子显示区1901的压降相对于第二子显示区1902的压降更小,本申请实施例可以设置第一子显示区1901内的第二电源信号线402的密度小于或等于第二子显示区1902内的第二电源信号线402的密度,和/或第一子显示区1901内的第二电源信号线402的线宽小于或等于第二子显示区1902内的第二电源信号线402的线宽。基于与上述图18对应实施例相同的原理,本申请实施例能够提升显示面板的显示均一性。
在一些其他的实施方式中,本申请还能够将显示面板划分为更多的显示区,且越远离中间区域的显示区对应的第二电源信号线402的线宽越大,和/或越远离中间区域的显示区对应的第二电源信号线402的额密度越大,以此提升显示面板的显示均一性。
在上述实施方式的基础上,本申请实施例还提供了一种显示装置。
示例性地,图20为本申请实施例提供的一种显示装置的结构示意图。该显示装置可包括上述实施方式提供的任一种显示面板,具有对应的有益效果,为避免重复描述,在此不赘述。
示例性地,该显示装置包括但不限于手机、平板电脑、车载电脑、具有显示功能的智能穿戴设备以及具有显示功能的其他结构部件,在此不赘述也不限定。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所述的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (15)

1.一种显示面板,其特征在于,包括:
衬底基板;
发光元件和像素驱动电路,所述像素驱动电路与所述发光元件电连接;
第一电源信号线,所述第一电源信号线与所述像素驱动电路电连接;
第二电源信号线,所述第二电源信号线与所述第一电源信号线均位于第一导线层,其中,所述第二电源信号线与所述第一电源信号线线型大体相同。
2.根据权利要求1所述的显示面板,其特征在于,所述第二电源信号线至少包括公共电源信号线,所述公共电源信号线与所述发光元件电连接。
3.根据权利要求2所述的显示面板,其特征在于,至少三个所述像素驱动电路构成像素驱动电路组,同一所述像素驱动电路组中的不同所述像素驱动电路分别与不同颜色的所述发光元件电连接;
在垂直于衬底基板所在平面的方向上,同一所述像素驱动电路组中的不同所述像素驱动电路分别与不同的电源信号线交叠;
对应于同一个所述像素驱动电路组的至少三条所述电源信号线中,至少一条所述电源信号线为所述第一电源信号线,至少另一条所述电源信号线为所述公共电源信号线。
4.根据权利要求3所述的显示面板,其特征在于,所述电源信号线沿第一方向延伸;
对应于同一个所述像素驱动电路组的至少三条所述电源信号线中,沿第二方向相邻的至少两条所述电源信号线均为所述第一电源信号线,至少另一条所述电源信号线为所述公共电源信号线;
或者,对应于同一个所述像素驱动电路组的至少三条所述电源信号线中,至少一条所述电源信号线为所述公共电源信号线,且沿第二方向,位于两条为所述第一电源信号线的所述电源信号线之间;
其中,所述第二方向与所述第一方向交叉。
5.根据权利要求2所述的显示面板,其特征在于,至少三个所述像素驱动电路构成像素驱动电路组,同一所述像素驱动电路组中的不同所述像素驱动电路分别与不同颜色的所述发光元件电连接;
所述第一电源信号线和所述公共电源信号线均沿第一方向延伸;
沿第二方向,每个所述像素驱动电路组均对应设置一条所述公共电源信号线,或者间隔N1个所述像素驱动电路组设置一条所述公共电源信号线;N1为大于0的整数,所述第二方向与所述第一方向交叉。
6.根据权利要求2所述的显示面板,其特征在于,至少三个所述像素驱动电路构成像素驱动电路组,同一所述像素驱动电路组中的不同所述像素驱动电路分别与不同颜色的所述发光元件电连接;
所述第一导线层还包括第一参考电源信号线,所述第一参考电源信号线与所述像素驱动电路电连接;
所述第一参考电源信号线、所述第二电源信号线和所述第一电源信号线均沿第一方向延伸,沿第二方向,间隔N2个所述像素驱动电路组配置一条所述第一参考电源信号线;N2为大于或等于0的整数,所述第二方向与所述第一方向交叉。
7.根据权利要求2所述的显示面板,其特征在于,所述第二电源信号线还包括第一参考电源信号线,所述第一参考电源信号线与所述像素驱动电路电连接。
8.根据权利要求6或7所述的显示面板,其特征在于,还包括有源层;
所述有源层包括第二参考电源信号线;
所述第二参考电源信号线与所述第一参考电源信号线电连接。
9.根据权利要求7所述的显示面板,其特征在于,至少三个所述像素驱动电路构成像素驱动电路组,同一所述像素驱动电路组中的不同所述像素驱动电路分别与不同颜色的所述发光元件电连接;
在垂直于衬底基板所在平面的方向上,同一所述像素驱动电路组中的不同所述像素驱动电路分别与不同的电源信号线交叠;
对应于同一个所述像素驱动电路组的至少三条所述电源信号线中,至少一条所述电源信号线为所述第一电源信号线,至少另一条所述电源信号线为所述第一电源信号线、所述公共电源信号线或所述第一参考电源信号线。
10.根据权利要求9所述的显示面板,其特征在于,所述第二电源信号线和所述第一电源信号线均沿第一方向延伸;
沿第二方向相邻的三个所述像素驱动电路组中,每个所述像素驱动电路组配置的至少三条电源信号线中的至少两条均为所述第一电源信号线,三个所述像素驱动电路组配置的至少另一条电源信号线分别为所述公共电源信号线、所述第一参考电源信号线和所述第一电源信号线;所述第二方向与所述第一方向交叉。
11.根据权利要求10所述的显示面板,其特征在于,沿所述第二方向,每个所述像素驱动电路组配置的至少三条电源信号线中,
相邻至少两条电源信号线均为所述第一电源信号线,边缘至少一条电源信号线为所述第一电源信号线、所述公共电源信号线或所述第一参考电源信号线;或者,
相间两条电源信号线为所述第一电源信号线,中间至少一条电源信号线为所述第一电源信号线、所述公共电源信号线或所述第一参考电源信号线。
12.根据权利要求9所述的显示面板,其特征在于,对应于同一个所述像素驱动电路组的至少三条所述电源信号线包括所述第一电源信号线、所述公共电源信号线和所述第一参考电源信号线。
13.根据权利要求1所述的显示面板,其特征在于,包括中间显示区和位于所述中间显示区至少一侧的边缘显示区;
所述中间显示区内的所述第二电源信号线的密度小于或等于所述边缘显示区内的所述第二电源信号线的密度;
和/或,所述中间显示区内的所述第二电源信号线的线宽小于或等于所述边缘显示区内的所述第二电源信号线的线宽。
14.根据权利要求13所述的显示面板,其特征在于,所述边缘显示区包括第一子显示区和第二子显示区,所述第一子显示区位于所述第二子显示区与所述中间显示区之间;
所述第一子显示区内的所述第二电源信号线的密度小于或等于所述第二子显示区内的所述第二电源信号线的密度;
和/或,所述第一子显示区内的所述第二电源信号线的线宽小于或等于所述第二子显示区内的所述第二电源信号线的线宽。
15.一种显示装置,其特征在于,包括权利要求1-14任一项所述的显示面板。
CN202410005072.9A 2024-01-02 2024-01-02 显示面板及显示装置 Pending CN117979758A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410005072.9A CN117979758A (zh) 2024-01-02 2024-01-02 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410005072.9A CN117979758A (zh) 2024-01-02 2024-01-02 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN117979758A true CN117979758A (zh) 2024-05-03

Family

ID=90858678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410005072.9A Pending CN117979758A (zh) 2024-01-02 2024-01-02 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN117979758A (zh)

Similar Documents

Publication Publication Date Title
CN110085646B (zh) 有机发光显示面板和显示装置
CN110931515B (zh) 一种阵列基板、显示面板以及显示装置
CN101872587B (zh) 半导体装置
CN111653584B (zh) 显示面板及其制作方法、显示装置
CN113053309B (zh) 显示面板和显示装置
CN113805378B (zh) 发光基板及显示装置
US20220376003A1 (en) Display panel and display apparatus
US20200193917A1 (en) Display device
CN104376813A (zh) 用于显示器像素单元阈值电压补偿电路的电容器结构
KR20230009867A (ko) 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널
US20240312403A1 (en) Display panel and display device
CN114267283B (zh) 一种显示面板及显示装置
CN210984239U (zh) 显示基板和显示装置
CN113823644B (zh) 显示面板和显示装置
KR20160011202A (ko) 대형 화소 매트릭스를 갖는 전기 광학 디바이스
CN117979758A (zh) 显示面板及显示装置
CN115360227A (zh) 阵列基板和显示装置
CN114743504A (zh) 像素电路、显示面板及显示装置
CN219285937U (zh) 显示面板及显示装置
US20240072102A1 (en) Array substrate, display panel and display device
CN114882844B (zh) 一种显示面板及显示装置
CN117295363A (zh) 显示面板和显示装置
CN118555873A (zh) 显示基板、显示面板及显示装置
CN116896946A (zh) 显示基板、显示面板及显示装置
CN117956856A (zh) 阵列基板、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination