KR20230009867A - 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널 - Google Patents

어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널 Download PDF

Info

Publication number
KR20230009867A
KR20230009867A KR1020227017342A KR20227017342A KR20230009867A KR 20230009867 A KR20230009867 A KR 20230009867A KR 1020227017342 A KR1020227017342 A KR 1020227017342A KR 20227017342 A KR20227017342 A KR 20227017342A KR 20230009867 A KR20230009867 A KR 20230009867A
Authority
KR
South Korea
Prior art keywords
signal
area
wiring
line
lines
Prior art date
Application number
KR1020227017342A
Other languages
English (en)
Inventor
하오 천
전위 장
자오 자오
리 샤오
둥니 류
하오량 정
량 천
밍화 쉬안
밍 양
신훙 루
치 치
Original Assignee
보에 테크놀로지 그룹 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 보에 테크놀로지 그룹 컴퍼니 리미티드 filed Critical 보에 테크놀로지 그룹 컴퍼니 리미티드
Publication of KR20230009867A publication Critical patent/KR20230009867A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/52Testing for short-circuits, leakage current or ground faults
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/54Testing for continuity
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • G09F9/3026Video wall, i.e. stackable semiconductor matrix display modules
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Multimedia (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Led Device Packages (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

어레이 기판, 어레이 기판을 검출하는 방법 및 스플라이싱 디스플레이 패널이 개시된다. 어레이 기판의 픽셀(1)은 적어도 3색 이상의 서브 픽셀(01) 및 각 서브 픽셀(01)이 발광하도록 구동하는 픽셀 구동 칩(02)을 포함한다. 각각의 서브 픽셀(01)은 적어도 하나의 무기 발광 다이오드를 포함한다. 표시 영역(A1)은 무기 발광 다이오드의 양극과 연결된 포지티브 신호선(Hm), 픽셀 구동 칩(02)과 연결된 데이터 신호선(Dm), 주사선(Sn) 및 기준 신호선(Vm)을 포함하고, 픽셀 구동 칩(02)은 주사선(Sn)의 제어 하에 데이터 신호선(Dm)의 신호를 시분할하여 서로 다른 색상의 서브 픽셀(01)에 기록하도록 구성된다.

Description

어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널
[관련출원의 교차인용]
본 출원은, 2020년 05월 13일에 중국 특허청에 출원된 출원 번호 제202010404359.0호, "프라이머리 셀이 변경 가능한 셀의 구성 방법 및 장치"를 발명 명칭으로 하는 중국 특허 출원의 우선권을 주장하며, 상기 중국 특허 출원의 전체 내용은 참조로서 출원에 통합되어 본 출원의 일 부분으로 한다.
본 발명은 디스플레이 기술 분야에 관한 것으로, 특히 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널에 관한 것이다.
유기발광다이오드(Organic Light Emitting Diode, OLED)에 비해 무기 발광 다이오드 원리에 기초한 미니 치수 또는 심지어 마이크로 치수의 발광 다이오드는 유기발광다이오드(OLED)와 같은 자발광 소자에 속하며 또한 OLED와 마찬가지로 고휘도, 초저지연, 초광시야각 등의 장점을 가지고 있다. 무기발광다이오드는 특성이 보다 안정되고 저항이 낮은 유기물이 아닌 금속반도체를 기반으로 발광하는 소자이다. OLED에 비해 소비전력이 낮고 고온 및 저온에 강하며 수명이 긴 장점이 있다.
본 발명의 실시예는 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널을 제공하는데, 구체적인 해결 방법은 다음과 같다.
제1 양태에서, 본 발명의 실시예에 의해 제공되는 어레이 기판은,
상기 어레이 기판은 표시 영역 및 베젤 영역을 포함하고, 상기 표시 영역은 어레이 모드로 배열된 복수의 픽셀, 복수의 주사선, 복수의 데이터 신호선, 복수의 포지티브 신호선 및 복수의 기준 신호선을 구비하고,
상기 복수의 픽셀 중 적어도 하나는, 적어도 3색 이상의 서브 픽셀 및 상기 서브 픽셀 각각을 구동하는 픽셀 구동 칩을 포함하고,
상기 서브 픽셀 각각은 적어도 하나의 무기 발광 다이오드를 포함하고,
상기 픽셀 구동 칩은 픽셀 구동 칩에 의해 구동하는 각각의 상기 서브 픽셀에서 상기 무기 발광 다이오드의 양극, 상기 복수의 데이터 신호선 중 적어도 하나의 데이터 신호선, 상기 복수의 주사선 중 적어도 하나의 주사선 및 상기 복수의 기준 신호선 중 적어도 하나의 기준 신호선과 연결되고,
상기 픽셀 구동 칩은 상기 주사선의 제어 하에 상기 데이터 신호선의 신호를 시분할하여 서로 다른 색상의 서브 픽셀에 기입하도록 구성되고, 상기 기준 신호선은 상기 픽셀 구동 칩에 네거티브 신호를 제공하여 상기 무기 발광 다이오드와 상기 픽셀 구동 칩 사이에 전류 경로를 형성하도록 구성된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 복수의 픽셀은 N개의 제1 방향으로 배열된 픽셀 행 및 M개의 제2 방향으로 배열된 픽셀 열을 포함하고, N 및 M은 모두 1보다 큰 정수이며,
복수의 상기 주사선은 상기 제1 방향으로 연장되고 상기 제2 방향으로 배열되고, 상기 복수의 데이터 신호선은 상기 제2 방향으로 연장되고 상기 제1 방향으로 배열되고, 상기 복수의 포지티브 신호선은 상기 제2 방향으로 연장되고 상기 제1 방향으로 배열되고, 상기 복수의 기준 신호선은 상기 제2 방향으로 연장되고 상기 제1 방향으로 배열되고,
상기 제1 방향은 상기 제2 방향과 상이하다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
각 상기 픽셀 행은 상기 복수의 주사선 중 하나에 대응하고, 각 상기 픽셀 열은 상기 복수의 데이터 신호선 중 하나, 상기 복수의 기준 신호선 중의 하나 및 상기 복수의 포지티브 신호선 중의 하나에 대응한다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 픽셀은 제1 색상 서브 픽셀, 제2 색상 서브 픽셀 및 제3 색상 서브 픽셀을 포함하고,
각 상기 픽셀 행은 상기 복수의 주사선 중 하나에 대응하고, 각 상기 픽셀 열은 상기 복수의 데이터 신호선 중 하나, 상기 복수의 기준 신호선 중 하나 및 상기 복수의 포지티브 신호선 중 두 포지티브 신호선에 대응하고,
상기 두 포지티브 신호선 중 하나는 상기 제1 색상 서브 픽셀의 무기 발광 다이오드의 양극과 연결되고, 다른 하나의 포지티브 신호선은 상기 제3 색상 서브 픽셀 및 상기 제2 색상 서브 픽셀의 무기 발광 다이오드의 양극과 연결된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 표시 영역은 복수의 상기 주사선 각각에 대응하게 연결된 스캐닝 신호 배선을 더 포함하고, 상기 스캐닝 신호 배선은 상기 제2 방향으로 연정된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
N=M, 각 픽셀 열의 일측에는 상기 스캐닝 신호 라우팅 배선 하나가 대응하게 배치되고, 인접한 두 픽셀 열 사이에 상기 스캐닝 신호 라우팅 배선 하나만 배치된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
N>M,적어도 하나의 픽셀 열의 양측 각각에 적어도 하나의 상기 스캐닝 신호 라우팅 배선이 배치되고,
적어도 일부 인접한 두 픽셀 열 사이에 적어도 하나의 상기 스캐닝 신호 라우팅 배선이 배치되고, 인접한 두 픽셀 열 사이에 배치된 상기 스캐닝 신호 라우팅 배선의 수는 2를 초과하지 않는다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 주사선은 제1 금속층에 있고, 상기 스캐닝 신호 라우팅 배선, 상기 데이터 신호선, 상기 기준 신호선 및 상기 포지티브 신호선은 제2 금속층에 있다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 데이터 신호선의 일단의 상기 베젤 영역은 상기 표시 영역으로부터 순차적으로 멀리 떨어진 바인딩 영역, 배선 영역 및 바인딩 영역을 포함하고,
상기 바인딩 영역에 적어도 하나의 제1 칩 및 적어도 하나의 제2 칩이 배치되고,
상기 스캐닝 신호 라우팅 배선과 상기 데이터 신호선은 상기 바인딩 영역과 상기 배선 영역의 배선을 통해 상기 제1 칩과 바인딩 모드로 순차적으로 연결되고,
상기 기준 신호선과 상기 포지티브 신호선은 상기 바인딩 영역과 상기 배선 영역의 배선을 통해 상기 제2 칩과 바인딩 모드로 순차적으로 연결된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 바인딩 영역에 복수의 상기 제1 칩과 복수의 상기 제2 칩이 배치되고,
상기 제1 칩과 상기 제2 칩은 상기 바인딩 영역에서 이격되어 분포된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 바인딩 영역의 배선은 상기 제2 금속층에 배치된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 배선 영역에서 상기 스캐닝 신호 라우팅 배선과 연결된 배선과 상기 데이터 신호선과 연결된 배선은 상기 제1 금속층에 배치되고,
상기 배선 영역에서 상기 기준 신호선과 연결된 배선과 상기 포지티브 신호선과 연결된 배선은 상기 제2 금속층에 배치된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 배선 영역에서 상기 스캐닝 신호 라우팅 배선과 연결된 배선과 상기 데이터 신호선과 연결된 배선은 상기 제2 금속층에 배치되고,
상기 배선 영역에서 상기 기준 신호선과 연결된 배선 및 상기 포지티브 신호선과 연결된 배선은 상기 제1 금속층에 배치된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 스캐닝 신호 라우팅 배선, 상기 데이터 신호선, 상기 기준 신호선 및 상기 포지티브 신호선은 모두 세로 신호선이고,
상기 베젤 영역은 상기 배선 영역으로부터 멀리 떨어진 상기 바인딩 영역의 일측에 배치된 제1 신호 입력 영역 및 상기 바인딩 영역으로부터 멀리 떨어진 상기 데이터 신호선의 일측에 배치된 제2 신호 입력 영역을 포함하고,
상기 제1 신호 입력 영역에 각각의 상기 세로 신호선과 일대일로 대응되는 제1 입력 전극이 배치되고, 각 상기 표시 영역 내의 각 상기 세로 신호선은 상기 바인딩 영역과 상기 배선 영역에 배치된 배선을 순차적으로 통해 대응되는 상기 제1 입력 전극과 연결되고,
상기 제2 신호 입력 영역에 각 상기 세로 신호선과 일대일 대응 연결된 제2 입력 전극이 배치된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서,
상기 주사선의 일단의 상기 베젤 영역은 제3 신호 입력 영역을 포함하고,
상기 주사선의 타단의 상기 베젤 영역은 제4 신호 입력 영역을 포함하고,
상기 제3 신호 입력 영역에 각 상기 주사선과 일대일 대응 연결된 제3 입력 전극이 배치되고,
상기 제4 신호 입력 영역에 각 상기 주사선과 일대일 대응 연결된 제4 입력 전극이 배치된다.
제2 측면에서, 본 발명의 실시예는 본 발명의 실시예에 의해 제공되는 복수의 임의의 어레이 기판을 포함하는 스플라이싱 디스플레이 패널을 더 제공한다.
제3 측면에서, 본 발명의 실시예는 전술한 임의의 어레이 기판을 검출하는 방법을 더 제공한다. 상기 표시 영역 내의 상기 세로 신호선 및 상기 주사선은 모두 검출될 라인이고, 상기 검출 방법은,
각 상기 검출될 라인에 대해 상기 검출될 라인과 연결된 하나의 입력 전극에 테스트 신호를 입력하는 단계;
상기 검출될 라인과 연결된 다른 하나의 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호를 출력하는 입력 전극이 없으면 상기 검출될 라인이 단선된 것으로 판단하는 단계; 및,
상기 테스트 신호가 입력된 상기 검출될 라인을 제외한 다른 검출될 라인의 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호를 출력하는 입력 전극이 있으면 상기 테스트 신호가 입력된 상기 검출될 라인과 입력 전극에 신호가 출력되는 다른 상기 검출될 라인 사이에 단락이 발생한다고 판단하는 단계를 포함한다.
도 1은 본 발명의 실시예에 의해 제공되는 어레이 기판의 개략적인 구조도이다.
도 2는 본 발명의 실시예에 의해 제공되는 다른 어레이 기판의 개략적인 구조도이다.
도 3은 본 발명의 실시예에 의해 제공되는 어레이 기판의 픽셀의 개략적인 구조도이다.
도 4는 본 발명의 실시예에 의해 제공되는 다른 어레이 기판의 픽셀의 개략적인 구조도이다.
도 5는 본 발명의 실시예에 의해 제공되는 또 다른 어레이 기판의 개략적인 구조도이다.
도 6은 본 발명의 실시예에 의해 제공되는 또 다른 어레이 기판의 개략적인 구조도이다.
도 7은 본 발명의 실시예에 의해 제공된 어레이 기판에서 픽셀이 대응하는 어레이 레이아웃의 개략적인 구조도이다.
도 8은 본 발명의 실시예에 의해 제공되는 어레이 기판에서 픽셀이 대응하는 다른 어레이 레이아웃의 개략적인 구조도이다.
도 9는 본 발명의 실시예에 의해 제공되는 또 다른 어레이 기판의 개략적인 구조도이다.
도 10은 본 발명의 실시예에 의해 제공된 어레이 기판의 배선 영역의 개략적인 구조적 국부 단면도이다.
도 11은 본 발명의 실시예에 의해 제공되는 어레이 기판에서 스캐닝 신호 라우팅 배선의 개략적인 구조적 단면도이다.
도 12는 본 발명의 실시예에 의해 제공되는 어레이 기판의 기준 신호선의 개략적인 구조적 단면도이다.
도 13은 본 발명의 실시예에 의해 제공되는 또 다른 어레이 기판의 개략적인 구조도이다.
도 14는 본 발명의 일 실시예에 의해 제공되는 어레이 기판을 검출하는 방법의 흐름도이다.
본 발명자는 소형 발광 다이오드와 마이크로 발광 다이오드가 낮은 전류 밀도에서 불량한 휘도 균일성의 문제를 가지고 있음을 발견하여, 소형 발광 다이오드 및 마이크로 발광 다이오드를 높은 전류 밀도로 구동해야 한다. 마이크로 무기 발광 다이오드의 전류 밀도는 유기 발광 다이오드의 전류 밀도보다 100배 이상 크므로 유기발광다이오드와 같이 박막트랜지스터로 구성되는 픽셀회로를 사용하여 마이크로 무기 발광 다이오드를 구동할 수 없다. 유기발광다이오드와 같이 박막트랜지스터로 구성되는 픽셀회로를 사용하여 구동하는 경우, 큰 전류밀도를 발생시키기 위해서는 박막트랜지스터의 크기가 더 커야 하고, 박막트랜지스터의 크기가 클수록 균일성이 떨어지고 전력소모가 크며, 기존 유기발광다이오드의 픽셀회로를 미세무기발광다이오드에 직접 적용할 수 없다.
이러한 관점에서, 본 발명의 실시예는 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널을 제공한다.
상기와 같은 본 발명의 목적, 특징 및 이점을 보다 명확하고 이해하기 쉽게 하기 위하여 첨부된 도면 및 실시예를 참조하여 본 발명을 더 상세히 설명하면 다음과 같다. 그러나 본 발명은 다양한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않고, 본 발명이 본 발명의 개념을 완전하고 완전하게 당업자에게 전달하기 위해 제공되는 것이다. 도면에서 참조번호는 동일 또는 유사한 구조를 나타내므로 중복되는 설명은 생략한다. 본 발명에서 설명되는 위치 및 방향을 나타내는 단어는 도면을 예를 들어 설명하는 것으로 필요에 따라 변경될 수도 있으며 모든 변경은 본 발명의 보호 범위에 속한다. 본 발명의 도면은 상대적인 위치 관계를 예시하기 위한 것일 뿐 실제 축척을 나타내지 않는다.
다만, 본 발명을 충분히 이해하기 위하여 이하의 상세한 설명에서 기재하는 바가 있으나, 본 발명은 본 발명과 상이한 많은 다른 형태로 구현될 수 있으며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명의 취지를 벗어나지 않으면서 유사한 대중화를 이룰 수 있으므로, 본 발명은 하기 개시되는 특정한 구현에 의해 제한되지 않는다. 본 명세서의 후술하는 설명은 본 출원을 구현하기 위한 바람직한 구현이며, 설명하는 것은 본 출원의 일반적인 원칙이지만 본 출원의 범위를 제한하려는 것은 아니다. 본 출원의 보호 범위는 첨부된 청구범위에 정의된 것에 의해 결정된다.
이하, 도면을 참조하여 본 발명의 실시예에 의해 제공되는 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널에 대해 상세하게 설명한다.
본 발명의 일 실시예에 의해 제공되는 어레이 기판은 도 1 및 도 2에 도시된 바와 같이 표시 영역(A1)과 베젤 영역(A2)을 포함하며, 표시 영역(A1)은 어레이 모드로 배열된 복수의 픽셀(1), 복수의 주사선(Sn), 복수의 데이터 신호선(Dm), 복수의 포지티브 신호선(Hm) 및 복수의 기준 신호선(Vm)을 포함한다.
도 3에 도시된 바와 같이, 복수의 픽셀(1) 각각은 적어도 3색 이상의 서브 픽셀(01) 및 각 서브 픽셀(01)을 발광하도록 구동하는 픽셀 구동 칩(02)을 포함한다.
각각의 서브 픽셀(01)은 적어도 하나의 무기 발광 다이오드를 포함한다.
픽셀 구동 칩(2)은 픽셀 구동 칩(2)에 의해 구동되는 서브 픽셀(01) 내의 무기 발광 다이오드의 양극, 상기 복수의 데이터 신호선 중 적어도 하나의 데이터 신호선(Dm), 상기 복수의 주사선 중 적어도 하나의 주사선(Sn) 및 상기 복수의 기준 신호선 중 적어도 하나의 기준 신호선(Vm)과 연결된다.
픽셀 구동 칩(2)은 주사선(Sn)의 제어 하에 데이터 신호선(Dm)의 신호를 시분할하여 서로 다른 색상의 서브 픽셀(01)에 기록하도록 구성된다. 여기서, 기준 신호선(Vm)은 픽셀 구동 칩(2)에 네거티브 신호를 제공하여 픽셀 구동 칩(2)과 무기 발광 다이오드 사이에 전류 경로를 형성하도록 한다.
본 발명의 실시예에 의해 제공되는 어레이 기판에서, 픽셀은 적어도 3색 이상의 서브 픽셀 및 각 서브 픽셀이 발광하도록 구동하는 픽셀 구동 칩을 포함한다. 각각의 서브 픽셀은 적어도 하나의 무기 발광 다이오드를 포함한다. 표시 영역은 무기 발광 다이오드의 양극과 연결된 포지티브 신호선, 픽셀 구동 칩과 연결된 데이터 신호선, 주사선 및 기준 신호선을 포함한다. 픽셀 구동 칩은 주사선의 제어 하에 데이터 신호선의 신호를 서로 다른 색상의 서브 픽셀에 시분할로 기록하도록 구성된다. 즉, 본 발명의 실시예에서, 모든 픽셀은 픽셀 구동 칩에 의해 직접 구동되어 표시를 구현한다. 게다가 모든 픽셀은 픽셀 구동 칩에 의해 직접 구동될 수 있으므로 마이크로 무기 발광 다이오드에 큰 전류 밀도를 제공할 수 있다.
특정 구현 동안, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 무기 발광 다이오드는 미니 발광 다이오드(Mini Light Emitting Diode, Mini LED) 또는 마이크로 발광 다이오드(Micro Light Emitting Diode, Micro LED)일 수 있으며 여기에서 제한되지 않는다.
특정 구현 동안, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 각각의 서브 픽셀은 적어도 하나의 무기 발광 다이오드를 포함하며, 예를 들어, 각각의 서브픽셀은 하나의 무기 발광 다이오드를 포함한다. 2개의 무기 발광 다이오드, 3개의 무기 발광 다이오드 또는 복수의 무기 발광 다이오드는 이에 한정되지 않으며, 명세서의 도면 및 각각의 서브픽셀에는 2개의 무기 발광 다이오드의 예를 들어 예시한다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 1 및 도 3에 도시된 바와 같이, 표시 영역(A1)은 N개의 제1 방향(X)으로 배열된 픽셀 행 및 M개의 제2 방향으로 배열된 픽셀 열을 포함한다. N 및 M은 모두 1보다 큰 정수이며, ;
복수의 주사선(Sn)은 제1 방향(X)으로 연장되어 제2 방향(Y)으로 배열되고, 복수의 데이터 신호선(Dm)은 제2 방향(Y)으로 연장되어 제1 방향(X)으로 배열되고, 포지티브 신호선(Hm)은 제2 방향(Y)으로 연장되어 제1 방향(X)으로 배열되고, 복수의 기준 신호선(Vm)은 제2 방향(Y)으로 연장되어 제1 방향(X)으로 배열된다.
제1 방향(X)과 제2 방향(Y)은 서로 다르며, 선택적으로, 선택적으로, 도 1 및 도 3에 도시된 바와 같이, 본 발명의 실시예에 의해 제공되는 어레이 기판에서 디스플레이 영역의 배선의 양을 줄이기 위해 각각의 픽셀 행은 복수의 주사선(Sn) 중 하나에 대응하여 연결되고, 각각의 픽셀 열은 복수의 데이터 신호선(Dm) 중 하나, 복수의 기준 신호선(Vm) 중 하나 및 복수의 포지티브 신호선(Hm) 중 하나에 대응하다.
특정 구현 동안, 제1 색상 무기 발광 다이오드와 제2 색상 무기 발광 다이오드의 전류 변환 효율이 약간 다르며, 제1 색상 무기 발광 다이오드와 제2 색상 무기 발광 다이오드 양자의 전류 변환 효율과 제3 색상 무기 발광 다이오드의 전류 변환 효율은 크게 다르기 때문에 제1 색상 무기 발광 다이오드의 양극이 수신해야 하는 전기 신호는 제2 색상 무기 발광 다이오드와 제3 색상 무기 발광 다이오드의 양극이 수신해야 하는 전기 신호와 크게 다르다. 동일한 픽셀에서 서로 다른 색상의 서브 픽셀이 동일한 하나의 포지티브 신호선에 대응하는 경우 포지티브 신호선에 의해 제공되는 신호는 제1 색상 무기 발광 다이오드, 제2 색상 무기 발광 다이오드 및 제3 색상 무기 발광 다이오드로 하여금 최대 휘도로 발광하도록 하여 소비 전력이 증가된다. 선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 2 및 도 4에 도시된 바와 같이, 픽셀(1)은 제1 색상 서브 픽셀(01)(R), 제2 색상 서브 픽셀(01)(B) 및 제3 색상 서브 픽셀(01)(G)을 포함한다.
각각의 픽셀 행은 복수의 주사선(Sn) 중 하나에 대응하여 연결되고, 각각의 픽셀 열은 복수의 데이터 신호선 중 하나 Dm, 복수의 기준 신호선(Vm) 중 하나 및 복수의 포지티브 신호선 중 두 포지티브 신호선(Hm1, Hm2)에 대응한다.
상기 두 포지티브 신호선(Hm1, Hm2) 중 하나의 포지티브 신호선(Hm1)은 제1 색상 서브 픽셀(01)(R) 내의 무기 발광 다이오드의 양극과 연결되고, 다른 하나의 포지티브 신호선(Hm2)은 제3 색상 서브 픽셀(01)(G)과 제2 색상 서브 픽셀(01)(B) 내의 무기 발광 다이오드의 양극과 연결되어 있으므로, 제3 색상 서브 픽셀(01)(G)과 제2 색상 서브 픽셀(01)(B) 내의 무기 발광 다이오드의 양극이 수신하는 신호는 동일할 수 있으며, 제1 색상 서브 픽셀(01)(R) 내의 무기 발광 다이오드의 양극이 수신하는 신호는 다른 2개의 색상의 서브 픽셀에 의해 수신된 신호보다 진폭이 크므로 3 색상의 서브 픽셀의 양극이 모두 3개의 색상 서브 픽셀 중 최대 신호 진폭을 필요로 하는 신호를 수신하는 것을 방지할 수 있으며 전력 소비를 줄일 수 있다.
구체적인 구현에서, 제1 색상, 제2 색상 및 제3 색상은 각각 적색, 청색 및 녹색 중 하나일 수 있으며, 예를 들어, 제1 색상은 적색, 제2 색상은 청색, 및 제3 색상은 녹색이고, 여기에 제한되지 않는다. 선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 5에 도시된 바와 같이, 표시 영역(A1)은 일대일로 복수의 주사선(Sn) 각각에 연결된 스캐닝 신호 라우팅 배선(Cn)을 더 포함한다. 스캐닝 신호 라우팅 배선(Cn)은 제2 방향 Y를 따라 연장된다. 이러한 방식으로, 스캐닝 신호 라우팅 배선(Cn)을 통해 대응하는 주사선(Sn)에 스캔 신호를 제공할 수 있으므로, 스캔 신호를 제공하기 위한 신호 소스는 스캐닝 신호 라우팅 배선(Cn)의 양단에 배열될 수 있고, 주사선(Sn) 양단에 스캔 신호를 제공하는 칩의 설정을 피할 수 있다.
선택적으로, 본 발명의 실시예에서 제공되는 어레이 기판에서, 도 5에 도시된 바와 같이, 표시 영역(A1)에서 픽셀 행의 수 N과 픽셀 열의 수 M이 동일한 경우, 즉 N=M이다.
각 픽셀열의 일측에는 스캐닝 신호 라우팅 배선(Cn) 중 하나가 대응하여 제공되고, 스캐닝 신호 라우팅 배선(Cn) 중 하나만이 인접하는 2개의 픽셀 열 사이에 배열된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 6에 도시된 바와 같이, 표시 영역(A1)에서 픽셀 행의 수 N이 픽셀 열의 수 M보다 클 때, 즉, N>M이다.
스캐닝 신호 라우팅 배선(Cn) 중 적어도 하나는 적어도 하나의 픽셀 열의 양측에 각각 배치된다(예를 들어, 도 6에서 하나의 스캐닝 신호 라우팅 배선(C1)은 제2 픽셀 열의 좌측에 배열되며, 및 2개의 스캐닝 신호 라우팅 배선(C2, C3)은 제2 픽셀 열의 우측에 배열됨), 스캐닝 신호 라우팅 배선(Cn) 중 적어도 하나는 인접한 두 픽셀 열의 적어도 일부 사이에 배열된다.
특정 구현 동안, K열의 인접 픽셀 열을 하나의 반복 요소로 하고, 반복 요소의 각 그룹에서 적어도 하나의 스캐닝 신호 라우팅 배선은 하나의 픽셀 열의 양측 각각에 배열된다. 예를 들어, 2개의 스캐닝 신호 라우팅 배선은 픽셀 열의 한쪽에 배열되고 하나의 스캔 신호 라우팅 배선은 픽셀 열의 다른쪽에 배열된다. 최대 하나의 스캔 신호 라우팅 배선은 (K-1) 픽셀 열의 양측에 배열된다. 예를 들어, 하나의 스캐닝 신호 라우팅 배선이 (K-1) 각 픽셀 열의 한 쪽에 배열되고, 다른 측에 스캐닝 신호 라우팅 배선이 없거나(예를 들어, 픽셀 열이 디스플레이 패널의 가장 바깥쪽에 위치함) 또는 하나의 스캐닝 신호 라우팅 배선(예를 들어, 픽셀 열이 디스플레이 패널의 가장 바깥쪽이 아닌 곳에 위치함)이 (K-1) 픽셀 열 각각의 다른 쪽에 배열된다. 여기서 K=(min[N,M]) / |N-M|.
예를 들어, N=135 및 M=120일 때, 120개의 픽셀 열 사이에 15개의 픽셀 열을 균일하게 분배하기 위해 2개의 스캐닝 신호 라우팅 배선이 각각 15개의 픽셀 열의 양측에 대응하여 배열된다. 적어도 하나의 스캐닝 신호 라우팅 배선은 매 8개의 픽셀 열 중 하나의 픽셀 열의 양측에 각각 배열되어야 한다. 매 8개의 인접한 픽셀 열은 반복 요소 그룹으로 간주되며 총 15개의 반복 요소 그룹이 있다. 하나의 픽셀 열은 반복 요소의 각 그룹에서 선택되어 양측 각각에 적어도 하나의 스캐닝 신호 라우팅 배선이 배열되고 다른 7픽셀 열 각각의 양측에 최대 하나의 스캐닝 신호 라우팅 배선이 배열된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 7 및 도 8에 도시된 바와 같이, 주사선(Sn)은 동일한 제1 금속층에 배열되고, 스캐닝 신호 라우팅 배선(Cn)은, 데이터 신호선(Dm), 기준 신호선(Vm) 및 포지티브 신호선(Hm1, Hm2)은 동일한 제2 금속층에 배열된다.
본 발명의 일 실시예에서, 2개의 구조가 '동일한 층에 배치됨' 또는 '동일한 층에 위치함'은 둘 모두가 동일한 성막 공정 또는 동일한 패터닝 공정에서 형성됨을 의미할 수 있으며, 또는 계단식 관계로 동일한 레이어에 위치하거나 둘 다와 기판 사이의 동일한 거리를 나타낼 수 있다.
구체적으로, 본 발명의 일 실시예에서 제공하는 어레이 기판에 있어서, 상기 제1 금속층은 상기 베이스 기판(100)으로부터 멀리 떨어진 상기 제2 금속층의 일측에 위치하거나, 상기 제2 금속층은 베이스 기판(100)으로부터 멀리 떨어진 제1 금속층의 일측에 위치할 수 있다.
특정 구현 동안, 도 7 및 도 8에 도시된 바와 같이, 각 픽셀 구동 칩(도 7 및 도 8에는 도시되지 않음)은 제1 신호단(O1), 제2 신호단(O2), 제3 신호 끝단(O3), 제4 신호단(O4), 제5 신호단(O5) 및 제6 신호단(O6)을 구비한다. 제1 신호단(O1)은 제1 색 무기발광다이오드의 음극(R-)과 연결되고, 제2 신호단(O2)은 픽셀 구동칩은 제3색상 무기발광다이오드의 음극(G-)과 연결된다. 픽셀 구동 칩의 제3 신호단(O3)은 제2색상 무기발광다이오드의 음극(B-)과 연결되고, 픽셀 구동칩의 제4 신호단(O4)은 주사선(Sn)과 연결되고, 픽셀 구동칩의 제5 신호단(O5)은 비아홀(P1)을 통해 데이터 신호선(Dn)과 연결되며, 제6 신호단(O6)은 픽셀 구동 칩은 비아홀(P2)을 통해 기준 신호선(Vm)과 연결된다. 제1색상 무기발광다이오드의 양극(R+)은 비아홀(P5)을 통해 포지티브 신호선(Hm1)과 연결되고, 제3색상 무기발광다이오드의 양극(G+)은 비아홀(P4)을 통해 포지티브 신호선(Hm2)과 연결된다. 제2색상 무기발광다이오드의 양극(B+)은 비아홀(4)을 통해 포지티브 신호선(Hm2)과 연결된다.
도 7은 행 방향으로 픽셀 열의 양측에 하나의 스캐닝 신호 라우팅 배선(Cn)만을 배열하는 개략적인 구조도이고, 도 7에서, 스캐닝 신호 라우팅 배선(Cn)은 비아홀(P3)을 통한 주사선(Sn) 과 연결된다.
도 8은 행 방향으로 픽셀 열의 양측에 스캐닝 신호 라우팅 배선(Cn 및 Cn+1)을 배열하는 개략적인 구조도이고, 도 8에서 스캐닝 신호 라우팅 배선(Cn)은 비아홀(P3)을 통해 주사선(Sn)에 연결되고, 스캐닝 신호 라우팅 배선(Cn+1)은 다른 주사선(도 8에 도시되지 않음)과 연결된다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 9에 도시된 바와 같이, 데이터 신호선(Dm)의 일단에 위치하는 베젤 영역(A2)은 표시 영역(A1)으로부터 순차적으로 멀리 떨어진 바인딩 영역(A21), 배선 영역(A22) 및 바인딩 영역(A23)을 포함한다.
바인딩 영역(A23)에는 적어도 하나의 제1 칩(IC1)과 적어도 하나의 제2 칩(IC2)이 제공된다.
스캐닝 신호 라우팅 배선(Cn) 및 데이터 신호 배선(Dm)은 바인딩 모드로 벤딩 영역(A21) 및 배선 영역(A22)에 위치하는 배선을 통해 제1 칩(IC1)과 순차적으로 연결된다.
기준 신호선(Vm)과 포지티브 신호선(Hm)은 바인딩 영역(A21) 및 배선 영역(A22)에 위치한 라우팅 배선을 통해 바인딩 모드에서 제2 칩(IC2)과 순차적으로 연결된다.
구체적인 실시예에서, 본 발명의 실시예에서 제공하는 어레이 기판은 바인딩 영역에 하나의 제1 칩과 하나의 제2 칩만을 배치할 수 있으며, 이에 따라 칩의 양을 줄일 수 있다.
특정 구현 동안, 예를 들어 도 13에 도시된 바와 같이 바인딩 영역 (A23)에 하나의 제1 칩(IC1) 및 하나의 제2 칩(IC2)만 배치되는 경우, 제1 칩(IC1)은 좌측에 위치하고, 제2 칩(IC2)은 좌측에 위치한다. 배선 영역(A22) 좌측에 있는 라우팅 배선은 제1 칩 IC1에 더 가깝고 제2 칩 IC2에서 멀리 떨어져 있다. 배선 영역(A22) 우측에 있는 라우팅 배선은 제1 칩 IC1으로부터 멀고 제2 칩 IC2에 가깝고, 즉, 배선 영역(A22) 좌측에 있는 라우팅 배선과 우측에 있는 라우팅 배선은 동일한 칩에서 거리가 다르며, 이는 배선 영역에서 라우팅 배선의 길이에 큰 차이가 가지며, 즉 라우팅 배선의 부하가 일정하지 않아 결과적으로 표시가 균일하지 않게 된다.
특정 구현 시, 스캐닝 신호 라우팅 배선은 데이터 신호 배선의 신호를 픽셀 구동 칩에 기록하는 시점을 제어하는 기능을 하는 디지털 전압 신호를 제공하므로, 스캐닝 신호 라우팅 배선 및 데이터의 차단 전류 신호선은 작고 배선 영역의 라우팅 배선에 의해 생성된 IR 드롭(IR drop)에 둔감하므로 배선 영역에서 해당 라우팅 배선의 너비는 상대적으로 좁게 배열되거나 길이는 상대적으로 길게 배열될 수 있다. 기준 신호선과 포지티브 신호선은 모두 고정 전압 신호이나 무기 발광 다이오드의 전류 경로에 직렬로 연결되어 상기 전류 경로에 mA 크기의 전류가 흐르므로 배선 영역의 라우팅 배선에 의해 발생한 IR drop는 전류 경로의 신호에 영향을 미칠 수 있다. 이 경우 배선 영역의 라우팅 배선의 너비와 길이에 대한 요구가 높고 배선의 폭을 늘리거나 가능한 한 와이어 길이를 줄이는 것이 필요한다.
따라서, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 9에 도시된 바와 같이, 복수의 제1 칩(IC1) 및 복수의 제2 칩(IC2)은 바인딩 영역(A23)에 배열되고, 제1 칩은 IC1 및 제2 칩(IC2)은 배선 영역의 라우팅 배선의 길이의 차이를 감소시킬 수 있도록 바인딩 영역(A23)에 간격을 두고 분포된다.
또한, 제1 칩은 바인딩 영역의 중심에 가까운 위치에 배치되고, 제2 칩은 바인딩 영역의 양측에 가까운 위치에 배치되어 라우팅 배선이 제1 칩과 연결될 수 있다. 제1 칩과 연결된 라우팅 배선의 길이는 상대적으로 더 길게 배열될 수 있고 제2 칩과 연결된 라우팅 배선은 상대적으로 더 짧게 배열될 수 있다.
또한, 본 발명의 일 실시예에서 제공하는 어레이 기판은 신호선의 기능이 다르기 때문에 서로 다른 칩을 이용하여 신호를 제공할 필요가 있으나, 단일 칩을 사용하여 서로 다른 신호를 제공할 수 있다. 이 경우 칩의 핀 분포는 위의 규칙을 참조하여 배열될 수도 있다. 예를 들어 스캐닝 신호 라우팅 배선 및 데이터 신호선에 대한 신호를 제공하는 핀은 칩의 중간 영역에 배열되고, 및 기준 신호선 및 포지티브 신호선에 대한 신호를 제공하는 핀은 칩의 양단에 배열된다. 선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 9에 도시된 바와 같이, 바인딩 영역(A21)의 배선(03)은 모두 제2 금속층에 위치한다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 9 및 도 10에 도시된 바와 같이, 배선 영역(A22)에서, 스캐닝 신호 라우팅 배선(Cn)과 연결된 라우팅 배선(041) 및 데이터 신호선(Dm)과 연결된 라우팅(042)은 모두 제1 금속층에 위치한다.
배선영역(A22)에서 기준신호선(Vm)에 연결된 라우팅 배선(051)과 포지티브 신호선(Hm)에 연결된 라우팅 배선(052)은 모두 제2 금속층에 위치한다. 도 10은 제1 금속층과 베이스 기판(100) 사이에 위치한 제2 금속층을 예로 한다. 구체적으로, 평탄화층(101)이 제1 금속층과 제2 금속층 사이에 더 배치되고, 보호층(102)이 제1 금속층 상에 더 배치된다.
구체적인 실시 시, 평탄화층의 재료는 실리콘 산화물 또는 실리콘 질화물 또는 기타 무기 재료일 수 있거나, 수지와 같은 유기 재료일 수 있으며, 이에 제한되는 것은 아니다.
구체적인 실시 시, 보호층의 재료는 실리콘 산화물 또는 실리콘 질화물 또는 기타 무기 재료일 수 있으며, 수지와 같은 유기 재료일 수 있으며, 이에 제한되는 것은 아니다.
또는 선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 배선 영역에서, 스캐닝 신호 라우팅 배선과 연결된 라우팅 배선 및 데이터 신호선과 연결된 라우팅 배선은 모두 제 2금속층에 위치한다.
배선 영역에서, 기준 신호선과 연결된 라우팅 배선 및 포지티브 신호선과 연결된 배선은 모두 제1 금속층에 위치한다.
구체적인 실시예에서, 본 발명의 실시예에서 제공하는 어레이 기판에서, 배선 영역에서 라우팅 배선은 2개의 금속층에 배열되어 배선 영역의 제한된 공간의 문제를 해결할 수 있다.
구체적인 실시예에서, 본 발명의 일 실시예에서 제공하는 어레이 기판은 어레이 기판의 제조 공정이 완료된 후 배선 영역 및 바인딩 영역이 벤딩을 통해 디스플레이 패널의 후면으로 벤딩되어 디스플레이 패널의 베젤을 줄일 수 있다.
특정 구현 동안, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 9에 도시된 바와 같이, 스캐닝 신호 라우팅 배선(Cn), 데이터 신호선(Dm), 기준 신호선(Vm) 및 포지티브 신호선(Hm) 은 모두 세로 신호선으로 규제된다.
베젤 영역(A2)은 배선 영역(A22)으로부터 멀리 떨어진 바인딩 영역(A23)의 일측에 위치하는 제1 신호 입력 영역(A24), 및 바인딩 영역(A21)으로부터 멀리 떨어진 데이터 신호선(Dm)의 일측에 위치하는 제2 신호 입력 영역(A25)을 포함한다.
제1 신호 입력 영역(A24)에는 모든 세로 신호선과 일대일 대응하는 제1 입력 전극(Tp1)이 배치되고, 표시 영역(A1)의 모든 세로 신호선은 바인딩 영역(A21)과 배선 영역(A22) 에 위치한 라우팅 배선을 통해 대응하는 제1 입력 전극(Tp1)과 순차적으로 연결된다.
제2 신호 입력 영역(A25)에는 모든 종방향 신호선과 일대일 대응하는 제2 입력 전극(Tp2)이 배치되어 있다.
예를 들어, 배선 영역(A22)에서 스캐닝 신호 라우팅 배선(Cn)과 연결된 라우팅 배선(041) 및 데이터 신호 배선(Dm)과 연결된 라우팅 배선(042)은 모두 제1 금속층에 위치한다. 배선 영역(A22)에서, 기준 신호선(Vm)과 연결된 라우팅 배선(051) 및 포지티브 신호선(Hm)과 연결된 라우팅 배선(052)은 모두 제2 금속층에 위치한다.
구체적으로, 도 11에 도시된 바와 같이, 제2 금속층에 위치하는 스캐닝 신호 라우팅 배선(Cn)은 바인딩 영역(A21)과 제2 금속층에 위치한 배선(03), 및 배선 영역(A22)과 제1 금속층에 위치한 라우팅 배선(041)을 순차적으로 통해 투명 도전층(103)을 거쳐 바인딩 영역(A23)의 제1 칩 IC1에 바인딩된다. 또한 제2 금속층에 위치하는 스캐닝 신호 라우팅 배선(Cn)은 제1 신호 입력 영역(A24)의 제1 입력 전(Tp1)과 연결된다. 여기서, 데이터 신호선의 막층 관계는 스캐닝 신호 라우팅 배선과 동일하므로 여기에서 자세히 반복하지 않는다.
구체적으로, 도 12에 도시된 바와 같이, 제2 금속층에 위치하는 기준 신호선(Vm)은 바인딩 영역(A21)과 제2 금속층에 위치한 라우팅 배선(03), 및 배선 영역(A22) 및 제2 금속층에 위치한 라우팅 배선(051) 을 순차적으로 통해 투명 도전층(103)을 거쳐 바인딩 영역(A23)의 제1 칩 IC1에 바인딩된다. 또한 상기 제2 금속층에 위치하는 기준 신호선(Vm)은 제1 신호 입력 영역(A24)의 제1 입력 전(Tp1)과 연결된다. 여기서 포지티브 신호선의 막층 관계는 기준 신호선과 동일하므로 여기에서 자세히 반복하지 않는다.
선택적으로, 본 발명의 실시예에 의해 제공되는 어레이 기판에서, 도 9에 도시된 바와 같이, 주사선(Sn)의 일단에 위치하는 베젤 영역(A2)은 제3 신호 입력 영역(A26)을 포함한다. 주사선(Sn)의 타단에는 제4 신호 입력 영역(A27)이 있고, 제3 신호 입력 영역(A26)에는 모든 주사선(Sn)과 일대일로 대응하는 제3 입력 전극(Tp3)이 배열되어 있다. 제4 입력 전극(Tp4)은 제4 신호 입력 영역(A27)에는 모든 주사선(Sn)과 일대일 대응으로 배치되어 있다.
특정 구현 동안, 어레이 기판 상의 모든 세로 신호선이 정상인지 여부는 하나의 입력 전극에 신호를 입력하고 다른 입력 전극의 신호를 검출하는 방식으로 검출될 수 있다. 검출이 완료된 후 양품임을 확인되어 신호 입력 영역이 잘릴 수 있으며 패널의 후기 사용에 영향을 미치지 않는다.
동일한 본 발명의 사상에 기초하여, 본 발명의 일 실시예는 본 발명의 일 실시예에서 제공하는 임의의 어레이 기판을 검출하는 방법을 더 제공한다. 표시 영역의 세로 신호선 및 주사선은 모두 검출될 라인이며 도 14에 도시된 바와 같이, 상기 검출 방법은 다음 단계를 포함한다.
S101에서, 각각의 검출될 라인에 대해, 검출될 라인과 연결된 하나의 입력 전극에 테스트 신호를 입력한다.
S102에서, 검출될 라인과 연결된 다른 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호를 출력하지 않으면 상기 검출될 라인이 단선된 것으로 결정한다.
S103에서, 테스트 신호 출력 신호와 함께 입력되는 검출될 라인을 제외한 다른 검출될 라인의 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호를 출력하면, 테스트 신호가 입력된 검출될 라인과 신호를 출력하는 입력 전극이 있는 다른 검출될 라인 사이에 단락이 발생한 것으로 결정한다.
본 발명의 실시예에 의해 제공되는 방법에 의해, 입력 전극에 신호를 입력하고 다른 입력 전극에 의해 출력되는 신호를 검출함으로써 검출될 라인에 단락 또는 단선이 발생하는지 여부를 검출할 수 있으며 검출 방법이 간단하다. 비용을 줄이기 위해 상기 검출 방법은 어레이 기판 전극의 제조 공정에 적용된다.
특정 구현 동안, 본 발명의 실시예에서 제공하는 검출 방법에서, 단계 S102 및 단계 S103의 순서는 제한되지 않으며, 단계 S102는 단계 S103 이전에 실행될 수 있고 그 반대의 경우도 가능하지만 여기에 제한되지는 않는다.
본 발명의 실시예에 의해 제공되는 어레이 기판을 검출하기 위한 방법의 적용은 실시예를 통해 아래에서 설명된다.
특정 구현 동안, 예를 들어 제조 중에 제2 금속층이 제1 금속층 아래에 위치하는 것으로 가정하고, 제2 금속층이 먼저 제조되고, 스캐닝 신호 라우팅 배선, 데이터 신호선, 기준 신호선 및 포지티브 신호선은 제2 금속층에 형성된다. 기준 신호선 및 포지티브 신호선에 대해 현재 제1 신호 입력 영역의 제1 입력 전극 및 제2 신호의 제2 입력 전극 입력 영역은 기준 신호선과 포지티브 신호선이 정상인지 여부를 검출하기 위해 서로 협력한다. 예를 들어, 기준 신호선의 제1 입력 전극에 테스트 신호를 입력하여 상기 기준 신호선과 연결된 제2 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호 출력이 있으면 상기 기준 신호선이 정상이라고 판단하고, 신호 출력이 없으면 상기 기준 신호선이 단선된 것으로 판단하여 상기 기준 신호선을 수리한다. 상기 기준 신호선을 제외한 다른 신호선과 연결된 제1 입력 전극 또는 제2 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호 출력이 없으면 상기 기준 신호선과 다른 신호선 사이에 단락이 없다고 판단한다. 신호 출력이 있으면 상기 기준 신호선과 다른 신호선 사이에 단락이 있다고 판단하여 단락이 발생한 신호선을 수리한다. 모든 기준 신호선과 포지티브 신호선이 정상으로 된 후 평탄화층이 계속 증착되고 평탄화층에 비아홀이 형성된다. 이때 기준 신호선과 포지티브 신호선에 대한 검출을 반복한 후 검출 결과가 정상이면, 제2 금속층이 계속 증착된다. 제2 금속층에 주사선이 형성되고, 데이터 신호선 및 스캐닝 신호 라우팅 배선이 제1 출력 전극과의 신호적 연결이 완성된다. 이때 제1 신호 입력 영역의 제1 입력 전극, 제2 신호 입력 영역의 제2 입력 전극, 제3 신호 입력 영역의 제3 입력 전극 및 제4 신호 입력 영역의 제4 입력 전극 사이에 서로 협력하여 어레이 기판 상의 모든 신호선이 정상인지 여부를 검출한다. 단락 또는 단선이 발생하면 수리하여 모든 신호선이 정상이고 이후의 제조과정이 계속되기 때문에 신호선의 비정상으로 인해 어레이 기판이 연속적으로 긁히는 사태를 방지할 수 있어 원가를 절감할 수 있다.
동일한 본 발명의 개념에 기초하여, 본 발명의 일 실시예는 본 발명의 일 실시예에서 제공되는 복수의 어레이 기판들을 포함하는 스플라이싱 디스플레이 패널을 더 제공한다. 위 스플라이싱 디스플레이 패널의 문제점을 해결하는 원리는 상술한 어레이 기판과 유사하므로, 상기 스플라이싱 디스플레이 패널의 구현은 상술한 어레이 기판의 구현을 참조할 수 있으며, 중복 설명은 생략한다.
특정 구현 동안, 본 발명의 실시예에 의해 제공되는 스플라이싱 디스플레이 패널에서, 어레이 기판의 제2 신호 입력 영역, 제3 신호 입력 영역 및 제4 신호 입력 영역은 어레이 기판 제조 절차 후에 절단될 수 있으며 이후의 스플라이싱 제조 절차에 영향을 주지 않고, 배선 영역과 바인딩 영역이 바인딩 영역을 통해 디스플레이 패널의 후면으로 구부러져 디스플레이 패널의 베젤 너비가 주일 수 있도록 한다.
특정 구현 동안, 본 발명의 실시예에 의해 제공되는 스플라이싱 디스플레이 패널에서, 복수의 어레이 기판은 배선 영역 및 바인딩 영역을 통해 디스플레이 패널 후면으로 구부러진다. 기술적 가치는 패터닝 공정이 적고, 백공정이 필요 없고, 공정 복잡도가 낮고, 베젤이 작은 등의 장점으로 인해 상당히 높다.
본 발명의 실시예에 의해 제공되는 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널에서 어레이 기판의 각 픽셀은 적어도 3색 이상의 서브 픽셀 및 각 서브 픽셀이 발광하도록 구동하는 픽셀 구동 칩을 포함한다. 각각의 서브 픽셀은 적어도 하나의 무기 발광 다이오드를 포함한다. 표시 영역은 무기 발광 다이오드의 양극과 연결된 포지티브 신호선, 픽셀 구동 칩과 연결된 데이터 신호선, 주사선 및 기준 신호선을 포함한다. 픽셀 구동 칩은 주사선의 제어 하에 데이터 신호선의 신호를 서로 다른 색상의 서브 픽셀에 시분할로 기록하도록 구성된다. 즉, 본 발명의 실시예에서, 모든 픽셀은 픽셀 구동 칩에 의해 직접 구동되어 표시를 구현한다. 게다가 모든 픽셀은 픽셀 구동 칩에 의해 직접 구동될 수 있으므로 마이크로 무기 발광 다이오드에 큰 전류 밀도를 제공할 수 있다.
본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 본 발명의 사상 및 범위를 벗어나지 않고 본 발명에 대한 다양한 변경 및 변형을 가할 수 있음은 자명하며, 이 경우 본 발명의 이러한 변경 및 변형이 본 발명의 범위에 포함된다면 본 발명의 청구범위 및 그 등가물에 대해, 본 발명은 또한 이러한 변경 및 변형을 포함하고자 한다.

Claims (17)

  1. 어레이 기판으로서,
    상기 어레이 기판은 표시 영역 및 베젤 영역을 포함하고, 상기 표시 영역은 복수의 주사선, 복수의 데이터 신호선, 복수의 포지티브 신호선, 복수의 기준 신호선 및 어레이 모드로 배열된 복수의 픽셀을 포함하고,
    상기 복수의 픽셀 중의 적어도 하나는 적어도 3색 이상의 서브 픽셀 및 상기 서브 픽셀 각각을 구동하는 픽셀 구동 칩을 포함하고,
    상기 서브 픽셀 각각은 적어도 하나의 무기 발광 다이오드를 포함하고,
    상기 픽셀 구동 칩은 픽셀 구동 칩에 의해 구동하는 각각의 상기 서브 픽셀에서 상기 무기 발광 다이오드의 양극, 상기 복수의 데이터 신호선 중 적어도 하나의 데이터 신호선, 상기 복수의 주사선 중 적어도 하나의 주사선 및 상기 복수의 기준 신호선 중 적어도 하나의 기준 신호선과 연결되고,
    상기 픽셀 구동 칩은 상기 주사선의 제어 하에 상기 데이터 신호선의 신호를 시분할하여 서로 다른 색상의 서브 픽셀에 기입하도록 구성되고, 상기 기준 신호선은 상기 픽셀 구동 칩에 네거티브 신호를 제공하여 상기 무기 발광 다이오드와 상기 픽셀 구동 칩 사이에 전류 회로를 형성하도록 하는, 어레이 기판.
  2. 제1항에 있어서,
    상기 복수의 픽셀은 N개의 제1 방향으로 배열된 픽셀 행 및 M개의 제2 방향으로 배열된 M열 픽셀 열을 포함하고, N 및 M은 모두 1보다 큰 정수이며,
    복수의 상기 주사선은 상기 제1 방향으로 연장되고 상기 제2 방향으로 배열되고, 상기 복수의 데이터 신호선은 상기 제2 방향으로 연장되고 상기 제1 방향으로 배열되고, 상기 복수의 포지티브 신호선은 상기 제2 방향으로 연장되고 상기 제1 방향으로 배열되고, 상기 복수의 기준 신호선은 상기 제2 방향으로 연장되고 상기 제1 방향으로 배열되고,
    상기 제1 방향은 상기 제2 방향과 상이한, 어레이 기판.
  3. 제2항에 있어서,
    각 상기 픽셀 행은 상기 복수의 주사선 중 하나에 대응하고, 각 상기 픽셀 열은 상기 복수의 데이터 신호선 중 하나, 상기 복수의 기준 신호선 중의 하나 및 상기 복수의 포지티브 신호선 중의 하나에 대응하는, 어레이 기판.
  4. 제2항에 있어서,
    상기 픽셀은 제1 색상 서브 픽셀, 제2 색상 서브 픽셀 및 제3 색상 서브 픽셀을 포함하고,
    각 상기 픽셀 행은 상기 복수의 주사선 중 하나에 대응하고, 각 상기 픽셀 열은 상기 복수의 데이터 신호선 중 하나, 상기 복수의 기준 신호선 중 하나 및 상기 복수의 포지티브 신호선 중 두 포지티브 신호선에 대응하고,
    상기 두 포지티브 신호선 중 하나는 상기 제1 색상 서브 픽셀의 무기 발광 다이오드의 양극과 연결되고, 다른 하나의 포지티브 신호선은 상기 제3 색상 서브 픽셀 및 상기 제2 색상 서브 픽셀의 무기 발광 다이오드의 양극과 연결되는, 어레이 기판.
  5. 제3항 또는 제4항에 있어서,
    상기 표시 영역은 복수의 상기 주사선 각각에 대응하게 연결된 스캐닝 신호 배선을 더 포함하고, 상기 스캐닝 신호 배선은 상기 제2 방향으로 연정되는, 어레이 기판.
  6. 제5항에 있어서,
    N=M이며, 각 픽셀 열의 일측에는 상기 스캐닝 신호 라우팅 배선 하나가 대응하게 배치되고, 인접한 두 픽셀 열 사이에 상기 스캐닝 신호 라우팅 배선 하나만 배치되는, 어레이 기판.
  7. 제5항에 있어서,
    N>M이며,적어도 하나의 픽셀 열의 양측 각각에 적어도 하나의 상기 스캐닝 신호 라우팅 배선이 배치되고,
    적어도 일부 인접한 두 픽셀 열 사이에 적어도 하나의 상기 스캐닝 신호 라우팅 배선이 배치되고, 인접한 두 픽셀 열 사이에 배치된 상기 스캐닝 신호 라우팅 배선의 수는 2를 초과하지 않는, 어레이 기판.
  8. 제5항에 있어서,
    상기 주사선은 제1 금속층에 있고, 상기 스캐닝 신호 라우팅 배선, 상기 데이터 신호선, 상기 기준 신호선 및 상기 포지티브 신호선은 제2 금속층에 있는, 어레이 기판.
  9. 제8항에 있어서,
    상기 데이터 신호선의 일단의 상기 베젤 영역은 상기 표시 영역으로부터 순차적으로 멀리 떨어진 바인딩 영역, 배선 영역 및 바인딩 영역을 포함하고,
    상기 바인딩 영역에 적어도 하나의 제1 칩 및 적어도 하나의 제2 칩이 배치되고,
    상기 스캐닝 신호 라우팅 배선과 상기 데이터 신호선은 상기 바인딩 영역과 상기 배선 영역의 배선을 통해 상기 제1 칩과 바인딩 모드로 순차적으로 연결되고,
    상기 기준 신호선과 상기 포지티브 신호선은 상기 바인딩 영역과 상기 배선 영역의 배선을 통해 상기 제2 칩과 바인딩 모드로 순차적으로 연결되는, 어레이 기판.
  10. 제9항에 있어서,
    상기 바인딩 영역에 복수의 상기 제1 칩과 복수의 상기 제2 칩이 배치되고,
    상기 제1 칩과 상기 제2 칩은 상기 바인딩 영역에서 이격되어 분포되는, 어레이 기판.
  11. 제9항에 있어서,
    상기 바인딩 영역의 배선은 상기 제2 금속층에 배치되는, 어레이 기판.
  12. 제9항에 있어서,
    상기 배선 영역에서 상기 스캐닝 신호 라우팅 배선과 연결된 배선과 상기 데이터 신호선과 연결된 배선은 상기 제1 금속층에 배치되고,
    상기 배선 영역에서 상기 기준 신호선과 연결된 배선과 상기 포지티브 신호선과 연결된 배선은 상기 제2 금속층에 배치되는, 어레이 기판.
  13. 제9항에 있어서,
    상기 배선 영역에서 상기 스캐닝 신호 라우팅 배선과 연결된 배선과 상기 데이터 신호선과 연결된 배선은 상기 제2 금속층에 배치되고,
    상기 배선 영역에서 상기 기준 신호선과 연결된 배선 및 상기 포지티브 신호선과 연결된 배선은 상기 제1 금속층에 배치되는, 어레이 기판.
  14. 제9항에 있어서,
    상기 스캐닝 신호 라우팅 배선, 상기 데이터 신호선, 상기 기준 신호선 및 상기 포지티브 신호선은 모두 세로 신호선이고,
    상기 베젤 영역은 상기 배선 영역으로부터 멀리 떨어진 상기 바인딩 영역의 일측에 배치된 제1 신호 입력 영역 및 상기 바인딩 영역으로부터 멀리 떨어진 상기 데이터 신호선의 일측에 배치된 제2 신호 입력 영역을 포함하고,
    상기 제1 신호 입력 영역에 각각의 상기 세로 신호선과 일대일로 대응되는 제1 입력 전극이 배치되고, 각 상기 표시 영역 내의 각 상기 세로 신호선은 상기 바인딩 영역과 상기 배선 영역에 배치된 배선을 순차적으로 통해 대응되는 상기 제1 입력 전극과 연결되고,
    상기 제2 신호 입력 영역에 각 상기 세로 신호선과 일대일 대응 연결된 제2 입력 전극이 배치되는, 어레이 기판.
  15. 제14항에 있어서,
    상기 주사선의 일단의 상기 베젤 영역은 제3 신호 입력 영역을 포함하고,
    상기 주사선의 타단의 상기 베젤 영역은 제4 신호 입력 영역을 포함하고,
    상기 제3 신호 입력 영역에 각 상기 주사선과 일대일 대응 연결된 제3 입력 전극이 구비되고,
    상기 제4 신호 입력 영역에 각 상기 주사선과 일대일 대응 연결된 제4 입력 전극이 구비되는, 어레이 기판.
  16. 제1항 내지 제15항 중 어느 한 항의 복수의 어레이 기판을 포함하는 스플라이싱 디스플레이 패널.
  17. 제14항 또는 제15항에 기재된 어레이 기판을 검출하는 방법으로서,
    상기 표시 영역 내의 상기 세로 신호선 및 상기 주사선은 모두 검출될 라인이고,
    상기 검출 방법은,
    각 상기 검출될 라인에 대해 상기 검출될 라인과 연결된 하나의 입력 전극에 테스트 신호를 입력하는 단계;
    상기 검출될 라인과 연결된 다른 하나의 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호를 출력하는 입력 전극이 없으면 상기 검출될 라인이 단선된 것으로 판단하는 단계;
    상기 테스트 신호가 입력된 상기 검출될 라인을 제외한 다른 검출될 라인의 입력 전극이 신호를 출력하는지 여부를 검출하고, 신호를 출력하는 입력 전극이 있으면 상기 테스트 신호가 입력된 상기 검출될 라인과 입력 전극에 신호가 출력되는 다른 상기 검출될 라인 사이에 단락이 발생한다고 판단하는 단계를 포함하는, 어레이 기판을 검출하는 방법.
KR1020227017342A 2020-05-13 2021-04-08 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널 KR20230009867A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202010404359.0 2020-05-13
CN202010404359.0A CN113689796A (zh) 2020-05-13 2020-05-13 阵列基板、其检测方法及拼接显示面板
PCT/CN2021/085957 WO2021227713A1 (zh) 2020-05-13 2021-04-08 阵列基板、其检测方法及拼接显示面板

Publications (1)

Publication Number Publication Date
KR20230009867A true KR20230009867A (ko) 2023-01-17

Family

ID=78525361

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227017342A KR20230009867A (ko) 2020-05-13 2021-04-08 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널

Country Status (6)

Country Link
US (1) US12002410B2 (ko)
EP (1) EP4033477A4 (ko)
JP (1) JP2023524191A (ko)
KR (1) KR20230009867A (ko)
CN (1) CN113689796A (ko)
WO (1) WO2021227713A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11694607B2 (en) * 2021-03-04 2023-07-04 Boe Technology Group Co., Ltd. Light emitting substrate, display apparatus, and method of driving light emitting substrate
CN117413312A (zh) * 2022-04-24 2024-01-16 京东方科技集团股份有限公司 电子设备及显示驱动方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6496238B1 (en) * 2000-01-21 2002-12-17 Rainbow Displays, Inc. Construction of large, robust, monolithic and monolithic-like, AMLCD displays with wide view angle
EP2453434A1 (en) 2010-11-16 2012-05-16 Imec Holographic visualisation system comprising a high data refresh rate DND driver array
KR102144767B1 (ko) 2014-06-02 2020-08-31 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
WO2016200635A1 (en) * 2015-06-10 2016-12-15 Sxaymiq Technologies Llc Display panel redundancy schemes
US10650737B2 (en) * 2015-09-25 2020-05-12 Apple Inc. Hybrid micro-driver architectures having time multiplexing for driving displays
KR102479508B1 (ko) 2016-03-31 2022-12-20 삼성디스플레이 주식회사 표시 장치
KR102246926B1 (ko) * 2016-11-09 2021-04-30 삼성전자주식회사 Led 디스플레이 모듈 및 디스플레이 장치
KR20180065061A (ko) 2016-12-06 2018-06-18 삼성디스플레이 주식회사 표시 장치
KR102507830B1 (ko) 2017-12-29 2023-03-07 엘지디스플레이 주식회사 디스플레이 장치
KR102555211B1 (ko) 2017-12-29 2023-07-12 엘지디스플레이 주식회사 발광 표시 장치
KR102555210B1 (ko) 2017-12-29 2023-07-12 엘지디스플레이 주식회사 발광 표시 장치
CN109298801B (zh) 2018-10-19 2020-05-12 合肥京东方光电科技有限公司 一种触控显示装置及其驱动方法
CN111103726B (zh) 2018-10-29 2022-03-18 北京小米移动软件有限公司 背光源、显示装置和背光源控制方法
WO2021167292A1 (en) * 2020-02-20 2021-08-26 Samsung Electronics Co., Ltd. Display apparatus and control method thereof
CN211654192U (zh) 2020-05-13 2020-10-09 京东方科技集团股份有限公司 阵列基板及拼接显示面板

Also Published As

Publication number Publication date
EP4033477A4 (en) 2023-04-19
WO2021227713A1 (zh) 2021-11-18
US20220406245A1 (en) 2022-12-22
EP4033477A1 (en) 2022-07-27
US12002410B2 (en) 2024-06-04
CN113689796A (zh) 2021-11-23
JP2023524191A (ja) 2023-06-09

Similar Documents

Publication Publication Date Title
CN211654192U (zh) 阵列基板及拼接显示面板
US9337241B2 (en) Pixel patterns for organic light-emitting diode display
CN111668278A (zh) 一种显示面板及显示装置
CN113805378B (zh) 发光基板及显示装置
KR20190053347A (ko) 엘이디 구동 유닛들이 형성된 tft 기판을 갖는 엘이디 디스플레이 장치
CN111128048B (zh) 显示面板以及显示装置
CN111653584B (zh) 显示面板及其制作方法、显示装置
WO2023071560A1 (zh) 显示模组和显示设备
KR20230009867A (ko) 어레이 기판, 이를 검출하기 위한 방법 및 스플라이싱 디스플레이 패널
US11455959B2 (en) Display device
CN114550652B (zh) 显示基板以及显示装置
CN113078196B (zh) 显示面板
KR101838567B1 (ko) 액정표시장치 및 그 제조방법
CN210984239U (zh) 显示基板和显示装置
US20230140104A1 (en) Display panel, driving method, and display device with real time switch of forward and reverse scanning
CN114566520A (zh) 显示基板以及显示装置
KR20160011202A (ko) 대형 화소 매트릭스를 갖는 전기 광학 디바이스
CN112740101A (zh) 显示装置及其制备方法
JP7440705B2 (ja) 駆動バックプレーン、表示パネル及びその製造方法
CN115482769A (zh) 像素驱动电路及其驱动方法、显示基板
CN115104186A (zh) 显示基板、显示面板、显示装置
US11574936B2 (en) Display panel, preparation method thereof, and display device
US11854493B2 (en) Display substrate and display device
US20230268324A1 (en) Display panel and display device
CN115295602A (zh) 一种显示面板及显示装置

Legal Events

Date Code Title Description
A201 Request for examination