CN116964743A - 显示基板及显示装置 - Google Patents

显示基板及显示装置 Download PDF

Info

Publication number
CN116964743A
CN116964743A CN202280000317.8A CN202280000317A CN116964743A CN 116964743 A CN116964743 A CN 116964743A CN 202280000317 A CN202280000317 A CN 202280000317A CN 116964743 A CN116964743 A CN 116964743A
Authority
CN
China
Prior art keywords
line
transistor
voltage signal
signal line
esd protection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280000317.8A
Other languages
English (en)
Inventor
初志文
张波
屈忆
王欣欣
冯翱远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN116964743A publication Critical patent/CN116964743A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一种显示基板及显示装置,该显示基板,包括:显示区域和位于所述显示区域周边的非显示区域,所述非显示区域包括:至少一个静电放电ESD保护单元,每一个ESD保护单元包括:多个串联的晶体管,每一个晶体管的第一极与栅极连接,且多个晶体管沿第一倾斜方向排布,第一倾斜方向与第一方向之间具有第一预设夹角,第一预设夹角为10°至80°,第一方向为显示区域中栅线的延伸方向。

Description

显示基板及显示装置 技术领域
本公开实施例涉及但不限于显示技术领域,尤其涉及一种显示基板及显示装置。
背景技术
显示基板(如阵列基板)制备工艺中,显示基板上容易出现静电放电(Electro-Static discharge,ESD),对显示基板上的走线或电路造成损伤,因此,为了避免ESD损伤,通常会在显示基板上设置ESD保护单元。然而,一些技术中的ESD保护单元布设方案不利于布线空间的合理利用。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
一方面,本公开实施例提供了一种显示基板,包括:显示区域和位于所述显示区域周边的非显示区域,所述非显示区域包括:至少一个静电放电ESD保护单元,每一个ESD保护单元包括:多个串联的晶体管,每一个晶体管的第一极与栅极连接,且多个晶体管沿第一倾斜方向排布,第一倾斜方向与第一方向之间具有第一预设夹角,第一预设夹角为10°至80°,第一方向为显示区域中栅线的延伸方向。
另一方面,本公开实施例还提供了一种显示装置,包括:上述实施例中所述的显示基板。
本公开的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的其他优点可通过在说明书以及附图中所描述的方案来实现和获得。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开的技术方案的限制。附图中每个部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
图1A为一种显示基板的结构示意图;
图1B为图1A所示显示基板中第一角部区域的排布示意图;
图1C为图1A所示显示基板中第一角部区域的仿真电流密度图;
图2为本公开示例性实施例中的显示基板的结构示意图;
图3A为本公开示例性实施例中的ESD保护单元的第一种排布示意图;
图3B为本公开示例性实施例中的ESD保护单元的第二种排布示意图;
图4为本公开示例性实施例中的ESD保护单元的等效电路示意图;
图5A为本公开示例性实施例中的形成ESD保护单元中半导体层后的结构示意图;
图5B为本公开示例性实施例中的形成ESD保护单元中第一导电层后的结构示意图;
图5C为本公开示例性实施例中的形成ESD保护单元中第二导电层后的结构示意图;
图5D为本公开示例性实施例中的形成ESD保护单元中第三导电层后的结构示意图;
图6为图2所示显示基板中第一角部区域的排布示意图。
具体实施方式
本文描述了多个实施例,但是该描述是示例性的,而不是限制性的,在本文所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在示例性实施方式中进行了讨论,但是所公开的特征的许多其它组合方式是可能的。除非特意加以限制的情况以 外,任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结合使用,或可以替代任何其它实施例中的任何其他特征或元件。
在描述具有代表性的实施例时,说明书可能已经将方法或过程呈现为特定的步骤序列。然而,在该方法或过程不依赖于本文步骤的特定顺序的程度上,该方法或过程不应限于的特定顺序的步骤。如本领域普通技术人员将理解的,其它的步骤顺序是可能的。因此,说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。此外,针对该方法或过程的权利要求不应限于按照所写顺序执行它们的步骤,本领域技术人员可以容易地理解,这些顺序可以变化,并且仍然保持在本公开实施例的精神和范围内。
在附图中,有时为了明确起见,夸大表示了每个构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中每个部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述每个构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以根据情况理解上述术语在本公开中的含义。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的 电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”例如可以是电极或布线,或者是晶体管等开关元件,或者是电阻器、电感器或电容器等其它功能元件等。
在本说明书中,晶体管是指至少包括栅电极(栅极或控制极)、漏电极(漏电极端子、漏区域或漏极)以及源电极(源电极端子、源区域或源极)这三个端子的元件。晶体管在漏电极与源电极之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,为了区分晶体管除栅电极(栅极或控制极)之外的两极,直接描述了其中一极为第一极,另一极为第二极,其中,第一极可以为漏电极且第二极可以为源电极,或者,第一极可以为源电极且第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
本公开实施例中的晶体管均可以为薄膜晶体管(Thin Film Transistor,TFT)或场效应管(Field Effect Transistor,FET)或其它特性相同的器件。例如,本公开实施例中使用的薄膜晶体管可以包括但不限于氧化物晶体管(Oxide TFT)或者低温多晶硅薄膜晶体管(Low Temperature Poly-silicon TFT,LTPS TFT)等。这里,本公开实施例对此不做限定。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
本公开实施例中的“一体结构”可以是指两种(或两种以上)结构通过同一道沉积工艺形成并通过同一道构图工艺得以图案化而形成的彼此连接的结构,它们的材料可以相同或不同。
在本公开实施例中,第一方向X可以是指显示区域中栅线的延伸方向或 者水平方向,第二方向Y可以是指显示区域中数据线的延伸方向或者竖直方向,第三方向Z可以是指垂直于显示基板平面的方向或者显示基板的厚度方向等。其中,第一方向X和第二方向Y可以相互垂直,第一方向X和第三方向Z可以相互垂直。
为了便于本领域技术人员更好地理解本公开的技术方案,下面对本公开示例性实施例中可能涉及到的技术名词进行简要介绍。
静电放电(ESD)是指具有不同静电荷电位的物体相互靠近或直接接触引起的电荷转移,简单来说,就是静电电荷瞬间从一个物体移到另一个物体上,形成一个电荷转移的过程的现象,即具有不同静电电势(电位差)的物体或表面之间的静电电荷转移。阵列基板栅极驱动(Gate Driver on Array,GOA)技术是指将用于驱动栅线的GOA单元设置在非显示区域的技术。
随着显示技术的发展,“屏占比”已经成为显示产品比较重要的性能参数,根据消费者对显示产品便携、视角效果等方面的追求,高分辨率、窄边框甚至全屏显示成为显示产品发展的新趋势,因此边框的窄化在显示产品设计中越来越受到重视。
图1A为一种显示基板的结构示意图,如图1A所示,显示基板可以包括显示区域(又可称为有效显示区(Active Area,AA))100和位于显示区域100周边的非显示区域200。这里,图1A中是以显示区域100的外形和非显示区域的外形均为带倒圆角的矩形形状为例进行示意。
在一种示例性实施例中,如图1A所示,显示区域100可以包括:在第一方向X上相对设置的第一边缘(又可称为左边缘)和第二边缘(又可称为右边缘),以及在第二方向Y上相对设置的第三边缘(又可称为上边缘)和第四边缘(又可称为下边缘),相邻边缘之间通过弧形的倒角连接,形成倒圆角的四边形形状。例如,第一边缘和第二边缘可以平行于第二方向Y,第三边缘和第四边缘可以平行于第一方向X,第一方向X可以是显示区域中栅线的延伸方向,第二方向Y可以是显示区域中数据线的延伸方向,第一方向X和第二方向Y可以相互垂直。
在一种示例性实施例中,非显示区域200的外形可以为矩形倒圆角形状。例如,如图1A所示,非显示区域200可以包括:在第二方向Y上相对设置 的第一边框区域(又可称为下边框区域)201和第二边框区域(又可称为上边框区域)202,在第一方向X上相对设置的第三边框区域(又可称为左边框区域)203和第四边框区域(又可称为右边框区域)204,非显示区域200还可以包括:连接第一边框区域201和第三边框区域203的第一角部区域211、连接第一边框区域201和第四边框区域204的第二角部区域212、连接第二边框区域202和第三边框区域203的第三角部区域213、以及连接第二边框区域202和第四边框区域204的第四角部区域214。
图1B为图1A所示显示基板中第一角部区域的排布示意图,图1C为图1A所示显示基板中第一角部区域的仿真电流密度图。其中,图1B和图1C中是以非显示区域中的一个倒圆角的第一角部区域211为例进行示意。图1C中是以箭头所指区域表示第一电源线VSS中电流密度较大的走线部分。
在一种示例性实施例中,如图1B和图1C所示,显示装置(如手机等)的内部电路单元,从显示基板的连接外部电路的一端(Pad端)向GOA单元提供的信号,要经过弯折(Bending)区进行转接,而从Bending区开始的引线至接入GOA单元前的这段金属走线较长,容易因走线较长导致角部区域静电电荷累积,因此,可以在圆弧形的角部区域中设置静电放电(ESD)保护单元来防止ESD损伤。但是,一些技术中的ESD保护单元布设不合理,布线空间被浪费,使得ESD保护单元在一定程度上占据了下部分的布线空间。例如,ESD保护单元在一定程度上会侵占第一电源线VSS的走线的布线空间,导致第一电源线VSS的电流密度较大,增加第一电源线VSS灼伤的风险,使得显示产品的均一性和良率降低。
本公开实施例提供一种显示基板。该显示基板可以包括:显示区域和位于显示区域周边的非显示区域,非显示区域可以包括:至少一个ESD保护单元,每一个ESD保护单元可以包括:多个串联的晶体管,每一个晶体管的第一极与栅极连接,且多个晶体管沿第一倾斜方向DR1排布,第一倾斜方向DR1与第一方向X之间具有第一预设夹角,其中,第一预设夹角可以约为10°至80°,第一方向X为显示区域中栅线的延伸方向。
如此,通过将ESD保护单元中的多个串联的晶体管的排布方向与第一方向X呈第一预设角度进行设置,相比于将多个串联的晶体管的排布方向与第 一方向X平行设置,可以减小ESD保护单元在第一方向X和与第一方向X垂直的第二方向Y上所占用的布线空间。从而,能够实现减少ESD保护单元的布线空间,避免挤占其它走线的布线空间,实现提升产品的均一性和良率。此外,ESD保护单元采用晶体管结构实现,使得在制造显示基板中的其它晶体管时,可以同时制造ESD保护单元,无需增加额外制造工序。
在一种示例性实施例中,多个晶体管沿第一倾斜方向DR1排布,可以包括:多个晶体管沿第一倾斜方向DR1依次设置且在第二倾斜方向DR2上平齐设置,其中,第二倾斜方向DR2与第一倾斜方向DR1可以垂直。例如,多个晶体管沿第一倾斜方向DR1依次设置可以是指:多个晶体管的有源层沿第一倾斜方向DR1依次设置,多个晶体管的栅极沿第一倾斜方向DR1依次设置,多个晶体管的第一极沿第一倾斜方向DR1依次设置,多个晶体管的第二极沿第一倾斜方向DR1依次设置。
在一种示例性实施例中,多个晶体管沿第一倾斜方向DR1排布,可以包括:每一个晶体管的有源层沿第一倾斜方向DR1延伸,且每一个晶体管的第一极、第二极和栅极均沿第二倾斜方向DR2延伸,第二倾斜方向DR2与第一倾斜方向DR1垂直。
在一种示例性实施例中,在每一个ESD保护单元中,多个晶体管的有源层可以为相互连接的一体结构。
在一种示例性实施例中,多个ESD保护单元中的多个晶体管的有源层可以为相互连接的一体结构。例如,沿第一倾斜方向DR1依次设置的两个ESD保护单元,或者,三个ESD单元中晶体管的有源层可以为相互连接的一体结构。
在一种示例性实施例中,ESD保护单元还可以包括:第一电压信号线VGH、第二电压信号线VGL和静电放电保护线Signal,第一电压信号线VGH与位于ESD保护单元一端的一个晶体管连接,第二电压信号线VGL与位于ESD保护单元另一端的另一个晶体管连接,静电放电保护线Signal与位于该一个晶体管与该另一个晶体管之间的任意一个连接节点连接。其中,连接节点可以是指串联的两个相邻的晶体管之间所形成的节点。例如,以ESD保护单元包括:四个串联的晶体管为例,该位于ESD保护单元一端的一个晶体管 可以是指第1个晶体管,位于ESD保护单元另一端的另一个晶体管可以是指第4个晶体管,该位于该一个晶体管与该另一个晶体管之间的任意一个连接节点可以包括:由第1个晶体管与第2个晶体管串联所形成的第1个连接节点、由第2个晶体管与第3个晶体管串联所形成的第2个连接节点、或者由第3个晶体管与第4个晶体管串联所形成的第3个连接节点。例如,静电放电保护线Signal与由第2个晶体管与第3个晶体管串联所形成的第2个连接节点连接。
这里,静电放电保护线Signal是指显示基板上容易聚集静电电荷的走线,ESD保护单元被配置为释放静电放电保护线Signal上聚集的静电电荷。例如,静电电荷可以为正电荷或者负电荷。
在一种示例性实施例中,以ESD保护单元与GOA单元连接为例,静电放电保护线Signal可以包括但不限于:第一时钟信号线ESTV、第二时钟信号线ECB、第三时钟信号线ECK、第四时钟信号线GSTV、第五时钟信号线GCB、第六时钟信号线GCK、第七时钟信号线RSTV、第八时钟信号线RCB、或者第九时钟信号线RCK等信号线的至少部分。当然,静电放电保护线Signal还可以为其它需防静电的信号线,这里,本公开实施例对此不做限定。
在一种示例性实施例中,每一条静电放电保护线Signal可以连接一个ESD保护单元,来实现防静电。
在一种示例性实施例中,第一电压信号线VGH的信号为高电平信号,第二电压信号线VGL的信号为低电平信号。
在一种示例性实施例中,针对每一个ESD保护单元,多个串联的晶体管可以包括但不限于:二个串联的晶体管、三个串联的晶体管、四个串联的晶体管、五个串联的晶体管、或者六个串联的晶体管等结构。其中,ESD保护单元中晶体管的数量可以根据实际应用场景进行设置,这里,本公开实施例对此不做限定。
在一种示例性实施例中,非显示区域可以包括:在第二方向上相对设置的第一边框区域和第二边框区域,在第一方向上相对设置的第三边框区域和第四边框区域,连接第一边框区域和第三边框区域的第一角部区域,连接第一边框区域和第四边框区域的第二角部区域,连接第二边框区域和第三边框 区域的第三角部区域,以及连接第二边框区域和第四边框区域的第四角部区域,第一角部区域至第四角部区域中的至少一个为弧形的角部区域,ESD保护单元位于弧形的角部区域,第一方向可以为显示区域中栅线的延伸方向,第二方向可以为显示区域中数据线的延伸方向。
在一种示例性实施例中,显示基板的非显示区域可以包括但不限于:栅极驱动电路(Gate GOA单元)、发光控制驱动电路(EM GOA单元)、静电放电保护单元(ESD电路)和走线(如,第一电源线VSS)。当然,非显示区域还可以包括:其它电路,例如,用于向数据线提供数据电压的源极驱动电路、或者用于性能检测的检测电路(CT)等,这里,本公开实施例对此不做限定。
在一种示例性实施例中,非显示区域还可以包括:第一电源线VSS,第一电源线VSS位于弧形的角部区域中的部分走线包括:沿第一倾斜方向延伸的第一子走线部分和沿第一方向延伸的第二子走线部分。例如,第二子走线部分的宽度可以为300微米至343微米,如,第二子走线部分的宽度可以为323.49微米。例如,第一子走线部分的宽度可以为250微米至270微米之间,第一子走线部分的宽度可以为260微米。其中,宽度是指沿第二方向Y的尺寸特征。这里,本公开示例性实施例对此不作限定。
如此,通过合理设置ESD保护单元所占用的布线空间,可以避免ESD保护单元侵占VSS走线空间,从而,可以增大第一电源线VSS的线宽,能够降低第一电源线VSS的电流,降低第一电源线VSS灼伤的风险。
例如,第一电源线VSS被配置为向显示基板提供低电压信号。
在一种示例性实施例中,非显示区域还可以包括:栅极驱动GOA单元,栅极驱动GOA单元与显示区域中的栅线连接,并与ESD保护单元中的静电放电保护线连接。如此,通过将ESD保护单元沿第一倾斜方向DR1倾斜设置,既可以减少ESD保护单元所占用的布线空间,又可以节省GOA单元与ESD保护单元之间连接线所占用的布线空间。从而,能够有效提升产品均一性和良率。此外,由于GOA单元与对应的ESD保护单元中的静电放电保护线连接,而ESD保护单元被配置为释放静电放电保护线Signal上累积的静电电荷,因此,ESD保护单元能够保护GOA单元避免ESD损伤。
在一种示例性实施例中,显示基板可以为阵列基板。
在一种示例性实施例中,显示基板可以为有机发光二极管(Organic Light Emitting Diode,OLED)显示基板或者液晶显示(Liquid Crystal Display,LCD)显示基板等。这里,本公开实施例对此不做限定。
下面以显示基板中的显示区域和非显示区域的外形均为带倒圆角的矩形形状为例,结合附图对本公开示例性实施例中的显示基板进行说明。
图2为本公开示例性实施例中的显示基板的结构示意图,如图2所示,该显示基板可以包括:显示区域100和位于显示区域100周边的非显示区域200。非显示区域200可以包括:在第二方向Y上相对设置的第一边框区域201和第二边框区域202,在第一方向X上相对设置的第三边框区域203和第四边框区域204,非显示区域200还可以包括:连接第一边框区域201和第三边框区域203的第一角部区域211、连接第一边框区域201和第四边框区域204的第二角部区域212、连接第二边框区域202和第三边框区域203的第三角部区域213、以及连接第二边框区域202和第四边框区域204的第四角部区域214,第一方向X为显示区域100中栅线的延伸方向,第二方向Y为显示区域100中数据线的延伸方向。例如,第一角部区域211至第四角部区域214为倒圆角的角部区域。例如,第一角部区域211可以包括:至少一个ESD保护单元30,第二角部区域212可以包括:至少一个ESD保护单元30。
在一种示例性实施例中,如图2所示,非显示区域100还可以包括:位于显示区域100第一方向X两侧的GOA单元50,GOA单元50与显示区域100中的栅线连接,GOA单元50与对应的ESD保护单元30中的静电放电保护线连接。如此,由于GOA单元50沿着显示区域100的外轮廓进行排布设置,通过将ESD保护单元30沿第一倾斜方向DR1倾斜设置,既可以减少ESD保护单元所占用的布线空间,又可以节省GOA单元与ESD保护单元之间连接线所占用的布线空间。从而,能够有效提升产品均一性和良率。此外,由于GOA单元50与对应的ESD保护单元30中的静电放电保护线连接,而ESD保护单元30被配置为释放静电放电保护线Signal上累积的静电电荷,因此,ESD保护单元30能够保护GOA单元避免ESD损伤。
在一种示例性实施例中,GOA单元50可以包括:多个级联的栅极移位寄存器单元,每一个栅极移位寄存器单元连接显示基板的显示区域中的至少一个栅线,被配置为向显示区域的至少一个栅线提供逐行移位的栅极驱动信号。或者,GOA单元50可以包括:多个级联的发光控制移位寄存器单元,每一个发光控制移位寄存器单元连接显示基板的显示区域中的至少一个栅线,被配置为向显示区域的至少一个栅线提供逐行移位的发光控制信号,即是用于输出发光控制信号的栅极驱动电路。在一些可能的实现方式中,移位寄存器单元的实现形式是多样的,这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图2所示,以GOA单元50包括多个级联的栅极移位寄存器单元为例,可以设置多个级联的栅极移位寄存器单元沿着显示区域100的外轮廓进行排布设置,并设置最后一级的栅极移位寄存器单元的时钟信号线的延伸方向与第一倾斜方向DR1相同或近似相同。如此,通过设置GOA单元50中最后一级的栅极移位寄存器单元的时钟信号线的延伸方向与第一倾斜方向DR1相同,可以减小GOA单元50中最后一级的栅极移位寄存器单元在第一方向X和与第一方向X垂直的第二方向Y上所占用的布线空间,从而,能够减少GOA单元的布线空间,可以节省GOA单元与ESD保护单元之间连接线所占用的布线空间,可以避免侵占其它走线空间,能够有效提升产品均一性和良率。
例如,以最后一级的栅极移位寄存器单元的时钟信号线为折线为例,“最后一级的栅极移位寄存器单元的时钟信号线的延伸方向与第一倾斜方向DR1相同”可以是指:该时钟信号线的主体部分的延伸方向与第一倾斜方向DR1相同;或者,以最后一级的栅极移位寄存器单元的时钟信号线为曲线为例,“最后一级的栅极移位寄存器单元的时钟信号线的延伸方向与第一倾斜方向DR1相同”可以是指:该时钟信号线的切线方向与第一倾斜方向DR1相同。这里,本公开实施例对此不做限定。
例如,最后一级的栅极移位寄存器单元的时钟信号线可以包括:第一时钟信号线ESTV、第二时钟信号线ECB、第三时钟信号线ECK、第四时钟信号线GSTV、第五时钟信号线GCB、第六时钟信号线GCK、第七时钟信号线RSTV、第八时钟信号线RCB、或者第九时钟信号线RCK等信号线中的 至少一种。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图2所示,非显示区域100还可以包括:设置于GOA单元50和ESD保护单元30的远离显示区域100的一侧走线40,例如,走线40可以为第一电源线VSS。如此,通过合理设置ESD保护单元所占用的布线空间,可以避免ESD保护单元侵占第一电源线VSS的走线空间,从而,可以增大第一电源线VSS的线宽,能够降低第一电源线VSS的电流,降低第一电源线VSS灼伤的风险。
图3A为本公开示例性实施例中的ESD保护单元的第一种排布示意图,图3B为本公开示例性实施例中的ESD保护单元的第二种排布示意图。这里,图3A至图3B中的走线仅仅是一种示例性说明,走线的数量并不代表实际数量,走线的形状并不代表实际形状。其中,图3A和图3B中是以显示基板中的一个ESD保护单元,ESD保护单元包括4个串联的晶体管、静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL为例进行示意。图3A中以第一电压信号线VGH、第二电压信号线VGL和静电放电保护线Signal均包括:第一走线和第二走线为例进行示意。图3B中是以以第一电压信号线VGH和第二电压信号线VGL均包括:第一走线和第二走线,静电放电保护线Signal包括:第一走线、第二走线和第三走线为例进行示意。
在一种示例性实施例中,如图3A和图3B所示,ESD保护单元30可以包括:第一电压信号线VGH、第二电压信号线VGL、静电放电保护线Signal和四个串联的晶体管,其中,每一个晶体管的第一极与栅极连接,第一电压信号线VGH与位于ESD保护单元一端的第1个晶体管连接,第二电压信号线VGL与位于ESD保护单元另一端的第4个晶体管连接,静电放电保护线Signal与第2个晶体管和第3个晶体管之间所形成的连接节点连接。
在一种示例性实施例中,如图3A和图3B所示,每一个晶体管的第一极与栅极连接,且四个晶体管沿第一倾斜方向DR1排布,第一倾斜方向DR1与第一方向X之间具有第一预设夹角,第一预设夹角可以约为10°至80°,第一方向X为显示区域中栅线的延伸方向。如此,通过将ESD保护单元30中的四个晶体管沿第一倾斜方向DR1倾斜设置,相比于将ESD保护单元30沿第一方向X水平设置,可以减小ESD保护单元在第一方向X和第二方向 Y上所占用的布线空间。从而,能够实现减少ESD保护单元的布线空间,避免挤占其它走线的布线空间,实现提升显示产品的均一性和良率。这里,第一预设夹角的度数与显示区域(AA区)的角部区域的外轮廓的形状相关,因此,可根据显示区域(AA区)的外轮廓的倒圆角的弧度进行设置,只要能够实现减少ESD保护单元的布线空间,避免挤占其它走线的布线空间即可。本公开实施例对此不做限定。
在一种示例性实施例中,静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL中的至少一条,可以包括:第一走线和第二走线,第一走线与晶体管的第一极和第二极同层设置,第二走线与晶体管的栅极同层设置。例如,第一走线沿第二倾斜方向DR2延伸,第二走线沿第一倾斜方向DR1延伸,第二倾斜方向DR2与第一倾斜方向DR1垂直。
在一种示例性实施例中,如图3A和图3B所示,第一电压信号线VGH可以包括:第一连接线31-1和第一延伸线32-1。例如,第一连接线31-1,作为第一电压信号线VGH中的第一走线,可以为沿第二倾斜方向DR2延伸的直线。例如,第一延伸线32-1,作为第一电压信号线VGH中的第二走线,可以为沿第一倾斜方向DR1延伸的直线或者折线,第二倾斜方向DR2与第一倾斜方向DR1垂直。其中,图3A和图3B中是以第一延伸线32-1为折线为例进行示意,例如,如图3A和图3B所示,第一延伸线32-1的主体部可以沿第一倾斜方向DR1延伸,第一延伸线32-1的延伸部可以沿第一方向X延伸。或者,第一延伸线32-1的主体部可以沿第一倾斜方向DR1延伸,第一延伸线32-1的延伸部可以沿第二方向Y延伸。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图3A所示,静电放电保护线Signal可以包括:第二连接线31-2和第二延伸线32-2。例如,第二连接线31-2,作为静电放电保护线Signal中的第一走线,可以为沿第二倾斜方向DR2延伸的直线。例如,第二延伸线32-2,作为静电放电保护线Signal中的第二走线,可以为沿第一倾斜方向DR1延伸的直线或者折线,第二倾斜方向DR2与第一倾斜方向DR1垂直。其中,图3A中是以第二延伸线32-2为折线为例进行示意。例如,如图3A所示,第二延伸线32-2的主体部可以沿第一倾斜方向DR1 延伸,第二延伸线32-2的延伸部可以沿第一方向X延伸。或者,第二延伸线32-2的主体部可以沿第一倾斜方向DR1延伸,第二延伸线32-2的延伸部可以沿第二方向Y延伸。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图3A和图3B所示,第二电压信号线VGL可以包括:第三连接线31-3和第三延伸线32-3。例如,第三连接线31-3,作为第二电压信号线VGL中的第一走线,可以为沿第二倾斜方向DR2延伸的直线。例如,第三延伸线32-3,作为第二电压信号线VGL中的第二走线,可以为沿第一倾斜方向DR1延伸的直线或者折线,第二倾斜方向DR2与第一倾斜方向DR1垂直。其中,图3中是以第三延伸线32-3为折线为例进行示意,例如,第三延伸线32-3的主体部可以沿第一倾斜方向DR1延伸,第三延伸线32-3的延伸部可以沿第一方向X延伸。或者,第三延伸线32-3的主体部可以沿第一倾斜方向DR1延伸,第三延伸线32-3的延伸部可以沿第二方向Y延伸。这里,本公开实施例对此不做限定。
在一种示例性实施例中,静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL中的至少一条,还可以包括:第三走线,第三走线所在膜层位于第一走线所在膜层和第二走线所在膜层之间。
在一种示例性实施例中,第三走线可以包括:直线和折线中的至少一种,直线沿第一倾斜方向DR1延伸,折线至少可以包括沿第一倾斜方向DR1延伸的走线部分。
在一种示例性实施例中,折线可以包括以下第一折线、第二折线和第三折线中的至少一种。例如,第一折线可以包括:依次连接的沿第一倾斜方向DR1延伸的第一子线和沿第一方向X延伸的第二子线。例如,第二折线可以包括:依次连接的沿第一倾斜方向DR1延伸的第三子线、沿第一方向X延伸的第四子线和沿第三倾斜方向DR3延伸的第五子线,第三倾斜方向与第一方向X之间具有第二预设夹角。例如,第二预设夹角与第一预设夹角可以不同。例如,第三折线可以包括:依次连接的沿第一倾斜方向DR1延伸的第六子线和沿第二方向Y延伸的第七子线,第二方向Y为显示区域中数据线的延伸方向。当然,还可以为其它折线,这里,本公开实施例对此不做限定。此外,第二预设夹角的度数与显示区域(AA区)的角部区域的外轮廓的形状 相关,因此,可根据显示区域(AA区)的外轮廓的倒圆角的弧度进行设置,只要能够实现减少ESD保护单元的布线空间,避免挤占其它走线的布线空间即可。本公开实施例对此不做限定。
在一种示例性实施例中,如图3B所示,静电放电保护线Signal可以包括:第二连接线31-2、第二延伸线32-2和第二引出线33-2。例如,第二连接线31-2,作为静电放电保护线Signal中的第一走线,可以为沿第二倾斜方向DR2延伸的直线。例如,第二延伸线32-2,作为静电放电保护线Signal中的第二走线,可以为沿第一倾斜方向DR1延伸的直线或者折线,第二倾斜方向DR2与第一倾斜方向DR1垂直。例如,第二引出线33-2,作为静电放电保护线Signal中的第三走线,可以为沿第一倾斜方向DR1延伸的直线或者折线,第二倾斜方向DR2与第一倾斜方向DR1垂直。例如,第二引出线33-2,作为静电放电保护线Signal中的第三走线,可以为第一折线、第二折线和第三折线中的至少一种。例如,如图3B所示,以第二引出线33-2为第二折线为例,可以包括:依次连接的沿第一倾斜方向DR1延伸的第三子线、沿第一方向X延伸的第四子线和沿第三倾斜方向DR3延伸的第五子线,第三倾斜方向DR3与第一方向X之间具有第二预设夹角。例如,第二预设夹角与第一预设夹角可以不同。其中,图3B中是以第二延伸线32-2为直线,第二引出线33-2为第二折线为例进行示意。这里,本公开实施例对此不做限定。
当然,静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL三者的线形除了以上所列出的示例性实施方式之外,还可以为其它能够使ESD保护单元沿第一倾斜方向DR1排布的实施方式。这里,本公开实施例对此不做限定。
图4为本公开示例性实施例中的ESD保护单元的等效电路示意图。如图4所示,ESD保护单元可以包括:4个串联的晶体管(第一晶体管M1至第四晶体管M4)和3个信号线(第一电压信号线VGH、第二电压信号线VGL和静电放电保护线Signal)。
在一种示例性实施例中,如图4所示,第一晶体管M1的第一极和第一晶体管M1的栅极与第一电压信号线VGH连接,第一晶体管M1的第二极与第二晶体管M2的第一极和第二晶体管M2的栅极连接,第二晶体管M2的 第二极、第三晶体管M3的第一极和第三晶体管M3的栅极与静电放电保护信号线Signal连接,第三晶体管M3的第二极与第四晶体管M4的第一极和第四晶体管M4的栅极连接,第四晶体管M4的第二极与第二电压信号线VGL连接。如此,静电放电(ESD)保护单元可以将静电放电保护线Signal积累的静电电荷泄放。
在一种示例性实施例中,图4所示的静电放电保护单元的工作原理为:当静电放电保护线Signal聚集的正电荷满足第一条件时,静电放电保护线Signal会输出高电压信号,使得第一晶体管M1和第二晶体管M2导通,导致该高电压信号被第一电压信号线VGH拉低,从而,实现消除静电。而当静电放电保护线Signal聚集的负电荷满足第二条件时,静电放电保护线Signal会输出低电压信号,使得第三晶体管M3和第四晶体管M4导通,导致此低电压信号被第二电压信号线VGL拉高,从而,实现消除静电。其中,第一条件可以是指能够使ESD保护单元产生灼烧的最低正电荷量,第二条件可以是指能够使ESD保护单元产生灼烧的最低负电荷量。
在一种示例性实施例中,第一晶体管M1至第四晶体管M4可以是P型晶体管,或者可以是N型晶体管。这里,本公开实施例对此不做限定。
下面通过ESD保护单元的制备过程进行示例性说明。本公开所说的“图案化工艺”,对于金属材料、无机材料或透明导电材料,包括涂覆光刻胶、掩模曝光、显影、刻蚀、剥离光刻胶等处理,对于有机材料,包括涂覆有机材料、掩模曝光和显影等处理。沉积可以采用溅射、蒸镀、化学气相沉积中的任意一种或多种,涂覆可以采用喷涂、旋涂和喷墨打印中的任意一种或多种,刻蚀可以采用干刻和湿刻中的任意一种或多种,本公开不做限定。“薄膜”是指将某一种材料在基底上利用沉积、涂覆或其它工艺制作出的一层薄膜。若在整个制作过程当中该“薄膜”无需图案化工艺,则该“薄膜”还可以称为“层”。若在整个制作过程当中该“薄膜”需图案化工艺,则在图案化工艺前称为“薄膜”,图案化工艺后称为“层”。经过图案化工艺后的“层”中包含至少一个“图案”。本公开所说的“A和B同层设置”是指,A和B通过同一次图案化工艺同时形成。
在一种示例性实施例中,在垂直于显示基板平面的方向上,ESD保护单 元30可以包括:在基底上依次设置的半导体层、第一导电层、第二导电层和第三导电层,半导体层可以包括:多个晶体管的有源层,第一导电层可以包括:多个晶体管的栅极以及静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL中的至少一条所包括的第二走线,第二导电层可以包括:静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL中的至少一条所包括的第三走线,第三导电层可以包括:多个晶体管的第一极、多个晶体管的第二极、以及静电放电保护线Signal、第一电压信号线VGH和第二电压信号线VGL中的至少一条所包括的第一走线。
图5A至图5D为图2所示的显示基板中ESD保护单元的制备过程的示意图,示意了显示基板的一个ESD保护单元的版图结构。下面以图3B所示ESD保护单元的结构作参考,结合图5A至图5D,对本公开示例性实施例中提供的显示基板中的ESD保护单元的制备过程进行说明。
在一种示例性实施例中,如图5A至图5D所示,ESD保护单元的制备过程可以包括如下操作:
(1)在基底上形成半导体层图案。
在一种示例性实施例中,在基底上形成半导体层图案可以包括:在基底上依次沉积第一绝缘薄膜和半导体薄膜,通过图案化工艺对半导体薄膜进行图案化,形成覆盖整个基底的第一绝缘层,以及设置在第一绝缘层上的半导体层。
在一种示例性实施例中,第一绝缘层可以称为缓冲(Buffer)层,半导体层可以称为有源(Active,ACT)层。
在一种示例性实施例中,如图5A所示,半导体层可以包括:每一个ESD保护单元中的第一有源层61、第二有源层71、第三有源层81和第四有源层91,其中,第一有源层61作为第一晶体管M1的有源层,第二有源层71作为第二晶体管M2的有源层,第三有源层81作为第三晶体管M3的有源层,第四有源层91作为第四晶体管M4的有源层。
在一种示例性实施例中,如图5A所示,第一有源层61、第二有源层71、第三有源层81和第四有源层91沿着第一倾斜方向DR1依次设置,在第二倾 斜方向DR2上平齐。如此,可以使得ESD单元沿第一倾斜方向DR1倾斜排布。
在一种示例性实施例中,如图5A所示,第一有源层61、第二有源层71、第三有源层81和第四有源层91的形状可以为沿第一倾斜方向DR1延伸的长条状。
在一种示例性实施例中,如图5A所示,第一晶体管M1的有源层61、第二晶体管M2的有源层71和第三晶体管M3的有源层81可以为相互连接的一体结构。
在一种示例性实施例中,基底可以是柔性基底,或者是刚性基底。
在一种示例性实施例中,半导体层可以采用金属氧化物材料制成。例如,金属氧化物材料可以包括但不限于:包含铟和锡的氧化物、包含钨和铟的氧化物、包含钨和铟和锌的氧化物、包含钛和铟的氧化物、包含钛和铟和锡的氧化物、包含铟和锌的氧化物、包含硅和铟和锡的氧化物、包含铟和镓和锌的氧化物等。例如,半导体层可以采用非晶态氧化铟镓锌材料(a-IGZO)、氮氧化锌(ZnON)、氧化铟锌锡(IZTO)、非晶硅(a-Si)、多晶硅(p-Si)、六噻吩或聚噻吩等材料制成。例如,半导体层可以是单层、双层或者多层等。这里,本公开实施例对此不做限定。
在一种示例性实施例中,第一绝缘层可以采用硅氧化物(SiOx)、硅氮化物(SiNx)和氮氧化硅(SiON)中的任意一种或多种,可以是单层、多层或复合层。
(2)形成第一导电层图案。
在一种示例性实施例中,如图5B所示,形成第一导电层图案可以包括:在形成前述图案的基底上依次沉积第二绝缘薄膜和第一金属薄膜,通过图案化工艺对第一金属薄膜进行图案化,形成覆盖半导体层图案的第二绝缘层,以及设置在第二绝缘层上的第一导电层。
在一种示例性实施例中,第二绝缘层可以称为栅极绝缘(GI)层,第一导电层可以称为第一栅金属(Gate1)层。
在一种示例性实施例中,如图5B所示,第一导电层可以包括:每一个 ESD保护单元的第一栅电极62、第二栅电极72、第三栅电极82和第四栅电极92,还可以包括:第一延伸线32-1、第二延伸线32-2和第三延伸线32-3。
在一种示例性实施例中,第一栅电极62作为第一晶体管M1的栅极,第一栅电极62在基底上的正投影与第一有源层61在基底上的正投影存在交叠区域。第二栅电极72作为第二晶体管M2的栅极,第二栅电极72在基底上的正投影与第二有源层71在基底上的正投影存在交叠区域。第三栅电极82作为第三晶体管M3的栅极,第三栅电极82在基底上的正投影与第一有源层81在基底上的正投影存在交叠区域。第四栅电极92作为第四晶体管M4的栅极,第四栅电极92在基底上的正投影与第一有源层91在基底上的正投影存在交叠区域。
在一种示例性实施例中,如图5B所示,第一栅电极62、第二栅电极72、第三栅电极82和第四栅电极92可以沿着第一倾斜方向DR1依次间隔设置,并且在第二倾斜方向DR2上平齐。
在一种示例性实施例中,第一延伸线32-1,作为第一电压信号线VGH中的第二走线,以便与后续形成的第一电压信号线VGH中的第一走线连接,形成第一电压信号线VGH。第二延伸线32-2,作为静电放电保护线Signal中的第二走线,以便与后续形成的静电放电保护线Signal中的第一走线连接,形成静电放电保护线Signal。第三延伸线32-3,作为第二电压信号线VGL中的第二走线,以便与后续形成的第二电压信号线VGL中的第一走线连接,形成第二电压信号线VGL。
在一种示例性实施例中,第二绝缘层可以采用硅氧化物(SiOx)、硅氮化物(SiNx)和氮氧化硅(SiON)中的任意一种或多种,可以是单层、多层或复合层。
在一种示例性实施例中,第二导电层可以采用金属材料形成。例如,金属材料可以包括但不限于:银(Ag)、铜(Cu)、铝(Al)和钼(Mo)中的任意一种或多种,或者上述列出的金属的合金材料,如铝钕合金(AlNd)或钼铌合金(MoNb)等。例如,第二导电层可以是单层结构,或者多层复合结构,如Mo/Cu/Mo等。
(3)形成第二导电层图案。
在一种示例性实施例中,如图5C所示,形成第二导电层图案可以包括:在形成前述图案的基底上依次沉积第三绝缘薄膜和第二金属薄膜,通过图案化工艺对第二金属薄膜进行图案化,形成覆盖第一导电层的第三绝缘层,以及设置在第三绝缘层上的第二导电层。
在一种示例性实施例中,第三绝缘薄膜可以称为层间介质(ILD)层,第二导电层可以称为第二栅金属(Gate2)层。
在一种示例性实施例中,如图5C所示,第三导电层可以包括:第二引出线33-2。第二引出线33-2,作为静电放电保护线Signal中的第三走线,通过过孔与静电放电保护线Signal中的第二走线连接,以便与后续形成的静电放电保护线Signal中的第一走线连接。
在一种示例性实施例中,第二引出线33-2,可以为第一折线、第二折线和第三折线中的至少一种。其中,在图5C中以第二引出线33-2为第二折线为例进行示意,如此,第二引出线33-2可以包括:依次连接的沿第一倾斜方向DR1延伸的第三子线、沿第一方向X延伸的第四子线和沿第三倾斜方向DR3延伸的第五子线。
(4)形成第三导电层图案。
在一种示例性实施例中,如图5D所示,形成第三导电层图案可以包括:在形成前述图案的基底上依次沉积第四绝缘薄膜和第三金属薄膜,通过图案化工艺对第三金属薄膜进行图案化,形成覆盖第二导电层的第四绝缘层,以及设置在第四绝缘层上的第三导电层。
在一种示例性实施例中,第四绝缘薄膜可以称为层间介质(ILD)层,第三导电层可以称为第二栅金属(Gate2)层。
在一种示例性实施例中,如图5D所示,第三导电层可以包括:第一连接线31-1、第二连接线31-2、第三连接线31-3、第一连接电极63、第二连接电极73、第三连接电极83、和第四连接电极93。
在一种示例性实施例中,如图5D所示,第一连接线31-1,作为第一电压信号线VGH中的第一走线,沿第二倾斜方向DR2延伸,如此,第一连接线31-1通过过孔与第一延伸线32-1连接,可以形成第一电压信号线VGH。
在一种示例性实施例中,如图5D所示,第二连接线31-2,作为静电放电保护线Signal中的第一走线,可以沿第二倾斜方向DR2延伸,如此,第二连接线31-2通过过孔与第二延伸线32-2连接,且第二延伸线32-2通过过孔与第二引出线33-2连接,可以形成静电放电保护线Signal。
在一种示例性实施例中,如图5D所示,第三连接线31-3,作为第二电压信号线VGL中的第一走线,可以沿第二倾斜方向DR2延伸,如此,第三连接线31-3通过过孔与第三延伸线32-3连接,可以形成第二电压信号线VGL。
在一种示例性实施例中,如图5D所示,第一连接电极63作为第一晶体管M1的第一极。第一连接电极63的形状可以为“L”型,第一连接电极63的一端与第一有源层61的第一区连接,第一连接电极63的另一端与第一栅电极62连接,以实现第一晶体管M1的栅极与第一晶体管M1的第一极连接。第一连接电极63与第一连接线31-1可以为相互连接的一体结构,可以实现第一晶体管M1的栅极、第一晶体管M1的第一极与第一电压信号线VGH连接。
在一种示例性实施例中,如图5D所示,第二连接电极73作为第一晶体管M1的第二极和第二晶体管M2的第一极。第二连接电极73的形状可以为“L”型,第二连接电极73的一端同时与第一有源层61的第二区和第二有源层71的第一区连接,第二连接电极73的另一端与第二栅电极72连接,以实现第一晶体管M1的第二极、第二晶体管M2的栅极以及第二晶体管M2的第一极连接,即实现第一晶体管M1与第二晶体管M2串联。
在一种示例性实施例中,如图5D所示,第三连接电极83作为第二晶体管M2的第二极和第三晶体管M3的第一极。第三连接电极83的形状可以为“L”型,第三连接电极83的一端与第二有源层71的第二区和第三有源层81的第一区连接,第三连接电极83的另一端与第三栅电极82连接,以实现第二晶体管M2的第二极、第三晶体管M3的栅极、以及第三晶体管M3的第一极连接。第三连接电极83与第二连接线31-2可以为相互连接的一体结构,可以实现第二晶体管M2的第二极、第三晶体管M3的栅极和第三晶体管M3的第一极与静电放电保护线Signal连接。
在一种示例性实施例中,如图5D所示,第四连接电极93作为第三晶体 管M3的第二极和第四晶体管M4的第一极。第四连接电极93的形状可以为“L”型,第四连接电极93的一端与第三有源层81的第二区和第四有源层91的第一区连接,第四连接电极93的另一端与第四栅电极92连接,以实现第三晶体管M3的第二极、第四晶体管M4的栅极、以及第四晶体管M4的第一极连接。
在一种示例性实施例中,如图5D所示,第三连接线31-3中与第四有源层91的第二区连接的一端,作为第四晶体管M4的第二极,以实现第四晶体管M4的第二极与第二电压信号线VGL连接。
在一种示例性实施例中,第三导电层可以采用金属材料形成。例如,金属材料可以包括但不限于:银(Ag)、铜(Cu)、铝(Al)和钼(Mo)中的任意一种或多种,或者上述列出的金属的合金材料,如铝钕合金(AlNd)或钼铌合金(MoNb)等。第三导电层可以是单层结构,或者多层复合结构,如Mo/Cu/Mo等。
在一种示例性实施例中,显示区域100可以包括:以矩阵方式排布的多个像素单元P,多个像素单元P的至少一个可以包括:出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3,例如,第一子像素P1可以是红色(R)子像素,第二子像素P2可以是绿色(G)子像素,第三子像素P3可以是蓝色(B)子像素。或者,多个像素单元P的至少一个可以包括:出射不同颜色光线的第一子像素P1、第二子像素P2、第三子像素P3和第四子像素P4,例如,像素单元P可以包括四个子像素,如红色子像素、绿色子像素、蓝色子像素和白色子像素。这里,本公开实施例对此不做限定。
在一种示例性实施例中,每个子像素均可以包括:像素驱动电路和发光器件。其中,子像素中的像素驱动电路分别与栅线、数据线和发光信号线连接,子像素中的发光器件分别与所在子像素的像素驱动电路连接,像素驱动电路被配置为在栅线和发光信号线的控制下,接收数据线传输的数据电压,向发光器件输出相应的电流,发光器件被配置为响应所在子像素的像素驱动电路输出的电流发出相应亮度的光。
在示例性实施方式中,像素驱动电路可以是3T1C、4T1C、5T1C、5T2C、 6T1C或者7T1C结构等。这里,本公开实施例对此不做限定。
在一种示例性实施例中,像素单元中的多个子像素可以采用水平并列、竖直并列、X形、十字形或品字形等排布方式。例如,以像素单元包括三个子像素为例,三个子像素可以采用水平并列、竖直并列或品字形方式排列等。例如,以像素单元包括四个子像素为例,四个子像素可以采用水平并列、竖直并列或正方形(Square)方式排列等。这里,本公开实施例对此不做限定。
图6为图2所示显示基板中第一角部区域的排布示意图,其中,图6中的ESD保护单元30、走线、GOA单元50仅仅是一种示例性说明,ESD保护单元的数量并不代表实际数量,走线的数量并不代表实际数量,走线的形状不代表实际形状。
如图6所示,通过将ESD保护单元30中的多个串联的晶体管的排布方向与第一方向X呈第一预设角度进行设置,使得ESD保护单元30沿第一倾斜方向DR1倾斜设置,相比于将多个串联的晶体管的排布方向与第一方向X平行设置,可以减小ESD保护单元30在第一方向X上所占用的布线空间,可以减少ESD保护单元30所占用的布线空间,又可以节省ESD保护单元30与GOA单元50之间连接线所占用的布线空间,并且减小ESD保护单元30在第二方向Y上所占用的布线空间,可以避免ESD保护单元30挤占第一电源线VSS的布线空间,从而,可以增大第一电源线VSS的线宽。
如图6所示,以GOA单元50包括多个级联的栅极移位寄存器单元为例,除了ESD保护单元30沿第一倾斜方向DR1倾斜设置之外,还可以设置最后一级的栅极移位寄存器单元的时钟信号线的延伸方向与第一倾斜方向DR1相同或近似相同,使得最后一级的栅极移位寄存器单元可以沿第一倾斜方向DR1倾斜设置。如此,可以减小GOA单元50中最后一级的栅极移位寄存器单元在第一方向X和与第一方向X垂直的第二方向Y上所占用的布线空间,从而,能够减少GOA单元的布线空间,可以进一步节省GOA单元与ESD保护单元之间连接线所占用的布线空间,可以避免侵占其它走线空间,能够有效提升产品均一性和良率。
例如,相比于图1B中ESD保护单元30沿第一方向X排布,导致第一电源线VSS的线宽约为291.04微米,图6中ESD保护单元30沿第一倾斜方 向DR1倾斜设置,可以使得第一电源线VSS的线宽增大至约323.49微米,从而,能够降低第一电源线VSS的电流,降低第一电源线VSS灼伤的风险,实现提升产品的均一性和良率。
本公开实施例还提供了一种显示装置。显示装置可以包括:上述一个或多个示例性实施例中的显示基板。
在一种示例性实施例中,显示装置可以包括但不限于:薄膜晶体管液晶显示(Thin Film Transistor-Liquid Crystal Display,TFT-LCD)显示装置或者有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode,AMOLED)显示装置等。这里,本公开实施例对此不不做限定。
在一种示例性实施例中,显示装置可以包括但不限于为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或者导航仪等任何具有显示功能的产品或部件。这里,本公开实施例对此不不做限定。
以上显示装置实施例的描述,与上述显示基板实施例的描述是类似的,具有同显示基板实施例相似的有益效果。对于本公开显示装置实施例中未披露的技术细节,本领域的技术人员请参照本公开显示基板实施例中的描述而理解,这里不再赘述。
虽然本公开所揭露的实施方式如上,但上述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本公开。任何本公开所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本公开的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (15)

  1. 一种显示基板,包括:显示区域和位于所述显示区域周边的非显示区域,所述非显示区域包括:至少一个静电放电ESD保护单元,每一个ESD保护单元包括:多个串联的晶体管,每一个晶体管的第一极与栅极连接,且多个晶体管沿第一倾斜方向排布,第一倾斜方向与第一方向之间具有第一预设夹角,第一预设夹角为10°至80°,第一方向为显示区域中栅线的延伸方向。
  2. 根据权利要求1所述的显示基板,其中,所述多个晶体管沿第一倾斜方向排布,包括:所述多个晶体管沿第一倾斜方向依次设置且在第二倾斜方向上平齐设置,第二倾斜方向与第一倾斜方向垂直。
  3. 根据权利要求1所述的显示基板,其中,所述多个晶体管沿第一倾斜方向排布,包括:每一个晶体管的有源层沿第一倾斜方向延伸,且每一个晶体管的第一极、第二极和栅极均沿第二倾斜方向延伸,第二倾斜方向与第一倾斜方向垂直。
  4. 根据权利要求3所述的显示基板,其中,在每一个ESD保护单元中,多个晶体管的有源层为相互连接的一体结构。
  5. 根据权利要求1至4任一项所述的显示基板,其中,所述ESD保护单元还包括:第一电压信号线、第二电压信号线和静电放电保护线,所述第一电压信号线与位于所述ESD保护单元一端的一个晶体管连接,所述第二电压信号线与位于所述ESD保护单元另一端的另一个晶体管连接,所述静电放电保护线与位于所述一个晶体管与所述另一个晶体管之间的任意一个连接节点连接。
  6. 根据权利要求5所述的显示基板,其中,所述静电放电保护线、第一电压信号线和第二电压信号线中的至少一条,包括:第一走线和第二走线,所述第一走线与晶体管的第一极和第二极同层设置,所述第二走线与晶体管的栅极同层设置,所述第一走线沿第二倾斜方向延伸,且所述第二走线沿第一倾斜方向延伸,第二倾斜方向与第一倾斜方向垂直。
  7. 根据权利要求6所述的显示基板,其中,所述静电放电保护线、第一 电压信号线和第二电压信号线中的至少一条,还包括:第三走线,所述第三走线所在膜层位于所述第一走线所在膜层和所述第二走线所在膜层之间。
  8. 根据权利要求7所述的显示基板,其中,所述第三走线包括:直线和折线中的至少一种,所述直线沿第一倾斜方向延伸,所述折线至少包括沿第一倾斜方向延伸的走线部分。
  9. 根据权利要求8所述的显示基板,其中,所述折线包括以下第一折线、第二折线和第三折线中的至少一种,
    第一折线包括:依次连接的沿第一倾斜方向延伸的第一子线和沿第一方向延伸的第二子线;
    第二折线包括:依次连接的沿第一倾斜方向延伸的第三子线、沿第一方向延伸的第四子线和沿第三倾斜方向延伸的第五子线,第三倾斜方向与第一方向之间具有第二预设夹角,第二预设夹角与第一预设夹角不同;
    第三折线包括:依次连接的沿第一倾斜方向延伸的第六子线和沿第二方向延伸的第七子线,第二方向为所述显示区域中数据线的延伸方向。
  10. 根据权利要求7所述的显示基板,其中,在垂直于显示基板平面的方向上,所述ESD保护单元包括:在基底上依次设置的半导体层、第一导电层、第二导电层和第三导电层,所述半导体层包括:多个晶体管的有源层,所述第一导电层包括:多个晶体管的栅极以及所述静电放电保护线、第一电压信号线和第二电压信号线中的至少一条所包括的第二走线,所述第二导电层包括:所述静电放电保护线、第一电压信号线和第二电压信号线中的至少一条所包括的第三走线,所述第三导电层包括:多个晶体管的第一极、多个晶体管的第二极、以及所述静电放电保护线、第一电压信号线和第二电压信号线中的至少一条所包括的第一走线。
  11. 根据权利要求5所述的显示基板,其中,多个晶体管包括:第一晶体管、第二晶体管、第三晶体管和第四晶体管,第一晶体管的第一极和第一晶体管栅极与所述第一电压信号线连接,第一晶体管的第二极、第二晶体管的第一极和第二晶体管的栅极与第一连接节点连接,第二晶体管的第二极、第三晶体管的第一极、第三晶体管的栅极和所述静电放电保护线与第二连接节点连接,第三晶体管的第二极、第四晶体管的第一极和第四晶体管的栅极 与第三连接节点连接,第四晶体管的第二极与第二电压信号线连接。
  12. 根据权利要求5所述的显示基板,其中,所述非显示区域包括:在第二方向上相对设置的第一边框区域和第二边框区域,在第一方向上相对设置的第三边框区域和第四边框区域,连接第一边框区域和第三边框区域的第一角部区域,连接第一边框区域和第四边框区域的第二角部区域,连接第二边框区域和第三边框区域的第三角部区域,以及连接第二边框区域和第四边框区域的第四角部区域,所述第一角部区域至第四角部区域中的至少一个为弧形的角部区域,所述ESD保护单元位于所述弧形的角部区域,所述第二方向为所述显示区域中数据线的延伸方向。
  13. 根据权利要求12所述的显示基板,其中,所述非显示区域还包括:第一电源线,所述第一电源线位于所述弧形的角部区域中的部分走线包括:沿第一倾斜方向延伸的第一子走线部分和沿第一方向延伸的第二子走线部分,所述第二子走线部分的宽度为300微米至343微米,宽度是指沿第二方向的尺寸特征。
  14. 根据权利要求12所述的显示基板,其中,所述非显示区域还包括:栅极驱动GOA单元,所述栅极驱动GOA单元与所述显示区域中的栅线连接,并与所述ESD保护单元中的静电放电保护线连接。
  15. 一种显示装置,包括:如权利要求1至14任一项所述的显示基板。
CN202280000317.8A 2022-02-25 2022-02-25 显示基板及显示装置 Pending CN116964743A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/078082 WO2023159516A1 (zh) 2022-02-25 2022-02-25 显示基板及显示装置

Publications (1)

Publication Number Publication Date
CN116964743A true CN116964743A (zh) 2023-10-27

Family

ID=87764311

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280000317.8A Pending CN116964743A (zh) 2022-02-25 2022-02-25 显示基板及显示装置

Country Status (3)

Country Link
US (1) US20240243136A1 (zh)
CN (1) CN116964743A (zh)
WO (1) WO2023159516A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009116116A (ja) * 2007-11-07 2009-05-28 Sharp Corp 液晶表示パネル及び液晶表示装置
CN109742128B (zh) * 2019-01-28 2021-01-01 昆山国显光电有限公司 显示器及其显示面板
CN110085118B (zh) * 2019-04-28 2021-03-02 上海天马有机发光显示技术有限公司 一种显示面板、包含其的显示装置
CN111223436B (zh) * 2020-02-26 2023-01-31 上海中航光电子有限公司 阵列基板、显示面板及显示装置
CN111599847B (zh) * 2020-05-29 2023-06-30 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置

Also Published As

Publication number Publication date
WO2023159516A1 (zh) 2023-08-31
US20240243136A1 (en) 2024-07-18

Similar Documents

Publication Publication Date Title
US11957008B2 (en) Display substrate and display device
US20240212597A1 (en) Display Substrate, Preparation Method Thereof, and Display Apparatus
EP3451323B1 (en) Electrostatic discharge circuit, array substrate, and display device
CN115004376B (zh) 显示基板及显示装置
CN114556205B (zh) 显示基板和显示装置
KR20200100181A (ko) 디스플레이 패널, 디스플레이 스크린 및 디스플레이 단말기
US10503035B2 (en) Display device
CN115398641B (zh) 显示基板及其制备方法、显示装置
US20240194134A1 (en) Display Substrate and Preparation Method Thereof, Display Apparatus
US20230029861A1 (en) Display substrate and manufacturing method therefor, and display device
US20230165091A1 (en) Display substrate, preparation method thereof, and display device
CN114930444B (zh) 显示基板及其制备方法、显示装置
CN114023771A (zh) 显示基板及显示装置
US20230351970A1 (en) Display Substrate and Preparation Method thereof, and Display Apparatus
US20230180521A1 (en) Display Substrate, Preparation Method thereof, and Display Apparatus
CN116964743A (zh) 显示基板及显示装置
CN114447068A (zh) 显示基板及其制备方法、显示装置
CN116157856A (zh) 显示基板及显示装置
CN117652027A (zh) 显示基板及显示装置
US20240087536A1 (en) Display substrate and manufacturing method therefor, and display apparatus
US20240212602A1 (en) Display Substrate and Preparation Method thereof, and Display Apparatus
WO2023122980A1 (zh) 显示基板及其制备方法、显示装置
US20240251611A1 (en) Display Substrate, Preparing Method Therefor, and Display Apparatus
US20240257730A1 (en) Display Substrate, Preparation Method Thereof, and Display Apparatus
US20240144885A1 (en) Display Substrate, Preparation Method Thereof, and Display Apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination