CN116936643A - 合并PiN肖特基(MPS)二极管与其制造方法 - Google Patents

合并PiN肖特基(MPS)二极管与其制造方法 Download PDF

Info

Publication number
CN116936643A
CN116936643A CN202210738672.7A CN202210738672A CN116936643A CN 116936643 A CN116936643 A CN 116936643A CN 202210738672 A CN202210738672 A CN 202210738672A CN 116936643 A CN116936643 A CN 116936643A
Authority
CN
China
Prior art keywords
epitaxial layer
conductivity type
portions
schottky diode
merged pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210738672.7A
Other languages
English (en)
Inventor
陈伟梵
蔡国基
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Leap Semiconductor Corp
Original Assignee
Leap Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Leap Semiconductor Corp filed Critical Leap Semiconductor Corp
Publication of CN116936643A publication Critical patent/CN116936643A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/6606Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66143Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/868PIN diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明提供一种合并PiN肖特基(MPS)二极管,包括基板、第一导电类型的第一外延层、第二导电类型的数个掺杂区、第一导电类型的第二外延层以及肖特基金属层。第一外延层设置于基板的第一表面。掺杂区设置于第一外延层的表面,其中掺杂区由第一部分和第二部分组成,第一部分是电浮动的,且第二部分电连接至顶部金属。第二外延层设置于第一外延层的表面,其中有沟槽形成于第二外延层中,以暴露出掺杂区的第二部分。肖特基金属层共形沉积于第二外延层以及掺杂区中露出的第二部分上。

Description

合并PiN肖特基(MPS)二极管与其制造方法
技术领域
本发明涉及一种宽带隙半导体整流器件,尤其涉及一种合并PiN肖特基(mergedPiN Schottky,MPS)二极管与其制造方法。
背景技术
一种硅半导体整流器件,包括具有pn结的PiN二极管,以及在半导体层和金属之间的载流子势垒具有功函数差的肖特基势垒二极管(SBD),它可以将输入电流整流为输出整流电流。在SBD中,JBS(Junction Barrier Schottky,结势垒肖特基)二极管设置在半导体层的表面,以缓和施加到半导体层和金属之间的界面的电场。JBS包括具有与半导体层(例如n型)不同导电类型的掺杂区(例如p型)。还有一种MPS(Merged PiN Schottky,合并PiN肖特基)二极管,其中p型区域与JBS的金属之间的接触设置为或接近欧姆连接,并在掺杂区和半导体层之间施加超过内建电位(Vbi)的电压时,通过电导调制注入少数载流子,以降低电阻。
另一方面,碳化硅(SiC)等宽带隙半导体被期待作为下一代功率半导体装置。与Si相比,宽带隙半导体具有带隙宽、高击穿场强与热导率高的优点。利用此宽带隙半导体的特性,可以实现在高温下操作依然具有低损耗功率的半导体器件。
然而,JBS二极管由于所期望的大肖特基接触面积,而具有反向电流泄漏问题,且使正向电压VF特性劣化。
发明内容
本发明提供一种合并PiN肖特基(MPS)二极管,以改善肖特基接触面积和正向电压VF特性来减少漏电流。
本发明还提供一种合并PiN肖特基(MPS)二极管的制造方法,在不增加漏电流下改善肖特基接触面积。
本发明的一种合并PiN肖特基(MPS)二极管,包括基板、第一导电类型的第一外延层、第二导电类型的数个掺杂区、第一导电类型的第二外延层以及肖特基金属层。第一外延层设置于基板的第一表面。掺杂区设置于第一外延层的表面,其中掺杂区由第一部分和第二部分组成,第一部分是电浮动的,且第二部分电连接至顶部金属。第二外延层设置于第一外延层的表面,其中沟槽形成于第二外延层中,以暴露出掺杂区的第二部分。肖特基金属层共形沉积于第二外延层以及掺杂区所露出的第二部分。
在本发明的实施例中,上述第一部分和上述第二部分之间的间距为0.3μm至3μm。
在本发明的实施例中,上述掺杂区的每个上述第二部分的宽度为0.3μm至2μm。
在本发明的实施例中,上述第一导电型为n型,且上述第二导电型为p型。
在本发明的实施例中,上述第一导电型为p型,且上述第二导电型为n型。
在本发明的实施例中,上述基板为具有上述第一导电类型的SiC基板,其掺杂浓度为1E18/cm3至2E20/cm3
在本发明的实施例中,上述第一外延层的掺杂浓度为2E15/cm3至1E17/cm3
在本发明的实施例中,上述顶部金属形成于上述肖特基金属层上并填充上述沟槽。
在本发明的实施例中,上述合并PiN肖特基二极管还包括背面金属,设置于上述基板的上述第二表面。
本发明的一种合并PiN肖特基(MPS)二极管的制造方法,包括形成第一导电类型的第一外延层于基板的第一表面;形成第二导电类型的掺杂区于所述第一外延层的表面,其中所述掺杂区由第一部分和第二部分组成;形成所述第一导电类型的第二外延层于所述第一外延层的所述表面;形成数个沟槽于所述第二外延层中,以暴露出所述掺杂区的所述第二部分;以及共形沉积肖特基金属层于所述第二外延层以及所述掺杂区的所述第二部分。所述掺杂区的所述第一部分在所述第一与第二外延层中是电浮动的,且所述掺杂区的所述第二部分电连接至顶部金属。
在本发明的另一实施例中,在共形沉积上述肖特基金属层之后,还包括形成上述顶部金属于上述肖特基金属层上,以填充上述沟槽。
在本发明的另一实施例中,在形成上述顶部金属之后,上述方法还包括形成背面金属,设置于上述基板的上述第二表面,且上述第二表面相对于上述第一表面。
在本发明的另一实施例中,上述第一部分与上述第二部分沿垂直于上述沟槽的延伸方向交替排列。
在本发明的另一实施例中,上述所述第二外延层的掺杂浓度等于或高于上述第一外延层的掺杂浓度。
在本发明的另一实施例中,上述第二外延层的掺杂浓度为上述第一外延层的1.2~3倍。
基于上述,本发明提供环绕偏置掺杂区的浮动掺杂区,并且浮动掺杂区和偏置掺杂区的导电类型相同,因此在增加肖特基接触面积的情况下,浮动掺杂区可以减少漏电流。此外,由于浮动掺杂区的存在,耗尽区不会出现,因为在浮动掺杂区中没有电位差,正向电压VF特性也将获得改善。
为让本发明的上述特征和优点能更明显易懂,下文特举数个实施例,并配合附图作详细说明如下。
附图说明
附图以提供对本发明的进一步理解,且附图被并入并构成本说明书的一部分。附图绘示出本发明的示例性实施例,并与以下的说明一起用于解释本发明的原理。
图1A是依照本发明的一实施例的一种合并PiN肖特基(MPS)二极管的剖面示意图;
图1B是图1A的合并PiN肖特基(MPS)二极管的上视示意图;
图2A-2F是依照本发明的另一实施例的一种合并PiN肖特基二极管的制造方法的步骤所绘示的剖面示意图;
图3是依照模拟例1-2中的PN结面积比的剖面示意图;
图4是依照比较模拟例1-2中的PN结面积比的剖面示意图。
附图标记说明
10:合并PiN肖特基二极管
100:基板
100a:第一表面
100b:第二表面
102:第一外延层
102a:表面
104:掺杂区
106:第二外延层
108:肖特基金属层
1101:第一部分
1102:第二部分
112:沟槽
114:顶部金属
116:背面金属
200:注入阻挡层
202:离子注入
204:蚀刻阻挡层
S:间距
W:宽度
具体实施方式
现将详细地参考本发明的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同附图标记在图式和描述中用来表示相同或相似部分。
本发明将通过以下实施例配合图示说明之。然而,本发明可以以许多不同的形式来体现,并不应被解释为限于本文所阐述的实施例。在附图中,为清楚和具体的目的,各层和区域的大小和相对大小可能没有按照准确的比例呈现。
图1A是依照本发明的一实施例的一种合并PiN肖特基二极管的剖面示意图。
请参照图1A,本实施例的合并PiN肖特基二极管10至少包括基板100、第一导电类型的第一外延层102、第二导电类型的数个掺杂区104、第一导电类型的第二外延层106以及肖特基金属层108。在一实施例中,第一导电型为n型,且第二导电型为p型。在另一实施例中,第一导电型为p型,且第二导电型为n型。基板100可为高掺杂宽带半导体基板,如具有第一导电类型的碳化硅(SiC)基板,其掺杂浓度为1E18/cm3至2E20/cm3。第一外延层102设置于基板100的第一表面100a,其中第一外延层102的宽度例如4μm至15μm,且第一外延层102的掺杂浓度例如2E15/cm3至1E17/cm3
掺杂区104设置于第一外延层102的表面102a,其中掺杂区104由第一部分1101和第二部分1102组成,第一部分1101是电浮动的,且第二部分1102电连接(且偏置)至顶部金属114。所谓“浮动”是指主体的一部分不与主体的另一部分连接,且因此“电浮动”是指该部分不与其他部分、导电层、导线、互连部分等电连接。顶部金属114形成于肖特基金属层108上。浮动的第一部分1101可以防止来自基板100的电场流入第二外延层106。也就是说,第一部分1101可以夹止电场,因此,即使肖特基接触面积变大,也可以通过浮动掺杂区来减少漏电流。此外,由于第一部分1101的位置不存在耗尽区,因此第一部分1101处不存在电位差,所以提高了其电流密度,从而提高了正向电压VF特性。
第二外延层106设置于第一外延层102的表面102a,其中第二外延层106的厚度例如0.3μm至2μm,且第二外延层106的掺杂浓度等于或高于第一外延层102的掺杂浓度。在一实施例中,第二外延层106的掺杂浓度略高于第一外延层102的掺杂浓度,以使下漂移层(即第一外延层102)获得足够高的反向阻断电压,而较高的漂移层(即第二外延层106)可以降低肖特基接触的肖特基势垒高度,从而导致本发明的较低的VF。举例来说,第二外延层106的掺杂浓度为第一外延层102的1.2倍至3倍。第二外延层106的掺杂浓度例例如2.5E15/cm3至2E17/cm3
在第二外延层106中,形成有数个沟槽112,以暴露出掺杂区104的第二部分1102,且沟槽112基本上彼此平行。视工艺而定,掺杂区104的每一个第二部分1102的宽度W例如0.3μm至2μm,第一部分1101与第二部分1102之间的间距S例如0.3μm至3μm,其为第一外延层102的掺杂浓度的函数。若第一外延层102的掺杂浓度为2E16/cm3,间距S则为0.3μm(对600V器件而言)。若第一外延层102的掺杂浓度为1E15/cm3,间距S则为3μm(对3300V器件而言),以此类推。如图1A所示,第一部分1101与第二部分1102沿垂直于沟槽112的延伸方向交替排列;然而,本发明不限于此。例如,掺杂区104的排列方式可以是两个第二部分1102与一个第一部分1101交替排列,以此类推。
图1B是图1A的合并PiN肖特基(MPS)二极管的上视示意图,其中一些元件在图1B中被省略,以使沟槽112、与掺杂区104的第一部分1101和第二部分1102、与顶部金属114的位置关系更加清楚。显然沟槽112直接位于掺杂区104的第二部分1102上方,且第一部分1101和第二部分1102沿垂直于沟槽112的延伸方向交替排列。
请再次参照图1A,肖特基金属层108共形沉积于第二外延层106以及掺杂区104所的暴露的第二部分1102。具体而言,肖特基金属层108位于第二外延层106的顶部、沟槽112的侧壁以及沟槽112的底部,且肖特基金属层108电连接至掺杂区104的第二部分1102。肖特基金属层108的材料包括耐火金属硅化物或耐火金属,其中耐火金属例如是Ti、Ni、W或Mo;耐火金属硅化物例如是硅化钛、硅化镍、硅化钨或硅化钼。沟槽112填充有顶部金属114,其中顶部金属114的材料例如是铝或金。合并PiN肖特基二极管10还包括设置在基板100的第二表面100b上的背面金属116,其中背面金属116的材料例如是金属硅化物,如硅化镍。
图2A-2F是依照本发明的另一实施例的一种合并PiN肖特基二极管的制造方法的步骤所绘示的剖面示意图,其中使用上述实施例中的附图标记来表示相同或相似的部件。相同部件的描述可以参阅上述实施例,在此不再赘述。
请参照图2A,于基板100的第一表面100a形成第一导电类型的第一外延层102。基板100可为第一导电类型的高掺杂宽带半导体基板,且第一外延层102的厚度和掺杂浓度可以参考上述实施例,在此不再赘述。在第一外延层102的表面102a上形成注入阻挡层200,再将其图案化以供后续注入步骤,其中注入阻挡层200例如是SiO2层或Si3N4层。
然后,请参照图2B,经由第二导电类型的离子注入202,于第一外延层102的表面102a形成第二导电类型的掺杂区104,其中掺杂区104由第一部分1101和第二部分1102组成。在一个实施例中,第一部分1101和第二部分1102彼此平行;然而,本发明不限于此。例如,第一部分1101的形状可以是正方形、圆形或矩形。
之后,请参照图2C,将注入阻挡层200移除,并进行退火处理,以在第一外延层102的表面102a处(在掺杂区104和第一外延层102间)形成PN结。然后在第一外延层102的表面102a上形成第一导电类型的第二外延层106,其中第二外延层106的掺杂浓度等于或高于第一外延层102的掺杂浓度。在一个实施例中,第二外延层106的掺杂浓度是第一外延层102的1.2倍至3倍。
然后,请参照图2D,在第二外延层106上形成蚀刻阻挡层204,然后对其进行图案化以用于后续蚀刻。通过使用蚀刻阻挡层204作为蚀刻掩模,在第二外延层106中形成沟槽112。沟槽112暴露出掺杂区104的第二部分1102,其中第一部分1101和第二部分1102沿垂直于沟槽112的延伸方向交替排列,且第二部分1102被第二外延层106所覆盖。
请参照图2E,肖特基金属层108共形沉积于第二外延层106以及掺杂区104的所述第二部分1102,以同时形成欧姆接触和肖特基接触。第一部分1101是电浮动的,且第二部分1102电连接至顶部金属114。顶部金属114可形成于肖特基金属层108上,以填充沟槽112。
之后,请参照图2F,可在进行背面研磨后,于基板100的第二表面100b上设置背面金属116,其中第二表面100b与第一表面100a相对。
以下为验证本发明功效的模拟实验,但本发明不限于以下描述。
<模拟例1>
模拟软件:Victory process SIMULATOR如同Silvaco软件的器件模拟器,可以对器件级行为的复杂物理现象进行基于物理的器件模拟,以预测和了解器件性能。模拟结果为基于浓度为2E16/cm3的N型磊晶的SiC合并PN结器件,其第一部分1101和第二部分1102之间的间距S假定为0.3μm,第二外延层106的N型磊晶浓度为4E16/cm3,而第二部分1102的宽度W也假设为0.2μm,此处,第二部分1102的宽度W由PN结面积比得出相应的表1。
请参照图3相比,图3中省略了一些元件,以使沟槽112、肖特基金属层108、掺杂区104的第一部分1101和第二部分1102以及顶部金属114之间的位置关系更加清楚。若间距S的总面积为X,且埋入的PN结总面积为Y,则PN结面积比等于100%×Y/(X+Y)。而IR漏电流随PN结面积比变化的模拟结果如下表1所示。
<比较模拟例1>
模拟条件与模拟例1相同,除了如图4所示,其所有掺杂区与肖特基金属层电接触。为了清楚说明掺杂区104、肖特基金属层108和顶部金属114的位置关系,在图4中省略了一些元件。如果掺杂区104之间的间距总面积为X,且掺杂区104的总面积为Y,则PN结面积比等于100%×Y/(X+Y)。
IR漏电流随PN结面积比变化的模拟结果也显示在下表1中。
表1
根据表1,比较模拟例1的IR漏电流显着大于模拟例1的IR漏电流,尤其是当PN结面积比变得更小时。
<模拟例2>
模拟软件与模拟例1相同,电流@VF=1.5V随PN结面积比变化的模拟结果如下表2所示。
<比较模拟例2>
除了第二部分经由互连部分与第一部分电连接到金属线之外,模拟条件与模拟例2相同。
电流@VF=1.5V随PN结面积比变化的模拟结果也请见下表2。
表2
根据表2,比较模拟例2的电流@VF=1.5V时小于模拟例2。
综上所述,由于本发明的合并PiN肖特基二极管在漂移层中具有浮动掺杂区,因此即使肖特基接触面积变大,也可以减少漏电流,并由于浮动掺杂区的存在,正向电压VF特性也可改善。此外,第二外延层的掺杂浓度可以低于第一外延层的掺杂浓度,以对于较高漂移层的低肖特基势垒高度的正向电压VF特性进一步降低。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (18)

1.一种合并PiN肖特基二极管,其特征在于,包括:
基板,具有第一表面与相对所述第一表面的第二表面;
第一导电类型的第一外延层,设置于所述基板的所述第一表面;
第二导电类型的数个掺杂区,设置于所述第一外延层的表面,其中所述掺杂区由数个第一部分和数个第二部分组成,所述数个第一部分是电浮动的,且所述数个第二部分电连接至顶部金属;
所述第一导电类型的第二外延层,设置于所述第一外延层的所述表面,其中所述第二外延层中形成有数个沟槽,以暴露出所述掺杂区的所述数个第二部分;以及
肖特基金属层,共形沉积于所述第二外延层以及所述掺杂区中的暴露的所述数个第二部分。
2.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述数个第一部分与所述数个第二部分沿垂直于所述沟槽的延伸方向交替排列。
3.根据权利要求2所述的合并PiN肖特基二极管,其特征在于,所述第一部分和所述第二部分之间的间距为0.3μm至3μm。
4.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述掺杂区的每个所述第二部分的宽度为0.3μm至2μm。
5.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述第一导电型为n型,且所述第二导电型为p型。
6.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述第一导电型为p型,且所述第二导电型为n型。
7.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述基板为具有所述第一导电类型的SiC基板,其掺杂浓度为1E18/cm3至2E20/cm3
8.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述第一外延层的掺杂浓度为2E15/cm3至1E17/cm3
9.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述第二外延层的掺杂浓度等于或高于所述第一外延层的掺杂浓度。
10.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述第二外延层的掺杂浓度为所述第一外延层的1.2~3倍。
11.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,所述顶部金属形成于所述肖特基金属层上并填充所述数个沟槽。
12.根据权利要求1所述的合并PiN肖特基二极管,其特征在于,还包括背面金属,设置于所述基板的所述第二表面。
13.一种合并PiN肖特基二极管的制造方法,其特征在于,包括:
形成第一导电类型的第一外延层于基板的第一表面;
形成第二导电类型的数个掺杂区于所述第一外延层的表面,其中所述掺杂区由数个第一部分和数个第二部分组成;
形成所述第一导电类型的第二外延层于所述第一外延层的所述表面;
形成数个沟槽于所述第二外延层中,以暴露出所述掺杂区的所述数个第二部分;以及
共形沉积肖特基金属层于所述第二外延层以及所述掺杂区的所述数个第二部分,其中所述数个第一部分是电浮动的,且所述数个第二部分电连接至顶部金属。
14.根据权利要求13所述的合并PiN肖特基二极管的制造方法,其特征在于,其中所述数个第一部分与所述数个第二部分沿垂直于所述沟槽的延伸方向交替排列。
15.根据权利要求13所述的合并PiN肖特基二极管的制造方法,其特征在于,其中所述第二外延层的掺杂浓度等于或高于所述第一外延层的掺杂浓度。
16.根据权利要求13所述的合并PiN肖特基二极管的制造方法,其特征在于,其中所述第二外延层的掺杂浓度为所述第一外延层的1.2~3倍。
17.根据权利要求13所述的合并PiN肖特基二极管的制造方法,其特征在于,其中在共形沉积所述肖特基金属层之后,还包括形成所述顶部金属于所述肖特基金属层上,以填充所述数个沟槽。
18.根据权利要求17所述的合并PiN肖特基二极管的制造方法,其特征在于,其中在形成所述顶部金属之后,还包括形成背面金属,设置于所述基板的所述第二表面,且所述第二表面相对于所述第一表面。
CN202210738672.7A 2022-03-31 2022-06-24 合并PiN肖特基(MPS)二极管与其制造方法 Pending CN116936643A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/711,013 US11990553B2 (en) 2022-03-31 2022-03-31 Merged PiN Schottky (MPS) diode and method of manufacturing the same
US17/711,013 2022-03-31

Publications (1)

Publication Number Publication Date
CN116936643A true CN116936643A (zh) 2023-10-24

Family

ID=88193686

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210738672.7A Pending CN116936643A (zh) 2022-03-31 2022-06-24 合并PiN肖特基(MPS)二极管与其制造方法

Country Status (2)

Country Link
US (1) US11990553B2 (zh)
CN (1) CN116936643A (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE9700141D0 (sv) 1997-01-20 1997-01-20 Abb Research Ltd A schottky diode of SiC and a method for production thereof
US8232558B2 (en) * 2008-05-21 2012-07-31 Cree, Inc. Junction barrier Schottky diodes with current surge capability
US9685523B2 (en) * 2014-12-17 2017-06-20 Alpha And Omega Semiconductor Incorporated Diode structures with controlled injection efficiency for fast switching
CN102867849A (zh) 2011-07-08 2013-01-09 盛况 一种快恢复二极管及其制造方法
ITUB20153251A1 (it) * 2015-08-27 2017-02-27 St Microelectronics Srl Dispositivo a commutazione a semiconduttore ad ampia banda proibita con vasta area di giunzione schottky e relativo processo di fabbricazione
CN106876485B (zh) 2017-03-06 2020-11-10 北京世纪金光半导体有限公司 一种集成肖特基二极管的SiC双沟槽型MOSFET器件及其制备方法
CN212517215U (zh) 2020-06-11 2021-02-09 珠海格力电器股份有限公司 一种mps二极管器件
EP3933934A1 (en) * 2020-07-01 2022-01-05 Xiamen Sanan Integrated Circuit Co., Ltd Silicon carbide power diode device and fabrication method thereof

Also Published As

Publication number Publication date
TW202341501A (zh) 2023-10-16
US20230317861A1 (en) 2023-10-05
US11990553B2 (en) 2024-05-21

Similar Documents

Publication Publication Date Title
JP6625673B2 (ja) 半導体デバイスおよびその製造方法
KR101774124B1 (ko) 반도체 장치들 및 그것을 제조하는 방법
JP5550589B2 (ja) 半導体装置
JP4282972B2 (ja) 高耐圧ダイオード
CN1822398A (zh) 具有垂直势垒的肖特基二极管
CN105977289A (zh) 具有可控通态电压的功率半导体整流器
US20220384662A1 (en) Semiconductor mps diode with reduced current-crowding effect and manufacturing method thereof
US20240186424A1 (en) Wide band gap semiconductor electronic device having a junction-barrier schottky diode
US20240170583A1 (en) Method of manufacturing wide-band gap semiconductor device
CN109524397B (zh) 半导体装置
US20240178280A1 (en) Scalable mps device based on sic
CN114220870A (zh) 全方位肖特基接触的沟槽型半导体器件及其制造方法
JP2006352006A (ja) 整流素子およびその製造方法
JP5865860B2 (ja) 半導体装置
CN114664922A (zh) Igbt半导体结构
CN116805647A (zh) 碳化硅半导体元件
CN116936643A (zh) 合并PiN肖特基(MPS)二极管与其制造方法
TWI837700B (zh) 合併PiN蕭特基(MPS)二極體與其製造方法
CN112216746A (zh) 碳化硅半导体器件
CN217405436U (zh) 结势垒肖特基器件和结势垒肖特基装置
US11869944B2 (en) Scalable MPS device based on SiC
US20230420577A1 (en) Semiconductor device with selectively grown field oxide layer in edge termination region
KR20160116294A (ko) 쇼트키 다이오드
CN113130665A (zh) 一种碳化硅肖特基二极管芯片的元胞结构及半导体芯片

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination