CN116438641A - 垂直结构发光二极管及其制备方法 - Google Patents
垂直结构发光二极管及其制备方法 Download PDFInfo
- Publication number
- CN116438641A CN116438641A CN202080106651.2A CN202080106651A CN116438641A CN 116438641 A CN116438641 A CN 116438641A CN 202080106651 A CN202080106651 A CN 202080106651A CN 116438641 A CN116438641 A CN 116438641A
- Authority
- CN
- China
- Prior art keywords
- substrate
- atomic layer
- metal atomic
- light emitting
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000002360 preparation method Methods 0.000 title abstract description 23
- 239000000758 substrate Substances 0.000 claims abstract description 160
- 229910052751 metal Inorganic materials 0.000 claims abstract description 124
- 239000002184 metal Substances 0.000 claims abstract description 124
- 238000000034 method Methods 0.000 claims abstract description 42
- 239000004065 semiconductor Substances 0.000 claims abstract description 33
- 238000004519 manufacturing process Methods 0.000 claims abstract description 19
- 238000000059 patterning Methods 0.000 claims description 9
- 239000011810 insulating material Substances 0.000 claims description 4
- 238000005530 etching Methods 0.000 claims description 3
- 238000005498 polishing Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 14
- 230000000694 effects Effects 0.000 description 7
- 229910002601 GaN Inorganic materials 0.000 description 6
- 238000000605 extraction Methods 0.000 description 6
- 150000004767 nitrides Chemical class 0.000 description 5
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 3
- RNQKDQAVIXDKAG-UHFFFAOYSA-N aluminum gallium Chemical compound [Al].[Ga] RNQKDQAVIXDKAG-UHFFFAOYSA-N 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000031700 light absorption Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
- H01L33/382—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0062—Processes for devices with an active region comprising only III-V compounds
- H01L33/0066—Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
- H01L33/007—Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0062—Processes for devices with an active region comprising only III-V compounds
- H01L33/0075—Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/26—Materials of the light emitting region
- H01L33/30—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
- H01L33/32—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0016—Processes relating to electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0093—Wafer bonding; Removal of the growth substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/12—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Led Devices (AREA)
Abstract
一种垂直结构发光二极管及其制备方法,该方法包括:在衬底上形成金属原子层,其中,衬底为n型衬底(110);在金属原子层上形成n型缓冲层(120);在n型缓冲层上形成发光结构,发光结构自下向上包括n型半导体层、有源层以及p型半导体层(130);在发光结构上设置p电极(140);在衬底的远离金属原子层的一侧设置n电极(150)。通过采用具有导电性的n型衬底,并在其上依次形成金属原子层、n型缓冲层,能够确保具有垂直结构的器件的导电性,无需进行剥离与键合,减少了制备步骤,有效节省了垂直结构发光二极管的制备成本、提高了制备效率。
Description
本申请涉及发光二极管技术领域,具体涉及一种具有垂直结构的发光二极管及其制备方法。
与传统的平面结构发光二极管相比,垂直结构的发光二极管(Light Emitting Diode,LED)在出光效率、散热速度等方面具有极大的优势。
然而,在现有技术中,垂直结构发光二极管的制备方法十分复杂。在形成发光结构之后,通常需要将用于生长外延层的衬底进行剥离,再将外延层键合到具有高导电性的新衬底上。这种复杂的制备过程直接导致了垂直结构发光二极管的生产效率难以提升。此外,剥离工艺还存在各种各样的问题,严重影响发光二极管的制备成本及良品率。例如,激光剥离方式(主要用于蓝宝石衬底)成本较高,化学腐蚀剥离方式(主要用于硅衬底)会导致效率和良率较差,且剥离掉的衬底无法重复使用。
发明内容
现有技术中,采用上述复杂的制备方法的主要原因在于:现有技术中的衬底不具备良好的导电性,如不进行剥离,则会严重影响器件的功率。
为了克服上述技术问题,人们一直在钻研如何改进剥离工艺,提高剥离效率、降低成本以及对器件的影响等。然而,这些方法均局限于剥离工艺,无法从根本上提高垂直结构发光二极管的生产效率。
有鉴于此,本申请致力于提供一种无需进行剥离与键合的制备方法,用于制备垂直结构发光二极管。该方法包括:在衬底上形成金属原子层,其中, 衬底为n型衬底;在金属原子层上形成n型缓冲层;在n型缓冲层上形成发光结构,发光结构自下向上包括n型半导体层、有源层以及p型半导体层;在发光结构上设置p电极;在衬底的远离金属原子层的一侧设置n电极。
在一实施方式中,金属原子层为Al原子层。
在一实施方式中,在衬底上形成金属原子层,包括:在衬底上形成具有图形化结构的金属原子层,图形化结构包括连续型图形和非连续型图形。
在一实施方式中,在衬底上形成具有图形化结构的金属原子层,包括:对衬底的上表面进行图形化处理;在具有图形化结构的衬底的上表面上形成金属原子层,以使金属原子层具备图形化结构。
在一实施方式中,金属原子层部分形成于衬底上。
在一实施方式中,金属原子层部分形成于衬底上,包括:对所述衬底的上表面进行图形化处理;在具有图形化结构的所述衬底的上表面的部分区域上形成金属原子层。
在一实施方式中,在衬底的远离金属原子层的一侧设置n电极之前,该方法还包括:在衬底的远离金属原子层的一侧对衬底进行减薄处理。
在一实施方式中,减薄处理包括蚀刻和/或打磨。
在一实施方式中,衬底上设有至少一个深槽,用于将衬底分隔为多个预分立结构;减薄处理使得减薄后的衬底的厚度小于等于深槽的深度,以将多个预分立结构分离为相互独立的多个发光单元。
在一实施方式中,至少一个深槽中填充有绝缘材料。
在一实施方式中,在衬底的远离金属原子层的一侧设置n电极,包括:在多个发光单元中的每个发光单元的远离金属原子层的一侧设置n电极。
同时,本申请还提供一种利用上述制备方法制备得到的垂直结构发光二极管。该垂直结构发光二极管包括:衬底,该衬底为n型衬底;形成于衬底上的金属原子层;形成于金属原子层上的n型缓冲层;形成于n型缓冲层上的发光结构,其中,发光结构自下向上依次包括n型半导体层、有源层以及p型半导体层;设置于发光结构上的p电极;以及设置于衬底的远离金属原子层一侧的n电极。
在一实施方式中,金属原子层为Al原子层。
在一实施方式中,金属原子层具有图形化结构,图形化结构包括连续型图形和非连续型图形。
在一实施方式中,衬底的上表面具有与金属原子层相对应的图形化结构。
在一实施方式中,n型半导体层以及p型半导体层的材料为三族氮化物。
在一实施方式中,垂直结构发光二极管水平方向宽度小于500um。
在一实施方式中,垂直结构发光二极管水平方向宽度小于100um。
衬底进一步地,本申请还提供一种LED显示面板,包括上述任一实施方式所提供的垂直结构发光二极管。
基于本申请所提供的垂直结构发光二极管及其制备方法,通过采用具有导电性的n型衬底,并在其上依次形成金属原子层、n型缓冲层,能够确保具有垂直结构的器件的导电性,无需在形成层结构之后进行剥离与键合,减少了制备步骤,有效节省了垂直结构发光二极管的制备成本、提高了制备效率;此外,通过设置金属原子层,且该金属原子层还可具有图形化结构,在保证简化垂直发光二极管结构的工艺流程的同时,还能够有效提升垂直结构发光二极管的提光效率。
图1所示为本申请一实施例所提供的垂直结构发光二极管的制备方法的流程示意图。
图2所示为本申请另一实施例所提供的垂直结构发光二极管的制备方法的流程示意图。
图3A~3F为本申请所提供的垂直结构发光二极管的制备方法的一示例性流程示意图。
图4所示为本申请一实施例所提供的垂直结构发光二极管的结构示意图。
图5所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。
图6所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。
图7所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。
图8所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。
图9所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本申请保护的范围。
图1所示为本申请一实施例所提供的垂直结构发光二极管的制备方法的流程示意图。如图1所示,该方法包括:
S110:在衬底上形成金属原子层。
其中,衬底为n型衬底。由于n型衬底具有较好的导电性及导热性,在本申请的实施例中,通过采用n型衬底,可以实现直接在衬底上生长外延层并直接在衬底背面设置n电极,从而无需对衬底进行剥离,简化了制备方法,节省了制备成本。
由于金属具有不透明性,设于发光结构下方的金属原子层能够对发光结构所发出的光线进行反射,从而有效增加垂直结构发光二极管的提光效率;同时,由于衬底具有较强的吸光作用,通过在其上方设置金属原子层,可以有效防止衬底对垂直结构发光二极管的发光效果的不良影响。
具体地,如图4所示,在一实施例中,金属原子层可以是平铺的一层。
在另一实施例中,金属原子层可以具有图形化结构。具有图形化结构的金属原子层能够将发光结构所发出的光线向更多的方向进行反射,从而能够进一步提高垂直结构发光二极管的提光效率。
具体地,金属原子层的图形化结构可以通过多种方式来实现。
例如,如图5所示,可以在形成金属原子层后在其表面进行图形化处理以得到具有连续型图形化结构的金属原子层。
再例如,如图6所示,对金属原子层进行图形化处理以得到具有非连续型图形化结构的金属原子层。
又例如,如图7所示,在形成金属原子层之前,可以先对衬底的上表面进行图形化处理,再在具有图形化结构的衬底的上表面上形成均匀的金属原子层。这样一来,金属原子层就会具备与衬底上的图形化结构相对应的图形化结构。
又例如,如图8所示,在形成金属原子层之前,可以先对衬底的上表面进行 图形化处理,并仅在衬底的图形化结构上的凹陷区域之间形成金属原子层,从而得到与衬底上的图形化结构相对应的、非连续的金属原子层。
又例如,如图9所示,在形成金属原子层之前,可以先对衬底的上表面进行图形化处理,并仅在衬底的图形化结构上的凹陷区域内形成金属原子层,从而得到与衬底上的图形化结构相对应的、非连续的金属原子层。
相较于对金属原子层直接进行图形化处理,对衬底进行图形化处理的操作难度更低、效果更佳。因此,采用本实施例的方法,能够更加容易地实现金属原子层的图形化,同时提高器件的产品质量。
应当理解,本申请的实施例对于使金属原子层具有图形化结构的方法不进行限定,本领域技术人员可根据实际需求进行选择。
进一步地,在一实施例中,金属原子层可以是Al原子层。由于Al元素与Ga元素为同族元素,在Al原子层上制备三族氮化物缓冲层的情况下,能够更好地生长缓冲层并提高缓冲层的质量。
S120:在金属原子层上形成n型缓冲层。
具体地,n型缓冲层的材料可选择三族氮化物,如氮化镓、铝镓氮等。
在这里,缓冲层可以极大地缓解衬底上生长外延层时所发生的应力,并实现位错过滤,从而能够提高外延层的晶体质量。
S130:在n型缓冲层上形成发光结构。
具体地,发光结构自下向上包括n型半导体层、有源层以及p型半导体层。n型半导体层可以由三族氮化物构成,如氮化镓、铝镓氮等;p型半导体层可以由三族氮化物构成,如氮化镓、铝镓氮等。来自n型半导体层的电子与来自p型半导体层的空穴在有源层中复合释放出能量,从而实现发光。
在一实施例中,有源层可以是多量子阱(MQW,Multi-quantum Well)层。
S140:在发光结构上设置p电极。
S150:在衬底的远离金属原子层的一侧设置n电极。
基于本申请实施例所提供的垂直结构发光二极管的制备方法,通过采用具有导电性的n型衬底,并在其上依次形成金属原子层、n型缓冲层,能够确保具有垂直结构的器件的导电性,无需在形成层结构之后进行剥离与键合,减少了制备步骤,有效节省了垂直结构发光二极管的制备成本、提高了制备效率;此外,通 过设置金属原子层,且该金属原子层还可具有图形化结构,在保证简化垂直发光二极管结构的工艺流程的同时,还能够有效提升垂直结构发光二极管的提光效率。
可选地,在另一实施例中,图1所示方法在S150之前还可以包括:在衬底的远离金属原子层的一侧对衬底进行减薄处理。
其中,减薄处理可以包括蚀刻、打磨等方法中的一种或多种的结合。通过对衬底进行减薄处理,可以进一步降低衬底的电阻,提高整体层结构的导电性,进而提高垂直结构发光二极管的发光效率。
图2所示为本申请另一实施例所提供的垂直结构发光二极管的制备方法的流程示意图。图3A~3F为本申请所提供的垂直结构发光二极管的制备方法的一示例性流程示意图。如图2及图3A~3F所示,该方法包括:
S210:在设有至少一个深槽的衬底上形成金属原子层。
具体地,如图3A所示,在一实施例中,采用的衬底310上可以设有至少一个深槽10,用于将衬底310分隔为多个预分立结构。在这种设有深槽10的衬底上形成金属原子层,也就是在衬底的多个预分立结构上分别形成金属原子层。
优选地,如图3B~3C所示,在一实施例中,在形成金属原子层之前,可以先对衬底310的上表面进行图形化处理,再在具有图形化结构的衬底310的上表面上形成均匀的金属原子层350,以使金属原子层350直接具备与衬底310上的图形化结构相对应的图形化结构。
S220:在金属原子层上形成n型缓冲层。
S230:在n型缓冲层上形成发光结构。
S240:在发光结构上设置p电极。
如图3D所示,在一实施例中,可以在金属原子层350上依次形成n型缓冲层360、发光结构320以及p电极340。
S250:在衬底的远离金属原子层的一侧对衬底进行减薄处理,以使得减薄后的衬底的厚度小于等于深槽的深度,从而将多个预分立结构分离为相互独立的多个发光单元。
如图3E所示,通过从衬底310下方对衬底310进行减薄处理,能够直接获得相互独立的多个发光单元,避免了切割等步骤,提高了器件质量。
具体地,在对具有深槽的衬底进行减薄处理时,如果减薄的厚度大于等于深 槽底面与衬底底面之间的距离,即减薄后的衬底的厚度小于等于深槽的深度,那么就可以实现去除深槽的底部。也就是说,被深槽分隔的多个预分立结构之间的连接部分会被去除。这样一来,多个预分立结构将被彻底分离,形成相互独立的多个分立结构(即多个发光单元)。
优选地,在一实施例中,至少一个深槽的深度大于衬底厚度的一半。以便在后续的减薄处理中能够更加容易地将多个预分立结构分离为相互独立的多个分立结构。
优选地,在另一实施例中,当至少一个深槽包括多个深槽时,多个深槽的深度全部相等。以便在后续的减薄处理中能够实现将所有的预分立结构同时进行分离,简化制备流程。
进一步地,在另一实施例中,衬底310上的至少一个深槽中可以填充有绝缘材料,例如二氧化硅或者氮化硅等。通过在深槽中设置绝缘材料,能够实现更好的隔离效果,使后续的工艺更加易于实现,并且使最终得到的分立器件质量更佳。
S260:在多个发光单元中的每个发光单元的远离金属原子层的一侧设置n电极。
如图3F所示,在得到多个相互独立的发光单元后,可以在每个发光单元的下方设置n电极330,得到完整的分立器件。
基于本申请实施例所提供的垂直结构发光二极管的制备方法,通过采用设有深槽的衬底,在被深槽分隔成的多个预分立结构上制作垂直结构,从而实现了仅通过减薄处理就能够得到多个分立器件,避免了切割步骤,减少了对器件的损伤,进而能够提高垂直结构发光二极管的质量。
应当理解,图2所示实施例的方法中的部分步骤与图1所示方法相同,在此对其细节与效果不再进行赘述。
图4所示为本申请一实施例所提供的垂直结构发光二极管的结构示意图。该垂直结构发光二极管可通过图1所示的制备方法得到。如图4所示,该垂直结构发光二极管包括:衬底410,衬底410为n型衬底;形成于衬底410上的金属原子层450;形成于金属原子层450上的n型缓冲层460;形成于n型缓冲层460上的发光结构420,其中,发光结构420自下向上依次包括n型半导体层421、有源层422以及p型半导体层423;设置于发光结构420上的p电极440;以及 设置于衬底的远离金属原子层一侧的n电极430。
优选地,在一实施例中,金属原子层450为Al原子层。
图5所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。该垂直结构发光二极管包括:衬底510,衬底510为n型衬底;形成于衬底510上的金属原子层550,金属原子层550具有连续型图形化结构;形成于金属原子层550上的n型缓冲层560;形成于n型缓冲层560上的发光结构520,其中,发光结构520自下向上依次包括n型半导体层521、有源层522以及p型半导体层523;设置于发光结构520上的p电极540;以及设置于衬底的远离金属原子层一侧的n电极530。
图6所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。该垂直结构发光二极管包括:衬底610,衬底610为n型衬底;形成于衬底610上的金属原子层650,金属原子层650具有非连续型图形化结构;形成于金属原子层650上的n型缓冲层660;形成于n型缓冲层660上的发光结构620,其中,发光结构620自下向上依次包括n型半导体层621、有源层622以及p型半导体层623;设置于发光结构620上的p电极640;以及设置于衬底的远离金属原子层一侧的n电极630。
图7所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。该垂直结构发光二极管包括:衬底710,衬底710为n型衬底,且衬底710的上表面具有图形化结构;形成于衬底710上的金属原子层750,金属原子层750具有与衬底710相对应的图形化结构;形成于金属原子层750上的n型缓冲层760;形成于n型缓冲层760上的发光结构720,其中,发光结构720自下向上依次包括n型半导体层721、有源层722以及p型半导体层723;设置于发光结构720上的p电极740;以及设置于衬底的远离金属原子层一侧的n电极730。
其中,通过使金属原子层750具有衬底与衬底710的上表面相对应的图形化结构,能够使金属原子层更加均匀,且图形化结构更加稳定,更好地提升垂直结构发光二极管的提光效率。
图8所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。该垂直结构发光二极管包括:衬底810,衬底810为n型衬底,且衬底810的上表面具有图形化结构;形成于衬底810的图形化结构上的凹陷区域之间的金属原 子层850;形成于金属原子层850上的n型缓冲层860;形成于n型缓冲层860上的发光结构820,其中,发光结构820自下向上依次包括n型半导体层821、有源层822以及p型半导体层823;设置于发光结构820上的p电极840;以及设置于衬底的远离金属原子层一侧的n电极830。
也就是说,在图8所示实施例中,金属原子层850是部分形成于衬底810上的。具体地,可以将金属原子层850形成在衬底810上表面的图形化结构中的凹陷区域之间的凸起区域上,而在凹陷区域内不设置金属原子层850。
图9所示为本申请另一实施例所提供的垂直结构发光二极管的结构示意图。该垂直结构发光二极管包括:衬底910,衬底910为n型衬底,且衬底910的上表面具有图形化结构;形成于衬底910的图形化结构上的凹陷区域内的金属原子层950;形成于金属原子层950上的n型缓冲层960;形成于n型缓冲层960上的发光结构920,其中,发光结构920自下向上依次包括n型半导体层921、有源层922以及p型半导体层923;设置于发光结构920上的p电极940;以及设置于衬底的远离金属原子层一侧的n电极930。
也就是说,在图9所示实施例中,金属原子层950是部分形成于衬底910上的。具体地,可以将金属原子层950形成在衬底910上表面的图形化结构中的凹陷区域内,而在凹陷区域之间的凸起区域上不设置金属原子层950。
基于本申请实施例所提供的垂直结构发光二极管,通过采用具有导电性的n型衬底,并包括依次形成于n型衬底上的金属原子层、n型缓冲层,从而能够确保器件的导电性,这种器件无需在形成层结构之后替换衬底,即其衬底即为用于生长外延层的衬底,因此制备成本低、制备效率高,并且器件质量更好;此外,由于衬底上设有金属原子层,且该金属原子层还可具有图形化结构,在保证简化垂直发光二极管结构的工艺流程的同时,还能够有效提升垂直结构发光二极管的提光效率。
应当理解,图4~图9所示的结构实施例与图1所示的方法实施例相对应,在此对其中的各细节与效果不再进行赘述。
本申请的一实施例中,还提供一种LED显示面板,包括上述图4~图8中任一实施例所示出的垂直结构发光二极管。
需要说明的是,在本申请的描述中,除非另有明确的规定和限定,术语“设 置”、“形成”、“具备”等应做广义理解,对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
还需要说明的是,术语“上”、“下”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换等,均应包含在本申请的保护范围之内。
Claims (19)
- 一种垂直结构发光二极管的制备方法,其特征在于,包括:在衬底上形成金属原子层,其中,所述衬底为n型衬底;在所述金属原子层上形成n型缓冲层;在所述n型缓冲层上形成发光结构,所述发光结构自下向上包括n型半导体层、有源层以及p型半导体层;在所述发光结构上设置p电极;在所述衬底的远离所述金属原子层的一侧设置n电极。
- 根据权利要求1所述的制备方法,其特征在于:所述金属原子层为Al原子层。
- 根据权利要求1所述的制备方法,其特征在于,所述在衬底上形成金属原子层,包括:在所述衬底上形成具有图形化结构的金属原子层,所述图形化结构包括连续型图形和非连续型图形。
- 根据权利要求3所述的制备方法,其特征在于,在所述衬底上形成具有图形化结构的金属原子层,包括:对所述衬底的上表面进行图形化处理;在具有图形化结构的所述衬底的上表面上形成金属原子层,以使所述金属原子层具备图形化结构。
- 根据权利要求1所述的制备方法,其特征在于,所述金属原子层部分形成于所述衬底上。
- 根据权利要求5所述的制备方法,其特征在于,所述金属原子层部分形成于所述衬底上,包括:对所述衬底的上表面进行图形化处理;在具有图形化结构的所述衬底的上表面的部分区域上形成所述金属原子层。
- 根据权利要求1所述的制备方法,其特征在于,在所述衬底的远离所述金属原子层的一侧设置n电极之前,还包括:对所述衬底的远离所述金属原子层的一侧对所述衬底进行减薄处理。
- 根据权利要求7中所述的制备方法,其特征在于:所述减薄处理包括蚀刻和/或打磨。
- 根据权利要求7或8所述的制备方法,其特征在于,所述衬底上设有至少一个深槽,用于将所述衬底分隔为多个预分立结构;所述减薄处理使得减薄后的所述衬底的厚度小于等于所述深槽的深度,以将所述多个预分立结构分离为相互独立的多个发光单元。
- 根据权利要求9所述的制备方法,其特征在于,所述至少一个深槽中填充有绝缘材料。
- 根据权利要求9所述的制备方法,其特征在于,在所述衬底的远离所述金属原子层的一侧设置n电极,包括:在所述多个发光单元中的每个发光单元的远离所述金属原子层的一侧设置n电极。
- 一种垂直结构发光二极管,其特征在于,包括:衬底,所述衬底为n型衬底;形成于所述衬底上的金属原子层;形成于所述金属原子层上的n型缓冲层;形成于所述n型缓冲层上的发光结构,其中,所述发光结构自下向上依次包括n型半导体层、有源层以及p型半导体层;设置于所述发光结构上的p电极;以及设置于所述衬底的远离所述金属原子层一侧的n电极。
- 根据权利要求12所述的垂直结构发光二极管,其特征在于:所述金属原子层为Al原子层。
- 根据权利要求12所述的垂直结构发光二极管,其特征在于,所述金属原子层具有图形化结构,图形化结构包括连续型图形和非连续型图形。
- 根据权利要求14所述的垂直结构发光二极管,其特征在于:所述衬底的上表面具有与所述金属原子层相对应的图形化结构。
- 根据权利要求12所述的垂直结构发光二极管,其特征在于:所述n型半导体层以及所述p型半导体层的材料为三族氮化物。
- 根据权利要求12所述的垂直结构发光二极管,其特征在于:所述垂直结构发光二极管水平方向宽度小于500um。
- 根据权利要求12所述的垂直结构发光二极管,其特征在于:所述垂直结构发光二极管水平方向宽度小于100um。
- 一种LED显示面板,其特征在于,包括权利要求12-16中任一项所述的垂直结构发光二极管。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2020/128095 WO2022099501A1 (zh) | 2020-11-11 | 2020-11-11 | 垂直结构发光二极管及其制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116438641A true CN116438641A (zh) | 2023-07-14 |
Family
ID=81601842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080106651.2A Pending CN116438641A (zh) | 2020-11-11 | 2020-11-11 | 垂直结构发光二极管及其制备方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230207736A1 (zh) |
CN (1) | CN116438641A (zh) |
WO (1) | WO2022099501A1 (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5167974B2 (ja) * | 2008-06-16 | 2013-03-21 | 豊田合成株式会社 | Iii族窒化物系化合物半導体発光素子及びその製造方法 |
CN102130245A (zh) * | 2010-12-23 | 2011-07-20 | 映瑞光电科技(上海)有限公司 | 发光二极管及其制造方法 |
CN107342256A (zh) * | 2017-06-26 | 2017-11-10 | 矽力杰半导体技术(杭州)有限公司 | 半导体工艺及半导体结构 |
CN109786515B (zh) * | 2018-12-28 | 2020-11-10 | 华灿光电(浙江)有限公司 | 一种发光二极管芯片的制作方法 |
-
2020
- 2020-11-11 CN CN202080106651.2A patent/CN116438641A/zh active Pending
- 2020-11-11 WO PCT/CN2020/128095 patent/WO2022099501A1/zh active Application Filing
-
2023
- 2023-02-27 US US18/175,288 patent/US20230207736A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2022099501A1 (zh) | 2022-05-19 |
US20230207736A1 (en) | 2023-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100735496B1 (ko) | 수직구조 질화갈륨계 led 소자의 제조방법 | |
US9882085B2 (en) | Method for separating epitaxial layers from growth substrates, and semiconductor device using same | |
US9000464B2 (en) | Semiconductor structure for substrate separation and method for manufacturing the same | |
US9059012B2 (en) | Epitaxial layer wafer having void for separating growth substrate therefrom and semiconductor device fabricated using the same | |
US9905727B2 (en) | Fabrication of thin-film devices using selective area epitaxy | |
CN101268562B (zh) | Ⅲ族氮化物半导体发光器件 | |
US20100261300A1 (en) | Method for separating substrate from semiconductor layer | |
CN101667615A (zh) | 形成发光二极管装置的方法 | |
TW201415668A (zh) | 從磊晶層分離成長基板的方法、使用該方法製造發光二極體的方法以及藉由該方法製造的發光二極體 | |
KR101475509B1 (ko) | 발광 소자 및 그 제조 방법 | |
KR100752717B1 (ko) | 수직구조 질화갈륨계 발광 다이오드 소자의 제조방법 | |
KR20090018451A (ko) | 수직구조 갈륨계 led 소자의 제조방법 | |
KR20050062832A (ko) | 발광 소자용 질화물 반도체 템플레이트 제조 방법 | |
KR20140083357A (ko) | 기판 분리 방법 및 이를 이용한 반도체 소자 제조 방법 | |
JP2007123436A (ja) | 半導体発光素子およびその製造方法 | |
US8395168B2 (en) | Semiconductor wafers and semiconductor devices with polishing stops and method of making the same | |
CN101390225B (zh) | Ⅲ族氮化物半导体发光器件 | |
KR20130035685A (ko) | 질화물 반도체 소자 제조 방법 | |
CN113823714B (zh) | GaN基Micro-LED结构的制作方法及GaN基Micro-LED阵列 | |
KR101923671B1 (ko) | 에피층과 성장 기판 분리 방법 및 이를 이용한 반도체 소자 | |
CN116438641A (zh) | 垂直结构发光二极管及其制备方法 | |
KR101843154B1 (ko) | 에피층과 성장 기판 분리 방법 | |
KR20130055976A (ko) | 공극층을 갖는 발광 다이오드 및 그것을 제조하는 방법 | |
KR100586609B1 (ko) | 질화갈륨계 발광 소자의 제조 방법 | |
KR101012638B1 (ko) | 수직형 질화물계 발광소자의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |