CN116312357A - 显示驱动电路及其操作方法 - Google Patents
显示驱动电路及其操作方法 Download PDFInfo
- Publication number
- CN116312357A CN116312357A CN202211532212.5A CN202211532212A CN116312357A CN 116312357 A CN116312357 A CN 116312357A CN 202211532212 A CN202211532212 A CN 202211532212A CN 116312357 A CN116312357 A CN 116312357A
- Authority
- CN
- China
- Prior art keywords
- instruction
- correction controller
- read
- controller
- nonvolatile memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 238000012937 correction Methods 0.000 claims abstract description 257
- 230000015654 memory Effects 0.000 claims abstract description 222
- 230000002159 abnormal effect Effects 0.000 claims description 26
- 230000004044 response Effects 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 17
- 239000008186 active pharmaceutical agent Substances 0.000 description 16
- 230000008859 change Effects 0.000 description 13
- 230000007547 defect Effects 0.000 description 13
- 238000012546 transfer Methods 0.000 description 6
- 206010067959 refractory cytopenia with multilineage dysplasia Diseases 0.000 description 5
- 101150005267 Add1 gene Proteins 0.000 description 4
- 230000008439 repair process Effects 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- 101150014859 Add3 gene Proteins 0.000 description 3
- 101150060298 add2 gene Proteins 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 239000010408 film Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 1
- 230000002427 irreversible effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/026—Arrangements or methods related to booting a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/12—Test circuits or failure detection circuits included in a display system, as permanent part thereof
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
提供了显示驱动电路及其操作方法。所述显示驱动电路可包括:修正控制器,用于控制具有指令的非易失性存储器,通过所述指令,用于控制由显示驱动电路控制的装置的控制数据被改变;以及驱动控制器,用于基于所述指令来控制所述装置。修正控制器基于电力被施加到显示驱动电路来确定是否对所述指令执行读取操作,并且将基于确定执行读取操作而生成的指令信号传送给驱动控制器。
Description
本申请基于并要求于2021年12月3日在韩国知识产权局提交的第10-2021-0172268号韩国专利申请和于2022年6月23日在韩国知识产权局提交的第10-2022-0077089号韩国专利申请的优先权,所述韩国专利申请的公开通过引用全部包含于此。
技术领域
发明构思涉及显示驱动电路,并且更具体地,涉及用于驱动用于在其上显示图像的显示面板的显示驱动电路以及操作显示驱动电路的方法。
背景技术
显示装置通常包括其上显示图像的显示面板和用于驱动显示面板的显示驱动电路(有时被称为显示驱动集成电路)。显示驱动电路从主机接收图像数据,并且将与接收的图像数据对应的图像信号传送给显示面板的数据线,从而驱动显示面板。显示驱动集成电路控制显示面板、电源管理集成电路(PMIC)和触摸集成电路。
在制造显示驱动集成电路之后,对显示驱动集成电路和由显示驱动集成电路控制的装置的任何缺陷校正通常花费大量时间并且需要高成本。因此,已经需要使用较少的时间和成本容易地补偿显示驱动集成电路和由显示驱动集成电路控制的单元的缺陷的改进方法。
发明内容
发明构思提供了显示驱动电路和操作显示驱动电路的方法,在该显示驱动电路中,用于改变控制装置所通过的控制数据的指令被预先存储在非易失性存储器中,并且因此,显示驱动电路通过使用从非易失性存储器读出的指令来操作,从而容易地补偿显示驱动电路的缺陷。
根据发明构思的方面,提供了一种显示驱动电路,所述显示驱动电路包括:修正控制器,被配置为控制其中存储指令的非易失性存储器;以及驱动控制器,被配置为基于所述指令来控制装置。所述指令可改变用于控制由所述显示驱动电路驱动的装置的控制数据。所述修正控制器可基于电力从外部被施加到所述显示驱动电路来确定是否执行用于从非易失性存储器读出所述指令的读取操作,并且可将基于确定执行读取操作而生成的指令信号传送给驱动控制器。
根据发明构思的一些其他方面,提供了一种显示驱动电路,所述显示驱动电路包括:修正控制器,被配置为从其中存储指令的第一非易失性存储器读出指令;第二非易失性存储器,被配置为存储用于操作所述显示驱动电路的基本数据;以及驱动控制器,被配置为基于基本数据和所述指令中的至少一者来控制由所述显示驱动电路控制的所述装置。所述指令改变用于控制由所述显示驱动电路驱动的装置的控制数据。
根据本发明构思的一些其他方面,提供了一种操作显示驱动电路的方法。首先,显示驱动电路可基于电力被施加到显示驱动电路来确定是否执行用于从非易失性存储器读出指令的读取操作。然后,显示驱动电路可确定指令是正常的还是异常的。此后,显示驱动电路可基于其中指令被确定为正常或异常的步骤的结果来控制装置。
附图说明
根据以下结合附图的具体实施方式,将更清楚地理解示例实施例,在附图中:
图1是示出根据发明构思的一些示例实施例的显示系统的框图;
图2是示出根据发明构思的一些示例实施例的修正控制器的框图;
图3是示出根据发明构思的一些示例实施例的显示装置的框图;
图4是示出根据发明构思的一些示例实施例的存储在第一非易失性存储器中的指令的视图;
图5是示出根据发明构思的一些示例实施例的操作修正控制器的方法的框图;
图6是示出根据发明构思的一些示例实施例的操作修正控制器的方法的流程图;
图7是示出根据发明构思的一些示例实施例的操作第一修正控制器的方法的流程图;
图8是示出根据发明构思的一些示例实施例的操作第二修正控制器的方法的流程图;
图9是示出根据发明构思的一些示例实施例的数据和指令相对于时间的操作的时序图;
图10是示出根据发明构思的一些示例实施例的当指令未被存储在第一非易失性存储器中时数据相对于时间的操作的时序图;
图11是示出根据发明构思的一些示例实施例的当指令被加载时数据和指令相对于时间的操作的时序图;以及
图12是示出根据发明构思的一些示例实施例的当启动命令信号被存储在第一非易失性存储器中时数据和指令相对于时间的操作的时序图。
具体实施方式
在下文中,将参考附图详细描述发明构思的一个或多个示例实施例。
图1是示出根据发明构思的一些示例实施例的显示系统的框图。
根据发明构思的一些示例实施例的显示系统100可安装在具有显示图像的功能的电子装置上。在一些示例实施例中,电子装置可包括智能电话、平板个人计算机、便携式多媒体播放器(PMP)、相机、可穿戴装置、物联网装置、电视、数字视盘(DVD)播放器、冰箱、空调、空气净化器、机顶盒、机器人无人机、各种医疗装置、导航装置、全球定位系统(GPS)接收器、高级驾驶员辅助系统(ADAS)、车辆装置、家具和/或各种测量装置。
参照图1,显示系统100可包括主机120、显示驱动电路130(或显示驱动集成电路(DDIC))、存储器系统170和显示面板140。在一些示例实施例中,显示驱动电路130和显示面板140可被配置为被称为显示装置110的单个模块。在一些示例实施例中,显示驱动电路130可安装在电路膜(诸如,带载封装件(TCP)、膜上芯片(COF)和柔性印刷电路(FPC))上。显示驱动电路130可通过载带自动接合(TAB)工艺粘附到显示面板140,或者可通过玻璃上芯片(COG)工艺或塑料上芯片(COP)工艺安装在显示面板140的非显示区域上。
根据一些示例实施例,显示驱动电路130可控制显示面板140、电源管理集成电路(PMIC)150和触摸集成电路160中的至少一个。然而,由显示驱动电路130控制的单元或装置不应被解释为限于上述类别。如果需要,可从显示系统100省略PMIC 150和触摸集成电路160中的至少一个。显示驱动电路130、显示面板140、PMIC 150和触摸集成电路160可被配置为单个模块。
主机120可控制显示系统100的总体操作。主机120可生成将被显示在显示面板140上的图像数据IDT,并且可将图像数据IDT和各种命令信号CMD(诸如,驱动初始化信号)传送给显示驱动电路130。在一些示例实施例中,命令信号CMD可包括关于亮度、伽马校正、帧频和/或显示驱动电路130的操作模式的各种设置信息。显示处理器121可将时钟信号或同步信号传送给显示驱动电路130。在图1中,图像数据IDT和命令信号CMD被示出为彼此分离的单独信号,这不应被解释为限于图像数据IDT和命令信号CMD的传送模式。在一些示例实施例中,图像数据IDT和命令信号CMD可作为单个信号包被传送给显示驱动电路130,然后可在显示驱动电路130的主机接口(I/F)131中被分离为每个信号。
在一些示例实施例中,主机120可包括应用处理器。然而,主机120不应被解释为限于应用处理器。主机120可包括各种处理器(诸如,中央处理器(CPU)、微处理器、多媒体处理器和/或图形处理器)。在一些示例实施例中,主机120可被实现为集成电路(IC),并且可被实现为应用处理器(AP)或片上系统(SoC)。
主机120可包括显示处理器121和接口电路122。显示处理器121可控制显示装置110的操作。显示处理器121可通过接口电路122将要在显示装置110上显示的图像数据IDT和控制显示装置110的操作的命令信号CMD传送给显示装置110。在一些示例实施例中,当通过外部电力开启时,显示驱动电路130可从主机120接收命令信号CMD。
显示驱动电路130可将从主机120传送的图像数据IDT转换为显示面板140可通过其工作的图像信号,并且可将图像信号传送给显示面板140,从而将图像显示在显示面板140上。
显示驱动电路130可响应于从主机120传送的命令信号CMD而控制各种装置。在一些示例实施例中,显示驱动电路130可响应于命令信号CMD而初始化装置的操作。在一些示例实施例中,显示驱动电路130可基于命令信号CMD来控制显示面板140显示图像。
显示驱动电路130可包括主机接口131、存储器132和驱动控制器133。显示驱动电路130可通过主机接口131从主机120接收图像数据IDT和命令信号CMD。在一些示例实施例中,主机120的接口电路122和显示驱动电路130的主机接口131可被配置为串行接口(诸如,移动工业处理器接口移动显示数字接口(MDDI)、显示端口和嵌入式显示端口(eDP))中的一者。
存储器132可存储通过主机接口131传送的图像数据IDT,并且可将图像数据IDT传送给驱动控制器133。在一些示例实施例中,图像数据IDT可在不被存储在存储器132中的情况下被传送给驱动控制器133。
存储器132可存储用于驱动显示驱动电路130的基本数据BD。在一些示例实施例中,基本数据BD可包括显示驱动电路130的驱动频率和驱动电压电平以及主机接口131的性能信息。在一些示例实施例中,图像数据IDT可不被存储在存储器132中,并且基本数据BD可被存储在存储器132中。
存储器132可包括一次可编程(OTP)存储器、非易失性存储器(诸如,电可擦除可编程只读存储器(EEPROM)、闪存、相变随机存取存储器(PRAM)、电阻式随机存取存储器(RRAM)、纳米浮栅存储器(NFGM)、聚合物随机存取存储器(PoRAM)、磁随机存取存储器(MRAM)和铁电随机存取存储器(FRAM))。然而,存储器132不应被解释为限于上述存储器。
驱动控制器133可接收图像数据IDT、命令信号CMD和基本数据BD,并且可生成用于控制可由显示驱动电路130控制的装置的各种控制信号CS。在一些示例实施例中,显示驱动电路130可包括驱动器(未示出),并且驱动器可响应于控制信号CS而将电压施加到显示面板140的栅极线和数据线。可基于控制信号CS来控制触摸集成电路160和PMIC 150。在一些示例实施例中,驱动控制器133可以以电压可基于命令信号CMD和基本数据BD被传送给显示驱动电路130和显示面板140的这样的方式将控制信号CS传送给PMIC 150。
显示面板140可以是在其上实际显示图像的显示部分,并且可包括薄膜晶体管液晶显示器(TFT-LCD)面板、有机发光二极管(OLED)面板、场发射显示面板和等离子体显示面板(PDP)中的任何一者。图像信号可被电传送给显示面板140,并且可作为2维图像显示在显示面板140上。显示面板140可包括任何其他平面显示面板或柔性显示面板。
PMIC 150可连接到外部电源并被操作。在一些示例实施例中,PMIC 150可连接到电池(未示出)并被操作。PMIC 150可与显示驱动电路130一起被提供为单个封装件,这不应被解释为限于PMIC 150的结构。PMIC 150可与显示驱动电路130单独地分离。PMIC 150可将电压施加到显示驱动电路130或显示面板140。PMIC 150可接收控制信号CS,并且基于控制信号CS将电压施加到显示驱动电路130和显示面板140。在一些示例实施例中,PMIC 150可基于控制信号CS来控制可施加到显示面板140的电压电平。
触摸集成电路160可驱动和控制触摸面板(未示出)。触摸集成电路160可接收控制信号CS,并且可基于控制信号CS来操作。
显示系统100可包括存储器系统170。存储器系统170可包括其中可存储用于改变控制数据的各种指令的非易失性存储器装置。控制数据可控制由显示驱动电路130控制的装置。指令可包括用于改变控制数据的各种数据和命令信号。在一些示例实施例中,指令可包括用于对装置的缺陷进行校正的各种数据和命令信号。
显示驱动电路130可包括修正控制器134。修正控制器134可控制存储器系统170。在一些示例实施例中,修正控制器134可控制其中存储指令的非易失性存储器。修正控制器134可确定是否执行用于从存储器系统170读出指令的读取操作。当确定执行读取操作时,修正控制器134可将指令传送给驱动控制器133。另外,修正控制器134还可控制驱动控制器133读出指令。
驱动控制器133可基于指令来控制装置。驱动控制器133可从修正控制器134接收指令,或者可读出指令。驱动控制器133可生成反映指令的控制信号CS。在一些示例实施例中,指令可包括用于校正显示面板140的亮度的各种数据和命令信号,并且驱动控制器133可基于指令生成用于校正显示面板140的亮度的控制信号CS。在下文中,参照图2详细描述修正控制器。
图2是示出根据发明构思的一些示例实施例的修正控制器的框图。图2中的显示系统200、主机210、显示驱动电路220、第二非易失性存储器(NVM2)221、驱动控制器222、修正控制器224和存储器系统230可分别具有与图1中的显示系统100、主机120、显示驱动电路130、存储器132、驱动控制器133、修正控制器134和存储器系统170基本相同的配置。因此,省略对相应元件的任何进一步的详细描述。
参照图2,存储器系统230可包括第一非易失性存储器装置(也被称为第一非易失性存储器)(NVM1)231和接口电路233。第一非易失性存储器装置231可包括非易失性存储器(诸如,EEPROM、闪存、PRAM、RRAM、NFGM、PoRAM、MRAM和FRAM)。然而,第一非易失性存储器装置231不应被解释为限于上述存储器。
指令IT可被存储在第一非易失性存储器装置231中。为了改变控制数据,指令IT可被存储在第一非易失性存储器装置231中。在一些示例实施例中,一旦显示驱动电路220被制造,就可对显示驱动电路220执行电路测试以检测其中的缺陷。当在电路测试中发现缺陷时,用于校正缺陷的指令IT可被存储在第一非易失性存储器231中。在一些示例实施例中,指令IT可包括从主机210传送给显示驱动电路220的命令信号CMD中的至少一些、存储在第二非易失性存储器221中的基本数据中的将被改变的一些以及用于校正由显示驱动电路220控制的装置的数据。
存储器系统230可包括接口电路233。第一非易失性存储器231可通过接口电路233将指令IT传送给显示驱动电路220。另外,第一非易失性存储器231还可通过接口电路233将存储在第一非易失性存储器231中并且驱动显示驱动电路220所需的数据中的一些(或例如全部)传送给显示驱动电路220。
显示驱动电路220可包括第二非易失性存储器221、驱动控制器222、修正控制器224和存储器接口223。虽然修正控制器224被示出为与图2中的驱动控制器222一起被实现为单个集成电路,但是修正控制器224不应被解释为限于图2中的结构。在一些示例实施例中,修正控制器224和驱动控制器222可分别被实现为单独的集成电路。另外,根据一些示例实施例,显示驱动电路220可包括第一非易失性存储器231。
一旦电力从外部被施加到显示驱动电路220,修正控制器224就可确定是否执行用于从第一非易失性存储器231读出指令IT的读取操作。在一些示例实施例中,一旦电力从外部被施加到显示驱动电路220,修正控制器224就可确定是否执行读取操作。在一些示例实施例中,电力可从PMIC(例如,图1中的PMIC 150)被施加到显示驱动电路220,并且一旦电力从PMIC被施加到修正控制器,修正控制器224就可确定是否执行读取操作。
在一些示例实施例中,一旦电力被施加到显示驱动电路220,驱动控制器222就可生成操作信号OS。操作信号OS可指示电力被施加到驱动控制器222。驱动控制器222可将操作信号OS传送给修正控制器224。修正控制器224可基于操作信号OS来确定读取操作是否被执行。在一些示例实施例中,电力可从PMIC(例如,图1中的PMIC 150)被提供给显示驱动电路220,并且驱动控制器222可基于从PMIC施加的电力来生成操作信号OS。一旦接收到操作信号OS,修正控制器224就可确定是否执行读取操作。
当接收到操作信号OS时,修正控制器224可确定是否执行读取操作。修正控制器224可确定指令IT是否被存储在第一非易失性存储器装置231中。当不需要改变控制数据时,可不将指令IT存储在第一非易失性存储器231中。在一些示例实施例中,当在电路测试中在由显示驱动电路220控制的装置中没有发现缺陷时,可不将指令IT存储在第一非易失性存储器231中。当指令IT未被存储在第一非易失性存储器231中时,修正控制器224可不读出指令IT。
当指令IT被确定为被存储在第一非易失性存储器231中时,修正控制器224可执行用于读出指令IT的读取操作。当指令IT被确定为未被存储在第一非易失性存储器231中时,修正控制器224可停止读取操作。也就是说,修正控制器224可不读出指令IT。由修正控制器224执行从第一非易失性存储器231的读取操作可指示修正控制器224可控制第一非易失性存储器231执行读取操作。在一些示例实施例中,修正控制器224可通过将物理地址Add和读取命令信号RCMD传送给第一非易失性存储器231来控制第一非易失性存储器231读出指令IT。
修正控制器224可通过密钥数据比较来确定指令IT是否可被存储在第一非易失性存储器231中。修正控制器224可将第一密钥数据与第二密钥数据进行比较。用于确定是否执行读取操作的第一密钥数据可被存储在第一非易失性存储器231中。当指令被存储在第一非易失性存储器231中时,第一密钥数据可与指令IT被一起存储。因此,第一非易失性存储器231中的第一密钥数据可指示指令IT确实被存储在第一非易失性存储器231中。第一密钥数据可被存储在第一非易失性存储器231的特定指向的地址中,并且修正控制器224可从所指向的地址读出第一密钥数据。第二密钥数据可包括可已经在修正控制器224中设置的密钥数据。
当第一密钥数据和第二密钥数据彼此匹配时,修正控制器224可识别出指令IT可被存储在第一非易失性存储器231中,然后可执行读取操作。
当第一密钥数据和第二密钥数据彼此不匹配时,修正控制器224可识别出指令IT可未被存储在第一非易失性存储器231中,然后可不执行读取操作。
在一些示例实施例中,修正控制器224可确定存储在第一非易失性存储器231中的指令IT是正常的还是异常的。通过从指令IT确定错误,可防止显示驱动电路220基于错误指令IT进行操作(或者,例如,基于错误指令IT进行操作的可能性可被减小),从而防止或减少来自由显示驱动电路220控制的装置的缺陷。一旦确定执行用于从第一非易失性存储器231读出指令IT的读取操作,修正控制器224就可确定指令IT是正常的还是异常的。也就是说,当识别出指令IT被存储在第一非易失性存储器231中时,修正控制器224可读出指令IT并确定读出的指令IT是正常的还是异常的。在一些示例实施例中,修正控制器224可基于读出的指令IT的校验和来确定指令IT是正常的还是异常的。在下文中参照图4和图5详细描述校验和。
当存储在第一非易失性存储器231中的指令IT可被确定为正常时,修正控制器224可生成指令信号IS。当存储在第一非易失性存储器231中的指令IT被确定为异常时,修正控制器224可不生成指令信号IS。指令信号IS可指示驱动控制器222基于指令IT控制装置所通过的各种信号。
驱动控制器222可接收指令IT,并且可生成反映指令IT的控制信号CS。修正控制器224可以以修正控制器224将指令信号IS和指令IT传送给驱动控制器222的这样的方式实现。然而,修正控制器224的上述的一些示例实施例不应被解释为限于修正控制器。在一些示例实施例中,驱动控制器222可以以当驱动控制器222接收到指令信号IS时驱动控制器222可执行读取操作的方式实现。
驱动控制器222可基于命令信号CMD、指令信号IS和基本数据BD中的至少任何一者来生成控制信号CS。在一些示例实施例中,驱动控制器222可基于命令信号CMD、指令信号IS和基本数据BD生成用于驱动显示面板(例如,图1中的显示面板140)的控制信号CS。
显示驱动电路220可包括存储器接口223。显示驱动电路220可通过存储器接口223接收指令IT。在一些示例实施例中,修正控制器224可通过存储器接口223接收指令IT。显示驱动电路220可通过存储器接口223传送地址Add和读取命令信号RCMD。在一些示例实施例中,修正控制器224可通过存储器接口223将地址Add和读取命令信号RCMD传送给第一非易失性存储器231。
第一非易失性存储器231可具有高于第二非易失性存储器221的存储容量。在一些示例实施例中,第一非易失性存储器231可包括闪存,并且第二非易失性存储器221可包括OTP存储器。OTP存储器包括多个OTP单元,多个OTP单元中的每个OTP单元处于可编程状态或不可编程状态。因此,数据可被存储在每个OTP单元中。因为当电力被断开时,编程在OTP单元中的数据可不会丢失,并且OTP单元可不会被编程,所以OTP单元可以是不可逆单元。在一些示例实施例中,OTP单元可包括熔丝或反熔丝,并且可被电编程。第一非易失性存储器231和第二非易失性存储器221不应被解释为限于上述存储器,并且可包括各种非易失性存储器。
图3是示出根据发明构思的一些示例实施例的显示装置的框图。图3中的驱动控制器310和显示面板320分别与图1中的驱动控制器133和显示面板140对应。
参照图3,显示装置可包括扫描驱动器340和数据驱动器330。然而,显示驱动电路350可不包括扫描驱动器340,并且扫描驱动器340例如可作为与显示驱动电路350分离的单独元件被设置在显示装置中。
显示面板320可包括可以以矩阵形式布置的多个像素,并且可按帧显示图像。显示面板320可包括布置在行方向上的多条扫描线SL1至SLn、布置在列方向上的多条数据线DL1至DLm、以及位于扫描线SL1至SLn和数据线DL1至DLm的交叉点处的多个像素PX。
驱动控制器310可基于命令信号CMD、指令信号IS和指令IT中的至少任何一者来生成控制信号CS。控制信号可包括第一控制信号CTRL1和第二控制信号CTRL2中的至少一者。第一控制信号CTRL1可控制扫描驱动器340,并且第二控制信号CTRL2可控制数据驱动器330。
扫描驱动器340可响应于第一控制信号CTRL1而将扫描-开启(scan-on)信号顺序地传送给扫描线SL1至SLn,并且扫描线SL1至SLn可被顺序地选择。扫描线SL1至SLn可响应于从扫描驱动器340传送的扫描-开启信号而被顺序地选择,并且灰度电压可通过数据线DL1至DLm被施加到连接到所选择的扫描线的像素PX,从而执行显示操作。灰度电压可包括基于指令IT而控制的多个值。当扫描-开启信号未被传送给扫描线SL1至SLn时,扫描-关闭信号(例如,逻辑高电平的扫描电压)可被传送给扫描线SL1至SLn。
数据驱动器330可响应于第二控制信号CTRL2而将与图像数据IDT对应的数据DATA转换为模拟图像信号,并且可将模拟图像信号传送给数据线DL1至DLm。数据驱动器330可包括多个通道放大器,多个通道放大器各自将图像信号传送给与其对应的至少一条数据线。
驱动控制器310可控制显示面板320的整体操作。驱动控制器310可被配置为硬件、软件以及硬件和软件的组合中的一者。在一些示例实施例中,驱动控制器310可被实现为执行下面的各种功能所通过的数字逻辑电路和电子元件。
图4是示出根据发明构思的一些示例实施例的存储在第一非易失性存储器中的指令的视图。图4中的第一非易失性存储器(也被称为第一非易失性存储器装置)510可具有与图2中的第一非易失性存储器装置231基本上相同的配置。因此,省略对相应元件的任何进一步的详细描述。
参照图4,第一非易失性存储器510可包括多个区域。在一些示例实施例中,第一非易失性存储器510可包括第一区域A1和第二区域A2。指令IT可被存储在第一区域A1中,并且多个设置数据可被存储在第二区域A2中。
第一区域A1可包括第一地址Add1至第三地址Add3。各种数据可被存储在由第一地址Add1至第三地址Add3指定的不同位置中。在一些示例实施例中,第一密钥数据keydata1可被存储在第一地址Add1中,并且指令IT可被存储在第二地址Add2中。参考校验和可被存储在第三地址Add3中。地址可以是第一非易失性存储器510的地址,并且更具体地,是可由修正控制器(例如,图2中的修正控制器224)识别的系统地址。
指令可包括用于改变用于控制由显示驱动电路(例如,图2中的显示驱动电路220)控制的装置的控制数据的各种数据和命令信号。用于改变用于控制由显示驱动电路控制的装置的控制数据的所有指令可被存储在第一非易失性存储器510中。在一些示例实施例中,用于校正由显示驱动电路控制的装置的所有缺陷的指令可被存储在第一非易失性存储器510中。在一些示例实施例中,当可在由显示驱动电路控制的显示面板和PMIC中发现缺陷时,可将与缺陷对应的指令存储在由第二地址Add2指定的位置处。当修正控制器(例如,图2中的修正控制器224)对第一非易失性存储器510执行读取操作时,所有指令可被读出。
指令可包括启动(boot)命令信号。启动命令信号可以是请求显示驱动电路启动的命令信号,就如同主机(例如,图2中的主机210)传送给显示驱动电路以启动显示驱动电路的命令信号一样。在通过修正控制器执行对第一非易失性存储器510的读取操作时,启动命令信号可被读出。显示驱动电路可基于从第一非易失性存储器510读出的启动命令信号来执行启动操作。当启动命令信号作为指令之一被存储在第一非易失性存储器510中时,显示驱动电路可在没有来自主机的命令信号的任何接收的情况下基于指令执行启动操作。因此,显示驱动电路执行启动操作可花费较少的时间,并且用于在主机与显示驱动电路之间传送命令信号的接口功率可被降低。
在指令被存储在第一非易失性存储器510中的情况下,第一密钥数据keydata1也可被存储在第一非易失性存储器510中。在一些示例实施例中,第一密钥数据keydata1可被存储在第一地址Add1中,并且指令可被存储在第二地址Add2中。当在制造显示驱动电路之后在电路测试中未发现缺陷时,指令可不被存储在第一非易失性存储器510中。也就是说,在指令被存储在第一非易失性存储器510中的情况下,第一密钥数据keydata1也可被存储在第一非易失性存储器510中。相反,在指令未被存储在第一非易失性存储器510中的情况下,第一密钥数据keydata1可不被存储在第一非易失性存储器510中。
第一密钥数据keydata1可指示用于确定修正控制器是否执行读取操作的数据。可基于第一密钥数据keydata1来确定修正控制器是否可执行读取操作。在一些示例实施例中,第一密钥数据keydata1可被配置为4字节的大小,这不应被解释为限于第一密钥数据keydata1的大小。
参考校验和可被存储在第一非易失性存储器510中。参考校验和可以是可被存储在第一非易失性存储器510中的指令的校验和值。在一些示例实施例中,存储在第二地址Add2中的指令的校验和可被存储在第三地址Add3中。在一些示例实施例中,参考校验和可以是存储在第一非易失性存储器510中的指令的所有字节数量之和。
参考校验和可用于检测可由存储器控制器读出的指令的错误。修正控制器可通过将读出的指令的校验和与存储在第一非易失性存储器510中的参考校验和进行比较来确定读出指令是正常指令还是异常指令。在下文中参照图5详细描述由修正控制器检测指令的错误的方法。
设置数据和地址可被存储在第二区域A2中。在一些示例实施例中,设置数据可被存储在第k地址Addk中。设置数据可以是用于设置显示驱动电路和由显示驱动电路驱动的装置的各种数据。在一些示例实施例中,设置数据可包括显示面板的电压信息、亮度信息和偏移校准信息。然而,设置数据不应被解释为限于上述信息。因此,设置数据还可包括显示驱动电路的电压电平和速度信息。
修正控制器可从第一非易失性存储器510读出设置数据。修正控制器可从第一非易失性存储器510的第一区域A1读出数据,然后可从第一非易失性存储器510的第二区域A2读出数据。在一些示例实施例中,修正控制器可读出指令,然后可从第一非易失性存储器510读出设置数据。修正控制器可从第一非易失性存储器510同时读出第一区域A1的数据和第二区域A2的数据。在一些示例实施例中,修正控制器可从第一非易失性存储器510同时读出指令和设置数据。
修正控制器可从第一非易失性存储器510读出设置数据,并且可将设置数据传送给驱动控制器。另外,驱动控制器可从第一非易失性存储器510读出设置数据。在一些示例实施例中,驱动控制器可从第一非易失性存储器510读出第二区域A2的数据。
图5是示出根据发明构思的一些示例实施例的操作修正控制器的方法的框图。图5中的第一非易失性存储器装置510、修正控制器520和驱动控制器540可分别与图2中的第一非易失性存储器装置231、修正控制器224和驱动控制器222对应。因此,省略对相应元件的任何进一步的详细描述。在下文中,关于图5的描述与图4一起给出。
参照图4和图5,修正控制器520和驱动控制器540可被设置为单个集成电路或分离的集成电路。根据一些示例实施例,第一非易失性存储器装置510可被包括在显示驱动电路中。
修正控制器520可包括第一修正控制器521和第二修正控制器522。第一修正控制器521可确定是否可执行用于从第一非易失性存储器510读取指令的读取操作。
第一修正控制器521可确定是否可通过使用存储在第一非易失性存储器510中的第一密钥数据keydata1来执行读取操作。第一修正控制器521可通过使用地址读出第一密钥数据keydata1。第一修正控制器521可将对应的地址Add和读出命令信号RCMD提供给第一非易失性存储器510,因此,第一修正控制器521可控制第一非易失性存储器510读出第一密钥数据keydata1。在一些示例实施例中,第一修正控制器521可控制第一非易失性存储器510读出存储在第一地址Add1中的第一密钥数据keydata1。
第一修正控制器521可将第一密钥数据keydata1与第二密钥数据进行比较。第二密钥数据可包括使用预设(或者,可选地,期望的或选择的)值加密的加密模式,并且可被存储在第一修正控制器521中。当第一密钥数据keydata1与第二密钥数据彼此匹配(称为密钥匹配)时,第一修正控制器521可识别出读取操作被执行。第一密钥数据与第二密钥数据之间的密钥匹配可指示第一密钥数据和第二密钥数据彼此完全相同并且一致。然而,第一密钥数据与第二密钥数据之间的密钥匹配可指示第一密钥数据和第二密钥数据彼此不同,并且与第一密钥数据对应的值可以是第二密钥数据,这不应被解释为限于第一密钥数据与第二密钥数据之间的密钥匹配。
当识别出读取操作时,第一修正控制器521可生成判别信号DS。第一修正控制器521可将判别信号DS传送给第二修正控制器522。根据一些示例实施例,当识别出读取操作时,第一修正控制器521可控制第二修正控制器522读出指令。第一修正控制器521可将判别信号DS传送给第二修正控制器522。当接收到判别信号DS时,第二修正控制器522可从第一非易失性存储器读出指令。
在图5中,第二修正控制器522被示出为读出指令,这不应被解释为限于第二修正控制器522的操作。当识别出读取操作时,第一修正控制器521可读出指令。第一修正控制器521可将指令传送给第二修正控制器522。在一些示例实施例中,第一修正控制器521可通过将第二地址Add2和读出命令信号RCMD1(未示出)提供给第一非易失性存储器510来控制第一非易失性存储器510读出指令。第一修正控制器521可将读出的指令传送给第二修正控制器522。
当第一密钥数据keydata1与第二密钥数据彼此匹配时,第一修正控制器521可从第一非易失性存储器510读出指令,或者第二修正控制器522可执行读取操作。在一些示例实施例中,当确定第一密钥数据keydata1与第二密钥数据相同时,第一修正控制器521可将判别信号DS传送给第二修正控制器522。然后,第二修正控制器522可接收判别信号DS并读出指令。在下文中,假设当第二修正控制器522接收到判别信号DS时,第二修正控制器522读出指令。
在第一密钥数据keydata1与第二密钥数据不匹配的情况下,第一修正控制器521可确定读取操作不被执行。第一修正控制器521可不从第一非易失性存储器510读出指令。当确定读取操作不被执行时,第一修正控制器521可不生成判别信号DS。第二修正控制器522可不从第一修正控制器521接收判别信号DS,并且因此,第二修正控制器522可不从第一非易失性存储器510读出指令。
第二修正控制器522可确定从第一非易失性存储器510读出的指令是正常的还是异常的。第二修正控制器522可从第一修正控制器521接收判别信号DS。当接收到判别信号DS时,第二修正控制器522可确定由第一修正控制器521读出的指令可以是正常的还是异常的。
当接收到判别信号DS时,第二修正控制器522可从第一非易失性存储器510读出指令。在第一修正控制器521读出指令的情况下,第二修正控制器522可从第一修正控制器521接收指令和判别信号DS。
第二修正控制器522可通过使用存储在第一非易失性存储器510中的参考校验和来确定是否执行读取操作。当从第一修正控制器521接收到判别信号DS时,第二修正控制器522可从第一非易失性存储器510读出参考校验和以及指令。
第二修正控制器522可通过使用地址读出参考校验和以及指令。第二修正控制器522可将对应的地址Add和读出命令信号RCMD提供给第一非易失性存储器510,并且因此,第二修正控制器522可控制第一非易失性存储器510读出参考校验和以及指令。在一些示例实施例中,第二修正控制器522可控制第一非易失性存储器510读出存储在第二地址Add2中的指令并读出存储在第三地址Add3中的参考校验和。
第二修正控制器522可将参考校验和与读出的指令的校验和进行比较。在一些示例实施例中,第二修正控制器522可通过计算读出的指令中的每个的校验和来生成读取校验和。当读取校验和可与参考校验和匹配(被称为校验和匹配)时,第二修正控制器522可确定可从第一非易失性存储器510读出的指令是正常的。当读出的指令可被确定为正常指令时,第二修正控制器522可生成指令信号IS。第二修正控制器522可将指令信号IS传送给驱动控制器540。读取校验和与参考校验和之间的校验和匹配可指示读取校验和与参考校验和彼此相同。然而,读取校验和与参考校验和之间的校验和匹配可指示读取校验和与参考校验和彼此不同,并且与读取校验和对应的值可以是参考校验和,这不应被解释为限于读取校验和与参考校验和之间的校验和匹配。
当读取校验和与参考校验和彼此不匹配时,第二修正控制器522可将从第一非易失性存储器510读出的指令确定为异常指令。当指令被确定为异常时,第二修正控制器522可不生成指令信号IS。第二修正控制器522可检测读出的指令的错误,因此,显示驱动电路可被防止基于错误指令驱动装置(或者,例如,基于错误指令进行操作的可能性可被减少)。
当从第二修正控制器522接收到指令信号IS时,驱动控制器540可基于指令来控制装置。驱动控制器540可从第二修正控制器522接收指令。驱动控制器540可基于指令信号IS和指令来控制装置。
驱动控制器540还可从第一非易失性存储器510读出指令。在一些示例实施例中,驱动控制器540可通过将地址和读出命令信号提供给第一非易失性存储器510来控制第一非易失性存储器510读出指令。当接收到指令信号IS时,驱动控制器540可基于指令和基本数据来控制装置。当未接收到指令信号IS时,驱动控制器540可基于基本数据来控制装置。
在一些示例实施例中,可根据情况需要省略第二修正控制器522。在第二修正控制器522被省略的情况下,第一修正控制器521可将判别信号DS作为指令信号IS传送给驱动控制器540。驱动控制器540可从第一修正控制器521接收指令。另外,驱动控制器540可基于判别信号DS从第一非易失性存储器510读出指令。
图6是示出根据发明构思的一些示例实施例的操作修正控制器的方法的流程图。具体地,图6是示出操作图2中的显示驱动电路220的方法的流程图。省略与上面给出的描述相同的描述。
在操作S610中,显示驱动电路可确定读取操作是否可被执行。显示驱动电路可确定是否执行用于从第一非易失性存储器读出指令的读取操作。一旦电力从外部被施加到显示驱动电路,显示驱动电路就可确定是否执行读取操作。当读取操作在操作S610中被确定为被执行时,操作S620可被执行。当读取操作在操作S610中被确定为不被执行时,显示驱动电路的操作可被停止。也就是说,显示驱动电路可不读出指令。
在操作S620中,显示驱动电路可确定指令是正常的还是异常的。显示驱动电路可确定从第一非易失性存储器读出的指令可以是正常的还是异常的。当指令被确定为正常时,显示驱动电路可执行操作S630。在一些示例实施例中,当读出的指令正常时,显示驱动电路可生成指令信号。
当读出的指令正常时,在操作S630中,显示驱动电路可控制装置。当读出的指令正常时,显示驱动电路可基于指令来控制装置。
当读出的指令异常时,显示驱动电路可停止操作。也就是说,显示驱动电路可不生成指令信号。当读出的指令异常时,显示驱动电路可在没有指令的情况下驱动装置。根据发明构思的一些示例实施例,操作S620可被省略。也就是说,显示驱动电路可在执行操作S610之后执行操作S630,而不执行操作S620。
图7是示出根据发明构思的一些示例实施例的操作第一修正控制器的方法的流程图。图7是示出操作图5中的第一修正控制器521的方法的流程图。具体地,图7是解释图6中的操作S610的流程图。省略与上面给出的描述相同的描述。
在操作S710中,第一修正控制器可从第一非易失性存储器读出第一密钥数据。第一修正控制器可通过使用存储在第一非易失性存储器中的第一密钥数据来确定是否执行读取操作。第一修正控制器可基于第一密钥数据是否可被存储在第一非易失性存储器中来确定是否执行读取操作。
在操作S720中,第一修正控制器可确定第一密钥数据是否可与第二密钥数据匹配。第一密钥数据可包括用于确定指令是否可被存储在第一非易失性存储器中的加密模式。当指令被存储在第一非易失性存储器中时,第一密钥数据可与指令一起被存储在第一非易失性存储器中。第二密钥数据可包括第一修正控制器中的预设(或者,可选地,期望的或选择的)加密模式。当第一密钥数据与第二密钥数据匹配时,第一修正控制器可执行操作S730。当第一密钥数据与第二密钥数据不匹配时,第一修正控制器可执行操作S740。
第一修正控制器可读出第一密钥数据。第一修正控制器可将地址和读出命令信号传送给第一非易失性存储器,并且可控制第一非易失性存储器读出第一密钥数据。第一修正控制器可将从第一非易失性存储器读出的第一密钥数据与已经在第一修正控制器中设置的第二密钥数据进行比较。
当第一密钥数据与第二密钥数据匹配时,在操作730,第一修正控制器可识别出指令被存储在第一非易失性存储器中。当指令被存储在第一非易失性存储器中时,第一修正控制器可执行读取操作(操作S740)。在一些示例实施例中,当第一密钥数据与第二密钥数据匹配时,第一修正控制器可识别出指令被存储在第一非易失性存储器中,然后第一修正控制器可从第一非易失性存储器读出指令。
在一些示例实施例中,当完成操作S730时,第一修正控制器521可生成判别信号并读出指令。第一修正控制器可将判别信号传送给第二修正控制器。在操作S740中,第一修正控制器可执行读取操作。第一修正控制器可将从第一非易失性存储器读出的指令传送给第二修正控制器。然而,上述操作不应被解释为限制第二修正控制器的操作。在一些示例实施例中,当第二修正控制器可被配置为执行读取操作时,操作S740可被省略。第二修正控制器可响应于从第一修正控制器传送的判别信号而读出指令。
在操作S750中,第一修正控制器可识别出指令未被存储在第一非易失性存储器中。当识别出指令未被存储在第一非易失性存储器中时,第一修正控制器可停止读取操作(操作S760)。在一些示例实施例中,当识别出第一密钥数据与第二密钥数据彼此不匹配时,第一修正控制器可确定指令未被存储在第一非易失性存储器中,并且可不从第一非易失性存储器读出指令。
图8是示出根据发明构思的一些示例实施例的操作第二修正控制器的方法的流程图。图8是示出操作图5中的第二修正控制器522的方法的流程图。具体地,图8是解释图6中的操作S620的流程图。可在第一修正控制器可执行图7中的操作S730之后进行图8中的步骤。省略与上面给出的描述相同的描述。
在操作S810中,第二修正控制器可从第一非易失性存储器读出指令。在一些示例实施例中,第二修正控制器可从第一修正控制器接收判别信号。当在第二修正控制器中接收到判别信号时,第二修正控制器可读出指令。在一些示例实施例中,当在第二修正控制器中接收到判别信号时,指令可被立即读出。在第一修正控制器读出指令并且第二修正控制器从第一修正控制器接收指令的情况下,操作S810可被省略。在一些示例实施例中,第二修正控制器可从第一修正控制器接收指令和判别信号。另外,在图8中,操作S830可在操作S810被完成之后被执行,这不应被解释为限于第二修正控制器的操作。在一些示例实施例中,操作S810可在操作S830被完成之后被执行,或者操作S810和操作S830同时被执行。
在操作S820中,第二修正控制器可通过计算从第一非易失性存储器读出的指令的校验和来生成读取校验和。在操作S830中,第二修正控制器可从第一非易失性存储器读出参考校验和。在一些示例实施例中,第二修正控制器可通过将地址和读出命令信号传送给第一非易失性存储器来控制第一非易失性存储器读出参考校验和。
在操作S840中,第二修正控制器可确定读取校验和是否与参考校验和匹配。当读取校验和与参考校验和匹配时,第二修正控制器可将可从第一非易失性存储器读出的指令确定为正常(操作S850)。在一些示例实施例中,当参考校验和与读取校验和彼此相同时,第二修正控制器可将读出的指令确定为正常。当读出的指令被确定为正常时,第二修正控制器可生成指令信号(操作S870)。指令信号可被传送给驱动控制器(例如,图5中的驱动控制器540)。当从第二修正控制器接收到指令信号时,驱动控制器可基于基本数据和指令来控制由显示驱动电路控制的装置。
在操作S860中,当读取校验和与参考校验和不匹配时,第二修正控制器可将从第一非易失性存储器读出的指令确定为异常。当从第一非易失性存储器读出的指令被确定为异常时,第二修正控制器可停止操作。也就是说,当读出的指令被确定为异常时,第二修正控制器可不生成指令信号。在一些示例实施例中,当读取校验和与参考校验和彼此不同时,第二修正控制器可不生成指令信号。指令信号可不被传送给驱动控制器,并且驱动控制器可基于基本数据来控制由显示驱动电路控制的装置。
图9至图12是示出根据发明构思的一些示例实施例的显示系统的操作的时序图。图9是示出根据发明构思的一些示例实施例的数据和指令相对于时间的操作的时序图。
参照图9,电力信号OS可指示电力可被施加到显示驱动电路。电力信号OS可包括指示施加到显示驱动电路的电力信号的信号。当显示驱动电路被初始操作或者可被重置时,电力信号OS可被施加到显示驱动电路。电力信号OS可被施加到修正控制器。在一些示例实施例中,驱动控制器可生成电力信号OS,并且可将电力信号OS传送给修正控制器。
一旦电力被施加到显示驱动电路,电力信号OS就可从逻辑低电平的状态(称为低电平)改变为逻辑高电平的状态(称为高电平)。在一些示例实施例中,电力信号OS可在初始时间t0从低电平改变为高电平。然而,电力信号OS的操作不应被解释为限于上述操作。在另一示例中,当电力被施加到显示驱动电路时,电力信号OS可从高电平改变为低电平。
一旦电力被施加到显示驱动电路,驱动控制器就可读出存储在第二非易失性存储器中的基本数据。基本数据可指示用于操作显示驱动电路的各种基本操作信号。在一些示例实施例中,基本数据可包括显示驱动电路的驱动频率和驱动电压电平以及主机接口的性能信息。
驱动控制器可基于电力信号OS的逻辑电平变化来读出基本数据。在一些示例实施例中,驱动控制器可在电力信号OS的逻辑电平改变之后的特定时间内初始化用于读出基本数据的读取操作。在一些示例实施例中,驱动控制器可在从初始时间t0经过第一时间间隔T1的第一时间t1从第二非易失性存储器读出基本数据。
驱动控制器可加载存储在第一非易失性存储器中的指令。驱动控制器可读出存储在第一非易失性存储器中的指令。在一些示例实施例中,驱动控制器可从修正控制器接收指令,并加载指令。
一旦电力被施加到显示驱动电路,驱动控制器就可加载存储在第一非易失性存储器中的指令。在一些示例实施例中,驱动控制器可基于电力信号OS的逻辑电平变化来加载指令。驱动控制器可在电力信号OS的逻辑电平改变之后的特定时间内执行指令的加载。在一些示例实施例中,驱动控制器可在从初始时间t0经过第二时间间隔T2的第二时间t2从第一非易失性存储器读出指令。第二时间间隔T2可长于第一时间间隔T1。
可在驱动控制器加载指令的第二时间t2之前操作修正控制器。修正控制器可基于电力信号OS来确定是否对指令执行读取操作,并且可确定指令是否正常。修正控制器可基于电力信号OS的逻辑电平变化来确定是否读出指令。修正控制器可在初始时间t0之后确定是否执行读取操作以及指令是否可以是正常的。然而,修正控制器的确定点不应被解释为以上描述。在一些示例实施例中,修正控制器可在从初始时间t0经过第二时间间隔T2的第二时间确定是否执行读取操作以及指令是否可以是正常的。此外,驱动控制器可在第二时间t2之后加载指令。
当修正控制器确定执行读取操作以读出指令,并且确定指令正常时,驱动控制器可加载指令。
命令信号CMD可从主机被传送给显示驱动电路。命令信号可包括关于亮度、伽马校正、帧频和/或显示驱动电路130的工作模式的各种设置信息。在一些示例实施例中,命令信号CMD可包括用于在由显示驱动电路控制的显示面板上显示图像的面板起始命令。在下文中,图9中的大写字母CMD示例性地指示面板起始信号,并且以下描述在图9中的大写字母CMD指示面板起始信号的假设下被给出。在驱动控制器加载指令之后,面板起始信号CMD可被传送给驱动控制器。在一些示例实施例中,面板起始信号CMD可在第二时间t2之后的第三时间t3被传送给驱动控制器。驱动控制器可基于面板起始信号CMD控制显示面板显示图像数据。在一些示例实施例中,驱动控制器可基于面板起始信号CMD生成控制信号,并且电压可基于控制信号被施加到显示面板。
电压信号VS可以是被施加到显示面板的电压的信号。电压信号VS可指示被施加到显示面板的电力或电压。可基于面板起始信号CMD来改变电压信号VS的逻辑电平。一旦电压信号VS的逻辑电平改变,显示面板就可初始化图像显示器的操作。当电压信号VS从低电平改变为高电平时,图像可显示在显示面板上。在一些示例实施例中,电压信号VS可在第四时间t4从低电平改变为高电平。
驱动控制器可加载存储在第一非易失性存储器中的设置数据。也就是说,驱动控制器可从第一非易失性存储器读出设置数据,或者可接收修正控制器读出的设置数据。设置数据可包括用于设置显示驱动电路和用于设置由显示驱动电路控制的装置的各种数据。在一些示例实施例中,设置数据可包括显示面板的电压信息、亮度信息和/或偏移校准数据。然而,设置数据不应被解释为限于上述内容。例如,设置数据还可包括在显示驱动电路中起作用的电压电平和速度信息。
驱动控制器可基于电压信号VS的逻辑电平变化来加载设置数据。当电压信号VS的逻辑电平改变时,驱动控制器可开始设置数据加载的操作。在一些示例实施例中,驱动控制器可在第四时间t4从第一非易失性存储器读出设置数据。在一些示例实施例中,修正控制器可在第四时间t4从第一非易失性存储器读出设置数据,并且驱动控制器可从修正控制器接收设置数据。
在图9中,驱动控制器加载设置数据的时间与电压信号VS的逻辑电平改变的时间一致,这不应被解释为限于设置数据的加载时间。在一些示例实施例中,可在驱动控制器加载设置数据之后改变电压信号VS的逻辑电平。在一些示例实施例中,驱动控制器可在电压信号VS的逻辑电平改变之后的特定时间内开始设置数据的加载。
图10是示出根据发明构思的一些示例实施例的当指令未被存储在第一非易失性存储器中时数据相对于时间的操作的时序图。除了指令未被存储在第一非易失性存储器中之外,图10中的操作与图9中的操作基本相同。因此,省略对相同操作的详细描述。
参照图10,驱动控制器可加载存储在第一非易失性存储器中的指令。驱动控制器可读出存储在第一非易失性存储器中的指令,或者可从修正控制器接收指令,并且加载指令。可在驱动控制器加载指令之前操作修正控制器。修正控制器可基于电力信号OS来确定是否对指令执行读取操作,并且可确定指令是否正常。修正控制器可基于电力信号OS的逻辑电平变化来确定是否读出指令。修正控制器可在初始时间t0之后确定是否执行读取操作以及指令是否正常。
当修正控制器确定不对指令执行读取操作,并且确定指令异常时,驱动控制器可不加载指令。在一些示例实施例中,驱动控制器可在第一时间t1之后不加载指令。
命令信号CMD可在第二时间t2被传送给驱动控制器。驱动控制器可基于命令信号CMD来控制显示面板显示图像数据。
驱动控制器可加载存储在第一非易失性存储器中的设置数据。在一些示例实施例中,驱动控制器可在第三时间t3从第一非易失性存储器加载设置数据。
图11是示出根据发明构思的一些示例实施例的当指令被加载时数据和指令相对于时间的操作的时序图。除了指令在基本数据之前被加载之外,图11中的操作基本上与图9中的操作相同。因此,省略对相同操作的详细描述。
参照图11,当电力信号OS可被接收到时,修正控制器可被操作。修正控制器可基于电力信号OS来确定是否对指令执行读取操作,并且可确定指令是否正常。修正控制器可基于电力信号OS的逻辑电平变化来确定是否读出指令。在一些示例实施例中,修正控制器可在第一时间t1确定是否读出指令,并且可确定指令是否正常。
当修正控制器确定执行对指令的读取操作并且确定指令是正常的时,驱动控制器可加载指令。在一些示例实施例中,驱动控制器可在第一时间t1之后加载指令。
当电力被施加到显示驱动电路时,驱动控制器可加载存储在第二非易失性存储器中的基本数据。在一些示例实施例中,驱动控制器可基于电力信号OS的逻辑电平变化来加载基本数据。在一些示例实施例中,驱动控制器可在第二时间t2从第二非易失性存储器加载基本数据。
图12是示出发明构思的一些示例实施例的当启动命令信号被存储在第一非易失性存储器中时数据和指令相对于时间的操作的时序图。除了启动命令信号被存储在第一非易失性存储器之外,图12中的操作基本上与图9中的操作相同。因此,省略对相同操作的详细描述。
参照图12,驱动控制器可加载存储在第一非易失性存储器中的指令。驱动控制器可读出存储在第一非易失性存储器中的指令,或者可从修正控制器接收指令并加载指令。
启动命令信号可被存储在第一非易失性存储器中。启动命令信号可被存储为指令。启动命令信号可包括用于请求启动显示驱动电路的命令信号。当电力被施加到显示驱动电路时,驱动控制器可加载存储在第一非易失性存储器中的指令。加载的指令可包括启动命令信号。当驱动控制器加载启动命令信号时,显示面板可初始化图像显示。驱动控制器可基于包括启动命令信号的指令来控制显示面板显示图像数据。
可基于启动命令信号来改变电压信号VS的逻辑电平。当电压信号VS的逻辑电平改变时,显示面板可初始化显示操作。当电压电平VS从低电平改变为高电平时,显示面板可显示图像。在一些示例实施例中,电压电平VS可在第三时间t3从低电平改变为高电平。
当启动命令信号作为指令被存储在第一非易失性存储器中时,显示驱动电路可在不从主机接收启动命令信号的情况下执行启动操作。因此,显示驱动电路执行启动操作可花费较少的时间,并且用于数据传送的接口功率可在主机与显示驱动电路之间被减少。
显示系统100、200(或上面和附图中讨论的其他电路系统和子电路系统(例如,主机120、210、显示驱动电路130(或显示驱动集成电路)、存储器系统170、230、显示面板140、主机接口131、存储器132、驱动控制器133、222、310、修正控制器134、224、显示系统200)可包括:包含逻辑电路的硬件;硬件/软件组合(诸如,执行软件的处理器);或它们的组合。例如,处理电路系统更具体地可包括但不限于中央处理器(CPU)、算术逻辑单元(ALU)、数字信号处理器、微型计算机、现场可编程门阵列(FPGA)、片上系统(SoC)、可编程逻辑单元、微处理器、专用集成电路(ASIC)等。
虽然已经参照发明构思的实施例具体示出和描述了发明构思,但是将理解,在不脱离所附权利要求的精神和范围的情况下,可在其中进行形式和细节上的各种改变。
Claims (20)
1.一种显示驱动电路,包括:
修正控制器,被配置为控制其中能够存储指令的非易失性存储器,所述指令改变用于控制由所述显示驱动电路驱动的装置的控制数据;以及
驱动控制器,被配置为基于所述指令来控制所述装置,
修正控制器还被配置为:
基于电力从外部被施加到所述显示驱动电路来确定是否执行用于从非易失性存储器读出所述指令的读取操作,并且
将基于确定执行读取操作而生成的指令信号传送给驱动控制器。
2.根据权利要求1所述的显示驱动电路,其中,修正控制器还被配置为:
确定所述指令是否被存储在非易失性存储器中;并且
基于所述指令被确定为被存储在非易失性存储器中来执行读取操作。
3.根据权利要求1所述的显示驱动电路,其中,修正控制器还被配置为:
确定所述指令是否被存储在非易失性存储器中;并且
基于所述指令被确定为未被存储在非易失性存储器中而停止读取操作。
4.根据权利要求2所述的显示驱动电路,其中,修正控制器还被配置为:
将存储在非易失性存储器中的第一密钥数据与存储在修正控制器中的第二密钥数据进行比较;并且
基于第一密钥数据与第二密钥数据彼此匹配,将所述指令确定为被存储在非易失性存储器中,以确定是否执行读取操作。
5.根据权利要求3所述的显示驱动电路,其中,修正控制器还被配置为:
将存储在非易失性存储器中的第一密钥数据与存储在修正控制器中的第二密钥数据进行比较;并且
基于第一密钥数据与第二密钥数据彼此不匹配,将所述指令确定为未被存储在非易失性存储器中,以确定是否执行读取操作。
6.根据权利要求2所述的显示驱动电路,其中,修正控制器还被配置为:
基于存储在非易失性存储器中的所述指令以及与所述指令的校验和值对应的参考校验和来确定所述指令是正常的还是异常的。
7.根据权利要求6所述的显示驱动电路,其中,修正控制器还被配置为:
执行读取操作,从而读出所述指令;并且
通过计算读出的所述指令的校验和来生成读取校验和。
8.根据权利要求7所述的显示驱动电路,其中,修正控制器还被配置为:
将读取校验和与参考校验和进行比较;
基于读取校验和与参考校验和彼此匹配,将读出的所述指令确定为正常;并且
生成所述指令信号。
9.根据权利要求7所述的显示驱动电路,其中,修正控制器还被配置为:
将读取校验和与参考校验和进行比较;并且
基于读取校验和与参考校验和彼此不匹配,将读出的所述指令确定为异常。
10.根据权利要求1至权利要求9中的任意一项所述的显示驱动电路,其中,修正控制器还被配置为:
在执行读取操作时,读出存储在非易失性存储器中的启动命令信号,以启动所述装置。
11.根据权利要求1至权利要求9中的任意一项所述的显示驱动电路,其中,修正控制器还被配置为:
在读出所述指令之后,读出存储在非易失性存储器中的设置数据,以设置显示驱动电路和所述装置。
12.一种显示驱动电路,包括:
修正控制器,被配置为从其中能够存储指令的第一非易失性存储器读出指令,所述指令改变用于控制由所述显示驱动电路驱动的装置的控制数据;
第二非易失性存储器,存储用于操作所述显示驱动电路的基本数据;以及
驱动控制器,被配置为:基于基本数据和所述指令中的至少一者来控制所述装置。
13.根据权利要求12所述的显示驱动电路,其中,基于电力从外部被施加到所述显示驱动电路,
驱动控制器还被配置为:从第二非易失性存储器读出基本数据,并且
修正控制器还被配置为:从第一非易失性存储器读出所述指令。
14.根据权利要求12所述的显示驱动电路,其中,修正控制器包括:
第一修正控制器,被配置为:确定是否执行用于从第一非易失性存储器读出所述指令的读取操作;以及
第二修正控制器,被配置为:确定所述指令是正常的还是异常的,
其中,第二修正控制器基于第一修正控制器执行读取操作来确定所述指令是正常的还是异常的。
15.根据权利要求14所述的显示驱动电路,其中,第一修正控制器还被配置为:
将存储在第一非易失性存储器中的第一密钥数据与存储在第一修正控制器中的第二密钥数据进行比较;并且
基于第一密钥数据与第二密钥数据彼此匹配来执行读取操作以读出所述指令,并且生成判别信号。
16.根据权利要求15所述的显示驱动电路,其中,第二修正控制器还被配置为:
基于从第一修正控制器接收到判别信号,通过计算由第一修正控制器读出的所述指令的校验和来生成读取校验和。
17.根据权利要求16所述的显示驱动电路,其中,第二修正控制器还被配置为:
将读取校验和与存储在第一非易失性存储器中的与所述指令的校验和值对应的参考校验和进行比较;
基于读取校验和与参考校验和彼此匹配,将读出指令确定为正常;并且
生成指令信号。
18.根据权利要求17所述的显示驱动电路,其中,驱动控制器还被配置为:
响应于从第二修正控制器接收到指令信号,基于基本数据和所述指令来控制所述装置。
19.根据权利要求12所述的显示驱动电路,其中,修正控制器还被配置为:
基于读出所述指令,读出存储在第一非易失性存储器中的启动命令信号,以启动所述装置。
20.一种操作显示驱动电路的方法,所述方法包括:
基于电力被施加到显示驱动电路来确定是否执行用于从非易失性存储器读出指令的读取操作;
确定所述指令是正常的还是异常的;以及
基于确定所述指令是正常的还是异常的来控制装置。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20210172268 | 2021-12-03 | ||
KR10-2021-0172268 | 2021-12-03 | ||
KR10-2022-0077089 | 2022-06-23 | ||
KR1020220077089A KR20230083999A (ko) | 2021-12-03 | 2022-06-23 | 디스플레이 구동 회로 및 이의 동작 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116312357A true CN116312357A (zh) | 2023-06-23 |
Family
ID=86607929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211532212.5A Pending CN116312357A (zh) | 2021-12-03 | 2022-12-01 | 显示驱动电路及其操作方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US11798452B2 (zh) |
CN (1) | CN116312357A (zh) |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101362145B1 (ko) | 2007-05-16 | 2014-02-12 | 엘지디스플레이 주식회사 | 메모리 인터페이스 장치와 이를 이용한 평판표시장치 및 그구동방법 |
TW200923781A (en) | 2007-11-29 | 2009-06-01 | Qisda Corp | Firmware updating system for updating firmware of a display device and method thereof |
US8890877B2 (en) | 2008-02-28 | 2014-11-18 | Standard Microsystems Corporation | Updating firmware in a display device using a serial bus |
TWI421765B (zh) | 2008-04-01 | 2014-01-01 | Mstar Semiconductor Inc | 可自動更新韌體之顯示控制裝置及其更新方法 |
KR101450920B1 (ko) | 2009-12-17 | 2014-10-23 | 엘지디스플레이 주식회사 | 액정표시장치와 그 소프트웨어 업데이트 방법 |
US8589906B2 (en) | 2011-08-05 | 2013-11-19 | TPV Display Technology (Wuhan) Co., Ltd | Software update method for display device |
US9645617B2 (en) * | 2013-11-06 | 2017-05-09 | Northrop Grumman Systems Corporation | Compact memory device |
KR102293136B1 (ko) * | 2014-10-22 | 2021-08-26 | 삼성전자주식회사 | 비휘발성 메모리 장치, 그것을 포함하는 저장 장치 및 그것의 동작 방법 |
KR20170091436A (ko) | 2016-02-01 | 2017-08-09 | 삼성전자주식회사 | 영상 표시 장치 및 그 동작방법 |
-
2022
- 2022-12-01 US US18/060,765 patent/US11798452B2/en active Active
- 2022-12-01 CN CN202211532212.5A patent/CN116312357A/zh active Pending
-
2023
- 2023-09-20 US US18/470,483 patent/US20240005831A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US20240005831A1 (en) | 2024-01-04 |
US11798452B2 (en) | 2023-10-24 |
US20230177993A1 (en) | 2023-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110718197B (zh) | 显示装置 | |
JP4825658B2 (ja) | 液晶表示装置及びその駆動方法 | |
CN109800187B (zh) | 被配置为更新现场可编程门阵列的存储设备及其操作方法 | |
US20170329670A1 (en) | Semiconductor storage device and memory system having the same | |
US10755670B2 (en) | Display system and control method thereof | |
KR101100335B1 (ko) | 표시장치 | |
CN110890076A (zh) | 显示面板驱动系统 | |
JP2008198192A (ja) | リペア可能な半導体メモリ装置と該半導体メモリ装置のリペアリング方法 | |
CN110543379B (zh) | 电路装置、电子设备和移动体 | |
US20210319770A1 (en) | Display driving circuit | |
CN111724749A (zh) | 显示驱动方法、显示驱动装置及显示装置 | |
CN116312357A (zh) | 显示驱动电路及其操作方法 | |
CN111477154B (zh) | 显示面板的通信架构与显示面板 | |
US10073702B2 (en) | Memory system, computing system including the same and method of operating memory system | |
CN109446851B (zh) | 显示面板中数据的保护方法及其显示装置 | |
KR20230083999A (ko) | 디스플레이 구동 회로 및 이의 동작 방법 | |
US20240045600A1 (en) | Method and architecture for configuring data in power management integrated circuit, and display panel | |
CN116072065A (zh) | 数据错误检查方法以及包括其的显示装置 | |
CN106356098B (zh) | 电压电平偏移器及使用其的嵌入式非易失性存储器和系统 | |
US7283419B2 (en) | Integrated semiconductor memory | |
US10700730B2 (en) | Semiconductor device, electronic device, data transmission method, timing controller, and vehicle | |
JP6239886B2 (ja) | 表示制御装置および半導体集積回路 | |
US20160148336A1 (en) | Data communication device and data communication system | |
US10796616B2 (en) | Inspection system, method of multi-time programming in the same and display device | |
US11942024B2 (en) | Display device including cell matrix including redundancy cell |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication |