CN116312330A - 一种显示控制电路、控制方法及电子设备 - Google Patents
一种显示控制电路、控制方法及电子设备 Download PDFInfo
- Publication number
- CN116312330A CN116312330A CN202310545968.1A CN202310545968A CN116312330A CN 116312330 A CN116312330 A CN 116312330A CN 202310545968 A CN202310545968 A CN 202310545968A CN 116312330 A CN116312330 A CN 116312330A
- Authority
- CN
- China
- Prior art keywords
- power management
- integrated circuit
- management integrated
- module
- display control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 22
- 230000005669 field effect Effects 0.000 claims description 26
- 238000012986 modification Methods 0.000 claims description 6
- 230000004048 modification Effects 0.000 claims description 6
- 238000007726 management method Methods 0.000 description 52
- 238000005516 engineering process Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 7
- 101150039316 Ybx3 gene Proteins 0.000 description 6
- 238000013461 design Methods 0.000 description 3
- 230000006399 behavior Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 238000013024 troubleshooting Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供一种显示控制电路、控制方法及电子设备。所述显示控制电路包括控制模块和电源管理集成电路:所述控制模块通过开关模块与所述电源管理集成电路连接;当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改。本申请实施例通过所述控制模块控制开关模块的打开与关闭,使得当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改,这样可以避免电源管理集成电路存储的数据被随意篡改。
Description
技术领域
本申请涉及显示控制电路技术领域,特别涉及一种显示控制电路、控制方法及电子设备。
背景技术
动态显示切换技术(Dynamic Display switch,DDS)是目前较为新颖的一项创新型显示技术,在这种技术的支持下,诸如笔记本电脑等电子设备可以通过动态显示切换技术延长电池续航能力。动态显示切换技术可根据当前负载,智能判断适当的GPU(独显或集显)用以驱动电子设备的显示屏屏而无需重启操作系统。也可以采用动态显示切换技术是对电子设备的显示模式进行切换,并且在切换时电子设备上运行的应用不会中断。但是,由于在这种技术中,系统端(控制端)在通过总线与电路板上的时序控制器(T con)通信时,相当于电路板上的寄存器都开放给了系统端。而电路板上的PMIC是一种尤为重要的设备,如果PMIC中的寄存器的值被错误的进行了读写,就会出现系统端某些无法预知的行为,而且排查难度非常大。
发明内容
有鉴于现有技术中存在的上述至少一个技术问题而提了本申请。根据本申请一方面,提供了一种显示控制电路,所述显示控制电路包括控制模块和电源管理集成电路:
所述控制模块通过开关模块与所述电源管理集成电路连接;
当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改。
在一些实施例中,所述显示控制电路还包括所述时序控制模块;所述时序控制模块用于向所述控制模块输出时钟控制信号和数据控制信号。
在一些实施例中,所述时序控制模块的时钟信号引脚和数据控制信号总线还与所述电源管理集成电路连接。
在一些实施例中,所述开关模块包括绝缘栅型场效应管,其中所述绝缘栅型场效应管的栅极连接所述控制模块,所述绝缘栅型场效应管的源极连接所述时序控制模块的所述数据控制信号总线,所述绝缘栅型场效应管的漏极连接所述电源管理集成电路。
在一些实施例中,所述开关模块还包括第一电阻和第二电阻;其中所述第一电阻的第一端连接所述绝缘栅型场效应管的所述源极,所述第一电阻的第二端连接高电平;所述第二电阻的第一端连接所述绝缘栅型场效应管的栅极,所述第二电阻的第二端接地。
在一些实施例中,所述控制模块通过接口模块分别与所述电源管理集成电路和所述时序控制模块连接。
在一些实施例中,所述接口模块包括预设引脚,所述控制模块通过所述接口模块的所述预设引脚与所述电源管理集成电路连接;所述预设引脚默认输出低电平信号。
在一些实施例中,所述接口模块包括全数字化接口电路。
本申请实施例另一方面提供了一种显示控制电路的控制方法,所述显示控制电路包括开关模块和电源管理集成电路,所述控制方法包括:
当需要对所述电源管理集成电路存储的数据进行修改时,控制所述开关模块导通,以对所述电源管理集成电路存储的数据进行修改;
当不需要对所述电源管理集成电路存储的数据进行修改时,控制所述开关模块断开,以使所述电源管理集成电路无法接收外部的修改指令。
本申请实施例又一方面提供了一种电子设备,所述电子设备包括如上所述的显示控制电路。
本申请实施例的显示控制电路,通过所述控制模块控制开关模块的打开与关闭,使得当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改,这样可以避免电源管理集成电路存储的数据被随意篡改。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1示出根据传统技术的显示控制电路的示意图;
图2示出根据传统技术的显示控制电路的部电电路结构的示意图;
图3示出根据本申请实施例的显示控制电路的示意图;
图4示出根据本申请实施例的显示控制电路的控制方法示意性流程图;
图5示出根据本申请实施例的电子设备的示意性框图。
具体实施方式
为使本领域技术人员更好的理解本申请实施例的技术方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
如图1所示,为动态显示切换技术的控制电路的示意图。动态显示切换技术的控制电路包括核芯显卡(iGPU)和独立显卡(dGPU),二者通过显示选择模块(Display MUX)连接电路板(Panel)内部eDP协议显示接口(Internal eDP Display),并通过Internal eDPDisplay连接外部的显示设备。在特殊情况下,dGPU可以直接触发SR进入或退出与InternaleDP Display接口的连接。dGPU还可以直接连接外部连接设备。同时,dGPU与系统的基本输入输出系统基模式选择(SBIOS MUX Mode)经过“或”逻辑可以选择混合输出模式或独显输出模式。如果选择混合输出模式,则可以使能核芯显卡(iGPU)和/或独立显卡(dGPU);如果选择独显输出模式,则dGPU可以直接触发SR进入或退出与Internal eDP Display接口的连接。
其中,该电路板上设置有即时序控制器(T con)和电源管理集成电路(PowerManagement IC,PMIC)。当dGPU可以直接与Internal eDP Display接口的连接时,具体是dGPU通过集成电路总线(I2C)与电路板上的时序控制器(T con)进行通信,以对电路板上的时序控制器(T con)进行读写的操作。而在Panel内部,T con 同样通过I2C总线与电源管理集成电路(Power Management IC,PMIC)进行通信。这种设计使得Panel内部I2C总线上的所有寄存器(包括PMIC的寄存器)都开放给了dGPU。而PMIC是Panel的重要元件,管理着Panel的很多基础电压的设定,比如Vcom值,VGH/VGL值等,而传统技术中,不同厂商制造的PMIC的寄存器地址又有差异,这就会使得当系统端进行某些无法预知的操作时,可能会通过I2C总线将PMIC中的某些寄存器地址的值更改,而且被更改后排查难度非常大。
例如,在实际的项目开发中,某一型号的PMIC出现Vcom值漂移的情况,另一型号PMIC出现过亮度值被更改的情况等等。当出现PMIC的数据被更改的情况时,就需要花费大量的时间和人力去找到被更改的寄存器地址,再去排查dGPU的哪一个行为导致该地址值被改,最后综合考虑整体状况去提出对应的解决方案。
如图2所示,传统技术中的显示控制电路中,包括系统端(图中未示出),即控制端,还包括电源管理集成电路(Power Management IC,PMIC )201、时序控制器(T con)202和全数字化接口电路(eDP CONN)203。其中全数字化接口电路203包括若干个引脚,且这些引脚与电路板Panel(时序控制器202和电源管理集成电路201均设置于电路板上)上的各设备连接。全数字化接口电路203的另一端连接控制端。例如,全数字化接口电路203的第一引脚(1pin)与时序控制器202通过时序信号线路(I2C SCL)连接,全数字化接口电路203的第三十四引脚(34pin)与时序控制器202通过数据信号线路(I2C SDA)连接。
当系统端通过与时序控制器(T con)202连接时,由于时序控制器202与电源管理集成电路201连接,相当于将电源管理集成电路201也开放给了系统端,这样当用户在系统端对主板上的其他设备进行数据处理时,也会无意中将PMIC中存储的数据也修改了,而且这种修改是无法预知的,事后也不容易查出故障原因。
基于前述的至少一个技术问题,本申请提供了一种显示控制电路,所述显示控制电路包括控制模块和电源管理集成电路:所述控制模块通过开关模块与所述电源管理集成电路连接;当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改。本申请实施例的显示控制电路,通过所述控制模块控制开关模块的打开与关闭,使得当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改,这样可以避免电源管理集成电路存储的数据被随意篡改。
图3示出根据本申请实施例的显示控制电路的示意图;如图3所示,根据本申请实施例的显示控制电路300可以包括控制模块(图中未示出)和电源管理集成电路301。
所述控制模块通过开关模块304与所述电源管理集成电路301连接。
其中,当所述开关模块304导通时,所述控制模块对所述电源管理集成电路301存储的数据进行修改,当所述开关模块304断开时,所述控制模块无法对所述电源管理集成电路301存储的数据进行修改。
继续结合图3,本申请实施例将电源管理集成电路301与外部通信之间设置有开关模块,当该开关模块导通时,控制模块可以与电源管理集成电路连接,并对电源管理集成电路存储的数据进行修改;当开关模块断开时,由于控制模块与电源管理集成电路也断开连接,因此控制模块无法对电源管理集成电路301存储的数据进行修改。控制模块(系统端)例如可以是独立显卡(dGPU)。
在本申请的一个实施例中,所述开关模块304包括绝缘栅型场效应管Q1,其中所述绝缘栅型场效应管Q1的栅极G连接所述控制模块,所述绝缘栅型场效应管Q1的源极S连接时序控制模块302的所述数据控制信号总线(I2C SDA),所述绝缘栅型场效应管Q1的漏极D连接所述电源管理集成电路301。
继续结合图3,当向绝缘栅型场效应管Q1的栅极G发送高电平信号时,Q1的源极S和漏极D导通,则电源管理集成电路301与数据控制信号总线I2C SDA连接导通,则电源管理集成电路301可以通过数据控制信号总线I2C SDA与时序控制模块(T con)或外部进行通讯,当向绝缘栅型场效应管Q1的栅极G发送低电平信号时,Q1的源极S和漏极D断开,则电源管理集成电路301与数据控制信号总线I2C SDA连接断开,外部设备无法通过数据控制信号总线对电源管理集成电路301内部的所有设定进行更改。
在本申请的一个实施例中,所述开关模块304还包括第一电阻R1和第二电阻R2;其中所述第一电阻R1的第一端连接所述绝缘栅型场效应管Q1的所述源极S,所述第一电阻R1的第二端连接高电平;所述第二电阻R2的第一端连接所述绝缘栅型场效应管Q1的栅极G,所述第二电阻R2的第二端接地。其中,第一电阻R1的第二端连接的高电平可以是1.8V的电平。
在本申请的一个实施例中,所述显示控制电路还包括所述时序控制模块(T con)302;所述时序控制模块302用于通过数据控制信号总线(I2C SDA)和钟控制信号总线(I2CSCL)向所述控制模块输出时钟控制信号和数据控制信号。
在本申请的一个实施例中,继续结合图3,所述时序控制模块的时钟信号引脚(I2CSCL)和数据控制信号总线(I2C SDA)还与所述电源管理集成电路连接。其中,PMIC的第一端与I2C SCL直接连接,PMIC的第二端通过开关模块304与I2C SDA连接。其中,PMIC与数据控制信号总线连接的一端还通过第三电阻R3连接高电平,MIC与时钟信号引脚连接的一端还通过第四电阻R4连接高电平,这里高电平例如可以是1.8V。当开关模块304导通时,则T con、I2C SCL、PMIC和I2C SDA组成回路,则T con在传输时钟控制信号和数据控制信号的时候,可能对PMIC进行改写。当开关模块304断开时,则T con、I2C SCL、PMIC和I2C SDA无法形成回路,则T con在传输时钟控制信号和数据控制信号的时候,无法对PMIC进行改写。
在本申请的一个实施例中,所述控制模块通过接口模块303分别与所述电源管理集成电路301和所述时序控制模块302连接。
在本申请的一个实施例中,所述接口模块303包括备用预设引脚(如图3中的35pin所示),所述控制模块通过所述接口模块303的所述预设引脚35pin与所述电源管理集成电路301连接。则控制模块可以通过预设引脚35pin向绝缘栅型场效应管Q1的栅极G传输高电平信号,使得绝缘栅型场效应管Q1导通,从而实现对PMIC 301的改写。控制模块也可以通过预设引脚35pin向绝缘栅型场效应管Q1的栅极G传输低电平信号,使得绝缘栅型场效应管Q1断开,以避免在对T con进行读写操作时因误操作对PMIC 301进行了改写。
其中,所述预设引脚35pin默认输出低电平信号。也就是说,在默认状态下,T con在传输时钟控制信号和数据控制信号的时候,无法对PMIC进行改写。
在本申请的一个实施例中,所述接口模块包括全数字化接口电路(eDP CONN)303。其中全数字化接口电路303包括第一引脚(1pin)和第三十四引脚(34pin),
一个具体的实施例中,制造商在生产电路板Panel时,制造商可以用专门的点灯治具对电路板Panel进行点亮,此时通过点灯治具可以将接口模块的预设引脚设定为高电平信号(pin keep high),使得绝缘栅型场效应管Q1导通,从而实现烧录PMIC 301的内部程序代码(code)或者对PMIC 301进行设定。当制造商完成PMIC 301的设定后,电路板Panel可以整体出厂,此时电路板Panel设定该35pin为悬空(NC),相当于向Q1的栅极发送了低电平信号,使绝缘栅型场效应管Q1断开,此时PMIC 与外界的通信被断开,控制模块无法对PMIC更改设定。
本申请实施例的显示控制电路,通过所述控制模块控制开关模块的打开与关闭,使得当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改,这样可以避免电源管理集成电路存储的数据被随意篡改。
下面结合图4对本申请的显示控制电路的控制方法进行描述,其中,图4示出根据本申请实施例的显示控制电路的控制方法400的示意性流程图。
所述显示控制电路包括开关模块和电源管理集成电路。
本申请的所述显示控制电路的控制方法包括步骤S401和步骤S402:
在步骤S401,当需要对所述电源管理集成电路存储的数据进行修改时,控制所述开关模块导通,以对所述电源管理集成电路存储的数据进行修改。
在步骤S402,当不需要对所述电源管理集成电路存储的数据进行修改时,控制所述开关模块断开,以使所述电源管理集成电路无法接收外部的修改指令。
下面结合图5对本申请的电子设备进行描述,其中,图5示出根据本申请实施例的电子设备的示意性框图。所述电子设备500包括如图3所示的显示控制电路300。
本申请实施例的显示控制电路的控制方法和电子设备,由于能够实现前述的显示控制电路,因此具有和前述的显示控制电路相同的优点。
尽管这里已经参考附图描述了示例实施例,应理解上述示例实施例仅仅是示例性的,并且不意图将本申请的范围限制于此。本领域普通技术人员可以在其中进行各种改变和修改,而不偏离本申请的范围和精神。所有这些改变和修改意在被包括在所附权利要求所要求的本申请的范围之内。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。例如,以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个设备,或一些特征可以忽略,或不执行。
在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本申请的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
类似地,应当理解,为了精简本申请并帮助理解各个发明方面中的一个或多个,在对本申请的示例性实施例的描述中,本申请的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该本申请的方法解释成反映如下意图:即所要求保护的本申请要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如相应的权利要求书所反映的那样,其发明点在于可以用少于某个公开的单个实施例的所有特征的特征来解决相应的技术问题。因此,遵循具体实施方式的权利要求书由此明确地并入该具体实施方式,其中每个权利要求本身都作为本申请的单独实施例。
本领域的技术人员可以理解,除了特征之间相互排斥之外,可以采用任何组合对本说明书(包括伴随的权利要求、摘要和附图)中公开的所有特征以及如此公开的任何方法或者设备的所有过程或单元进行组合。除非另外明确陈述,本说明书(包括伴随的权利要求、摘要和附图)中公开的每个特征可以由提供相同、等同或相似目的的替代特征来代替。
此外,本领域的技术人员能够理解,尽管在此所述的一些实施例包括其它实施例中所包括的某些特征而不是其它特征,但是不同实施例的特征的组合意味着处于本申请的范围之内并且形成不同的实施例。例如,在权利要求书中,所要求保护的实施例的任意之一都可以以任意的组合方式来使用。
本申请的各个部件实施例可以以硬件实现,或者以在一个或者多个处理器上运行的软件模块实现,或者以它们的组合实现。本领域的技术人员应当理解,可以在实践中使用微处理器或者数字信号处理器(DSP)来实现根据本申请实施例的一些模块的一些或者全部功能。本申请还可以实现为用于执行这里所描述的方法的一部分或者全部的装置程序(例如,计算机程序和计算机程序产品)。这样的实现本申请的程序可以存储在计算机可读介质上,或者可以具有一个或者多个信号的形式。这样的信号可以从因特网网站上下载得到,或者在载体信号上提供,或者以任何其他形式提供。
应该注意的是上述实施例对本申请进行说明而不是对本申请进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本申请可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
以上所述,仅为本申请的具体实施方式或对具体实施方式的说明,本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。本申请的保护范围应以权利要求的保护范围为准。
Claims (10)
1.一种显示控制电路,其特征在于,所述显示控制电路包括控制模块和电源管理集成电路:
所述控制模块通过开关模块与所述电源管理集成电路连接;
当所述开关模块导通时,所述控制模块对所述电源管理集成电路存储的数据进行修改,当所述开关模块断开时,所述控制模块无法对所述电源管理集成电路存储的数据进行修改。
2.根据权利要求1所述的显示控制电路,其特征在于,所述显示控制电路还包括时序控制模块;所述时序控制模块用于向所述控制模块输出时钟控制信号和数据控制信号。
3.根据权利要求2所述的显示控制电路,其特征在于,所述时序控制模块的时钟信号引脚和数据控制信号总线与所述电源管理集成电路连接。
4.根据权利要求3所述的显示控制电路,其特征在于,所述开关模块包括绝缘栅型场效应管,其中所述绝缘栅型场效应管的栅极连接所述控制模块,所述绝缘栅型场效应管的源极连接所述时序控制模块的所述数据控制信号总线,所述绝缘栅型场效应管的漏极连接所述电源管理集成电路。
5.根据权利要求4所述的显示控制电路,其特征在于,所述开关模块还包括第一电阻和第二电阻;其中所述第一电阻的第一端连接所述绝缘栅型场效应管的所述源极,所述第一电阻的第二端连接高电平;所述第二电阻的第一端连接所述绝缘栅型场效应管的栅极,所述第二电阻的第二端接地。
6.根据权利要求2至5任一项所述的显示控制电路,其特征在于,所述控制模块通过接口模块分别与所述电源管理集成电路和所述时序控制模块连接。
7.根据权利要求6所述的显示控制电路,其特征在于,所述接口模块包括预设引脚,所述控制模块通过所述接口模块的所述预设引脚与所述电源管理集成电路连接;所述预设引脚默认输出低电平信号。
8.根据权利要求6所述的显示控制电路,其特征在于,所述接口模块包括全数字化接口电路。
9.一种显示控制电路的控制方法,其特征在于,所述显示控制电路包括开关模块和电源管理集成电路,所述控制方法包括:
当需要对所述电源管理集成电路存储的数据进行修改时,控制所述开关模块导通,以对所述电源管理集成电路存储的数据进行修改;
当不需要对所述电源管理集成电路存储的数据进行修改时,控制所述开关模块断开,以使所述电源管理集成电路无法接收外部的修改指令。
10.一种电子设备,其特征在于,所述电子设备包括如权利要求1至8任一项所述的显示控制电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310545968.1A CN116312330A (zh) | 2023-05-16 | 2023-05-16 | 一种显示控制电路、控制方法及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310545968.1A CN116312330A (zh) | 2023-05-16 | 2023-05-16 | 一种显示控制电路、控制方法及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116312330A true CN116312330A (zh) | 2023-06-23 |
Family
ID=86790890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310545968.1A Pending CN116312330A (zh) | 2023-05-16 | 2023-05-16 | 一种显示控制电路、控制方法及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116312330A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180025689A1 (en) * | 2014-06-13 | 2018-01-25 | Apple Inc. | Power efficient adaptive panel pixel charge scheme |
CN110675794A (zh) * | 2019-09-12 | 2020-01-10 | 深圳市华星光电技术有限公司 | 电源管理芯片及其驱动方法、驱动系统 |
CN212411554U (zh) * | 2020-07-28 | 2021-01-26 | 京东方科技集团股份有限公司 | 显示面板和显示设备 |
CN112543912A (zh) * | 2018-08-10 | 2021-03-23 | 株式会社电装 | 显示控制装置、改写进展状况的显示控制方法以及改写进展状况的显示控制程序 |
CN115362687A (zh) * | 2020-04-02 | 2022-11-18 | 杜比实验室特许公司 | 基于元数据的功率管理 |
-
2023
- 2023-05-16 CN CN202310545968.1A patent/CN116312330A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180025689A1 (en) * | 2014-06-13 | 2018-01-25 | Apple Inc. | Power efficient adaptive panel pixel charge scheme |
CN112543912A (zh) * | 2018-08-10 | 2021-03-23 | 株式会社电装 | 显示控制装置、改写进展状况的显示控制方法以及改写进展状况的显示控制程序 |
CN110675794A (zh) * | 2019-09-12 | 2020-01-10 | 深圳市华星光电技术有限公司 | 电源管理芯片及其驱动方法、驱动系统 |
CN115362687A (zh) * | 2020-04-02 | 2022-11-18 | 杜比实验室特许公司 | 基于元数据的功率管理 |
CN212411554U (zh) * | 2020-07-28 | 2021-01-26 | 京东方科技集团股份有限公司 | 显示面板和显示设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6745270B1 (en) | Dynamically allocating I2C addresses using self bus switching device | |
US6769078B2 (en) | Method for isolating an I2C bus fault using self bus switching device | |
JP5536367B2 (ja) | タイミング制御装置及びこれを有する表示装置 | |
CN111800658B (zh) | 一种芯片参数写入方法、电视机及存储介质 | |
US7822964B2 (en) | Booting apparatus for booting a computer and method therefor and computer with a booting apparatus | |
CN103472748A (zh) | 时序控制电路的验证系统和验证方法 | |
CN110246469A (zh) | 统一格式的demura数据应用方法 | |
US20120173941A1 (en) | Method, system and processor for loading logical devices online | |
CN109388345A (zh) | 存储器的数据读取方法、显示装置及计算机可读存储介质 | |
CN109979411B (zh) | 一种显示面板、显示面板的烧录方法及上电方法 | |
CN1312654C (zh) | 显示装置、驱动电路、检查装置 | |
CN106066453A (zh) | 串行线调试桥 | |
JP2001051644A (ja) | 表示ユニット及びそれを用いた電子機器並びに表示ユニットの検査方法 | |
JP2003241730A (ja) | 表示装置 | |
US7991938B2 (en) | Bus width configuration circuit, display device, and method configuring bus width | |
WO2023087454A1 (zh) | 电源管理芯片数据配置方法、配置架构及显示面板 | |
US20040133813A1 (en) | Method and apparatus for supplying power to a processor at a controlled voltage | |
CN111477154B (zh) | 显示面板的通信架构与显示面板 | |
CN116312330A (zh) | 一种显示控制电路、控制方法及电子设备 | |
CN111752623B (zh) | 显示配置方法、装置、电子设备及可读存储介质 | |
JP2012133677A (ja) | 情報処理装置、その表示制御方法、およびコンピュータが実行するためのプログラム | |
JP2004252702A (ja) | Iicバスを備えた制御回路のiicデバイスアクセス方法 | |
WO2008001315A2 (en) | Component supplied with an analog value | |
CN105068835A (zh) | 移动终端及其调试信息显示方法 | |
US20070239976A1 (en) | Message displaying system and method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20230623 |
|
RJ01 | Rejection of invention patent application after publication |