CN1159636C - 半导体装置以及采用该装置的电子设备 - Google Patents
半导体装置以及采用该装置的电子设备 Download PDFInfo
- Publication number
- CN1159636C CN1159636C CNB011338296A CN01133829A CN1159636C CN 1159636 C CN1159636 C CN 1159636C CN B011338296 A CNB011338296 A CN B011338296A CN 01133829 A CN01133829 A CN 01133829A CN 1159636 C CN1159636 C CN 1159636C
- Authority
- CN
- China
- Prior art keywords
- data
- demultiplexing
- semiconductor device
- packed data
- packed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/05—Digital input using the sampling of an analogue quantity at regular intervals of time, input from a/d converter or output to d/a converter
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T9/00—Image coding
- G06T9/007—Transform coding, e.g. discrete cosine transform
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Discrete Mathematics (AREA)
- Signal Processing (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Transceivers (AREA)
- Time-Division Multiplex Systems (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供用于根据要进行输入输出的压缩数据以低耗电量进行各种数据处理的各种接口用半导体装置以及电子设备。在多路化分离部(22)中,从已对与各种媒体对应的压缩数据施行了多路化的多路化数据中分离出例如以MPEG-4标准进行压缩处理的压缩数据,将其按原样不变地供给至与含有显示部(16)的各输出装置对应的输出接口用IC,在输出接口用IC中进行作为例如与MPEG-4标准对应的解码处理的扩展处理。另外,在输入接口用IC中、例如用MPEG-4标准对从输入装置输入的输入数据进行压缩处理,将压缩数据供给至多路化分离部(22)以进行多路化。
Description
技术领域
本发明涉及一种半导体装置以及采用该装置的电子设备。
背景技术
通过近些年通信技术、安装技术等的发展,在便携式电子设备的显示部中,不仅能够显示数字和文字这样的符号文字,而且还能够显示对静止图像和电话图像等的用户来说信息性较高的各种数据,
就在这类电子设备中显示的数据而言,已提出了种种数据形式。例如以移动电话为例,提出了接收或发送用MPEG(动画专家组)标准压缩而被码化的图像数据的技术方案。
例如,MPEG-4标准假定在通过国际互联网进行的信息流分配,便携式多媒体信息终端,多媒体广播发射等各种应用,使得可以提高以往由MPEG-1,MPEG-2的标准形成的码化处理效率,同时,作为使得可以实现计算机图示(ComputerGraphies:CG)图像和音乐的合成等的目标操作的多媒体码化方式,已经标准化。
若使用该MPEG-4的标准,则可以灵活地应对从QCIF(Quarter CommonIntermediate Format:四分之一公用中间格式)到高分辨率电视(HDTV)的多样图像格式,涵盖64kbps(比特每秒)的低位速率至1.5Mbps以上的高位速率的同时,还考虑到了包含移动设备中的应用在内的无线环境,强化了纠错性能。
这种MPEG-4的标准作为综合标准,在各种应用中被标准化成最适合的系统概要和文件(profile)。已被标准化成面向在移动设备中的应用的简化系统概要和文件(profile),作为最简洁的标准,仅对整个在系统概要和文件中所共用的视频码化以及纠错性能作了规定。
MPEG-4标准中的视频码化与MPEG-1的标准和MPEG-2的标准一样,把动态补偿帧间预测码化方式(Motion Compensated Interframe PredictionCoding:MC)和离散余弦变换(Discrete Cosine Transform:DCT),用霍夫曼(Huffman)码化进行有效的码化。
MPEG-4的标准中的纠错性能允许使例如使已码化的数据形成信息包,向每一信息包中插入再同步信号,或者通过采用可逆式变长码(ReversibleVariable Length Code:RVLC)可对预计因无线环境造成的数据欠缺的码化数据串(位信息流)进行逆向解码,确保该数据的恢复功能。
借助于MPEG-4的标准被码化的视频或声音信号一般用被多路化状态进行传送。这种多路化在必需彼此同步的视频信号和音频信号之间进行,或者这些信号与其它的CG数据或文本数据等多路化。
因此,可在解码一侧从被多路化的位流中分离出各种信号(视频信号和音频信号等),并将它们分别供给至对应的再生装置(显示装置或声音输出装置),就可以进行各种多媒体信息的输出。
以往,在解码一侧,从多路化的位流中分离出例如视频码化信号和音频处理信号。之后,将分离出来的各码化数据供给至MPEG-4标准的视频码化数据的解码电路和音频码化的解码电路。MPEG-4标准的视频码化数据的解码电路向显示部输出解码处理后的视频信号。MPEG-4标准的音频码化数据的解码电路向扬声器输出解码处理后的音频信号。
设有这种MPEG-4标准的各种码化数据的解码电路的解码器IC被制成单块芯片,在各解码电路中被解码后的数据供给至对应的再生装置,从而可以进行多媒体信息的输出等。
但是,作为移动应用,例如在移动电话内使用这种单块芯片IC时,就会在设备内的总线上传送数据量大的解码处理数据。因此,结果就变成了为了驱动向IC外部总线传送的解码后的大量数据,会消耗电流,从而增大了耗电量。
另外,在移动应用中,在作为通常MPEG-4标准的解码电路使用通用单块芯片IC的情况下,一般由于超过技术规格要求而导致设备的大型化,成本增高和耗电量的增大,以致难以提供具有满足用户要求的最佳结构的电子设备,因此,理想的是仅仅具备对于构成多媒体信息的各个媒体信息最合适的解码器电路。
发明内容
鉴于以上技术中的问题,本发明的目的在于提供各种接口用半导体装置及使用了这些半导体装置的电子设备,作为输入输出数据这些半导体装置根据、例如由MPEG-4标准产生的压缩数据,以低耗电量进行各种数据处理。
为了解决上述问题,本发明涉及一种具有与输出装置进行接口处理成的功能的输出接口用半导体装置,它包括:输入压缩数据的输入端子;进行所述压缩数据的解压缩处理的解压缩处理部;输出端子,用于对所述输出装置输出所述解压缩处理部解压缩后的非压缩数据。
在此,本发明不受限于解压缩处理方法,也可应用种种解压缩处理方法。
另外,输出装置也可具有与输入装置相同的功能。
倘采用本发明,由于向与输出装置之间具有接口的功能的输出接口用半导体装置的输入端子输入数据传送量较少的压缩数据,对该压缩数据进行解压缩处理,从输出端子对输出装置进行输出,因此可以降低伴随数据传送所消耗的电流。另外,由于可以只进行与连接在输出端子的输出装置对应的解压缩处理,因此能够降低半导体装置的成本。
另外,本发明涉及一种在与输入装置之间具有接口功能的输入接口用半导体装置,它包括:从所述输入装置输入非压缩数据的输入端子;进行所述非压缩数据的压缩处理的压缩处理部;输出端子,用于输出被所述压缩处理部压缩的压缩数据。
在此,本发明不受限于压缩处理方法,还可以应用种种压缩处理方法。
另外,输入装置也可具有与输出装置相同的功能。
采用本发明,由于从相应的输入装置向在与输入装置之间具有接口功能的输入接口同半导体装置的输入端子输入非压缩数据,因此,可以降低伴随对连接输出端子的总线传送数据的消耗电流。
另外,由于进行了与连接输入端子的输入装置对应的压缩处理,因此,能够降低半导体装置的成本,
本发明涉及一种用于显示驱动显示部的半导体装置,它包括:输入压缩数据的输入端子;进行所述压缩数据的解压缩处理的解压缩处理部;输出端子,用于对所述显示部输出由所述解压缩处理部解压缩后的非压缩数据。
在此,本发明受限于解压缩处理方法,还可应用种种解压缩处理方法。
采用本发明,由于对在与输入装置之间具有接口连接功能的半导体装置的输入端子输入了数据传送量较少的压缩数据,对该压缩数据进行解压缩处理,并从输出端子对显示部进行输出,因此,可以降低伴随数据传送消耗的电流。另外,由于仅进行与显示数据对应的解压缩处理,所述显示数据被显示在连接至输出端子的显示部上,因此,能够降低半导体装置的成本。
另外,在本发明中,被输入所述输入端子的压缩数据为从多路化数据分离出的压缩数据,所述多路化数据是对1种或多种压缩数据进行多路化所得的,所述解压缩处理部可以对从所述多路化数据分离的压缩数据进行解压缩处理。
在此,本发明受限于解压缩处理方法,还可应用种种解压缩处理方法。
采用本发明,由于输入了多路化数据分离出的压缩数据,所述多路化数据是对1种或多种压缩数据进行多路化所获得的,且对这些被分离的压缩数据进行了解压缩处理,因此,本发明可以容易地应用于相对各种媒体都能够处理多路化多媒体信息的装置。
特别是由于这是一种对于在所连接的输出装置或在显示部上显示的显示数据来说最佳构成的半导体装置,因此能够对所使用装置的低成本化和降低耗电量作出贡献。
另外,在本发明中,从所述输出端子输出的压缩数据,也可以是一种或多种压缩数据同时进行多路化。
在此,本发明受限于解压缩处理方法,还可应用种种解压缩处理方法。
采用本发明,由于从输出端子输出了由本发明的压缩处理部压缩的压缩数据,且该输出的压缩数据为1种或多种压缩数据同时这些压缩数据被多路化,因此,本发明可以容易地应用于那些能够处理与各种媒体相对应地多路化的多媒体数据的装置。
特别是,对一种对在被连接的输入装置来说最佳构成的半导体装置,故能够对降低所用装置的成本以及耗电量作出贡献。
另外,在本发明中,所述压缩数据按照所给定的压缩标准进行压缩处理。
采用本发明,由于压缩数据的压缩处理方法可实现根据标准进行的常用压缩处理或解压缩处理,因此,可以用低价位提供本发明的半导体装置。
另外在本发明中,所述所给定的压缩标准也可以是MPEG标准。
另外,本发明的电子设备设有:上面记载的半导体装置;分离部,其用于从一种或多种压缩数据多路化所得的多路化数据中分离出与所述半导体装置对应的压缩数据,并将该压缩数据供给至该半导体装置。
采用本发明,由于是用输出接口用的半导体装置对压缩数据进行解压缩处理的,所述压缩数据是从一种或多种压缩数据被多路化所得的多路化数据中分离出的,因此,本发明可容易地用于能够处理与各种媒体相对应地多路化的多媒体数据的装置。
而且由于按上述方式传送压缩数据,因此,能够降低耗电量,降低成本,能够提供对输出装置最适合结构的电子设备。
另外,本发明设有上面记载的半导体装置;多路化部,用于对含有从所述半导体装置提供的压缩数据的一种或多种压缩数据进行多路化,以生成多路化数据。
采用本发明,由于生成一种或多种压缩数据且同时进行多路化处理的多路化数据,其中所述压缩数据是用输入接口用半导体装置压缩从输入装置输入的非压缩数据所得的,因此本发明可容易地用于能够处理与各种媒体相对应地被多路化的多媒体数据的装置。
而且由于按上述方式传送压缩数据,因此,能够降低耗电量,降低成本,能够提供对输出装置最适合结构的电子设备。
另外,本发明包括:上面记载的半导体装置;分离部,用于从一种或多种压缩数据被多路化所得的多路化数据分离对应所述半导体装置的压缩数据,并将该压缩数据供给至所述半导体装置;用所述半导体装置进行显示驱动的显示部。
采用本发明,由于在显示驱动用半导体装置中对压缩数据进行了解压缩处理,其中,所述压缩数据是从对一种或多种压缩数据进行多路化所得的多路化数据分离出的,因此,本发明可容易地用于能够处理与各种媒体相对应地多路化的多媒体数据的装置。
而且由于按上述方式传送压缩数据,因此,能够降低耗电量,降低成本,能够提供对输出装置最适合结构的电子设备。
另外,本发明器可包括:通过所给定的通信网络收发所述多路化数据的装置。
因此,能够提供可降低成本、降低耗电量的移动电话以及便携式信息终端机器。
另外,本发明也可按照所给定的压缩标准压缩处理所述压缩。
采用本发明,压缩数据的压缩处理方法可实现根据标准进行的通用压缩处理,或解压缩处理,因此,能够以低成本提供本发明的电子设备。
另外在本发明中,所述所给定的压缩标准也可以是MPEG标准。
附图说明
图1A,图1B为说明图,它们描述了本发明实施例中以及以往的多路化数据的多路分离原理性的概念图。
图2为结构图,示出了本实施例中电子设备原理性的结构概要。
图3为示出了本实施例中电子设备结构概要的框图。
图4为框图,其示出了本实施例中MPFG-4解码器内置显示驱动器IC结构的一个例子。
图5为示出了本实施例中MPFG-4解码器内置显示驱动器IC动作的定时的一个例子的定时图。
图6为示出了第1变形例的电子设备结构的概要的框图。
图7为示出了第2变形例的电子设备结构的概要的框图。
图8为示出了第3变形例的电子设备结构的概要的框图。
具体实施方式
下面,参照附图对本发明的实施例进行详细说明。
1、本实施例的特征
首先,比较现有技术的例子对本发明的特征进行说明。
在图1A中,示出了本实施例中的多路化数据的多路化分离的原理性的概念图,图1B显示了现有技术的多路化数据的多路化分离的原理概念图。
在本实施例中,如图1A所示,例如,对以所给定压缩标准进行压缩的声音压缩数据,音频压缩数据以及视频压缩数据进行多路化所得的多路化数据1,用多路化电路2分离成声音压缩数据,音频压缩数据以及视频压缩数据。
例如,被分离的声音分离数据在声音输出接口部31处按照所给定的压缩标准进行声音解码处理,通过IF电路将其输出至扬声器4。另外,被分离的视频压缩数据在图象输出接口部33处、按照例如MPEG-4标准进行视频解码处理,通过IF电路被输出至显示部6。
另一方面,通过摄像机5输入的视频信号在图像输入接口部32中,通过IF电路由编码器、例如按照MPEG-4标准被视频码化,并供给至多路分离电路2。
多路分离电路2对从所述图像输入接口部33输入的视频压缩数据进行多路化,产生多路化数据1。
与其相比,在过去,如图1B所示,例如,对以所给定的压缩标准被压缩的声音压缩数据,音频压缩数据以及视频压缩数据进行多路化所得的多路化数据1被输入至包括多路化电路和各压缩数据的解码器以及编码器的压缩解压缩电路7。
压缩解压缩电路7的多路化分离电路从多路化数据1分离出声音压缩数据,音频压缩数据以及视频压缩数据。
例如,被分离的声音压缩数据通过压缩解压缩电路7的解码器,按照所给定的压缩标准被声音解码处理,且被传送送至IF电路81并被输出至扬声器4。另外,被分离的视频压缩数据通过压缩解压缩电路7的解码器,按照例如MPEG-4的标准被视频解码处理,且被传送送至IF电路83,并被输出至显示部6。
另一方面,通过摄像机5被输入的视频信号通过IF电路82被输出至压缩解压缩电路7,且通过压缩解压缩电路7的编码器,按照例如MPEG-4标准对其进行视频码化。
该视频码化处理后的视频压缩数据,通过压缩解压缩电路7的多路分离电路被多路化,产生多路化数据1。
这样,在过去,如图1B所示,设置内置有通用或非常特殊的解码器或编码器的压缩解压缩电路,并且把非压缩数据传送至IF电路。与此相比,在本实施例中,如图1A所示,由于对各接口部只要输送数据量较少的压缩数据即可,因此,能够减少伴随总线驱动产生的电流消费。
另外,由于在各接口部上都设有适合扬声器4,摄像机5,显示部6等输入输出装置的标准解码器或编码器,因此,可以使装置结构达到最佳。
下面,对具有这样的特征的本实施例的电子设备进行说明。
在图2中示出了本发明实施例中电子设备结构的概要。
在本实施例中的电子设备10作为与外部各种输入输出装置连接的外部端子具有输出端子12,输入端子14,另外,作为便携终端还包括可进行各种信息显示的显示部16。
所述电子设备10通过输出端子12与输出装置18连接,通过输入端子14与输入装置20连接,以便分别输入输出各种媒体信息。
显示部16作为便携式终端、根据含有动画数据或静止画面数据的显示数据显示各种信息,例如,可以用包括彩色液晶板的显示单元实现,所述彩色液晶板是具有例如光电元件的矩阵面板的一个例子。
输出装置18是通过例如输出声音数据的扬声器或输出音频数据的头机等硬件实现的。
输入装置20可以用生成动画数据或静止画面数据的摄像机,或产生声音数据的麦克风等硬件实现。
本实施例的电子设备10通过压缩数据总线21连接构成设备的各个IC。在所述压缩数据总线21上,与各个媒体(广义地说,为显示部16,输出装置18,输入装置20)相对应地用例如MPEG-4标准进行压缩的压缩数据。以多路化后的状态传送这些多路化的数据,被多路分离部22分离成与各媒体对应的压缩数据,且通过各个压缩数据总线211-21N分别供给至各个装置。
因此,电子设备10的结构为:分别与输出端子12,输入端子14,显示部16等输入输出(I/O)装置相对应地包括接口用IC(广义地说,为半导体装置)24,26,28,且它们具有电子设备10内部的电路和电子设备10外部的输入输出装置间的接口的功能。
更具体地说,与显示部16对应的输出接口用IC24内置有图中未示出的显示驱动器,同时,还包括对通过多路化分离部22从多路化数据分离的压缩数据进行例如MPEG-4标准的视频解码处理的解压缩处理部30,以及显示数据RAM32,其能够存储作为通过解压缩处理部30解压缩的非压缩数据的显示数据。从显示数据RAM32以例如每1/60秒读取出1帧的量的显示数据,通过输出接口用IC24的图中未示出的显示驱动器显示驱动显示部16。
另外,与连接至输出装置18中输出端子12对应的输出接口用IC26,包括对通过多路化分离部22从多路化数据中分离出来的压缩数据进行例如MPEG-4标准的音频解码处理的解压缩处理部34,向输出装置18输出作为通过解压缩处理部30解压缩的非压缩数据的音频信号等。
进而,与连接在输入装置20的输入端子14对应的输入接口用IC28,包括对通过从输入装置20通过输入端子14输入的声音信号、视频信号等的非压缩数据进行例如MPEG-4标准的视频码化的解压缩处理部36,对多路化分离部22输出通过压缩处理部36进行压缩的压缩数据。
多路化分离部22将通过压缩数据总线21输入的多路化的数据分离为与各个媒体对应的压缩数据并将它们供给至输出接口用IC24,26,同时,对从输入接口用IC28等输入的压缩数据进行多路化变成为多路化的压缩数据向压缩数据总线21输出。
这样,在本实施例中,在多路化分离部22中,从多路化的数据分离用例如MPEG-4标准被压缩处理的压缩数据,并使其原样不变地供给至与包括其显示部16的各输出装置对应的输出接口用IC,在输出接口用IC进行作为与例如MPEG-4标准对应的解码化的解压缩处理。
另外,在输入接口用IC用例如MPEG-4标准对来自输入装置的输入数据进行压缩处理,并将压缩数据供给至多路化分离部22以进行多路化。
借助于此,能够大幅度降低伴随对传送数据量较少的非压缩数据的非压缩数据总线进行信号驱动所消耗的电流。
另外,在各接口用IC中,由于可以装配仅仅可以实现对于显示部16或输入装置最合适的码化方式或解码方式的解码器电路或编码器电路,结果,可以降低耗电量,可以降低成本。
2、本实施例中的电子设备
图3示出了本实施例中的电子设备结构的概要。
该电子设备50包括显示单元52,声音处理IC54,MPEG-4编码CMOS-CCD(电荷耦合器件)接口电路56,多路分离电路58,控制电路60。
显示单元52包括具有电光元件的矩阵面板RAM32-例如彩色液晶模板(广义地说,为显示部)62,内置有至少存储1帧的量的动画数据或静止画面数据的显示数据RAM以驱动液晶板62的MPEG-4解码器内置的显示驱动器IC(广义地说,为输出接口用IC)64。
液晶板62只要是使用通过施加电压改变光学特性的液晶以及其它光电元件的面板即可。作为液晶板62可由例如单纯的矩阵面板构成,在这种情况下,在形成了多个段电极(第1电极)的第1基板和形成了共用电极(第2电极)的第2基板之间封入液晶。液晶板62也可以是使用了薄膜晶体管(TFT),薄膜二极管(TFD)等的三端子元件或使用了两端子元件的有源矩阵面板。这些有源矩阵板也可具有通过MPEG4解码器内置显示驱动器IC64驱动的多个信号电极(第1电极)和可以进行扫描驱动的多个扫描电极(第2电极)。
在液晶板62上可同时显示静止画面和动画。在这种情况下,在液晶板62的显示区域中,设定由动画数据的图像尺寸确定的动画显示区域和除此之外的静止画面显示区域(文本数据显示区域)的各区域,从在MPEG-4解码器内置显示驱动器IC64中所含的显示数据RAM中、以例如每1/60秒读取1帧的显示数据,以显示动画以及静止画面。
MPEG-4解码器内置显示驱动器IC64包括至少存储1帧的量显示数据的显示数据RAM,通过MPEG-4标准的视频解码处理解压缩从多路分离电路58供给的视频压缩数据,变成为动画数据或静止画面数据存储在所述显示数据RAM中。另外,MPEG-4解码器内置显示驱动器IC64通过控制电路60进行作为表示数据的文本数据的供给以及动画显示区域和静止画面显示区域的设定。
声音处理IC54包括音频接口电路65和声音接口电路66。
更具体地说,音频接口电路65进行从多路分离电路58供给的MPEG-4标准的音频或MP3(MPeg音频层3)的音频压缩数据的解码处理以产生非压缩数据,通过D/A转换将其转换为模拟信号,对通过例如输出端子68连接的头机70和扬声器74输出音频信号。
另外,声音接口电路66进行由GSM-AMR(用于移动通信自适应多速编码的全球卫星通信系统)或TwinVQ(变换域加权隔行矢量量化)产生的声音压缩数据的解码处理并产生非压缩数据,通过D/A转换将其转换为模拟信号,将声音信号输出至通过例如输出端子72输出的扬声器74。进而,声音接口电路66通过A/D转换将通过例如输入端子76输入的、来自麦克风78的声音信号转换为数字信号,对由GSM-ARM或TwinVQ产生的声音压缩数据进行编码以生成压缩数据,向多路分离电路58输出。
在所述声音处理IC54中,也可以使自由装卸的存储插件板80连接在本实施例的电子设备50上,以存储由GSM-ARR和TwinVQ产生的声音压缩数据。这种存储插件板80,可使用种种规格的装置。
MPEG-4编码C MOS-CCD摄像机接口电路56对例如通过输入端子82输入的、来自MOS-CCD摄像机84的图像信号进行MPEG-4标准的视频码化以产生视频压缩数据,向多路分离电路58输出。
多路分离电路58从使与各种媒体对应的压缩数据进行多路化所得到的多路化压缩数据中分离出对显示单元52的显示数据被压缩后的视频压缩数据、供给至声音处理IC54的音频压缩数据或声音压缩数据。另外,多路分离电路58对被MPEG-4编码CMOS-CCD摄像机接口电路56进行压缩的视频压缩数据、通过声音处理IC54压缩的音频压缩数据或声音压缩数据进行多路化,从而生成多路化的压缩数据。
作为与移动电话的通信功能同样的功能,在本实施例的电子设备50能够通过例如移动通信网这样的无线通信网络收发对所述多路分离电路58输出的多路化压缩数据。
因此,电子设备50包括通过输入由键盘操作产生的操作信息的操作输入部90,以及无线操作部92,该无线操作部92用于进行由本身为近距离无线通信技术的蓝牙等产生的无线操作,且由控制电路60对这些部件进行控制。
在控制电路60中,包括图中未示出的CPU和存储器,根据被存储在存储器的控制程序,通过无线通信网络能够进行一系列的收发处理。在电子设备50中的数据收发等必要的操作信息通过操作输入部90输入。
在该电子设备50中,设置调制解调电路98,它能够对通过天线96接收的信号进行解调,或对通过天线96发送的信号进行调制。这样一来,就可以从天线96收发用例如MPEG-4的标准编码的动画数据。
从天线96输入的信号通过调制解调电路98解调后,通过编码解码电路100解码。结果,生成例如供给至多路分离电路58的多路化压缩数据或由控制电路60接收处理的接收数据。
通过调制解调电路98,天线96发送的数据,是通过编码解码电路100对从控制电路60发出的发送数据,或来自多路分离电路58的多路化压缩数据进行编码后的数据。
如上所述,控制电路60根据控制程序,按照通过操作输入部90或无线操作部92输入的指示内容控制解调电路98、编码解码电路100,进行数据的发送接收。例如,控制电路60根据例如来自编码解码电路100的接收数据进行对显示单元52的文本数据的输出和显示区域的设定,或对编码解码电路100输出根据来自操作输入部90等的指示内容产生的发送数据并使其从天线96输出。
在具有这种结构的电子设备50中,在通过无线通信网络、由天线96接收并通过编码解码电路100被解码的接收数据为上述多路化压缩数据的情况下,多路化电路58作为位信息数据,分离成与各媒体对应的压缩数据,并将其供给至对应的输出接口IC。另一方面,被输入接口IC编码的压缩数据通过多路化电路58进行多路化,根据例如来自操作输入部90的指示,由编码解码电路100编码处理后通过天线96被输出至无线通信网络。
因此,在通过无线通信网络接收到的信号为多路化压缩数据时,在进行例如由MPEG-4标准进行的压缩的状态下被分离,并被原样输送至显示部或各输入输出装置的接口用IC。即,由于能够在被传送的数据量较少的状态下连接设备内的各IC,因此,可以大幅度减少归因于驱动总线而消耗的电流。
特别是,由于具有在各接口用IC中含有由MPEG-4标准形成的解码器电路及编码器电路的结构,因此可减少传送与各个媒体对应的非压缩数据的总线,因而可以有效地降低耗电量。
另外,在各接口用IC中含有解码器电路或编码器电路的结构,能够应用这样的解码器电路或编码器电路,这些解码器电路或编码器电路与同要进行连接的输入输出装置对应的MPEG-4标准的简化系统概要和文件相对应,因此能够容易地实现设备的小型化并使结构达到最佳化。
3、本实施例的半导体装置
下面,以MPEG-4解码器内置显示驱动器IC64为例对用于本实施例的电子设备的接口用IC(广义地说,为半导体装置)进行说明。
在图4中,示出了本实施例中MPEG-4解码器内置显示驱动器IC64的结构框图的一个例子。
MPEG-4解码器内置显示驱动器IC 64,包括MPEG-4解码器电路120,LCD定时控制电路122,显示数据RAM124,液晶驱动电路126,第1及第2帧缓冲器128、130,RGB变换电路132,在线缓冲器134。
MPEG-4解码器电路120,根据MPEG-4标准对作为从输入端子136输入的压缩数据的位信息流进行解码处理,变成为1帧的显示数据后存储在第1或第2帧缓冲器128,130中。此时,MPEG-4解码器电路120一边参照例如在内部进行缓冲处理的前一帧的显示数据一边对位信息流解码,生成当前的帧显示数据。
LCD定时控制电路122,例如每1/60秒、从显示数据RAM124中读取出1帧的量的显示数据,通过连接用于驱动液晶板的在信号电极138上的液晶驱动电路126产生显示驱动液晶板的定时,同时,进行MPEG-4解码器内置显示驱动器IC64整体的定时控制。
即,LCD定时控制电路122对MPEG-4解码器电路120指示用于从第1或第2帧缓冲器中的任意一个读取出1帧量的显示数据的读取定时。另外,LCD定时控制电路122指示从第1或第2帧缓冲器128,130中的任意一个读取出的1帧量的显示数据向显示数据RAM124的写入定时。
更具体地说,LCD定时控制电路122从第1或第2帧缓冲器128,130中的任意一个读取出1帧量的显示数据,并供给至RGB转换电路132。
另一方面,LCD定时控制电路122对于未对RGB转换电路132输出一方的帧缓冲器指示由MPEG-4解码器电路120解码处理的显示数据的写入,由此,控制为使得不会同时对同一帧缓冲器进行写入和读取。
RGB转换电路132,将存储在第1及第2帧缓冲器128、130中的YUV形式的显示数据转换为RGB形式的显示数据。被RGB转换电路132通过转换的1帧量的RGB形式的数据以扫描线单位在线缓冲器134中被缓冲。
在线缓冲器134中被缓冲的显示数据或通过输入端子140从外部控制电路60输入的文本数据,借助于LCD定时控制电路122的指示写入显示数据RAM124内。例如,在通过控制电路60设定显示区域、静止画面区域的情况下,向与这样设定的显示区域对应的显示数据RAM124的存储区域中,写入被缓冲的显示数据或文本数据。
在图5中示出了本实施例中MPEG-4解码器内置显示驱动器IC的动作定时的一个例子。
在此,根据输入的位信息流、通过MPEG-4解码器电路120以每秒大于15帧进行解码处理,将1帧的量的显示数据存储在第1或第2帧缓冲器128,130中。
LCD定时控制电路122,根据表示被解码的1帧的量的显示数据开头的垂直同期信号Vsync,生成写入时钟脉冲,用于写入具有所给定图像尺寸的扫描线的量的显示数据。
该解码后的显示数据的1帧的量的写入速度大于1帧的量的显示数据的读出速度,例如在从显示数据RAM124中、以每1/60秒读出显示驱动液晶板的情况下,以小于1/60秒将1帧的量的显示数据写入显示数据RAM124中。
即,如图5所示,在相位f10-f13的1/15秒以内、通过MPEG-4解码器电路120被解码的1帧的量的显示数据,按照根据表示下一帧的显示数据开头的垂直同期信号Vsync生成的写入时钟脉冲,在相位f20处写入前一帧的1帧的量的显示数据。
在此,虽然可根据下一帧的垂直同期信号Vsync进行前一帧的1帧的量的显示数据的写入,但是也可在经过考虑到例如显示数据的读出间隔的规定时间后再进行写入。
LCD定时控制电路122生成从相位f21至f30,在f10-f13之间被解码且在相位f20处写入显示数据RAM124的1帧的量的显示数据。由于上述LCD定时控制电路122以每1/60秒、从显示数据RAM124中读出显示数据,因此可在连续的4个相位中,进行同一图像的显示数据的读出。
下面,在相位f20-f23之间被解码且在相位f30处写入到表示数据RAM124内的1帧的量的显示数据,也同样能在相位f31-f40处被读出,且进行显示驱动。
4、变形例
本实施例中的电子设备可构成各种变形例,而不局限于图3所示的结构。
4.1 第1变形例
在图6中示出了第1变形例的电子设备的结构概要。
但是,由于对于那些与图3所示实施的电子设备相同的部分赋予了相同的符号,故省略了相应的说明。
第1变形例的电子设备200,包括显示单元52,声音处理IC54,多路分离电路202,控制电路60。
第1变形例的电子设备200与本实施例中电子设备50的不同点在于,未设置MPEG-4编码CMOS-CCD接口电路56以及与其对应的输入端子82。
因此,第1变形例的多路分离电路202从对与各种媒体对应的压缩数据进行多路化所得到的多路化压缩数据中分离出对显示单元52的显示数据进行压缩后的视频压缩数据、通过声音处理IC54输出的音频压缩数据或声音压缩数据。另外,多路分离电路202对通过声音处理IC54被压缩的音频压缩数据或声音压缩数据进行多路化,生成多路化压缩数据。
在具有这种结构的电子设备200中,在通过无线通信网络接收到的信号是多路化压缩数据的位信息流的情况下,由于在已进行了例如用MPEG-4标准实施的压缩的状态下进行分离,并被照原样不变地输送至显示部或各输入输出装置的接口用IC,因此,可以大幅度减少归因于驱动总线所消耗的电流。
特别是,由于具有在备接口用IC中含有以MPEG-4标准形成的解码器电路及编码器电路的结构,因此,可以减少传送与各个媒体对应的非压缩数据的非压缩数据的总线,可以有效地降低耗电量。
另外,在各个接口用IC中含有解码器电路或编码器电路的结构,可以使用解码器电路或编码器电路,该解码器电路或编码器电路对应于与被连接的输入输出装置对应的MPEG-4标准的简化系统概要和文件,从而能够容易地实现设备的小型化以及结构的最佳化。
4.2 第2变形例
在图7中示出了第2变形例的电子设备的结构概要。
但是,由于对那些与图3所示实施的电子设备相同的部分赋予了相同的符号,故省略了相应的说明。
所述电子设备220包括显示单元52,声音处理IC222,MPEG-4编码CMOS-CCD接口电路56,多路分离电路224以及控制电路60。
第2变形例的电子设备220与本实施例中电子设备50的不同点在于,声音处理IC222不包括音频接口电路65,未设置与其对应的输出端子68。
因此,声音处理IC222通过声音接口电路66进行由GSM-AMR和TwinVQ产生的声音压缩数据的解码,生成非压缩数据,通过D/A转换将其转换为模拟信号,通过例如输出端子72输出的扬声器74输出声音信号。进而,通过A/D转换将通过例如输入端子76输入的、来自麦克风78的声音信号转换为数字信号,进行由GSM-AMR或TwinVQ产生的声音压缩数据的码化,生成压缩数据,向多路分离电路224输出。
在所述声音处理IC222中,也可以将可自由装卸的存储卡插件板80被连接在第2变形例的电子设备220上,存储由GSM-AMR和TwinVQ产生的声音压缩数据。
多路分离电路224从对与各种媒体对应的压缩数据进行多路化后的多路化压缩数据中分离出对显示单元52的显示数据进行压缩后视频压缩数据、被声音处理IC222解码的音频压缩数据或声音压缩数据。另外,多路分离电路224对被MPEG-4编码CMOS-CCD接口电路56压缩后的音频压缩数据、被声音处理IC222压缩后的音频压缩数据或声音压缩数据进行多路化,生成多路化压缩数据。
在具有这种结构的电子设备220中,在通过无线通信网络接收到的信号是多路化压缩数据的位信息流的情况下,由于在已进行了由例如MPEG-4标准进行的压缩的状态下进行分离,并被原样不变地输送至显示部或各输入输出装置的接口用IC,因此,可以大幅度减少归因于驱动总线所消耗的电流。
特别是,由于具有在各接口用IC中包括以MPEG-4标准形成的解码器电路及编码器电路的结构,因此,可以减少传送与各个媒体对应的非压缩数据的非压缩数据的总线,可以有效地降低耗电量。
另外,在各个接口用IC中含有解码器电路或编码器电路的结构可以应用解码器电路或编码器电路,该解码器电路或编码器电路对应于与被连接的输入输出装置对应的MPEG-4标准的简化系统概要和文件,从而能够容易地实现设备的小型化以及结构的最佳化。
4.3 第3变形例
在图8中显示了第3变形例的电子设备的结构概要。
但是,由于对于那些与图3所示实施的电子设备相同的部分赋予了相同的符号,故省略了相应的说明。
第3实施例中的电子设备240包括显示单元52,声音处理IC222,多路分离电路224以及控制电路60。
第3变形例的电子设备240与本实施例中电子设备50的不同点在于,第1,未设置MPEG-4编码CMOS-CCD接口电路56以及与其对应的输入端子82;第2,声音处理IC222未包括音频接口电路65,未设置与其对应的输出端子68。
因此,多路分离电路224从对与各种媒体对应的压缩数据进行多路化所得的多路化压缩数据中分离出对显示单元52的显示数据进行压缩所得的视频压缩数据、被声音处理IC224解码所得的音频压缩数据或声音压缩数据。另外,多路分离电路224对通过MPEG-4编码CMOS-CCD摄像机接口电路56进行压缩所得的音频压缩数据进行多路化,生成多路化的压缩数据。
在具有这种结构的电子设备240中,在通过无线通信网络接收到的信号是多路化压缩数据的情况下,在已由例如MPEG-4标准进行了压缩的状态下被分离,并被照原样不变地输送至显示部或各输入输出装置的接口用IC,即,由于能够在减少被传送的数据量的状态下连接设备内的各IC,因此,可以大幅度减少归因于驱动总线所消耗的电流。
特别是,由于具有在各接口用IC中含有以MPEG-4标准形成的解码器电路及编码器电路的结构,因此,可以减少传送与各个媒体对应的非压缩数据的总线,可以有效地降低耗电量。
另外,在各个接口用IC中含有解码器电路或编码器电路的结构可以应用解码器电路或编码器电路,该解码器电路或编码器电路对应于与被连接的输入输出装置对应的MPEG-4标准的系统概要和文件,从而能够容易地实现设备的小型化以及结构的最佳化。
本发明不局限于本实施例以及第1-第3变形例,可在本发明的要旨范围内可作出各种变形实施例。
另外,在本实施例以及第1-第3变形例中,虽然说明的是为了进行压缩及解压缩处理而设置了MPEG-4标准的解码器电路或编码器电路,但是并不局限于此,不局限于视频数据,声音数据或音频数据的压缩方法、解压缩处理方法,还可适用种种压缩标准。
另外,在本实施例以及第1-第3变形例中,虽然说明的是通过作为外部端子的输入端子或输出端子,连接输入输出装置的情况,但是也可以使用电子设备内置式输入输出装置。
Claims (16)
1、一种在与输出装置之间具有接口功能的输出接口用半导体装置,其特征在于,该半导体装置,包括:
进行压缩数据的解压缩处理的解压缩处理部,并且与传送压缩数据的总线连接,所述解压缩处理部对经由所述总线输入的压缩数据进行解压缩处理,从而生成非压缩数据,将该非压缩数据输出到所述输出装置。
2、一种与输入装置之间具有接口功能的输入接口用半导体装置,其特征在于,该半导体装置包括:
进行非压缩数据的压缩处理的压缩处理部,并且与传送压缩数据的总线连接,所述解压缩处理部对来自所述输入装置的被压缩数据进行压缩处理,从而生成压缩数据,将该压缩数据输出到所述总线。
3、一种用于驱动显示部的半导体装置,其特征在于,该半导体装置包括:
进行压缩数据的解压缩处理的解压缩处理部,并且与传送压缩数据的总线连接,所述解压缩处理部对经由所述总线输入的压缩数据进行解压缩处理,从而生成非压缩数据,将该非压缩数据输出到所述显示部。
4、根据权利要求1所述的半导体装置,其特征在于:
所述压缩数据是从多路化数据中分离出来的压缩数据,所述多路化数据是对1种或多种压缩数据进行多路化所得的数据,
所述解压缩处理部对从所述多路化数据中分离出来的压缩数据进行解压缩处理。
5.根据权利要求3所述的半导体装置,其特征在于:
所述压缩数据是从多路化数据中分离出来的压缩数据,所述多路化数据是对1种或多种压缩数据进行多路化所得的数据,
所述解压缩处理部对从所述多路化数据中分离出来的压缩数据进行解压缩处理。
6、根据权利要求2所述的半导体装置,其特征在于:
所述压缩数据与一种或多种压缩数据一起被多路化。
7、根据权利要求1至6中任意一项权利要求所述的半导体装置,其特征在于:
所述压缩数据按照所给定的压缩标准被压缩处理。
8、根据权利要求7所述的半导体装置,其特征在于:
所述所给定的压缩标准为MPEG标准。
9、一种电子设备,其特征在于,设有:
权利要求1所述的半导体装置,
分离部,用于从已对一种或多种压缩数据施行了多路化的多路化数据中分离出与所述半导体装置对应的压缩数据,并将该压缩数据供给至所述半导体装置。
10、一种电子设备,其特征在于,该电子设备包括:
如权利要求2所述的半导体装置,
多路化部,用于对含有从所述半导体装置供给的压缩数据的一种或多种压缩数据进行多路化,以生成多路化数据。
11、一种电子设备,其特征在于,该电子设备包括:
如权利要求3所述的半导体装置,
分离部,用于从一种或多种压缩数据施行了多路化的多路化数据中分离出与所述半导体装置对应的压缩数据,并将该压缩数据供给至所述半导体装置,
用所述半导体装置进行驱动的显示部。
12、根据权利要求9所述的电子设备,其特征在于:设有通过所给定的通信网络收发所述多路化数据的装置。
13、根据权利要求10所述的电子设备,其特征在于:设有通过所给定的通信网络收发所述多路化数据的装置。
14、根据权利要求11所述的电子设备,其特征在于:设有通过所给定的通信网络收发所述多路化数据的装置。
15、根据权利要求9-14中任意一项权利要求所述的电子设备,其特征在于:所述压缩数据按照所给定的压缩标准进行压缩。
16、根据权利要求15所述的电子设备,其特征在于:所给定的压缩标准为MPEG标准。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000326872A JP2002135126A (ja) | 2000-10-26 | 2000-10-26 | 半導体装置及びこれを用いた電子機器 |
JP326872/2000 | 2000-10-26 | ||
JP326872/00 | 2000-10-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1354408A CN1354408A (zh) | 2002-06-19 |
CN1159636C true CN1159636C (zh) | 2004-07-28 |
Family
ID=18803990
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB011338296A Expired - Fee Related CN1159636C (zh) | 2000-10-26 | 2001-10-26 | 半导体装置以及采用该装置的电子设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20020055215A1 (zh) |
JP (1) | JP2002135126A (zh) |
KR (1) | KR20020032388A (zh) |
CN (1) | CN1159636C (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8238428B2 (en) | 2007-04-17 | 2012-08-07 | Qualcomm Incorporated | Pixel-by-pixel weighting for intra-frame coding |
US8571104B2 (en) | 2007-06-15 | 2013-10-29 | Qualcomm, Incorporated | Adaptive coefficient scanning in video coding |
US8488668B2 (en) | 2007-06-15 | 2013-07-16 | Qualcomm Incorporated | Adaptive coefficient scanning for video coding |
JP2009159478A (ja) * | 2007-12-27 | 2009-07-16 | Toshiba Corp | 動画像処理回路 |
DE102010029030A1 (de) * | 2010-05-17 | 2012-03-01 | Bayerische Motoren Werke Aktiengesellschaft | Verfahren und Vorrichtung zur Verarbeitung von Daten in einem Fahrzeug |
JP6034135B2 (ja) * | 2012-10-30 | 2016-11-30 | シナプティクス・ジャパン合同会社 | 表示制御装置及びデータ処理システム |
KR20150057404A (ko) * | 2013-11-19 | 2015-05-28 | 삼성전자주식회사 | 디스플레이 드라이버 ic와 이를 포함하는 시스템의 동작 방법 |
US10306229B2 (en) | 2015-01-26 | 2019-05-28 | Qualcomm Incorporated | Enhanced multiple transforms for prediction residual |
US10623774B2 (en) | 2016-03-22 | 2020-04-14 | Qualcomm Incorporated | Constrained block-level optimization and signaling for video coding tools |
US11323748B2 (en) | 2018-12-19 | 2022-05-03 | Qualcomm Incorporated | Tree-based transform unit (TU) partition for video coding |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0575988A (ja) * | 1991-02-08 | 1993-03-26 | Canon Inc | 通信装置 |
US5914955A (en) * | 1993-10-20 | 1999-06-22 | Lsi Logic Corporation | Switched network hub on a chip |
JPH0998375A (ja) * | 1995-09-29 | 1997-04-08 | Sony Corp | デジタル画像信号の記録方法、記録装置及び記録再生装置 |
US5914711A (en) * | 1996-04-29 | 1999-06-22 | Gateway 2000, Inc. | Method and apparatus for buffering full-motion video for display on a video monitor |
JP3617573B2 (ja) * | 1996-05-27 | 2005-02-09 | 三菱電機株式会社 | フォーマット変換回路並びに該フォーマット変換回路を備えたテレビジョン受像機 |
JPH1090662A (ja) * | 1996-07-12 | 1998-04-10 | Tektronix Inc | プラズマ・アドレス液晶表示装置及びその表示パネルの動作方法 |
US20010056353A1 (en) * | 1997-05-02 | 2001-12-27 | Gerald Laws | Fine-grained synchronization of a decompressed audio stream by skipping or repeating a variable number of samples from a frame |
US6028631A (en) * | 1997-09-08 | 2000-02-22 | Hitachi, Ltd. | Portable terminal apparatus for multimedia communication |
JP3309069B2 (ja) * | 1997-11-17 | 2002-07-29 | 株式会社日立製作所 | 多重符号化画像音声データの受信装置 |
US6614442B1 (en) * | 2000-06-26 | 2003-09-02 | S3 Graphics Co., Ltd. | Macroblock tiling format for motion compensation |
-
2000
- 2000-10-26 JP JP2000326872A patent/JP2002135126A/ja not_active Withdrawn
-
2001
- 2001-10-19 US US09/981,734 patent/US20020055215A1/en not_active Abandoned
- 2001-10-25 KR KR1020010065944A patent/KR20020032388A/ko not_active Application Discontinuation
- 2001-10-26 CN CNB011338296A patent/CN1159636C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1354408A (zh) | 2002-06-19 |
US20020055215A1 (en) | 2002-05-09 |
JP2002135126A (ja) | 2002-05-10 |
KR20020032388A (ko) | 2002-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1191513C (zh) | 显示驱动器,备有这种显示驱动器的显示装置及电子设备 | |
KR100420886B1 (ko) | 화상신호처리방법및화상신호처리장치 | |
CN1758755A (zh) | 收发机系统、发送机和接收机以及信息处理方法 | |
US9749636B2 (en) | Dynamic on screen display using a compressed video stream | |
US20170264904A1 (en) | Intra-prediction complexity reduction using limited angular modes and refinement | |
CN101047853A (zh) | 服务器设备和视频传送方法 | |
CN1875636A (zh) | 视频发送装置以及视频接收装置 | |
CN1159636C (zh) | 半导体装置以及采用该装置的电子设备 | |
CN1679342A (zh) | 对视频数据进行内编码的方法和设备 | |
CN1578452A (zh) | 远程显示协议、视频显示系统、以及终端设备 | |
CN1820509A (zh) | 图像处理显示装置和图像处理显示方法 | |
CN1223200C (zh) | 图像编码方法、图像解码方法以及其装置 | |
CN1645448A (zh) | 图象信息处理系统以及图象信息处理方法 | |
CN102215399B (zh) | 视讯译码器的讯框缓冲压缩的方法、视讯译码器和系统 | |
US20140169467A1 (en) | Video coding including shared motion estimation between multple independent coding streams | |
US20150124875A1 (en) | Cross-layer cross-channel residual prediction | |
CN1265342C (zh) | 数字图像输出装置 | |
CN1438806A (zh) | 图像编码装置以及图像编码方法 | |
CN1138418C (zh) | 图象信号再生方法及图象信号再生装置 | |
US20180131936A1 (en) | Conversion buffer to decouple normative and implementation data path interleaving of video coefficients | |
CN1210947C (zh) | 摄像机设备和具有该摄像机设备的电子设备 | |
CN1393009A (zh) | 视频装置和视频显示方法 | |
CN1199283A (zh) | 运动图象解码方法及运动图象解码装置 | |
CN1614990A (zh) | 信号处理方法及信号处理装置 | |
JP5157419B2 (ja) | 画像処理装置、画像処理方法及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20040728 Termination date: 20141026 |
|
EXPY | Termination of patent right or utility model |