CN115909938A - Goa驱动电路、装置以及显示装置 - Google Patents

Goa驱动电路、装置以及显示装置 Download PDF

Info

Publication number
CN115909938A
CN115909938A CN202211484409.6A CN202211484409A CN115909938A CN 115909938 A CN115909938 A CN 115909938A CN 202211484409 A CN202211484409 A CN 202211484409A CN 115909938 A CN115909938 A CN 115909938A
Authority
CN
China
Prior art keywords
switching device
module
potential
terminal
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211484409.6A
Other languages
English (en)
Inventor
袁鑫
周秀峰
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202211484409.6A priority Critical patent/CN115909938A/zh
Publication of CN115909938A publication Critical patent/CN115909938A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种GOA驱动电路、装置以及显示装置,涉及显示技术领域。GOA驱动电路包括下拉模块、节点控制模块以及输出控制模块。下拉模块连接第一控制节点以及输出端,用于在输出端未输出驱动信号的情况下,维持输出端为低电位。节点控制模块连接第一控制节点,用于在输出端输出驱动信号后,将第一控制节点的电位由高电位变为低电位。输出控制模块连接输出端,用于在节点控制模块将第一控制节点的电位由高电位变为低电位时,将输出端的电位维持在低电位。本申请使第一控制节点的电位交替工作,避免下拉模块中的器件长时间在偏压工作下造成阈值偏移,从而提高了GOA驱动电路的工作稳定性。

Description

GOA驱动电路、装置以及显示装置
技术领域
本申请涉及显示面板技术领域,特别涉及一种GOA驱动电路、装置以及显示装置。
背景技术
在显示面板中,阵列基板上栅驱动集成(Gate Driver on Array,GOA)的驱动原理为每个GOA单元作为一个移位寄存器将扫描信号依次传递至下一个GOA单元,逐行开启场效应晶体管(Thin Film Transistor,TFT)开关,实现像素单元的数据信号输入。其中,GOA驱动电路包括触发模块、上拉模块、下拉模块以及复位模块,上拉模块用于提供电路输出的脉冲信号,下拉模块用于维持低电位。
在现有的驱动时序中,由于当没有时钟信号时,GOA驱动电路中的上拉模块停止工作,而下拉模块需要持续控制输出端处于低电位,导致控制上拉模块和下拉模块的节点会长时间处于一个偏压电位,这样导致了TFT的栅极长时间处于偏压工作状态,使TFT的电学特性发生变化,最终导致GOA电路稳定性变差。
发明内容
本申请提供了一种GOA驱动电路、装置以及显示装置,用于实现避免TFT长时间处于偏压工作状态,使TFT阈值偏移,来提高GOA驱动电路的工作稳定性。
所述技术方案如下:
第一方面,提供了一种GOA驱动电路。GOA驱动电路包括下拉模块、节点控制模块以及输出控制模块,下拉模块连接第一控制节点以及输出端,节点控制模块连接第一控制节点,输出控制模块连接输出端。下拉模块,用于在输出端未输出驱动信号的情况下,维持输出端为低电位。节点控制模块,用于在输出端输出驱动信号的情况下,将第一控制节点的电位由高电位变为低电位,第一控制节点连接高电位端,以及通过节点控制模块连接低电位端。在第一控制节点的电位为低电位的情况下,输出控制模块,用于将输出端的电位维持在低电位。
在本申请中,GOA驱动电路中用于维持输出端低电位的下拉模块的第一控制节点连接节点控制模块,节点控制模块在GOA驱动电路的输出端完成输出驱动信号后,控制第一控制节点由高电位变为低电位,使第一控制节点避免了长时间处于高电位。在第一控制节点变为低电位时,输出控制模块会继续维持输出端为低电位,这样使第一控制节点实现电位交替工作,避免下拉模块中的器件长时间在偏压工作下造成阈值偏移,从而提高了GOA驱动电路的工作稳定性。
在本申请的一种可能的实现方式中,节点控制模块包括第一开关器件,第一开关器件的第一端连接第一控制节点,第一开关器件的第二端连接低电位端,第一开关器件的第三端用于接收第一控制信号。第一控制信号用于控制第一开关器件的导通与截止。在第一开关器件导通的情况下,节点控制模块控制第一控制节点处于低电位,在第一开关器件截止的情况下,第一控制节点处于高电位。
在本申请的一种可能的实现方式中,输出控制模块包括第二开关器件,第二开关器件的第一端连接输出端,第二开关器件的第二端连接低电位端,第二开关器件的第三端用于接收第二控制信号。第二控制信号用于控制第二开关器件的导通与截止。
在本申请的一种可能的实现方式中,GOA驱动电路还包括上拉模块,上拉模块与下拉模块连接,上拉模块和下拉模块的连接点连接输出端。上拉模块由第二控制节点控制开启或关闭。
在本申请的一种可能的实现方式中,下拉模块包括第三开关器件,上拉模块包括第四开关器件。第三开关器件的第一端连接第四开关器件的第二端,第三开关器件的第二端连接低电位端,第三开关器件的第三端连接第一控制节点。第四开关器件的第一端用于接收时钟信号,第四开关器件的第三端连接第二控制节点,第二控制节点用于控制第四开关器件的导通与截止。
在本申请的一种可能的实现方式中,第三开关器件还包括第四端,第四端用于在节点控制模块将第一控制节点的电位由高电位变为低电位时,将输出端的电位拉至低电位。
在本申请的一种可能的实现方式中,GOA驱动电路用于接收脉冲信号,以及根据时钟信号从输出端输出驱动信号。GOA驱动电路还包括触发模块和复位模块。触发模块连接上拉模块与复位模块,触发模块用于接收脉冲信号,复位模块用于将第一控制节点的电位由低电位复位至高电位,还用于将第二控制节点的电位由高电位复位至低电位。
在本申请的一种可能的实现方式中,触发模块包括第五开关器件,复位模块包括第六开关器件和第七开关器件,第五开关器件的第一端用于接收脉冲信号,第五开关器件的第二端连接第六开关器件的第三端,第五开关器件的第三端连接第五开关器件的第一端。第六开关器件的第一端连接第一控制节点,第六开关器件的第二端连接低电位端。第七开关器件的第一端连接第五开关器件的第二端,第七开关器件的第二端连接低电位端,第七开关器件的第三端连接第三控制信号,第三控制信号用于控制第七开关器件的导通与截止。
第二方面,提供了一种GOA驱动装置,GOA驱动装置包括负载以及如上的GOA驱动电路,负载连接GOA驱动模块的输出端,负载的第二端接地。
第三方面,提供了一种显示装置,显示装置包括显示面板和如上述的GOA驱动装置,GOA驱动装置用于驱动显示面板进行显示。
可以理解的是,上述第二方面、第三方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种GOA驱动电路的结构示意图;
图2是本申请实施例提供的一种GOA驱动电路的信号周期时序图;
图3是本申请实施例提供的另一种GOA驱动电路的信号周期时序图;
图4是本申请实施例提供的一种GOA驱动电路的电路结构图;
图5是本申请实施例提供的另一种GOA驱动电路的电路结构图;
图6是本申请实施例提供的一种场效应晶体管结构的剖面图;
图7是本申请实施例提供的一种控制第二控制节点电位的GOA驱动电路结构图;
图8是本申请实施例提供的一种控制第二控制节点电位的GOA驱动电路信号周期时序图;
图9是本申请实施例提供的一种GOA驱动架构示意图;
图10是本申请实施例提供的一种GOA驱动架构的信号周期时序图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
应当理解的是,本申请提及的“多个”是指两个或两个以上。在本申请的描述中,除非另有说明,“/”表示或的意思,比如,A/B可以表示A或B;本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,比如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,为了便于清楚描述本申请的技术方案,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
在对本申请实施例进行详细地解释说明之前,先对本申请实施例的应用场景予以说明。
GOA驱动电路中,通过接收根据周期时序变化的脉冲信号和时序信号,输出驱动信号。输出的驱动信号通常由上拉模块和下拉模块共同控制,上拉模块用于接收时钟信号,并输出驱动信号,下拉模块用于在周期时序中其他时间维持输出端的电位为低电位。其中,上拉模块和下拉模块分别由两个控制节点控制开启或关闭,每个控制节点在一个周期时序中电位大部分时间处于低/高电位,特别是下拉模块的控制节点,长期处于高电位,这样会导致GOA驱动电路中的器件长期处于偏压工作状态,器件特性容易发生变化,从而使GOA驱动电路稳定性变差。
为了解决上述问题,本申请提供了一种GOA驱动电路、装置以及显示装置,使GOA驱动电路中的控制节点处的电位避免长时间处于高电位。
下面对本申请实施例提供的GOA驱动电路、装置以及显示装置进行详细地解释说明。
如图1所示为本申请实施例提供的一种GOA驱动电路,GOA驱动电路包括下拉模块101、节点控制模块102以及输出控制模块103。下拉模块101连接第一控制节点PD以及输出端OUT,节点控制模块102连接第一控制节点PD,输出控制模块103连接输出端OUT。节点控制模块102用于在GOA驱动电路输出驱动信号GN的情况下,将用于控制下拉模块101的第一控制节点PD的电位由高电位变为低电位。其中,第一控制节点PD连接高电位端VGH。输出控制模块103用于在节点控制模块102将第一控制节点PD的电位由高电位变为低电位时,将输出端OUT的电位维持在低电位。
作为一种示例,如图2为脉冲信号STV和时钟信号CLK的周期时序,在第一时间段t1内,脉冲信号STV为低电位,时钟信号CLK为低电位,此时由于第一控制节点PD连接高电位端VGH,因此第一控制节点PD的电位为高电位,第一控制节点PD为高电位用于开启下拉模块101,使输出端OUT维持低电位,即输出端OUT无驱动信号GN输出;在第二时间段t2内,脉冲信号STV为高电位,即GOA驱动电路开始充电,时钟信号CLK为低电位,此时第一控制节点PD的电位变为低电位,输出端OUT为低电位,即无驱动信号GN输出;在第三时间段t3内,脉冲信号STV为低电位,即GOA驱动电路充电完毕,时钟信号CLK为高电位,此时输出端OUT为高电位,即输出端OUT输出驱动信号GN。
在本申请的一个实施例中,节点控制模块102用于根据第一控制信号CK1,控制第一控制节点PD的电位由高电位变为低电位。其中,第一控制信号CK1在输出端OUT输出驱动信号GN的情况下,便可以控制节点控制模块102控制第一控制节点PD电位由高电位变为低电位。
作为一种示例,如图2中的第一控制信号CK1,在第八时间段t8内,第一控制信号CK1为高电位,由于t8内第一控制信号CK1为高电位,因此节点控制模块导通,此时第一控制节点PD的电位为低电位。
作为另一种示例,如图3中的第一控制信号CK1,在第六时间段t6内为高电位,此时,第一控制节点PD的电位为低电位。
在本申请的一个实施例中,由于第一控制节点PD的电位变为低电位时,输出端OUT的电位由于脉冲信号STV会变为高电位,因此,在节点控制模块102将第一控制节点PD的电位由高电位变为低电位时,输出控制模块103将输出端OUT的电位维持在低电位。其中,输出控制模块103由第二控制信号CK2控制,第二控制信号CK2与第一控制信号CK1相同。
在本申请中,GOA驱动电路中用于维持输出端OUT低电位的下拉模块101的第一控制节点PD连接节点控制模块102,节点控制模块102在GOA驱动电路的输出端OUT完成输出驱动信号GN后,控制第一控制节点PD由高电位变为低电位,使第一控制节点PD避免了长时间处于高电位。在第一控制节点PD变为低电位时,输出控制模块103会继续维持输出端OUT为低电位,这样使第一控制节点PD实现电位交替工作,避免下拉模块101中的器件长时间在偏压工作下造成阈值偏移,从而提高了GOA驱动电路的工作稳定性。
在本申请的一个实施例中,如图4所示为一种GOA驱动电路的电路结构示意图。节点控制模块102包括场效应晶体管T7(即第一开关器件),场效应晶体管T7的源极(即第一端)连接第一控制节点PD,场效应晶体管T7的漏极(即第二端)连接低电位端VGL,场效应晶体管T7的栅极(即第三端)用于接收第一控制信号CK1,第一控制信号CK1用于控制场效应晶体管T7的导通与截止。
其中,在场效应晶体管T7导通的情况下,第一控制节点PD处于低电位,在场效应晶体管T7截止的情况下,第一控制节点处于高电位。
具体的,第一控制节点PD连接高电位端VGH,当场效应晶体管T7栅极接收到第一控制信号CK1(即高电位)时,场效应晶体管T7导通,由于场效应晶体管T7的漏极连接低电位端VGL,因此第一控制节点PD的电位变为低电位。
在本申请的一个实施例中,输出控制模块103包括场效应晶体管T8(即第二开关器件),场效应晶体管T8的源极(即第一端)连接输出端OUT,场效应晶体管T8的漏极(即第二端)连接低电位端VGL,场效应晶体管T8的栅极(即第三端)用于接收第二控制信号CK2,第二控制信号CK2用于控制场效应晶体管T8的导通与截止。
具体的,第二控制信号CK2为高电位时,场效应晶体管T8导通,输出端OUT与低电位端VGL导通,即维持输出端OUT为低电位。
值得说明的是,第一控制信号CK1和第二控制信号CK2相同,可以由同一个信号端发出,也可以分别由一个信号端发出,在此处不做限定。
在本申请的一个实施例中,GOA驱动电路还包括上拉模块104。上拉模块104用于接收时钟信号CLK以及输出数据信号GN。上拉模块104与下拉模块101连接,上拉模块104与下拉模块101的连接点为输出端OUT。上拉模块104由第二节点控制PU开启或关闭。
在本申请的一个可能的实现方式中,下拉模块101包括场效应晶体管T6(即第三开关器件),上拉模块104包括场效应晶体管T3(即第四开关器件),如图4所示。场效应晶体管T6(即第三开关器件)的源极(即第一端)连接场效应晶体管T3的漏极,场效应晶体管T6的漏极(即第二端)连接低电位端VGL,场效应晶体管T6的栅极(即第三端)连接第一控制节点PD。场效应晶体管T3的源极用于接收时钟信号CLK,场效应晶体管T3的栅极连接第二控制节点PU,即场效应晶体管T3的导通与截止由第二控制节点PU的电位控制。其中,第二控制节点PU用于接收脉冲信号STV。
在本申请的一个实施例中,第三开关器件还包括第四端。第四端用于在节点控制模块102将第一控制节点PD的电位由高电位变为低电位时,将输出端OUT的电位拉至低电位。
作为一种示例,如图5所示为一种GOA驱动电路的电路结构示意图。其中,场效应晶体管T6(即第三开关器件)增加了底栅(即第四端),底栅接收第二控制信号CK2。当第二控制信号CK2为高电位时,虽然第一控制节点PD的电位为低电位,场效应晶体管T6仍然导通,使输出端OUT连接低电位端VGL,继续保持低电位。
可以理解的是,场效应晶体管T6同时具有顶栅和底栅,即场效应晶体管具有三种工作状态,如图6所示为场效应晶体管的结构图。包括基底Substrate、缓冲层Buffer、层间介质层(Inter-Layer Di-electric,ILD)、钝化层(Passivation,PV)、栅极绝缘层(GateInsulator,GI)、顶栅GT、底栅LS、源漏极SD以及有源层ACT。图6中的(a)图、(b)图、(c)图分别为顶栅GT导通、底栅LS导通以及顶栅GT和底栅LS均截止的示意图。场效应晶体管T6通过顶栅GT(即第一控制节点PD)和底栅LS(即第四端)交替接收控制信号使场效应晶体管T6开启,避免了第一控制节点PD长时间为高电位,即顶栅长期开启,造成器件电压漂移。
在本申请的一个实施例中,GOA驱动电路用于接收脉冲信号STV,以及根据时钟信号CLK从输出端OUT输出驱动信号GN。GOA驱动电路还包括触发模块105和复位模块106。触发模块105连接上拉模块104与复位模块106,触发模块105用于接收脉冲信号STV。复位模块106用于将第一控制节点PD的电位由低电位复位至高电位,还用于将第二控制节点PU的电位由高电位复位至低电位。
值得说明的是,由于第二控制节点PU的电位在复位模块106复位后一直处于低电位状态,为了使第二控制节点PU的电位避免长时间处于偏压状态,在第二控制节点PU连接一个由开关器件控制的高电位端。
作为一种示例,如图7所示,场效应晶体管T9的源极连接高电位端VGH,场效应晶体管T9的漏极连接第二控制节点PU,场效应晶体管T9的栅极接收如图8中所示的第一控制信号CK1,同时节点控制模块102(对应场效应晶体管T7)由该第一控制信号CK1控制,输出控制模块103(对应场效应晶体管T8)由第二控制信号CK2控制,如图8,第二控制信号CK2和第一控制信号CK1相同,则第一控制节点PD和第二控制节点PU的电位变化如图8所示。如此实现了第一控制节点PD的电位交替工作,以及第二控制节点PU的电位交替工作。
在本申请的一个可能的实现方式中,如图4所示,触发模块105包括场效应晶体管T1(即第五开关器件),复位模块106包括场效应晶体管T5(即第六开关器件)和场效应晶体管T4(即第七开关器件)。场效应晶体管T1的源极(即第一端)用于接收脉冲信号STV,场效应晶体管T1的漏极(即第二端)连接场效应晶体管T5的栅极(即第三端),场效应晶体管T1的栅极(即第三端)连接场效应晶体管T1的源极(即第一端)。场效应晶体管T5的源极(即第一端)连接第一控制节点PD,场效应晶体管T5的漏极(即第二端)连接低电位端VGL。场效应晶体管T4的源极(即第一端)连接场效应晶体管T1的漏极,场效应晶体管T4的漏极(即第二端)连接低电位端VGL,场效应晶体管T4的栅极(即第三端)连接第三控制信号CK3,第三控制信号CK3用于控制场效应晶体管T4的导通与截止。
具体的,周期时序如图3所示,在第二时间段t2内,脉冲信号STV为高电位,场效应晶体管T1导通,第二控制节点PU变为高电位,对电容C进行充电,并使场效应晶体管T3导通,以及使场效应晶体管T5导通。由于场效应晶体管T5导通,场效应晶体管T2的源极和栅极连接高电位端VGH,因此,第一控制节点PD的电位由高电位变为低电位,场效应晶体管T6截止。在第三时间段t3内,时钟信号CLK为高电位,电容C释放储存的电能,使第二控制节点PU和场效应晶体管T5的栅极继续保持高电位,场效应晶体管T3导通,由于场效应晶体管T6截止,所以输出端OUT输出驱动信号GN,即输出端OUT为高电位。在第六时间段t6内,第一控制信号CK1为高电位,使场效应晶体管T7导通,从而使第一控制节点PD由高电位变为低电位,同时,第二控制信号CK2也为高电位,使场效应晶体管T6的底栅为高电位,场效应晶体管T6导通,维持输出端OUT为低电位。
图9为本申请实施例提供的一种GOA驱动架构,包括多个上述的GOA驱动电路,每个GOA驱动电路的通过接收一个时钟信号和一个脉冲信号,输出一个数据信号。以GOA驱动架构包括8个GOA驱动电路为例,如图9所示,第一个GOA驱动电路GOA1接收第一时钟信号CLK1和脉冲信号STV,输出第一数据信号G1,第二个GOA驱动电路GOA2接收第二时钟信号CLK2和第一数据信号G1,输出第二数据信号G2,可以理解的是,GOA2将第一数据信号G1作为GOA驱动电路接收的脉冲信号,以此类推。其中,时钟信号以4个为一组循环,即GOA1~GOA4接收第一时钟信号CLK1~第四时钟信号CLK4,GOA5~GOA8接收第一时钟信号CLK1~第四时钟信号CLK4,时钟信号的周期时序图如图10。
本申请实施例提供了一种GOA驱动装置,GOA驱动装置包括负载以及如上述的GOA驱动电路。负载(比如发光器件)连接GOA驱动模块的输出端OUT,负载的第二端接地。
本申请实施例提供了一种显示装置,包括显示面板和上述的GOA驱动装置,GOA驱动装置用于驱动所述显示面板进行显示。可选的,该显示装置还包括公共电极以及发光器件。公共电极用于将显示面板和GOA驱动装置连接。其中,GOA驱动装置包括上述的驱动电路,发光器件通过GOA驱动电路驱动发光。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种GOA驱动电路,其特征在于,所述GOA驱动电路包括下拉模块、节点控制模块以及输出控制模块,所述下拉模块连接第一控制节点以及输出端,所述节点控制模块连接所述第一控制节点,所述输出控制模块连接所述输出端;
所述下拉模块,用于在所述输出端未输出驱动信号的情况下,维持所述输出端为低电位;
所述节点控制模块,用于在所述输出端输出所述驱动信号的情况下,将所述第一控制节点的电位由高电位变为低电位,所述第一控制节点连接高电位端,以及通过所述节点控制模块连接低电位端;
在所述第一控制节点的电位为低电位的情况下,所述输出控制模块,用于将所述输出端的电位维持在低电位。
2.根据权利要求1所述的GOA驱动电路,其特征在于,所述节点控制模块包括第一开关器件,
所述第一开关器件的第一端连接所述第一控制节点,所述第一开关器件的第二端连接低电位端,所述第一开关器件的第三端用于接收第一控制信号,
所述第一控制信号用于控制所述第一开关器件的导通与截止;
在所述第一开关器件导通的情况下,所述第一控制节点处于低电位,在所述第一开关器件截止的情况下,所述第一控制节点处于高电位。
3.根据权利要求1所述的GOA驱动电路,其特征在于,所述输出控制模块包括第二开关器件,
所述第二开关器件的第一端连接所述输出端,所述第二开关器件的第二端连接低电位端,所述第二开关器件的第三端用于接收第二控制信号,
所述第二控制信号用于控制所述第二开关器件的导通与截止,
在所述第二开关器件导通的情况下,所述输出端的电位处于低电位。
4.根据权利要求1所述的GOA驱动电路,其特征在于,所述GOA驱动电路还包括上拉模块,所述上拉模块与所述下拉模块连接,所述上拉模块和所述下拉模块的连接点连接所述输出端,
所述上拉模块由第二控制节点控制开启或关闭。
5.根据权利要求4所述的GOA驱动电路,其特征在于,所述下拉模块包括第三开关器件,所述上拉模块包括第四开关器件;
所述第三开关器件的第一端连接所述第四开关器件的第二端,所述第三开关器件的第二端连接低电位端,所述第三开关器件的第三端连接所述第一控制节点,
所述第四开关器件的第一端用于接收时钟信号,所述第四开关器件的第三端连接第二控制节点,所述第二控制节点用于控制所述第四开关器件的导通与截止,
在所述第四开关器件的导通的情况下,所述输出端输出脉冲信号。
6.根据权利要求5所述的GOA驱动电路,其特征在于,所述第三开关器件还包括第四端,
所述第四端用于在所述节点控制模块将所述第一控制节点的电位由高电位变为低电位时,将所述输出端的电位拉至低电位。
7.根据权利要求1~6任一项所述的GOA驱动电路,其特征在于,所述GOA驱动电路还包括触发模块和复位模块,
所述触发模块连接上拉模块与所述复位模块,所述触发模块用于接收脉冲信号,所述脉冲信号用于为所述GOA驱动电路提供数据电压;
所述复位模块用于将所述第一控制节点的电位由低电位复位至高电位,以及用于将第二控制节点的电位由高电位复位至低电位。
8.根据权利要求7所述的GOA驱动电路,其特征在于,所述触发模块包括第五开关器件,所述复位模块包括第六开关器件和第七开关器件,
所述第五开关器件的第一端用于接收所述脉冲信号,所述第五开关器件的第二端连接所述第六开关器件的第三端,所述第五开关器件的第三端连接所述第五开关器件的第一端;
所述第六开关器件的第一端连接所述第一控制节点,所述第六开关器件的第二端连接低电位端;
所述第七开关器件的第一端连接所述第五开关器件的第二端,所述第七开关器件的第二端连接所述低电位端,所述第七开关器件的第三端连接第三控制信号,所述第三控制信号用于控制所述第七开关器件的导通与截止。
9.一种GOA驱动装置,其特征在于,所述GOA驱动装置包括负载以及如权利要求1~8任一项所述的GOA驱动电路,所述负载连接所述GOA驱动模块的输出端,所述负载的第二端接地。
10.一种显示装置,其特征在于,所述显示装置包括显示面板和如权利要求9所述的GOA驱动装置,所述GOA驱动装置用于驱动所述显示面板进行显示。
CN202211484409.6A 2022-11-24 2022-11-24 Goa驱动电路、装置以及显示装置 Pending CN115909938A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211484409.6A CN115909938A (zh) 2022-11-24 2022-11-24 Goa驱动电路、装置以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211484409.6A CN115909938A (zh) 2022-11-24 2022-11-24 Goa驱动电路、装置以及显示装置

Publications (1)

Publication Number Publication Date
CN115909938A true CN115909938A (zh) 2023-04-04

Family

ID=86492929

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211484409.6A Pending CN115909938A (zh) 2022-11-24 2022-11-24 Goa驱动电路、装置以及显示装置

Country Status (1)

Country Link
CN (1) CN115909938A (zh)

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101556832A (zh) * 2008-04-10 2009-10-14 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN102651186A (zh) * 2011-04-07 2012-08-29 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
CN102654984A (zh) * 2011-10-21 2012-09-05 京东方科技集团股份有限公司 移位寄存器单元以及栅极驱动电路
CN102654982A (zh) * 2011-05-16 2012-09-05 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
CN103474017A (zh) * 2013-09-12 2013-12-25 北京京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN103761937A (zh) * 2014-01-27 2014-04-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
KR20140131137A (ko) * 2013-05-03 2014-11-12 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 이용한 평판표시장치
CN104282285A (zh) * 2014-10-29 2015-01-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
CN104392704A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN106128364A (zh) * 2016-07-15 2016-11-16 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US20170193955A1 (en) * 2016-01-04 2017-07-06 Samsung Display Co., Ltd. Display device
CN107369407A (zh) * 2017-09-22 2017-11-21 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
CN109859678A (zh) * 2017-11-30 2019-06-07 乐金显示有限公司 选通驱动电路以及包括其的发光显示设备
WO2020062230A1 (zh) * 2018-09-30 2020-04-02 深圳市柔宇科技有限公司 阵列基板栅极驱动电路、薄膜晶体管及显示装置
US10977978B1 (en) * 2020-02-26 2021-04-13 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. GOA circuit and TFT substrate

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101556832A (zh) * 2008-04-10 2009-10-14 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN102651186A (zh) * 2011-04-07 2012-08-29 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
CN102654982A (zh) * 2011-05-16 2012-09-05 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
CN102654984A (zh) * 2011-10-21 2012-09-05 京东方科技集团股份有限公司 移位寄存器单元以及栅极驱动电路
KR20140131137A (ko) * 2013-05-03 2014-11-12 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 이용한 평판표시장치
CN103474017A (zh) * 2013-09-12 2013-12-25 北京京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN103761937A (zh) * 2014-01-27 2014-04-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN104282285A (zh) * 2014-10-29 2015-01-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
CN104392704A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
US20170193955A1 (en) * 2016-01-04 2017-07-06 Samsung Display Co., Ltd. Display device
CN106128364A (zh) * 2016-07-15 2016-11-16 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107369407A (zh) * 2017-09-22 2017-11-21 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
CN109859678A (zh) * 2017-11-30 2019-06-07 乐金显示有限公司 选通驱动电路以及包括其的发光显示设备
WO2020062230A1 (zh) * 2018-09-30 2020-04-02 深圳市柔宇科技有限公司 阵列基板栅极驱动电路、薄膜晶体管及显示装置
US10977978B1 (en) * 2020-02-26 2021-04-13 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. GOA circuit and TFT substrate

Similar Documents

Publication Publication Date Title
KR102246726B1 (ko) 시프트 레지스터 유닛, 게이트 구동 회로, 디스플레이 디바이스 및 구동 방법
CN109427285B (zh) 选通驱动电路和使用该选通驱动电路的电致发光显示器
US11127478B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
TWI534781B (zh) Scan drive circuit and organic light emitting display
CN114495829B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
US9548026B2 (en) Emission control driver and organic light emitting display device having the same
US7978809B2 (en) Shift register of a display device
US10043432B2 (en) Emission driver and display device including the same
CN110660362B (zh) 移位寄存器及栅极驱动电路
US20150262703A1 (en) Shift register, display device provided therewith, and shift-register driving method
US20140219412A1 (en) Shift register circuit and shading waveform generating method
US20150279480A1 (en) Shift register, display device provided therewith, and shift-register driving method
WO2019056795A1 (zh) 移位寄存器单元、驱动装置、显示装置以及驱动方法
US20060132182A1 (en) Driver circuit, shift register, and liquid crystal driver circuit
WO2020191511A1 (zh) 移位寄存器单元、驱动电路、显示装置以及驱动方法
US6963327B2 (en) Shift register circuit including first shift register having plurality of stages connected in cascade and second shift register having more stages
KR20080081822A (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
WO2014161229A1 (zh) 移位寄存器单元、移位寄存器和显示装置
EP3779944B1 (en) Shift register unit, gate driving circuit, display device, and driving method
TW201608545A (zh) 顯示面板
CN110782940B (zh) 移位寄存单元、栅极驱动电路、阵列基板及显示装置
US11081042B2 (en) Gate driving unit, driving method thereof, gate driving circuit and display device
WO2019184358A1 (zh) 栅极驱动电路、显示装置及驱动方法
KR102434031B1 (ko) 유기발광소자 표시장치 및 이의 스캔드라이버
US7893894B2 (en) Organic light emitting display and driving circuit thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination