CN115776354A - 误码率测定装置及码字错误显示方法 - Google Patents
误码率测定装置及码字错误显示方法 Download PDFInfo
- Publication number
- CN115776354A CN115776354A CN202210440302.5A CN202210440302A CN115776354A CN 115776354 A CN115776354 A CN 115776354A CN 202210440302 A CN202210440302 A CN 202210440302A CN 115776354 A CN115776354 A CN 115776354A
- Authority
- CN
- China
- Prior art keywords
- error
- display
- codeword
- fec
- fec symbol
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1105—Decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/01—Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/015—Simulation or testing of codes, e.g. bit error rate [BER] measurements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/611—Specific encoding aspects, e.g. encoding by means of decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/25—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
- H03M13/251—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with block coding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/31—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining coding for error detection or correction and efficient use of the spectrum
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6508—Flexibility, adaptability, parametrability and configurability of the implementation
- H03M13/6519—Support of multiple transmission or communication standards
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Dc Digital Transmission (AREA)
Abstract
本发明能够按每个码字掌握有无FEC符号长度单位的错误。误码率测定装置(1)具备:操作部(4),根据被测物(W)的通信标准设定码字长度、FEC符号长度及FEC符号错误阈值;错误计数机构(7b),计数以1个FEC符号间隔检测到的FEC符号错误及Uncorrectable码字;显示部(6),根据计数结果并且根据有无FEC符号错误来以FEC符号长度单位识别显示比特串数据;及显示控制机构(7d),将识别显示的显示区域的1个区设为1个FEC符号长度,使显示区域横轴的区长度与1个码字长度一致,并以码字长度单位另起行而进行显示控制,以使识别显示的1个码字的起始位于显示区域的左端,且末尾位于显示区域的右端。
Description
技术领域
本发明涉及一种在使被测物转移到信号波形返回状态的状态下将已知波形(NRZ信号或PAM4信号)作为测试信号发送至被测物,并测定伴随该测试信号的发送而从被测物返回并接收的输入数据的比特误码率时,尤其测定是否能够进行被测物的FEC(ForwardError Correction:前向纠错)动作的误码率测定装置及码字错误显示方法。
背景技术
以往误码率测定装置作为如下装置而周知,即,将包含固定数据的已知波形的测试信号发送至被测物,并以比特单位比较伴随该测试信号的发送而从被测物返回并接收的被测定信号与成为基准的参考信号,以测定比特误码率(BER:Bit Error Rate)。
并且,如下述专利文献1中所公开,这种误码率测定装置例如具备根据有无错误(发生·未发生)对所撷取的数据按每个比特或PAM4符号进行涂色,并且能够视觉确认错误分布的错误映射这一功能。
专利文献1:日本特开2007-274474号公报
根据上述专利文献1的误码率测定装置,在比特波形串中能够显示比特错误的位置,但不易以码字单位来判断每个FEC符号长度的错误的有无(发生·未发生)或错误的分布。即,当被测物因特定输入波形而发生了错误时,不易掌握在哪里容易发生错误或每个码字的Uncorrectable码字(无法进行前向纠错的码字)的发生状况。而且,不具有成为Uncorrectable的码字的位置或Uncorrectable码字的错误数量的计数功能,因此存在无法有效地进行被测物的排错的问题。
即,在以往的错误映射功能中,无法以基于所选择的通信标准的码字长度来分段所撷取的FEC符号数据,因此用于判别到哪里为止是1个码字长度的操作不仅麻烦且需要劳力和时间。其结果,即便出现Uncorrectable码字,在被测物的不良情况的原因调查中也花费时间,从而存在无法进行有效的排错这一问题。
发明内容
因此,本发明是鉴于上述问题点而完成的,其目的在于提供一种能够按每个码字掌握有无FEC符号长度单位的错误的误码率测定装置及码字错误显示方法。
为了实现上述目的,本发明的方案1所述的误码率测定装置是将已知波形的NRZ信号作为测试信号输入于被测物W,并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC(Forward Error Correction:前向纠错)动作的误码率测定装置1,所述误码率测定装置具备:
操作部4,根据所述被测物的通信标准,设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
错误计数机构7b,根据将接收来自所述被测物的信号并进行转换的比特串数据的各比特与错误数据进行比较的比较结果来计数以1个FEC符号间隔检测到的FEC符号错误,并且当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,计数为无法进行前向纠错的Uncorrectable码字;及
显示部6,根据所述错误计数机构的计数结果并且根据有无FEC符号错误来以FEC符号长度单位识别显示所述比特串数据,
所述误码率测定装置的特征在于,具备:
显示控制机构7d,将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
本发明的方案2所述的误码率测定装置是将已知波形的PAM4信号作为测试信号输入于被测物W,并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作的误码率测定装置1,所述误码率测定装置具备:
操作部4,根据所述被测物的通信标准,设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
错误计数机构7b,根据将接收来自所述被测物的信号并进行转换的符号串数据的最高有效位串数据及最低有效位串数据分别与错误数据进行比较的比较结果来计数所述最高有效位串数据及所述最低有效位串数据的以1个FEC符号间隔检测到的FEC符号错误,并且当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,计数为无法进行前向纠错的Uncorrectable码字;及
显示部6,根据所述错误计数机构的计数结果并且根据有无FEC符号错误来以FEC符号长度单位识别显示所述符号串数据,
所述误码率测定装置的特征在于,具备:
显示控制机构7d,将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
本发明的方案3所述的误码率测定装置的特征在于,在方案1或2的误码率测定装置中,
所述显示部6具有与所述识别显示的各行对应地标注有编号,且与所述识别显示的滚动显示联动的多行显示区域33,
所述显示控制机构7d将1个码字中的FEC符号错误数量超过所述FEC符号错误阈值的行的码字设为所述Uncorrectable码字,并且控制所述显示部6,以使其识别显示与该Uncorrectable码字对应的行的所述显示区域。
本发明的方案4所述的误码率测定装置的特征在于,在方案3的误码率测定装置中,
所述显示控制机构7d控制所述显示部6,以使其显示基于所述码字总数及所述Uncorrectable码字数量的合计结果。
本发明的方案5所述的码字错误显示方法为误码率测定装置1的码字错误显示方法,所述误码率测定装置1将已知波形的NRZ信号作为测试信号输入于被测物W,并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作,所述码字错误显示方法包括如下步骤:
通过操作部4,根据所述被测物的通信标准来设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
通过错误计数机构7b,根据将接收来自所述被测物的信号并进行转换的比特串数据的各比特与错误数据进行比较的比较结果来计数以1个FEC符号间隔检测到的FEC符号错误;
当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,通过所述错误计数机构计数为无法进行前向纠错的Uncorrectable码字;及
根据所述错误计数机构的计数结果并且根据有无FEC符号错误来以FEC符号长度单位将所述符号串数据识别显示于显示部(6),
所述误码率测定装置的所述码字错误显示方法的特征在于,包括如下步骤:
将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并通过显示控制机构7d,以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
本发明的方案6所述的码字错误显示方法为误码率测定装置1的码字错误显示方法,所述误码率测定装置1将已知波形的PAM4信号作为测试信号输入于被测物W,并接收伴随所述测试信号的输入而来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作,所述码字错误显示方法包括如下步骤:
通过操作部4,根据所述被测物的通信标准来设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
通过错误计数机构7b,根据将接收来自所述被测物的信号并进行转换的符号串数据的最高有效位串数据及最低有效位串数据分别与错误数据进行比较的比较结果来计数所述最高有效位串数据及所述最低有效位串数据的以1个FEC符号间隔检测到的FEC符号错误;
当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,通过所述错误计数机构计数为无法进行前向纠错的Uncorrectable码字;及
根据有无FEC符号错误来以FEC符号长度单位将接收来自所述被测物的信号并进行转换的符号串数据识别显示于显示部(6),
所述误码率测定装置的所述码字错误显示方法的特征在于,包括如下步骤:
将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并通过显示控制机构7d,以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
本发明的方案7所述的码字错误显示方法的特征在于,在方案5或6的码字错误显示方法中,包括如下步骤:
将与所述识别显示的各行对应地标注有编号,且与所述识别显示的滚动显示联动的多行显示区域(33)显示于所述显示部(6);及
将1个码字中的FEC符号错误数量超过所述FEC符号错误阈值的行的码字设为所述Uncorrectable码字,并且通过所述显示控制机构7d控制所述显示部6,以使其识别显示与该Uncorrectable码字对应的行的所述显示区域。
本发明的方案8所述的码字错误显示方法的特征在于,在方案7的码字错误显示方法中,包括如下步骤:
通过所述显示控制机构7d控制所述显示部6,以使其显示基于所述码字总数及所述Uncorrectable码字数量的合计结果。
发明效果
根据本发明,将1个码字汇整为一行来显示,从而用户容易判断码字的分段,也能够轻松地确认每个码字的FEC符号长度单位的错误发生状况。并且,当按每1个码字分段的数据内的FEC符号错误数量超过了FEC符号错误阈值时,能够轻松地掌握Uncorrectable码字的行在哪一位置。而且,能够知晓Uncorrectable码字相对于所有码字的发生比例。其结果,用户容易查明被测物的不良情况的原因,从而能够进行有效的排错。
附图说明
图1是表示本发明所涉及的误码率测定装置的概略结构的框图。
图2是表示在本发明所涉及的误码率测定装置中将PAM4信号输入于被测物时的撷取错误映射图画面的一例的图。
图3是表示在本发明所涉及的误码率测定装置中将NRZ信号输入于被测物时的撷取错误映射图画面的一例的图。
图4是在本发明所涉及的误码率测定装置中将PAM4信号输入于被测物时的处理动作的流程图。
图5是在本发明所涉及的误码率测定装置中将NRZ信号输入于被测物时的处理动作的流程图。
具体实施方式
以下,参考附图对用于实施本发明的方式进行详细说明。
本发明所涉及的误码率测定装置在使被测物转移到信号波形返回状态的状态下,将已知波形的测试信号发送至被测物,并测定伴随该测试信号的发送而从被测物返回的接收信号的误码率。
如图1所示,本实施方式的误码率测定装置1具有如下功能,即根据将插入有错误的已知波形的NRZ(Non Return to Zero:不归零制)信号或具有4值的符号值的PAM4(PulseAmplitude Modulation 4:脉冲幅度调制-4)信号作为测试信号输入于被测物W时的来自被测物W的接收信号与测试信号的比较结果来测定是否能够进行被测物W的FEC(ForwardError Correction)动作,且概略构成为具备信号发生器2、误码检测器3、操作部4、存储部5、显示部6及控制部7。
另外,在本实施方式中,主要对用于实现测定是否能够进行被测物W的FEC动作的功能的结构及处理内容进行说明。
信号发生器2产生在各比特之间不归0的方式的NRZ信号或由所期望的符号串数据(由0、1、2、3的符号值构成的符号串数据)构成的PAM4信号作为基于多值信号的基准数据。
当产生PAM4信号时,如图1所示,信号发生器2概略构成为具备第1信号发生部2a、第2信号发生部2b及信号合成输出部2c。
PAM4信号的振幅按每个符号分为4种,具有4个不同振幅的电压电平,整体的振幅电压范围H从低电压电平的一侧分为低电压范围、中电压范围、高电压范围,由基于3个眼图开口部的连续的范围构成。
第1信号发生部2a在产生由包含固定数据的已知波形构成的所期望的PAM4符号串时,生成最高有效位串信号(MSB:Most Significant Bit),以用于与第2信号发生部2b所生成的最低有效位串信号(LSB:Least Significant Bit)叠加而生成PAM4信号。
第2信号发生部2b生成最低有效位串信号,以用于与第1信号发生部2a所生成的最高有效位串信号叠加而生成PAM4信号。
作为第1信号发生部2a及第2信号发生部2b所产生的具体比特串信号,例如有PRBS7(波形长度:27-1)、PRBS9(波形长度:29-1)、PRBS10(波形长度:210-1)、PRBS11(波形长度:211-1)、PRBS15(波形长度:215-1)、PRBS20(波形长度:220-1)等各种伪随机波形(PRBS:Pseudo Random Bit Sequence:伪随机比特序列)之类的周期波形;PRBS13Q、PRBS31Q、SSPRQ等用于评价PAM的评价用波形;带RS-FEC(Reed-Solomon Forward ErrorCorrection:里德-所罗门前向纠错)代码的扰码空闲波形。
信号合成输出部2c叠加第1信号发生部2a所产生的最高有效位串信号和第2信号发生部2b所产生的最低有效位串信号来输出PAM4信号。在测定被测物W的误码率等时,该PAM4信号作为已知波形的测试信号输入于被测物W。
另外,插入于测试信号的错误是任意的。例如,当检查被测物W的FEC容错性时,插入任意的FEC符号错误。并且,当确认被测物W的耐性时,插入错误,当被测物W通过其他任意的测试信号确认错误时,不插入错误而通过撷取功能进行确认。
误码检测器3在基准数据即NRZ信号或PAM4信号作为已知波形的测试信号而从信号发生器2输入于被测物W时,接收伴随该NRZ信号或PAM4信号的输入而从被测物W输出的信号并测定误码率等,如图1所示,误码检测器3具备信号接收部3a、同步检测部3b、位置信息存储部3c、数据比较部3d及数据存储部3e。
当输入于被测物W的测试信号为NRZ信号时,信号接收部3a以规定的采样周期对从被测物W接收的NRZ信号进行采样并将其转换为比特串数据(由0、1构成的比特串的数据)。经该信号接收部3a转换的比特串数据输入于同步检测部3b。
当输入于被测物W的测试信号为PAM4信号时,信号接收部3a以规定的采样周期对从被测物W接收的PAM4信号进行采样并将其转换为符号串数据(由0、1、2、3的符号值构成的符号串数据)。经该信号接收部3a转换的符号串数据输入于同步检测部3b。
当输入于被测物W的测试信号为NRZ信号时,同步检测部3b根据通过操作部4预先设定的设定定时,取得从存储部5读取的成为基准的NRZ信号的比特串的数据即基准数据与从被测物W接收并从信号接收部3a输出的NRZ信号的比特串数据的同步并读入,并将所读入的成为输入数据的比特串数据输出至数据比较部3d。
当输入于被测物W的测试信号为PAM4信号时,同步检测部3b根据通过操作部4预先设定的设定定时,取得从存储部5读取的成为基准的PAM4信号的符号串数据即基准数据与从被测物W接收并从信号接收部3a输出的PAM4信号的符号串数据的同步并读入,并将所读入的成为输入数据的符号串数据输出至数据比较部3d。
设定定时例如在显示部6的未图示的设定画面上通过操作部4预先设定,是根据用户的命令而产生触发信号的定时、在1个码字长度中产生了指定数量的FEC符号错误的定时(例如,1个码字=544FEC符号,当用户欲以产生了16个FEC符号错误的定时来撷取时,以产生了16/544的FEC符号错误的定时来取得同步)及FEC符号错误连续产生了指定数量的定时(与码字无关,而以产生了以用户指定的数量连续的FEC符号错误的定时来取得同步)。
同步检测部3b根据通过信号接收部3a接收的比特串数据或符号串数据来检测对准标记信息,并根据该检测到的对准标记信息来获取码字起始符号信息,将所获取的码字起始符号信息通知给位置信息存储部3c。
对准标记信息能够通过如下而获得,即以按照通信标准的周知的顺序检测作为通道识别用波形而包含于以预先设定的周期出现的扰码空闲波形中的对准标记波形。
码字起始符号信息为表示从FEC符号位置数据起在几个FEC符号之前存在码字的起始符号的值。
另外,FEC符号位置即比特串数据或符号串数据的1个FEC符号的起始通过使数据比较部3d的计数器自动运行而假设起始来进行检测。
并且,码字起始符号信息可以通过误码率测定装置1作为基于固定值的FPGA信息预先存储于存储部5,并根据需要通过控制部7读取。
同步检测部3b在取得了同步时向数据比较部3d通知该情况,并且将表示取得了同步时的基准数据中的比特或符号的位置的同步位置存储于位置信息存储部3c。
当通过同步检测部3b取得了基准数据与来自信号接收部3a的NRZ信号的比特串数据或PAM4信号的符号串数据的同步时,位置信息存储部3c存储表示取得了同步时的基准数据中的比特或符号的位置的同步位置。并且,位置信息存储部3c存储由同步检测部3b通知的码字起始符号信息。
当输入于被测物W的测试信号为NRZ信号时,数据比较部3d捕获通过同步检测部3b以设定定时与基准数据(测试信号)取得同步并读入的比特串数据的1个FEC符号(10bit或20bit)的起始,比较各比特与错误数据(“1”),以通过后述的码字起始位置运算机构7a计算出的码字起始位置为基准来检测每1个码字长度的错误。即,若比特串数据的比特为“1”,则检测为错误。另外,比特串数据的1个FEC符号的起始通过使数据比较部3d的计数器自动运行而假设起始来进行检测。
当输入于被测物W的测试信号为NRZ信号时,数据比较部3d以1个FEC符号长度(10bit或20bit)为单位分段通过同步检测部3b以设定定时与基准数据(测试信号)取得同步并读入的比特串数据,并且以1个FEC符号间隔对FEC符号错误进行检测。例如,若1个FEC符号长度为10bit,则以10bit为单位分段比特串数据,即便在10bit内的1bit出现错误,也检测为1个FEC符号错误。
当输入于被测物W的测试信号为PAM4信号时,数据比较部3d捕获通过同步检测部3b以设定定时与基准数据(测试信号)取得同步并读入的符号串数据的1个FEC符号(10bit或20bit)的起始,并通过数据分段机构3da分段为最高有效位串数据(以下,称为MSB数据)和最低有效位串数据(以下,称为LSB数据),将MSB数据和LSB数据分别与错误数据(“1”)进行比较,以通过后述的码字起始位置运算机构7a计算出的码字起始位置为基准来分别检测每1个码字长度的最高有效位错误(以下,称为MSB错误)和最低有效位错误(以下,称为LSB错误)。即,若所分段的MSB数据为“1”,则检测为MSB错误并进行计数,若所分段的LSB数据为“1”,则检测为LSB错误。另外,符号串数据的1个FEC符号的起始通过使数据比较部3d的计数器自动运行而假设起始来进行检测。
当输入于被测物W的测试信号为PAM4信号时,数据比较部3d以1个FEC符号长度(10bit或20bit)为单位分段MSB数据和LSB数据,并且分别在MSB数据和LSB数据中以1个FEC符号间隔检测FEC符号错误。例如,若1个FEC符号长度为10bit,则以10bit为单位分段MSB数据和LSB数据,即便在10bit内的1bit出现错误,也检测为1个FEC符号错误。
另外,在图1中,为了便于说明,以数据比较部3d包含数据分段机构3da的结构来进行说明,但例如能够由周知的PAM解码器来构成数据分段机构3da。
数据存储部3e存储与基准数据取得同步的比特串数据或符号串数据的同时,还存储由数据比较部3d比较的比较结果数据及表示比特串数据或符号串数据的1个FEC符号的起始的FEC符号位置数据等。
操作部4也作为设定机构而发挥功能,由图1的误码率测定装置1中所具备的例如操作旋钮、各种键、开关、按钮和显示部6的显示画面上的软键等用户界面构成。操作部4进行基于通信标准的FEC的码字长度、FEC符号长度、设定定时的设定;FEC符号错误阈值的设定;显示于显示部6的显示画面上的撷取数据(比特串数据或符号串数据)的代码块的指定、波特率、比特串或符号串的产生条件等的设定;与误码率测定的开始·结束的命令等误码率测定相关的各种设定。
另外,FEC符号错误阈值通过操作部4的操作能够任意地设定为包括0在内的正整数值。但是,在进行基于IEEE802.3ck等通信标准的FEC评价时,当输入于被测物W的测试信号为NRZ信号时,只要将FEC符号错误阈值设定为“8”,当输入于被测物W的测试信号为PAM4信号时,只要将FEC符号错误阈值设定为“16”,则能够进行输入于被测物W的测试信号是否符合通信标准的评价。
存储部5通过控制部7的控制,以预先分配的存储容量来存储根据预先设定的设定定时以代码块单位从信号接收部3a读入的符号串数据。在本实施方式中,将能够显示于显示部6的1个显示区域(包含滚动显示的显示尺寸)的符号串数据块设为1个代码块。例如,当将所分配的存储容量为8Mbits(相当于符号串数据的4Msymbol)且能够显示于显示部6的1个显示区域的符号串数据块设为1个代码块时,作为1个代码块=65536比特=32768符号,以预先设定的规定的分段数(1、2、4、8、16、32、64、128中的任一个分段数)分段4Msymbol符号串数据并存储于存储部5。
另外,符号串数据的最大分段数根据对存储部5分配的存储容量而确定。例如,若对存储部5分配的存储容量为8Mbits,则符号串数据的最大分段数成为128分段。
存储部5存储作为来自信号合成输出部2c的已知波形的测试信号而输入于被测物W的NRZ信号的比特串或PAM4信号的符号串(由0、1、2、3的符号值构成的符号串)。作为该已知波形的测试信号而输入于被测物W的NRZ信号的比特串或PAM4信号的符号串成为与根据从被测物W接收的信号生成的输入数据进行比较时成为基准的基准数据。
并且,存储部5存储基于控制部7的后述的错误计数机构7b的计数结果。而且,存储部5存储设定定时、波特率、比特串、符号串的产生条件等信息。这些信息能够通过操作部4并经由用户界面适当选择设定。
另外,可以构成为如下:在控制部7或信号发生器2中,当能够掌握成为测试信号的NRZ信号的比特串或PAM4信号的符号串时,从控制部7或信号发生器2向存储部5存储已知波形的测试信号即NRZ信号的比特串或PAM4信号的符号串,即基准数据。
显示部6由图1的误码率测定装置1中所具备的例如液晶显示器等构成,通过后述的显示控制机构7d的控制,显示与误码率测定相关的设定画面、包括误码率测定在内的各符合性测试(被测物W是否符合通信标准的试验)及撷取画面等。另外,显示部6兼备显示画面上的软键等操作部4的操作功能。
并且,显示部6通过后述的显示控制机构7d的控制,例如显示图2或图3所示的显示方式的撷取错误映射图画面(以下,简称为映射图画面)21。图2表示将PAM4信号输入于被测物W时的映射图画面21,图3表示将NRZ信号输入于被测物W时的映射图画面21。
在此,作为映射图画面21以图2为例子进行说明,但在图3的映射图画面21中,对与图2相同的构成要件标注相同的编号,并省略其说明。
图2示出了将PAM4信号输入于被测物W时的显示部6的映射图画面21的一例。在图2的映射图画面21中形成映射区域22,以根据有无FEC符号错误来以FEC符号长度单位识别显示符号串数据。在该错误映射区域22的右侧上部区域显示“Block No.”、“Block Length”、“Trigger Position”、“View Length”。在“Block No.”中显示输入框23,以数值输入显示于错误映射区域22的数据是第几个代码块。在“Block Length”中显示1个代码块量的数据的尺寸(长度)。在“Trigger Position”中显示触发的位置。在图2的例子中,示出了在“BlockNo.”的输入框23中输入有“1”,“Block Length”显示为“32760”PAM4 Symbol,“TriggerPosition”显示为“1”Codeword“0”FEC Symbol的状态。在“View Length”中显示输入框24,以数值输入显示数据的1行的区长度。在图2的例子中,示出了在“View Length”的输入框24中输入有“256”,显示数据的1行的区长度为“256”。另外,在“Block No.”的输入框23中能够设定输入至根据存储部5的存储容量确定的代码块的分段数(例如1~128)。
在映射图画面21的“View Length”下方区域显示“Position”,其表示错误映射区域22中的光标25的位置。在“Position”中,“Codeword”、“Pos.”表示光标25选择了第几个Codeword的第几个FEC符号,“Row”、“Column”表示错误映射区域22上的光标25的横轴(行)及纵轴(数位)的坐标位置。
在映射图画面21的“Position”下方区域显示“FEC Symbol Error”。“FEC SymbolError”通过颜色区分来识别显示有无FEC符号错误。在图2的例子中,当仅在MSB中存在FEC符号错误时,例如显示为红色(在图2中,右斜线部分),当仅在LSB中存在FEC符号错误时,例如显示为黄色(在图2中,左斜线部分),当在MSB及LSB这两者中存在FEC符号错误时,例如显示为橙黄色(在图2中,涂黑部分)。
另外,如图3所示,对被测物W输入了NRZ信号时的映射图画面21的“FEC SymbolError”中,仅在存在FEC符号错误时例如显示为红色(在图3中,右斜线部分)。
在映射图画面21的“FEC Symbol Error”下方区域,作为“FEC Symbol ErrorSearch”显示上下左右的箭头键26,用于以光标25的位置为起点搜索FEC符号错误并且使光标25移动至搜索到的位置。
在映射图画面21的“FEC Symbol Error Search”下方区域显示“UncorrectableCodewords Search”,以通过控制部7的后述的搜索机构7c搜索成为Uncorrectable码字的所期望的码字的起始错误而使光标25移动。在“Uncorrectable Codewords Search”中,显示用于使光标25移动至该代码块内的起始的Uncorrectable码字的起始错误的位置的软键27、用于使光标25以光标25的位置为起点移动至该代码块内的上一个Uncorrectable码字的起始错误的位置的软键28、用于使光标25以光标25的位置为起点移动至该代码块内的下一个Uncorrectable码字的起始错误的位置的的软键29及用于使光标25移动至该代码块内的末尾Uncorrectable码字的起始错误的位置的软键30。
在映射图画面21的“Uncorrectable Codewords Search”下方区域显示放大镜按钮31,以放大·缩小画面。
在映射图画面21的错误映射区域22以FEC符号长度单位识别显示符号串数据有无FEC符号错误。若进一步进行说明,则错误映射区域22的识别显示的显示区域将1个区设为1个FEC符号长度,并且使横轴的区长度与码字长度一致。例如,若设为码字长度=544,FEC符号长度=10bit,则由于设为1个区=1个FEC符号,因此设定为“View Length”=544。即,“View Length”固定为1个码字长度。
因此,在将PAM4信号输入于被测物W的模式的情况下,若FEC符号长度为10bit,则以合算MSB/LSB的FEC符号而得的20bit来表现1个区,若FEC符号长度为20bit,则以合算MSB/LSB的FEC符号而得的40bit来表现1个区。
并且,在将NRZ信号输入于被测物W的模式的情况下,若FEC符号长度为10bit,则以FEC符号10bit来表现1个区,若FEC符号长度为20bit,则以FEC符号20bit来表现1个区。
而且,所撷取的符号串数据以码字长度单位另起行而将1个码字汇整为一行来显示,以使以FEC符号长度单位识别显示有无FEC符号错误的状态下码字的起始位于错误映射区域22的左端,且码字的末尾位于错误映射区域22的右端。例如,图2的第5行码字,表示仅在由左斜线表示的从左端起第1个及第2个FEC符号的符号串数据的LSB中存在FEC符号错误,表示仅在由右斜线表示的从左端起第5~7个、第251~254个FEC符号的符号串数据的MSB中存在FEC符号错误,表示在由涂黑表示的从左端起第11~20个FEC符号的符号串数据的MSB及LSB这两者中存在FEC符号错误。
另外,无法完整显示于错误映射区域22的按每1个码字分段的数据能够通过使用右侧的滚动条32进行滚动而使其显示于错误映射区域22来进行确认。
在错误映射区域22的左侧显示“Codeword Number”。“Codeword Number”由与错误映射区域22的各行的码字对应地沿数位方向(列方向)并列设置的多行显示区域33构成。在“Codeword Number”中识别显示与通过后述的错误计数机构7b计数为Uncorrectable码字的码字的行对应的行的显示区域33。在图2的例子中,错误映射区域22的第5行及第11行的码字计数为Uncorrectable码字,因此与这些行对应的“Codeword Number”的第5行及第11行的显示区域33例如识别显示为红色(在图2中,右斜线)。由此,能够轻松地确认计数为Uncorrectable码字的码字的行。
另外,当使用滚动条32使显示于错误映射区域22的按每1个码字分段的数据滚动时,“Codeword Number”的显示区域33与其联动地滚动显示。并且,在“Codeword Number”的显示区域33中,不是Uncorrectable码字的行例如识别显示为水色,码字不足1个码字的行例如识别显示为灰色等规定的颜色。此时,若将与计数为Uncorrectable码字的行的码字对应的显示区域33例如强调显示为红色等显眼的颜色,则能够一眼确认计数为Uncorrectable码字的码字的位置。
并且,“Codeword Number”的显示区域33也能够与错误映射区域22的各行的码字对应地从上依次标注编号来显示。例如,如图2所示,如将与错误映射区域22的第1行码字对应的显示区域33设为“00000”,将与错误映射区域22的第2行码字对应的显示区域33设为“00001”,将与错误映射区域22的第3行码字对应的显示区域33设为“00002”那样,对“Codeword Number”的显示区域33从上依次标注编号来显示。由此,当与计数为Uncorrectable码字的行的码字对应的显示区域33被识别显示时,观察对显示区域33赋予的编号便能够根据数值轻松地确认是第几个码字。
另外,也可以是如下:与错误映射区域22的各行的码字对应地从上依次标注编号,并且将与计数为Uncorrectable码字的码字的行对应的所有编号一览显示于映射图画面21的空白区域或另一画面。
并且,当利用放大镜按钮31而比1倍缩小显示错误映射区域22从而不易读取显示区域33的编号时,优选不显示显示区域33的编号。此时,若使光标25移动至计数为Uncorrectable码字的行的码字,则能够根据“Position”的“Codeword”及“Pos.”判别第几个码字被计数为Uncorrectable码字的行。
在映射图画面21中的错误映射区域22的下部显示命令使最初的代码块的数据显示于错误映射区域22的软键34、命令使前一个代码块的数据显示于错误映射区域22的软键35、命令使后一个代码块的数据显示于错误映射区域22的软键36及命令使末尾的代码块的数据显示于错误映射区域22的软键37。
在映射图画面21的下部区域,作为Uncorrectable码字的合计结果,显示“Captured Codewords”、“Uncorrectable Codewords”。在“Captured Codewords”中,作为合计结果,在一个显示框38中显示所撷取的码字总数“xxx”,在另一个显示框39中显示Uncorrectable码字数量“yyy”。由此,能够肉眼确认相对于所撷取的码字总数的Uncorrectable码字数量。
控制部7为了测定PAM4信号的误码率而例如由中央处理装置(CPU)、ROM、RAM等存储元件构成,集中控制信号发生器2、误码检测器3、操作部4、存储部5及显示部6,并具备码字起始位置运算机构7a、错误计数机构7b、搜索机构7c及显示控制机构7d。
码字起始位置运算机构7a根据基于操作部4的设定信息、存储于位置信息存储部3c的码字起始符号信息及存储于数据存储部3e的FEC符号位置来运算码字起始位置。
若进一步进行说明,则码字起始位置运算机构7a根据通过操作部4设定的FEC符号长度(10bit或20bit)、通过来自同步检测部3b的通知而存储于位置信息存储部3c的码字起始符号信息及通过来自数据比较部3d的通知而存储于数据存储部3e的FEC符号位置,由FEC符号位置-(码字起始符号信息:FEC符号长度)……式(1)的计算式计算码字起始位置。
当输入于被测物W的测试信号为NRZ信号时,错误计数机构7b计数通过数据比较部3d检测到的错误(包含码字的计数)。并且,错误计数机构7b计数通过数据比较部3d以1个FEC符号间隔检测到的FEC符号错误。而且,当1个码字中的FEC符号错误的数量超过了FEC符号错误阈值时,错误计数机构7b计数为无法进行前向纠错的Uncorrectable码字。
当输入于被测物W的测试信号为PAM4信号时,错误计数机构7b计数通过数据比较部3d检测到的MSB错误及LSB错误(包含对码字的计数)。并且,错误计数机构7b计数通过数据比较部3d以1个FEC符号间隔检测到的FEC符号错误。而且,当1个码字中的FEC符号错误的数量超过了FEC符号错误阈值时,错误计数机构7b计数为无法进行前向纠错的Uncorrectable码字。
搜索机构7c在图2或图3的映射图画面21中,以错误映射区域22的任意位置(任意码字的行的任意位置)的光标25为起点,操作前述的“Uncorrectable Codewords Search”的4个软键27、28、29、30中的任一个来搜索Uncorrectable码字的起始错误,并且使光标25移动至搜索到的位置。例如,在图2的映射图画面21中,若在光标25位于计数为Uncorrectable码字的第5行码字的起始错误的状态下按下软键29,则以光标25的位置为起点搜索下一个Uncorrectable码字即第11行码字的起始错误,并且使光标25移动至该搜索到的位置。
显示控制机构7d例如除了进行对图2或图3的映射图画面21的显示控制以外,还进行将用于进行误码率测定所需的各种设定的设定画面、伴随向被测物W输入PAM4信号或NRZ信号而从被测物W获取的比特串数据或符号串数据的撷取画面等显示于显示部6的显示画面的显示控制及基于操作部4(软键34、35、36、37)的操作的光标25的移动显示控制等。
接着,作为到如上构成的误码率测定装置1的以FEC符号单位来计数FEC符号错误并识别显示于映射图画面21为止的处理动作,参考图4以将PAM4信号的测试信号输入于被测物W的情况为例子进行说明。
如图4所示,首先,通过操作部4设定对来自被测物W的接收信号的设定参数(ST1)。具体而言,在显示部6的设定画面中,根据测定对象即被测物W的通信标准设定1个码字长度、1个FEC符号长度及FEC符号错误阈值,或选择设定与被测物W的通信标准相对应的预置设定(例如50GPAM4等)。
在结束上述设定之后,将通过信号发生器2插入了错误的已知波形的PAM4信号(与设定参数匹配的例如50G PAM4等)作为测试信号输入于被测物W(ST2)。
然后,通过信号接收部3a接收伴随向被测物W输入测试信号而从被测物W返回的信号并将其转换为符号串数据,将所转换的符号串数据存储于存储部5(ST3)。
接着,根据式(1)的计算式,计算码字起始位置(ST4),式(1)的计算式是基于通过操作部4设定的FEC符号长度、存储于位置信息存储部3c的码字起始符号信息及存储于数据存储部3e的FEC符号位置的计算式。
接着,捕获以设定定时与基准数据(测试信号)取得同步而从存储部5读入的符号串数据的1个FEC符号(10bit或20bit)的起始,并通过数据分段机构3da分段为MSB数据和LSB数据(ST5)。另外,符号串数据的1个FEC符号的起始通过使数据比较部3d的计数器自动运行而假设起始来进行检测。
接着,通过数据比较部3d将MSB数据及LSB数据分别与错误数据(“1”)进行比较,以通过码字起始位置运算机构7a计算出的码字起始位置为基准,分别检测每1个码字长度的MSB错误及LSB错误,并通过错误计数机构7b计数检测到的每1个码字长度的MSB错误及LSB错误(ST6)。此时,也计数码字数量。
另外,错误数据(“1”)分别分段为用于与MSB数据进行比较的错误数据和用于与LSB数据进行比较的错误数据,若MSB数据为“1”,则检测为MSB错误并进行计数,若LSB数据为“1”,则检测为LSB错误并进行计数。
然后,以1个FEC符号长度为单位分段MSB数据和LSB数据,以1个FEC符号间隔分别在MSB数据和LSB数据中检测FEC符号错误,并通过错误计数机构7b计数检测到的FEC符号错误(ST7)。例如,若1个FEC符号长度为10bit,则以10bit为单位分段MSB数据和LSB数据,即便在10bit内的1bit出现错误,也检测为1个FEC符号错误并进行计数。
然后,如图2所示,作为码字错误显示,通过显示控制机构7d的控制对所撷取的符号串数据以FEC符号长度单位识别显示有无FEC符号错误,并以码字长度单位另起行而将1个码字汇整为一行来显示,以使通过码字起始位置运算机构7a计算出的码字的起始位于错误映射区域22的左端,且码字的末尾位于错误映射区域22的右端(ST8)。
接着,作为到如上构成的误码率测定装置1的以FEC符号单位计数FEC符号错误并识别显示于映射图画面21为止的处理动作,参考图5以将NRZ信号的测试信号输入于被测物W的情况为例子进行说明。
如图5所示,首先,通过操作部4设定对来自被测物W的接收信号的设定参数(ST11)。具体而言,在显示部6的设定画面中,根据测定对象即被测物W的通信标准设定1个码字长度、1个FEC符号长度及FEC符号错误阈值,或选择设定与被测物W的通信标准相对应的预置设定(例如25GNRZ等)。
在结束上述设定之后,将通过信号发生器2插入了错误的已知波形的NRZ信号(与设定参数匹配的例如25G NRZ等)作为测试信号输入于被测物W(ST12)。
然后,通过信号接收部3a接收伴随向被测物W输入测试信号而从被测物W返回的信号并将其转换为比特串数据,将所转换的比特串数据存储于存储部5(ST13)。
接着,根据式(1)的计算式,计算码字起始位置(ST14),式(1)的计算式是基于通过操作部4设定的FEC符号长度、存储于位置信息存储部3c的码字起始符号信息及存储于数据存储部3e的FEC符号位置的计算式。
接着,捕获以设定定时与基准数据(测试信号)取得同步而从存储部5读入的比特串数据的1个FEC符号(10bit或20bit)的起始,通过数据比较部3d比较各比特与错误数据(“1”),以通过码字起始位置运算机构7a计算出的码字起始位置为基准,检测每1个码字长度的错误,并通过错误计数机构7b计数检测到的每1个码字长度的错误(ST15)。此时,也计数码字数量。另外,比特串数据的1个FEC符号的起始通过使数据比较部3d的计数器自动运行而假设起始来进行检测。
接着,以1个FEC符号长度为单位分段比特串数据,以1个FEC符号间隔检测FEC符号错误,并通过错误计数机构7b计数检测到的FEC符号错误(ST16)。例如,若1个FEC符号长度为10bit,则以10bit为单位分段比特串数据,即便在10bit内的1bit出现错误,也检测为1个FEC符号错误并进行计数。
然后,如图3所示,作为码字错误显示,通过显示控制机构7d的控制对所撷取的比特串数据以FEC符号长度单位识别显示有无FEC符号错误,并以码字长度单位另起行而将1个码字汇整为一行来显示,以使通过码字起始位置运算机构7a计算出的码字的起始位于错误映射区域22的左端,且码字的末尾位于错误映射区域22的右端(ST17)。
然后,在图2或图3的映射图画面21中,当使光标25向成为Uncorrectable码字的码字移动时,操作配置于映射图画面21的“Uncorrectable Codewords Search”的4个软键27、28、29、30中的任一个。
例如,如图2或图3的映射图画面21所示,若在光标25位于错误映射区域22的代码块内成为Uncorrectable码字的第7行码字的起始错误的位置的状态下按下软键29,则光标25移动至错误映射区域22的代码块内的下一个Uncorrectable码字的起始错误即成为Uncorrectable码字的第11行码字的起始错误的位置。
另外,当在光标25位于图2或图3的映射图画面21所示的位置的状态下按下了软键27时,光标25移动至错误映射区域22的代码块内的起始的Uncorrectable码字(第5行码字)的起始错误的位置。并且,当按下了软键28时,光标25移动至错误映射区域22的代码块内的上一个Uncorrectable码字(第5行码字)的起始错误的位置。而且,当按下了软键30时,光标25移动至错误映射区域22的代码块内的末尾Uncorrectable码字的起始错误的位置。
但是,在上述实施方式中,如图1所示,设为误码率测定装置1一体地具备信号发生器2、误码检测器3、操作部4、存储部5、显示部6及控制部7的结构,但并不限定于该结构。例如,也能够将信号发生器2及误码检测器3分别另行进行模块化或设为单独的框体,并且由与外部连接的个人计算机等外部装置来构成操作部4及显示部6。
如此,根据本实施方式,在错误映射的映射图画面21中,根据有无FEC符号错误(FEC符号错误的发生·未发生)来以FEC符号长度单位识别显示所撷取的数据(比特串数据或符号串数据)。此时,以码字长度单位另起行而进行显示控制,以使识别显示的1个码字的起始位于错误映射区域22的左端,且识别显示的1个码字的末尾位于错误映射区域22的右端。由此,1个码字汇整为一行来显示,从而用户容易判断码字的分段,也能够轻松地确认每个码字的FEC符号长度单位的错误发生状况。
并且,将1个码字中的FEC符号错误数量超过FEC符号错误阈值的行的码字设为无法进行前向纠错的Uncorrectable码字,并且识别显示与该Uncorrectable码字的行对应且联动的显示区域33的行。由此,当按每1个码字分段的数据内的FEC符号错误数量超过了FEC符号错误阈值时,能够轻松地掌握Uncorrectable码字的行在哪个位置。
而且,将码字总数及Uncorrectable码字数量显示于显示部6。由此,能够知晓Uncorrectable码字相对于所有码字的发生比例。而且,综上所述,用户容易查明被测物的不良情况的原因,从而能够进行有效的排错。
以上,对本发明所涉及的误码率测定装置及码字错误显示方法的优选方式进行了说明,但本发明并不限定于基于该方式的叙述及附图。即,根据该方式由本领域的技术人员实施的其他方式,实施例及运用技术等均包含于本发明的范畴是显而易见的。
符号说明
1-误码率测定装置,2-信号发生器,2a-第1信号发生部,2b-第2信号发生部,2c-信号合成输出部,3-误码检测器,3a-信号接收部,3b-同步检测部,3c-位置信息存储部,3d-数据比较部,3da-数据分段机构,3e-数据存储部,4-操作部,5-存储部,6-显示部,7-控制部,7a-码字起始位置运算机构,7b-错误计数机构,7c-搜索机构,7d-显示控制机构,21-映射图画面(撷取错误映射图画面),22-错误映射区域,23、24-输入框,25-光标,26-箭头键,27、28、29、30-软键,31-放大镜按钮,32-滚动条,33-显示区域,34、35、36、37-软键,38、39-显示框,W-被测物。
Claims (8)
1.一种误码率测定装置,其将已知波形的NRZ信号作为测试信号输入于被测物(W),并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作,所述误码率测定装置(1)具备:
操作部(4),根据所述被测物的通信标准来设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
错误计数机构(7b),根据将接收来自所述被测物的信号并进行转换的比特串数据的各比特与错误数据进行比较的比较结果来计数以1个FEC符号间隔检测到的FEC符号错误,并且当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,计数为无法进行前向纠错的Uncorrectable码字;及
显示部(6),根据所述错误计数机构的计数结果并且根据有无FEC符号错误来以FEC符号长度单位识别显示所述比特串数据,
所述误码率测定装置的特征在于,具备:
显示控制机构(7d),将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
2.一种误码率测定装置,其将已知波形的PAM4信号作为测试信号输入于被测物(W),并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作,所述误码率测定装置(1)具备:
操作部(4),根据所述被测物的通信标准来设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
错误计数机构(7b),根据将接收来自所述被测物的信号并进行转换的符号串数据的最高有效位串数据及最低有效位串数据分别与错误数据进行比较的比较结果来计数所述最高有效位串数据及所述最低有效位串数据的以1个FEC符号间隔检测到的FEC符号错误,并且当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,计数为无法进行前向纠错的Uncorrectable码字;及
显示部(6),根据所述错误计数机构的计数结果并且根据有无FEC符号错误来以FEC符号长度单位识别显示所述符号串数据,
所述误码率测定装置的特征在于,具备:
显示控制机构(7d),将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
3.根据权利要求1或2所述的的误码率测定装置,其特征在于,
所述显示部(6)具有与所述识别显示的各行对应地标注有编号,且与所述识别显示的滚动显示联动的多行显示区域(33),
所述显示控制机构(7d)将1个码字中的FEC符号错误数量超过所述FEC符号错误阈值的行的码字设为所述Uncorrectable码字,并且控制所述显示部(6),以使其识别显示与该Uncorrectable码字对应的行的所述显示区域。
4.根据权利要求3所述的的误码率测定装置,其特征在于,
所述显示控制机构(7d)控制所述显示部(6),以使其显示基于所述码字总数及所述Uncorrectable码字数量的合计结果。
5.一种码字错误显示方法,其为误码率测定装置(1)的码字错误显示方法,所述误码率测定装置(1)将已知波形的NRZ信号作为测试信号输入于被测物(W),并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作,所述码字错误显示方法包括如下步骤:
通过操作部(4),根据所述被测物的通信标准来设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
通过错误计数机构(7b),根据将接收来自所述被测物的信号并进行转换的比特串数据的各比特与错误数据进行比较的比较结果来计数以1个FEC符号间隔检测到的FEC符号错误;
当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,通过所述错误计数机构计数为无法进行前向纠错的Uncorrectable码字;及
根据所述错误计数机构的计数结果并且根据有无FEC符号错误来以FEC符号长度单位将所述符号串数据识别显示于显示部(6),
所述误码率测定装置的所述码字错误显示方法的特征在于,包括如下步骤:
将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并通过显示控制机构(7d),以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
6.一种码字错误显示方法,其为误码率测定装置(1)的码字错误显示方法,所述误码率测定装置(1)将已知波形的PAM4信号作为测试信号输入于被测物(W),并接收伴随所述测试信号的输入的来自所述被测物的信号,根据所接收的信号与所述测试信号的比较结果,测定是否能够进行所述被测物的FEC动作,所述码字错误显示方法包括如下步骤:
通过操作部(4),根据所述被测物的通信标准来设定所述FEC的码字长度、FEC符号长度及FEC符号错误阈值;
通过错误计数机构(7b),根据将接收来自所述被测物的信号并进行转换的符号串数据的最高有效位串数据及最低有效位串数据分别与错误数据进行比较的比较结果来计数所述最高有效位串数据及所述最低有效位串数据的以1个FEC符号间隔检测到的FEC符号错误;
当1个码字中的所述FEC符号错误的数量超过了所述FEC符号错误阈值时,通过所述错误计数机构计数为无法进行前向纠错的Uncorrectable码字;及
根据有无FEC符号错误来以FEC符号长度单位将接收来自所述被测物的信号并进行转换的符号串数据识别显示于显示部(6),
所述误码率测定装置的所述码字错误显示方法的特征在于,包括如下步骤:
将所述显示部的所述识别显示的显示区域的1个区设为1个FEC符号长度,使所述显示区域的横轴的长度与1个码字长度一致,并通过显示控制机构(7d),以码字长度单位另起行而进行显示控制,以使所述识别显示的1个码字的起始位于所述显示区域的左端,且所述识别显示的1个码字的末尾位于所述显示区域的右端。
7.根据权利要求5或6所述的码字错误显示方法,其特征在于,包括如下步骤:
将与所述识别显示的各行对应地标注有编号,且与所述识别显示的滚动显示联动的多行显示区域(33)显示于所述显示部(6);及
将1个码字中的FEC符号错误数量超过所述FEC符号错误阈值的行的码字设为所述Uncorrectable码字,并且通过所述显示控制机构(7d)控制所述显示部(6),以使其识别显示与该Uncorrectable码字对应的行的所述显示区域。
8.根据权利要求7所述的码字错误显示方法,其特征在于,包括如下步骤:
通过所述显示控制机构(7d)控制所述显示部(6),以使其显示基于所述码字总数及所述Uncorrectable码字数量的合计结果。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021146176A JP7381532B2 (ja) | 2021-09-08 | 2021-09-08 | 誤り率測定装置及びコードワードエラー表示方法 |
JP2021-146176 | 2021-09-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115776354A true CN115776354A (zh) | 2023-03-10 |
Family
ID=85386339
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210440302.5A Pending CN115776354A (zh) | 2021-09-08 | 2022-04-25 | 误码率测定装置及码字错误显示方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11632131B2 (zh) |
JP (1) | JP7381532B2 (zh) |
CN (1) | CN115776354A (zh) |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6314535B1 (en) * | 1999-05-18 | 2001-11-06 | Xircom Wireless, Inc. | Dynamic forward error correction |
US6986091B2 (en) * | 2002-08-27 | 2006-01-10 | Agilent Technologies, Inc. | Method and apparatus for testing a high speed data receiver for jitter tolerance |
US7519874B2 (en) * | 2002-09-30 | 2009-04-14 | Lecroy Corporation | Method and apparatus for bit error rate analysis |
JP2006186521A (ja) * | 2004-12-27 | 2006-07-13 | Leader Electronics Corp | チューナのビットエラーレート(ber)測定の方法および装置 |
US7739558B1 (en) * | 2005-06-22 | 2010-06-15 | Aquantia Corporation | Method and apparatus for rectifying errors in the presence of known trapping sets in iterative decoders and expedited bit error rate testing |
JP4468322B2 (ja) | 2006-03-31 | 2010-05-26 | アンリツ株式会社 | ビット誤り測定装置 |
JP4662478B2 (ja) * | 2006-03-31 | 2011-03-30 | アンリツ株式会社 | ビット誤り測定装置 |
GB0608471D0 (en) * | 2006-04-28 | 2006-06-07 | Agilent Technologies Inc | A method and apparatus for measuring the error rate of a communication device |
EP2415192B1 (en) * | 2009-03-30 | 2013-05-08 | Telefonaktiebolaget LM Ericsson (publ) | Channel estimation in adaptive modulation systems |
US8578221B1 (en) * | 2010-12-23 | 2013-11-05 | Agilent Technologies, Inc. | Method and system for measuring bit error rate and block error rate of device under test |
US8645765B2 (en) * | 2011-10-05 | 2014-02-04 | International Business Machines Corporation | Serialized error injection into a function under test |
-
2021
- 2021-09-08 JP JP2021146176A patent/JP7381532B2/ja active Active
-
2022
- 2022-04-20 US US17/659,924 patent/US11632131B2/en active Active
- 2022-04-25 CN CN202210440302.5A patent/CN115776354A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US11632131B2 (en) | 2023-04-18 |
JP7381532B2 (ja) | 2023-11-15 |
JP2023039153A (ja) | 2023-03-20 |
US20230069842A1 (en) | 2023-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113497674B (zh) | 误码率测量装置及数据分段显示方法 | |
CN113452476B (zh) | 误码率测量装置及错误计数方法 | |
CN113452477B (zh) | 误码率测量装置及设定画面显示方法 | |
US20220209887A1 (en) | Error rate measuring apparatus and error count display method | |
US11687429B2 (en) | Error rate measuring apparatus and codeword position display method | |
US11784748B2 (en) | Network test apparatus and network test method | |
CN115776355B (zh) | 误码率测定装置及不可纠正的码字搜索方法 | |
CN115776354A (zh) | 误码率测定装置及码字错误显示方法 | |
US11714130B2 (en) | Error rate measuring apparatus and error distribution display method | |
US11442801B2 (en) | Error rate measuring apparatus and error counting method | |
JP2021069055A (ja) | 誤り率測定器及びエラー検索方法 | |
JP6951399B2 (ja) | 誤り率測定器のデータ表示装置及びエラーカウント方法 | |
JP7046883B2 (ja) | 誤り率測定装置及び誤り率測定方法 | |
JP2021069054A (ja) | 誤り率測定装置及び誤り率測定方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |