CN115768205A - 显示基板及显示装置 - Google Patents

显示基板及显示装置 Download PDF

Info

Publication number
CN115768205A
CN115768205A CN202211515137.1A CN202211515137A CN115768205A CN 115768205 A CN115768205 A CN 115768205A CN 202211515137 A CN202211515137 A CN 202211515137A CN 115768205 A CN115768205 A CN 115768205A
Authority
CN
China
Prior art keywords
sub
display
layer
area
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211515137.1A
Other languages
English (en)
Inventor
陈文波
张跳梅
于子阳
蒋志亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202211515137.1A priority Critical patent/CN115768205A/zh
Publication of CN115768205A publication Critical patent/CN115768205A/zh
Priority to PCT/CN2023/121605 priority patent/WO2024114073A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开提供的显示基板及显示装置,包括衬底基板,该衬底基板包括显示区、以及位于显示区至少一侧的边框区;第一电极,位于衬底基板之上,第一电极由显示区延伸至边框区;第一电源总线,位于第一电极所在层与衬底基板之间,第一电源总线位于边框区且与第一电极电连接;第一电源线,位于第一电极所在层与衬底基板之间,第一电源线位于显示区,第一电源线为网状结构且与第一电源总线电连接。

Description

显示基板及显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种显示基板及显示装置。
背景技术
近年来,有机电致发光显示器(OLED)作为一种新型的平板显示器逐渐受到更多的关注。其具有主动发光、发光亮度高、分辨率高、视角广、响应速度快、厚度小、低能耗、可柔性化、使用温度范围广、构造及制程较简单等优异特性等特点,应用前景广阔。
发明内容
本公开实施例提供的显示基板及显示装置,具体方案如下:
一方面,本公开实施例提供了一种显示基板,包括:
衬底基板,所述衬底基板包括显示区、以及位于所述显示区至少一侧的边框区;
第一电极,位于所述衬底基板之上,所述第一电极由所述显示区延伸至所述边框区;
第一电源总线,位于所述第一电极所在层与所述衬底基板之间,所述第一电源总线位于所述边框区且与所述第一电极电连接;
第一电源线,位于所述第一电极所在层与所述衬底基板之间,所述第一电源线位于所述显示区,所述第一电源线为网状结构且与所述第一电源总线电连接。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述第一电源线包括沿第一方向延伸并沿第二方向排列的多条第一子电源线,以及沿所述第二方向延伸并沿所述第一方向排列的多条第二子电源线,所述第一子电源线与所述第二子电源线同层或异层电连接,所述第一方向与所述第二方向交叉设置。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述显示区包括沿所述第一方向延伸并沿所述第二方向排列的多个像素列和多个虚设子像素列,每相邻至少一个所述像素列之间设置一个所述虚设子像素列,所述第一子电源线位于所述虚设子像素列。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述显示区包括沿所述第一方向延伸并沿所述第二方向排列的多个子像素列,所述第一子电源线位于至少部分所述子像素列。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述显示区包括沿所述第二方向延伸并沿所述第一方向排列的多个子像素行和多个虚设子像素行,每相邻至少一个所述子像素行之间设置一个所述虚设子像素行,所述第二子电源线位于所述虚设子像素行。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述显示区包括沿所述第二方向延伸并沿所述第一方向排列的多个子像素行,所述第二子电源线位于至少部分所述子像素行。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述边框区包括在所述显示区的两侧相对而置的第一边框区和第二边框区,所述第一边框区和所述第二边框区均沿所述第二方向延伸;
所述第一电源总线包括位于所述第一边框区和/或所述第二边框区的第一子电源总线,所述第一子电源总线与所述第一子电源线、以及所述第一电极分别电连接。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述第一子电源总线包括沿所述第二方向延伸的第一分部和第二分部,以及连接所述第一分部和第二分部的第三分部;其中,所述第一分部邻近所述显示区设置且与所述第一子电源线电连接,所述第二分部位于所述第一分部远离所述显示区的一侧且与所述第一电极电连接。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述第三分部的线宽大于所述第一分部的线宽且小于所述第二分部的线宽。
在一些实施例中,在本公开实施例提供的上述显示基板中,还包括位于所述第一电源总线所在层与所述第一电极所在层之间的转接电极,所述转接电极连接所述第二分部与所述第一电极。
在一些实施例中,在本公开实施例提供的上述显示基板中,还包括位于所述第一电源总线所在层与所述第一电极所在层之间的第二电极,所述转接电极与所述第二电极同层、同材料设置。
在一些实施例中,在本公开实施例提供的上述显示基板中,还包括位于所述第一边框区和/或所述第二边框区的第二电源总线,所述第二电源总线包括沿所述第二方向延伸的主体部,所述主体部位于所述第一分部、所述第二分部和所述第三分部围成的区域内。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述第二电源总线还包括位于所述主体部远离所述显示区一侧的至少一个引出部,所述第二分部在所述引出部的位置断开设置。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述第二电源总线与所述第一子电源总线异层绝缘设置。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述边框区包括在所述显示区的两侧相对而置的第三边框区和第四边框区,所述第三边框区和所述第四边框区均沿所述第一方向延伸;
所述第一电源总线包括位于所述第三边框区和/或所述第四边框区的第二子电源总线,所述第二子电源总线与所述第二子电源线电连接。
在一些实施例中,在本公开实施例提供的上述显示基板中,还包括位于所述第三边框区和/或所述第四边框区的连接线,所述连接线连接在所述第二子电源总线与所述第二子电源线之间。
在一些实施例中,在本公开实施例提供的上述显示基板中,所述连接线、所述第二子电源总线、所述第二子电源线异层设置。
在一些实施例中,在本公开实施例提供的上述显示基板中,还包括位于所述第三边框区和/或所述第四边框区的栅极驱动电路,所述栅极驱动电路与所述第二子电源总线异层设置,所述栅极驱动电路在所述衬底基板上的正投影位于所述第二子电源总线在所述衬底基板上的正投影内。
在一些实施例中,在本公开实施例提供的上述显示基板中,还包括:在所述衬底基板上依次设置且相互绝缘的第一有源层、第一栅金属层、第二栅金属层、第二有源层、第三栅金属层、第一源漏金属层、第二源漏金属层和第三源漏金属层;所述第一子电源线和所述第二子电源线设置在所述第一栅金属层、所述第二栅金属层、所述第三栅金属层、所述第一源漏金属层、所述第二源漏金属层和所述第三源漏金属层中的至少一层。
另一方面,本公开实施例提供了一种显示装置,包括本公开实施例提供的上述显示基板。
附图说明
图1为本公开实施例提供的显示基板的一种结构示意图;
图2为本公开实施例提供的显示基板的又一种结构示意图;
图3为本公开实施例提供的显示基板的又一种结构示意图;
图4为图3的M区域中第一电源线和第二电源线的结构示意图;
图5为本公开实施例提供的显示基板的又一种结构示意图;
图6为本公开实施例提供的显示基板的又一种结构示意图;
图7为本公开实施例提供的显示基板的又一种结构示意图;
图8为图7的N区域中第一电源线的结构示意图;
图9为本公开实施例提供的显示基板的又一种结构示意图;
图10为图1和图3的O区域中第一电源线、第一电源总线和第二电源总线的结构示意图;
图11为图1和图3的P区域中第二子电源总线、连接线和第一电源线的结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。需要注意的是,在附图中,为了清楚,放大了层、膜、面板、区域等的厚度。在本公开中参照作为理想化实施方式的示意图的横截面图描述示例性实施方式。这样,将预计到作为例如制造技术和/或公差的结果的与图的形状的偏差。因而,本公开中描述的实施方式不应解释为限于如本公开中所示的区域的具体形状,而是包括由例如制造所导致的形状方面的偏差。例如,图示或描述为平坦的区域可典型地具有粗糙的和/或非线性的特征;所图示的尖锐的角可为圆形的等。因而,图中所示的区域在本质上是示意性的,并且它们的尺寸和形状不意图图示区域的精确形状、不反映真实比例,目的只是示意说明本公开内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。为了保持本公开实施例的以下说明清楚且简明,本公开省略了已知功能和已知部件的详细说明。
除非另作定义,此处使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开说明书以及权利要求书中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“内”、“外”、“上”、“下”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在下面的描述中,当元件或层被称作“在”另一元件或层“上”或“连接到”另一元件或层时,该元件或层可以直接在所述另一元件或层上、直接连接到所述另一元件或层,或者可以存在中间元件或中间层。当元件或层被称作“设置于”另一元件或层“的一侧”时,该元件或层可以直接在所述另一元件或层的一侧,直接连接到所述另一元件或层,或者可以存在中间元件或中间层。然而,当元件或层被称作“直接在”另一元件或层“上”、“直接连接到”另一元件或层时,不存在中间元件或中间层。术语“和/或”包括一个或更多个相关列出项的任意和全部组合。
如本公开中使用的“大约”或“大致”包括所陈述的值且意味着在如由本领域普通技术人员考虑到所讨论的测量和与具体量的测量有关的误差(即,测量系统的限制)而确定的对于具体值的可接受的偏差范围内。例如,“大致”可意味着相对于所陈述的值的差异在一种或多种标准偏差(例如±10%)范围内。
随着有源矩阵驱动方式的有机电致发光显示器(AMOLED)在小尺寸中应用的普及,因其丰富的色域及较高对比度,有源矩阵驱动方式的有机电致发光显示器在中大尺寸的车载显示、笔记本电脑及平板电脑上的需求逐渐旺盛。相关技术中通常在边框区设置第一电源总线(VSS),并在边框区通过打孔的方式将第一电源总线与由显示区延伸至边框区的面状阴极电连接,因第一电源总线上的电流密度较大,故第一电源总线一般较宽,不利于实现窄边框。并且,随着有源矩阵驱动方式的有机电致发光显示器尺寸的增大,第一电源总线的布线长度和电阻也随着增大,导致第一电源总线的负载(loading)较大,相应的压降(IR-Drop)也大,第一电源总线上的电源信号传输出现延迟,影响显示均一性。
为了改善相关技术中存在的上述技术问题,本公开实施例提供了一种显示基板,如图1所示,包括:
衬底基板101,该衬底基板101包括显示区AA、以及位于显示区AA至少一侧的边框区BB;
第一电极102,位于衬底基板101之上,第一电极102由显示区AA延伸至边框区BB;可选地,第一电极102为发光器件的阴极;
第一电源总线103,位于第一电极102所在层与衬底基板101之间,第一电源总线103位于边框区BB且与第一电极102电连接;可选地,第一电源总线103为低电平电源线VSS;
第一电源线104,位于第一电极102所在层与衬底基板101之间,第一电源线104位于显示区AA,第一电源线104为网状结构且与第一电源总线103电连接。
在本公开实施例提供的上述显示基板中,通过在显示区AA内增设网状结构的第一电源线104,并设置第一电源线104与边框区BB的第一电源总线103电连接,这样就可以利用网状结构的第一电源线104分摊电流,从而有效缓解了第一电源总线103上较大的电流密度,使得第一电源总线103可做的较窄,利于窄边框设计;并且第一电源总线103提供的电源信号经网状结构的第一电源线104分散传输,可有效降低电源信号在传输路径上的压降、提升电源信号的均一性,从而有效提升显示均一性。
在一些实施例中,在本公开实施例提供的上述显示基板中,如图1所示,第一电源线104包括沿第一方向Y延伸并沿第二方向X排列的多条第一子电源线1041,以及沿第二方向X延伸并沿第一方向Y排列的多条第二子电源线1042,第一子电源线1041与第二子电源线1042可以同层或异层电连接,第一方向Y与第二方向X交叉设置。可选地,在第一子电源线1041与第二子电源线1042同层电连接的情况下,二者可以一体设置;在第一子电源线1041与第二子电源线1042异层电连接的情况下,二者可以通过打孔的方式电连接,或通过其他导电部转接,在此不做限定。
考虑到显示基板本身具有多个导电层,为减少膜层数量,可利用这些导电层中的一层或多层来制作第一子电源线1041和第二子电源线1042;示例性地,显示基板可以为低温多晶氧化物(LTPO)基板,如图2所示,包括在衬底基板101上依次设置且相互绝缘的第一有源层(Poly)、第一栅金属层(Gate1)、第二栅金属层(Gate2)、第二有源层(图中未示出)、第三栅金属层(Gate3,图中未示出)、第一源漏金属层(SD1)、第二源漏金属层(SD2)和第三源漏金属层(SD3,图中未示出);可选地,第一子电源线1041和第二子电源线1042设置在第一栅金属层(Gate1)、第二栅金属层(Gate2)、第三栅金属层(Gate3)、第一源漏金属层(SD1)、第二源漏金属层(SD2)和第三源漏金属层(SD3)中的至少一层。例如第一子电源线1041设置在第一源漏金属层(SD1)、第二源漏金属层(SD2)或第三源漏金属层(SD3),第二子电源线1042设置在第二栅金属层(Gate2)、第三栅金属层(Gate3)、第一源漏金属层(SD1)、第二源漏金属层(SD2)或第三源漏金属层(SD3),在此不做限定。
在一些实施例中,如图2所示,本公开提供的上述显示基板的结构自下而上可以依次具有衬底基板101、缓冲层(buffer)、第一有源层(Poly)、第一栅绝缘层(GI1)、第一栅金属层(Gate1)、第二栅绝缘层(GI2)、第二栅金属层(Gate2)、绝缘层(图中未示出)、第二有源层(图中未示出)、第三栅绝缘层(GI3,图中未示出)、第三栅金属层(Gate3,图中未示出)、层间介质层(ILD)、第一源漏金属层(SD1)、第一平坦层(PLN1)、第二源漏金属层(SD2)、第二平坦层(PLN1)、第三源漏金属层(SD3,图中未示出)、第三平坦层(PLN3)、阳极(AND)、发光功能层(EL)、阴极(例如第一电极102)、第一无机封装层(CVD1)、有机封装层(IJP)和第二无机封装层(CVD2)。
其中,衬底基板101可以是柔性衬底基板,例如由聚乙烯醚邻苯二甲酸酯、多芳基化合物、聚酰亚胺(PI)、聚对苯二甲酸乙二醇酯(PET)、聚碳酸酯(PC)、环烯烃聚合物(COP)、醋酸丙酸纤维素(CAP)、聚醚砜(PES)、聚丙烯酸酯(PAR)、聚醚酰亚胺(PEI)、聚萘二甲酸乙二醇酯(PEN)、聚苯硫醚(PPS)、聚烯丙酯、三乙酸纤维素(TAC)等具有优良的耐热性和耐久性的塑料基板;还可以是刚性衬底基板,例如玻璃基板,在此不做限定。
缓冲层(buffer)、第一栅绝缘层(GI1)、第二栅绝缘层(GI2)、绝缘层(图中未示出)、第三栅绝缘层(GI3)、层间介质层(ILD)的材料可以包括氧化硅、氮化硅、氮氧化硅等无机材料,其膜层结构可以为单层结构也可以为叠层结构,在此不做限定。
第一平坦层(PLN1)、第二平坦层(PLN2)、第三平坦层(PLN3)、像素界定层(PDL)的材料可以为聚丙烯酸树脂、聚环氧丙烯酸树脂、感光性聚酰亚胺树脂、聚酯丙烯酸酯、聚氨酯丙烯酸酯树脂、酚醛环氧压克力树脂等有机绝缘材料,在此不做限定。
第一栅金属层(Gate1)、第二栅金属层(Gate2)、第三栅金属层(Gate3,图中未示出)、第一源漏金属层(SD1)、第二源漏金属层(SD2)和第三源漏金属层(SD3,图中未示出)的材料可以采用钼(Mo)、铝(Al)、钛(Ti)等适于干刻的材料,可选地,这些金属膜层可以为单层金属或叠层金属,示例性地,栅金属层为单层钼金属,源漏金属层为钛金属层/铝金属层/钛金属层构成的三叠层。
发光功能层(EL)包括但不限于空穴注入层、空穴传输层、电子阻挡层、发光材料层、空穴阻挡层、电子传输层、电子注入层等。发光材料层可以为红光材料层、绿光材料层、蓝光材料层、黄光材料层、白光材料层等;且发光材料层可以包括小分子有机材料或聚合物分子,可以为荧光发光材料、磷光发光材料等。
阳极(AND)的材料可以包括至少一种透明导电氧化物材料,包括氧化锢锡(ITO)、氧化锢锌(IZO)、氧化锌(ZnO)等;此外,阳极可以包括具有高反射率的金属作为反射层,诸如银(Ag)。阴极(例如第一电极102)的材料可以包括锂(Li)、铝(Al)、镁(Mg)、银(Ag)等金属材料。
第一无机封装层(CVD1)、第二无机封装层(CVD2)的材料可以包括氮化硅、氧化硅、氮氧化硅等致密性高、可以防止水、氧等的侵入的无机材料;有机封装层(IJP)的材料可以为含有干燥剂的高分子材料或可阻档水汽的高分子材料等,例如高分子树脂等以对显示基板的表面进行平坦化处理,并且可以缓解第一无机封装层和第二无机封装层的应力,还可以包括干燥剂等吸水性材料以吸收侵入内部的水、氧等物质。
低温多晶氧化物(LTPO)基板包括低温多晶硅薄膜晶体管(LTPS)和氧化物薄膜晶体管(Oxide)两种类型的薄膜晶体管、以及电容(C)等元件,其中,低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点,将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示基板上,可以利用两者的优势,实现低频驱动并可兼顾降低功耗,从而提高显示品质。在一些实施例中,第一有源层可为低温多晶硅薄膜晶体管的有源层,例如低温多晶硅;第二有源层可为氧化物薄膜晶体管的有源层,例如铟镓锌氧化物;第一栅金属层(Gate1)可用于形成低温多晶硅薄膜晶体管的栅极和电容的第一电极板;第二栅金属层(Gate2)可用于形成氧化物薄膜晶体管的底栅和电容的第二电极板;第三栅金属层(Gate3)可用于形成氧化物薄膜晶体管的顶栅;第一源漏金属层(SD1)可用于形成低温多晶硅薄膜晶体管的源漏极和氧化物薄膜晶体管的源漏极;第二源漏金属层(SD2)和第三源漏金属层(SD3)用于形成数据线等信号线。可见,显示基板自身的这些导电层通常在显示区AA形成了像素驱动电路的薄膜晶体管、电容等元件,因此为简化单个导电层的布线设计,本公开宜将第一子电源线1041和第二子电源线1042设置在不同的膜层。
在一些实施例中,在本公开实施例提供的上述显示基板中,可以通过以下两种布线方式设置第一子电源线1041,其中一种布线方式如图3至图5所示,显示区AA包括沿第一方向Y延伸并沿第二方向X排列的多个像素列PC和多个虚设子像素列DSPC,每相邻至少一个像素列PC之间设置一个虚设子像素列DSPC,为了避免影响像素列PC的正常显示功能,可以将第一子电源线1041设置在虚设子像素列DSPC;另一种布线方式如图6所示,显示区AA包括沿第一方向Y延伸并沿第二方向X排列的多个子像素列SPC,并未设置虚设子像素列DSPC,在此情况下,第一子电源线1041可以设置在至少部分子像素列SPC,例如每个子像素列SPC处均设置一条第一子电源线1041,由于仅需在至少部分子像素列SPC处增设第一子电源线1041而无需增设虚设子像素列DSPC,因此方案相对简单些。
在一些实施例中,在本公开实施例提供的上述显示基板中,可以通过以下两种布线方式设置第二子电源线1042,其中一种布线方式如图5和图7所示,显示区AA包括沿第二方向X延伸并沿第一方向Y排列的多个子像素行SPR和多个虚设子像素行DSPR,每相邻至少一个子像素行SPR之间设置一个虚设子像素行DSPR,为避免干扰子像素行SPR的正常显示功能,可以将第二子电源线1042设置在虚设子像素行DSPR;另一种布线方式如图6所示,显示区AA包括沿第二方向X延伸并沿第一方向Y排列的多个子像素行SPR,并未设置虚设子像素行DSPR,在此情况下,第二子电源线1042可以设置在至少部分子像素行SPR,例如每个子像素行SPR处均设置一条第二子电源线1042,由于仅需在至少部分子像素行SPR处增设第二子电源线1042而无需增设虚设子像素行DSPR,因此方案相对简单些。
在一些实施例中,每个像素列PC可以包括多个像素,每个像素包括多个子像素,同列子像素构成一个子像素列SPC,同行子像素构成一个子像素行SPR。可选地,每个像素可以包括红色子像素R、绿色子像素G以及蓝色子像素B,这样可以通过红绿蓝进行混色,以实现彩色显示;或者,像素也可以包括红色子像素R、绿色子像素G、蓝色子像素B以及白色子像素W等,这样可以通过红绿蓝白进行混色,以实现彩色显示。当然,在实际应用中,像素中各子像素的发光颜色可以根据实际应用环境来设计确定,在此不作限定。另外,虚设子像素列DSPC和虚设子像素行DSPR可以包括多个虚设子像素D,且与红色子像素R、绿色子像素G、蓝色子像素B等各子像素相同,虚设子像素D也可以包括像素驱动电路和发光器件,且为保证显示区AA内各个驱动信号有相同的负载,可以使得像素驱动电路、以及发光器件的布设方式(layout)在子像素和虚设子像素D中相同;不同之处在于,在红色子像素R、绿色子像素G、蓝色子像素B等各子像素中,像素驱动电路与发光器件电连接,可以通过像素驱动电路驱动发光器件发光,但在虚设子像素D中,像素驱动电路与发光器件没有电连接关系,因此,虚设子像素D并不会发光。
继续参见图4可见,显示基板还可以包括发光控制信号线(EM),可选地,发光控制信号线(EM)位于第一栅金属层(Gate1),为不影响第一栅金属层(Gate1)的相关布线空间,可以设置第二子电源线1042位于第三栅金属层(Gate3)。在一些实施例中,第二子电源线1042在衬底基板101上的正投影与发光控制信号线(EM)在衬底基板101上的正投影可以相互交叠,因二者所在膜层之间包括第二栅绝缘层(GI2)、绝缘层(图中未示出)、第三栅绝缘层(GI3),因此,即使二者的正投影相互交叠,二者之间的耦合电容也较小,相互之间不会造成较大的干扰。当然,在一些实施例中,第二子电源线1042在衬底基板101上的正投影与发光控制信号线(EM)在衬底基板101上的正投影也可以错开设置,在此不做限定。继续参见图8可见,显示基板还可以包括与第二子电源线1042大致平行(即平行或具有因制作、测量等因素造成的误差范围内)设置的第二电源线106,在一些实施例中,第二电源线106与第二子电源线1042同层设置,且第二电源线106可设置在子像素行SPR并接入高电平电源信号(VDD)。
在一些实施例中,在本公开实施例提供的上述显示基板中,如图1、图9和图10所示,边框区BB包括在显示区AA的两侧相对而置的第一边框区BB1和第二边框区BB2,第一边框区BB1和第二边框区BB2均沿第二方向X延伸;第一电源总线103包括位于第一边框区BB1和/或第二边框区BB2的第一子电源总线1031,第一子电源总线1031与第一子电源线1041、以及第一电极102分别电连接,在第一边框区BB1和第二边框区BB2均设置第一子电源总线1031时,可以更好地降低电源信号在传输路径上的压降对显示均一性的影响。
在一些实施例中,在本公开实施例提供的上述显示基板中,第一子电源总线1031可以位于第一源漏金属层(SD1)、第一子电源线1041位于第二源漏金属层(SD2),第一子电源总线1031可以通过打孔的方式与第一子电源线1041电连接;并且,第一子电源总线1031可以通过与第二电极(例如发光器件的阳极)同层、同材料设置的转接电极连接第一电极102(例如发光器件的阴极)。可选地,转接电极为镂空结构,这样可以减小转接电极与第二电源总线105的交叠面积,由此避免第二电源总线105、第一电源总线103上的大电流交叠。
需要说明的是,在本公开中,“同层”指的是采用同一成膜工艺形成用于制作特定图形的膜层,然后利用同一掩模板通过一次构图工艺形成的层结构。即一次构图工艺对应一道掩模板(mask,也称光罩)。根据特定图形的不同,一次构图工艺可能包括多次曝光、显影或刻蚀工艺,而所形成层结构中的特定图形可以是连续的也可以是不连续的,这些特定图形可能处于相同的高度或者具有相同的厚度、也可能处于不同的高度或者具有不同的厚度。
在一些实施例中,在本公开实施例提供的上述显示基板中,如图1、图9和图10所示,第一子电源总线1031可以包括沿第二方向X延伸的第一分部311和第二分部312,以及连接第一分部311和第二分部312的第三分部313;其中,第一分部311邻近显示区AA设置且与第一子电源线1041电连接,第二分部312位于第一分部311远离显示区AA的一侧且与第一电极102、以及覆晶薄膜(COF)等电路板的绑定端子(Pad)电连接。可选地,为尽可能减小边框,可设置与第一子电源线1041电连接的第一分部311的线宽稍小,例如第一分部311的线宽小于第三分部313的线宽;为增强第二分部312与第一电极102的电连接效果,可以设置第二分部312的线宽稍大,例如第二分部312的线宽大于第三分部313的线宽;换言之,第三分部313的线宽可以大于第一分部311的线宽且小于第二分部312的线宽。可选地,第二分部312的线宽是第一分部311线宽的4倍以上,以利于将阴极(例如第一电极106)仅搭接在第二分部312,而不在第一分部311上进行阴极搭接。
在一些实施例中,在本公开实施例提供的上述显示基板中,如图1、图9和图10所示,还可以包括位于第一边框区BB1和/或第二边框区BB2的第二电源总线105,第二电源总线105包括沿第二方向X延伸的主体部1051,主体部1051位于第一分部311、第二分部312和第三分部313围成的区域内,以避免第一子电源总线1031与第二电源总线105相互交叠(Cross)而彼此干扰。继续参见图1和图9可见,第二电源总线105还可以包括位于主体部1051远离显示区AA一侧的至少一个引出部1052,该引出部1052可与覆晶薄膜(COF)等电路板的绑定端子(Pad)电连接,第二分部312在引出部1052的位置断开设置,以避免第一子电源总线1031与第二电源总线105相互交叠(Cross)而彼此干扰。可选地,断开位置两侧的第二分部312均与第一电极102电连接,以增大第二分部312与第一电极102的搭接面积,减少二者之间的连接电阻,从而可以降低压降,进而可以节约能耗。
在一些实施例中,在本公开实施例提供的上述显示基板中,第二电源总线105可以与显示区AA的第二电源线106电连接,可选地,为避免第二电源线105在第一边框区BB1和/或第二边框区BB1内与第一子电源总线1031短接,可以使得第二电源总线105与第一子电源总线1031异层绝缘设置。例如,第一电源总线103位于第一源漏金属层(SD1),第二电源总线105位于第二源漏金属层(SD2)。可选地,第二电源线106可以与第二电源总线105同层设置,例如,第二电源线106也设置在第二源漏金属层(SD2)。
在一些实施例中,在本公开实施例提供的上述显示基板中,如图1、图9和图11所示,边框区BB包括在显示区AA的两侧相对而置的第三边框区BB3和第四边框区BB4,第三边框区BB3和第四边框区BB4均沿第一方向Y延伸;第一电源总线103包括位于第三边框区BB3和/或第四边框区BB4的第二子电源总线1032,第二子电源总线1032与第二子电源线1042电连接,使得第二子电源总线1032的电流能够通过第二子电源线1042分流到显示区AA面内。可选地,在第三边框区BB3和/或第四边框区BB4可以设置连接线107,该连接线107连接在第二子电源总线1032与第二子电源线1042之间。在一些实施例中,为简化单层布线,连接线107、第二子电源总线1032、第二子电源线1042可以异层设置,示例性地,连接线107位于第一源漏金属层(SD1)、第二子电源总线1032位于第二源漏金属层(SD2)、第二子电源线1042位于第三栅金属层(Gate3)。可选地,如图11所示,在显示区AA内可以包括与第一子电源线1041大致平行设置的至少一条信号线1041’,在一些实施例中,该信号线1041’可以接入低电平电源信号VSS,此时,信号线1041’可与第一子电源线1041并联设置;在另一些实施例中,信号线1041’可接入高电平电源信号VDD、初始化信号Vinit等,在此不做限定。
在一些实施例中,在本公开实施例提供的上述显示基板中,如图11所示,还可以包括位于第三边框区BB3和/或第四边框区BB4的栅极驱动电路GOA,栅极驱动电路GOA与第二子电源总线1042异层设置,栅极驱动电路GOA在衬底基板101上的正投影可以位于第二子电源总线1042在衬底基板101上的正投影内,以在保证窄边框效果的同时,尽可能增大第二子电源线1042的线宽,降低压降,提高显示均一性。
基于同一发明构思,本公开实施例提供了一种显示装置,包括本公开实施例提供的上述显示基板,由于该显示装置解决问题的原理与上述显示基板解决问题的原理相似,因此,本公开实施例提供的该显示装置的实施可以参见本公开实施例提供的上述显示基板的实施,重复之处不再赘述。
在一些实施例中,该显示装置可以为:投影仪、3D打印机、虚拟现实设备、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪、智能手表、健身腕带、个人数字助理等任何具有显示功能的产品或部件。该显示装置包括但不限于:射频单元、网络模块、音频输出&输入单元、传感器、显示单元、用户输入单元、接口单元以及控制芯片等部件。可选地,控制芯片为中央处理器、数字信号处理器、系统芯片(SoC)等。例如,控制芯片还可以包括存储器,还可以包括电源模块等,且通过另外设置的导线、信号线等实现供电以及信号输入输出功能。例如,控制芯片还可以包括硬件电路以及计算机可执行代码等。硬件电路可以包括常规的超大规模集成(VLSI)电路或者门阵列以及诸如逻辑芯片、晶体管之类的现有半导体或者其它分立的元件;硬件电路还可以包括现场可编程门阵列、可编程阵列逻辑、可编程逻辑设备等。另外,本领域技术人员可以理解的是,上述结构并不构成对本公开实施例提供的上述显示装置的限定,换言之,在本公开实施例提供的上述显示装置中可以包括上述更多或更少的部件,或者组合某些部件,或者不同的部件布置。
尽管已描述了本公开的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本公开范围的所有变更和修改。
显然,本领域的技术人员可以对本公开实施例进行各种改动和变型而不脱离本公开实施例的精神和范围。这样,倘若本公开实施例的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

Claims (20)

1.一种显示基板,其中,包括:
衬底基板,所述衬底基板包括显示区、以及位于所述显示区至少一侧的边框区;
第一电极,位于所述衬底基板之上,所述第一电极由所述显示区延伸至所述边框区;
第一电源总线,位于所述第一电极所在层与所述衬底基板之间,所述第一电源总线位于所述边框区且与所述第一电极电连接;
第一电源线,位于所述第一电极所在层与所述衬底基板之间,所述第一电源线位于所述显示区,所述第一电源线为网状结构且与所述第一电源总线电连接。
2.如权利要求1所述的显示基板,其中,所述第一电源线包括沿第一方向延伸并沿第二方向排列的多条第一子电源线,以及沿所述第二方向延伸并沿所述第一方向排列的多条第二子电源线,所述第一子电源线与所述第二子电源线同层或异层电连接,所述第一方向与所述第二方向交叉设置。
3.如权利要求2所述的显示基板,其中,所述显示区包括沿所述第一方向延伸并沿所述第二方向排列的多个像素列和多个虚设子像素列,每相邻至少一个所述像素列之间设置一个所述虚设子像素列,所述第一子电源线位于所述虚设子像素列。
4.如权利要求2所述的显示基板,其中,所述显示区包括沿所述第一方向延伸并沿所述第二方向排列的多个子像素列,所述第一子电源线位于至少部分所述子像素列。
5.如权利要求2~4任一项所述的显示基板,其中,所述显示区包括沿所述第二方向延伸并沿所述第一方向排列的多个子像素行和多个虚设子像素行,每相邻至少一个所述子像素行之间设置一个所述虚设子像素行,所述第二子电源线位于所述虚设子像素行。
6.如权利要求2~4任一项所述的显示基板,其中,所述显示区包括沿所述第二方向延伸并沿所述第一方向排列的多个子像素行,所述第二子电源线位于至少部分所述子像素行。
7.如权利要求2~6任一项所述的显示基板,其中,所述边框区包括在所述显示区的两侧相对而置的第一边框区和第二边框区,所述第一边框区和所述第二边框区均沿所述第二方向延伸;
所述第一电源总线包括位于所述第一边框区和/或所述第二边框区的第一子电源总线,所述第一子电源总线与所述第一子电源线、以及所述第一电极分别电连接。
8.如权利要求7所述的显示基板,其中,所述第一子电源总线包括沿所述第二方向延伸的第一分部和第二分部,以及连接所述第一分部和第二分部的第三分部;其中,所述第一分部邻近所述显示区设置且与所述第一子电源线电连接,所述第二分部位于所述第一分部远离所述显示区的一侧且与所述第一电极电连接。
9.如权利要求8所述的显示基板,其中,所述第三分部的线宽大于所述第一分部的线宽且小于所述第二分部的线宽。
10.如权利要求8或9所述的显示基板,其中,还包括位于所述第一电源总线所在层与所述第一电极所在层之间的转接电极,所述转接电极连接所述第二分部与所述第一电极。
11.如权利要求10所述的显示基板,其中,还包括位于所述第一电源总线所在层与所述第一电极所在层之间的第二电极,所述转接电极与所述第二电极同层、同材料设置。
12.如权利要求8~11任一项所述的显示基板,其中,还包括位于所述第一边框区和/或所述第二边框区的第二电源总线,所述第二电源总线包括沿所述第二方向延伸的主体部,所述主体部位于所述第一分部、所述第二分部和所述第三分部围成的区域内。
13.如权利要求12所述的显示基板,其中,所述第二电源总线还包括位于所述主体部远离所述显示区一侧的至少一个引出部,所述第二分部在所述引出部的位置断开设置。
14.如权利要求12或13所述的显示基板,其中,所述第二电源总线与所述第一子电源总线异层绝缘设置。
15.如权利要求2~14任一项所述的显示基板,其中,所述边框区包括在所述显示区的两侧相对而置的第三边框区和第四边框区,所述第三边框区和所述第四边框区均沿所述第一方向延伸;
所述第一电源总线包括位于所述第三边框区和/或所述第四边框区的第二子电源总线,所述第二子电源总线与所述第二子电源线电连接。
16.如权利要求15所述的显示基板,其中,还包括位于所述第三边框区和/或所述第四边框区的连接线,所述连接线连接在所述第二子电源总线与所述第二子电源线之间。
17.如权利要求16所述的显示基板,其中,所述连接线、所述第二子电源总线、所述第二子电源线异层设置。
18.如权利要求15~17任一项所述的显示基板,其中,还包括位于所述第三边框区和/或所述第四边框区的栅极驱动电路,所述栅极驱动电路与所述第二子电源总线异层设置,所述栅极驱动电路在所述衬底基板上的正投影位于所述第二子电源总线在所述衬底基板上的正投影内。
19.如权利要求2~18任一项所述的显示基板,其中,还包括:在所述衬底基板上依次设置且相互绝缘的第一有源层、第一栅金属层、第二栅金属层、第二有源层、第三栅金属层、第一源漏金属层、第二源漏金属层和第三源漏金属层;所述第一子电源线和所述第二子电源线设置在所述第一栅金属层、所述第二栅金属层、所述第三栅金属层、所述第一源漏金属层、所述第二源漏金属层和所述第三源漏金属层中的至少一层。
20.一种显示装置,其中,包括如权利要求1~19任一项所述的显示基板。
CN202211515137.1A 2022-11-29 2022-11-29 显示基板及显示装置 Pending CN115768205A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211515137.1A CN115768205A (zh) 2022-11-29 2022-11-29 显示基板及显示装置
PCT/CN2023/121605 WO2024114073A1 (zh) 2022-11-29 2023-09-26 显示基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211515137.1A CN115768205A (zh) 2022-11-29 2022-11-29 显示基板及显示装置

Publications (1)

Publication Number Publication Date
CN115768205A true CN115768205A (zh) 2023-03-07

Family

ID=85340844

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211515137.1A Pending CN115768205A (zh) 2022-11-29 2022-11-29 显示基板及显示装置

Country Status (2)

Country Link
CN (1) CN115768205A (zh)
WO (1) WO2024114073A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024114073A1 (zh) * 2022-11-29 2024-06-06 京东方科技集团股份有限公司 显示基板及显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4737870B2 (ja) * 2001-05-30 2011-08-03 東芝モバイルディスプレイ株式会社 液晶表示装置
CN105679795B (zh) * 2015-12-31 2018-11-09 上海天马有机发光显示技术有限公司 显示面板及显示装置
CN109713012B (zh) * 2018-12-27 2020-11-20 厦门天马微电子有限公司 一种显示面板和显示装置
CN210349841U (zh) * 2019-09-19 2020-04-17 昆山工研院新型平板显示技术中心有限公司 一种显示面板和显示装置
US20220320241A1 (en) * 2020-10-22 2022-10-06 Chengdu Boe Optoelectronics Technology Co., Ltd. Display Substrate and Preparing Method Thereof, and Display Apparatus
CN115768205A (zh) * 2022-11-29 2023-03-07 京东方科技集团股份有限公司 显示基板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024114073A1 (zh) * 2022-11-29 2024-06-06 京东方科技集团股份有限公司 显示基板及显示装置

Also Published As

Publication number Publication date
WO2024114073A1 (zh) 2024-06-06

Similar Documents

Publication Publication Date Title
CN113196495B (zh) 显示基板及显示装置
CN113196374B (zh) 显示基板及显示装置
US20240334797A1 (en) Display substrate and display apparatus
KR102443121B1 (ko) 디스플레이 패널 및 그 제조 방법 및 디스플레이 디바이스
US20230030745A1 (en) Display substrate and display apparatus
CN114373774A (zh) 显示基板及其制备方法、显示装置
EP4095937B1 (en) Display substrate and display device
WO2022001434A1 (zh) 显示面板和显示装置
US11387310B2 (en) Array substrate with connection portion connecting power bus and power line and display panel
US20230132313A1 (en) Display panel and manufacturing method thereof, and display device
US20230189596A1 (en) Display panel and display device
WO2024114073A1 (zh) 显示基板及显示装置
CN115172428A (zh) 显示基板及显示装置
CN114156282A (zh) 显示装置、显示面板、驱动背板及其制造方法
WO2023143568A1 (zh) 显示面板、显示模组及显示装置
US11024697B2 (en) Display apparatus and method of manufacturing the same
US20240251611A1 (en) Display Substrate, Preparing Method Therefor, and Display Apparatus
WO2023245490A9 (zh) 显示面板和显示装置
US11844255B2 (en) Display device having a second electrode layer connected to an auxiliary electrode layer, display panel and manufacturing method thereof
CN115332305A (zh) 显示基板及显示装置
CN113707701A (zh) 显示面板及显示装置
CN117280892A (zh) 显示基板及显示装置
CN117396945A (zh) 显示基板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination