CN115600680B - 基于射频开关的量子计算低延时反馈控制装置及方法 - Google Patents

基于射频开关的量子计算低延时反馈控制装置及方法 Download PDF

Info

Publication number
CN115600680B
CN115600680B CN202211220052.0A CN202211220052A CN115600680B CN 115600680 B CN115600680 B CN 115600680B CN 202211220052 A CN202211220052 A CN 202211220052A CN 115600680 B CN115600680 B CN 115600680B
Authority
CN
China
Prior art keywords
quantum
feedback control
waveform
radio frequency
feedback
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211220052.0A
Other languages
English (en)
Other versions
CN115600680A (zh
Inventor
韩廉琛
林金
徐昱
郭成
陈福升
李少炜
李宇怀
廖胜凯
朱晓波
彭承志
潘建伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Science and Technology of China USTC
Original Assignee
University of Science and Technology of China USTC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Science and Technology of China USTC filed Critical University of Science and Technology of China USTC
Priority to CN202211220052.0A priority Critical patent/CN115600680B/zh
Publication of CN115600680A publication Critical patent/CN115600680A/zh
Application granted granted Critical
Publication of CN115600680B publication Critical patent/CN115600680B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N10/00Quantum computing, i.e. information processing based on quantum-mechanical phenomena
    • G06N10/40Physical realisations or architectures of quantum processors or components for manipulating qubits, e.g. qubit coupling or qubit control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N10/00Quantum computing, i.e. information processing based on quantum-mechanical phenomena
    • G06N10/60Quantum algorithms, e.g. based on quantum optimisation, quantum Fourier or Hadamard transforms

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Computing Systems (AREA)
  • Evolutionary Computation (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Artificial Intelligence (AREA)
  • Superconductor Devices And Manufacturing Methods Thereof (AREA)
  • Transmitters (AREA)

Abstract

提供一种基于射频开关的量子计算低延时反馈控制装置,包括:读取AWG,通过传输线与量子芯片相连,并被配置成用于发出读取激励波形;DAQ模块,通过传输线与量子芯片相连,并被配置成采集读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时DAQ模块被配置成根据实时的量子态信息生成不同时序的高低电平控制信号;控制AWG,被配置成用于按设定时序发出初始反馈控制波形;以及射频开关,通过传输线分别与DAQ模块、控制AWG、以及量子芯片相连,射频开关被配置成在高低电平控制信号的作用下通断,从而使得初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。同时还提供基于上述装置的反馈控制方法。

Description

基于射频开关的量子计算低延时反馈控制装置及方法
技术领域
本公开涉及量子计算、自动化控制技术领域,尤其涉及一种基于射频开关的量子计算低延时反馈控制装置及方法。
背景技术
在近二十年来,超导量子计算发展迅速,已进入含噪声中等规模量子计算阶段,处理器可集成量子比特数目达100左右,当量子比特可集成数目上升到上千个时,就进入了容错量子计算阶段,这也是实现通用量子计算的关键阶段。
容错量子计算要求能够实现基于量子比特测量结果的反馈控制,根据实时测量结果,动态调整后续量子线路。由于量子比特具有有限的寿命,要在有限的时间内完成尽可能多的量子门操作,这就需要尽可能降低反馈控制环路的电子学系统延时,该指标约为量子比特寿命的1/100。目前比特寿命约为几十微秒,因此电子学反馈延时需控制在百纳秒量级。此外,目前量子比特均采用自然弛豫的方式来达到实验前的初始态,该方法效率较低,基于反馈控制的量子比特主动重置可大大提升量子初态制备效率。
目前量子计算反馈控制方法的技术方案中,基本采用低延时DAQ模块(FPGA+ADC)和低延时AWG模块(FPGA+LVDS协议类型DAC)实现。LVDS协议类型DAC延时较低,可以较快响应量子比特测量结果,该方案可实现约100纳秒的反馈延时。但是LVDS类型的DAC芯片会占用较多的FPGA接口,使得单片FPGA能够挂载的DAC芯片数量有限,无法做到高集成度。而JESD 204协议类型的DAC芯片仅通过约1-8个FPGA高速接口即可实现数据高速通信,单片FPGA可挂载更多数量的DAC芯片,与LVDS协议类型相比,该数量可提高2-3倍。但是仅JESD204协议的时间开销就高达200纳秒,大大增加了电子学反馈延时。
发明内容
(一)要解决的技术问题
基于上述问题,本公开提供了一种基于射频开关的量子计算低延时反馈控制装置及方法,以缓解现有技术中量子计算反馈控制方法的技术方案中FPGA接口资源占用较多或反馈延时较长等技术问题。
(二)技术方案
本公开的一个方面,提供一种基于射频开关的量子计算低延时反馈控制装置,包括:读取AWG(Arbitrary Waveform Generator,任意波形发生器),通过传输线与量子芯片相连,并被配置成用于发出读取激励波形;DAQ模块,通过传输线与量子芯片相连,并被配置成采集所述读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时所述DAQ(Data Acquisition,数据采集系统)模块被配置成根据实时的量子态信息生成不同时序的高低电平控制信号;控制AWG,被配置成用于按设定时序发出初始反馈控制波形;以及射频开关,通过传输线分别与所述DAQ模块、控制AWG、以及量子芯片相连,所述射频开关被配置成在所述高低电平控制信号的作用下通断,从而使得所述初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。
根据本公开实施例,初始反馈控制波形包括多种适用于不同量子态信息的反馈波形。
根据本公开实施例,控制AWG被配置成还用于按设定时序发出多种实验线路波形。
根据本公开实施例,DAQ模块中包括用于实现高低电平控制信号的时序管理器。
根据本公开实施例,时序管理器包括:空闲状态、开始状态、运行状态和结束状态四种不同的状态。
根据本公开实施例,在开始状态中进行初始化操作;在运行状态中根据不同的量子态信息,通过不同的反馈波形执行反馈控制;在结束状态中,进行反馈结果校验并关断射频开关。
根据本公开实施例,DAQ模块对读取反馈波形进行一定时间的积分解模得到量子态信息。
根据本公开实施例,初始反馈控制波形到达射频开关的时间和射频开关响应不同量子态信息的高低电平控制信号的时间是对齐的。
本公开的另一方面,提供一种基于射频开关的量子计算低延时反馈控制方法,包括:操作S1:通过读取AWG发出读取激励波形;操作S2:通过DAQ模块采集所述读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时根据实时的量子态信息生成不同时序的高低电平控制信号;操作S3:使控制AWG按设定时序发出初始反馈控制波形;以及操作S4:使射频开关在所述高低电平控制信号的作用下通断,从而使得所述初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。
(三)有益效果
从上述技术方案可以看出,本公开基于射频开关的量子计算低延时反馈控制装置及方法至少具有以下有益效果其中之一或其中一部分:
(1)能够在低于100纳秒的时间里完成量子态信息反馈控制;
(2)在不同量子态信息情况下,射频开关的通断状态不同,从而允许不同的反馈波形最终作用到量子比特上。
附图说明
图1是本公开实施例的基于射频开关的量子计算低延时反馈控制装置的示意图;
图2是本公开实施例的时序管理器的状态示意图;
图3是本公开实施例的射频开关控制逻辑示意图;
图4是本公开实施例的基于单次反馈的量子比特主动重置波形示意图;
图5是本公开实施例的基于射频开关的量子计算低延时反馈控制方法流程示意图。
具体实施方式
本公开提供了一种基于射频开关的量子计算低延时反馈控制装置及方法,提出利用低延时射频开关响应量子比特测量结果,在不同测量结果反馈情况下,射频开关处于不同通断状态,从而实现反馈控制波形有选择性地输出给量子比特,因此使JESD 204协议类型的DAC芯片在低于100纳秒的时间里完成量子态信息反馈控制,并提出其具体的实现方法。
为使本公开的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本公开进一步详细说明。
在本公开实施例中,提供一种基于射频开关的量子计算低延时反馈控制装置,如图1所示,所述反馈控制装置,包括:读取AWG(AWG-1),DAQ模块,控制AWG(AWG-2),射频开关。
读取AWG通过传输线与量子芯片相连,并被配置成用于发出读取激励波形;
DAQ模块通过传输线与量子芯片相连,并被配置成采集所述读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时所述DAQ模块被配置成根据实时的量子态信息生成不同时序的高低电平控制信号;
控制AWG被配置成用于按设定时序发出初始反馈控制波形;
射频开关通过传输线分别与所述DAQ模块、控制AWG、以及量子芯片相连,所述射频开关被配置成在所述高低电平控制信号的作用下通断,从而使得所述初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。
根据本公开实施例,所述量子芯片包括量子比特和量子比特读取腔。
根据本公开实施例,结合图4所示,所述初始反馈控制波形包括多种适用于不同量子态信息的反馈波形(图中示出两种反馈波形)。所述控制AWG同时按设定时序发出多种实验线路波形(图中示出三种实验线路波形),需要指出的是,上述反馈波形或实验线路波形的种类仅是示例性说明,可以根据实际应用进行调整。
综上,AWG-1和DAQ组成了量子比特的测量系统,由AWG-1产生读取激励波形,该波形与量子比特读取腔耦合作用后作为读取反馈波形被DAQ采集,并解模出量子态信息。DAQ模块根据不同的量子态信息,产生不同时序的高低电平控制信号,该控制信号能够直接用于控制射频开关。控制AWG模块产生的波形序列与量子态信息完全解耦,无论量子比特测量结果如何,控制AWG都会在指定的时序下提前准备生成各种反馈控制波形,使初始反馈控制波形到达射频开关的时间和射频开关响应量子态信息的时间是对齐的。在不同量子态信息情况下,射频开关的通断状态不同,从而允许不同的反馈波形最终作用到量子芯片的量子比特上。在该结构下,负责产生反馈控制波形的AWG-2只需要按照一定时序静态产生波形序列。
根据本公开实施例,时序管理器分为四种状态包括:分别是空闲状态ST_IDLE、开始状态ST_START、运行状态ST_RUN和结束状态ST_END四种不同的状态。在ST_START状态,主要进行各寄存器值、开关控制信号的初始化;在ST_RUN状态,等待响应有效的测试结果,执行反馈控制;在ST_END状态,进行反馈结果校验并拉低开关控制信号。时序管理器的状态及跳转详细情况如图2及表1所示。
表1
Figure BDA0003873848970000051
本公开的技术方案中的关键是确保射频开关能够有效、准确地响应测量结果,这既包含了开关状态的准确性,又包含了开关时序的准确性。本公开在DAQ模块中实现射频开关控制信号的时序管理器,在AWG模块中生成初始反馈控制波形和其余实验线路波形,具体实现可描述为以下步骤:
(1)配置相关逻辑控制参数和各种波形数据,参数包括测量结果响应次数m、开关延时复位时间T、不同反馈控制波形的长度len1/len2/len3...,波形数据包括初始反馈控制波形数据和正常实验线路波形数据;
(2)在量子线路开始时,开关控制信号导通开关模块,并等待响应测量结果;
(3)根据有效测量结果和AWG预生成的反馈控制波形的时序关系,产生相应时序的高低电平开关控制信号,从而使AWG产生的多种反馈控制波形有选择地通过开关模块;
(4)成功响应一次测量结果后,响应次数m-1;
(5)当m=0时,已完成全部反馈控制,为了确保反馈线路后的实验线路波形能正常通过开关模块,延时T时间后,开关控制信号再次导通开关模块;
(6)在该条量子线路结束后,开关控制信号关断开关模块,执行完一个完整的量子线路。
根据本公开实施例,结合图3所示,测量结果响应次数m=3,表示会执行3次反馈控制。当一条线路开始时,时序管理器由ST_IDLE状态跳转至ST_START状态,并加载测量结果响应次数m等寄存器值。随后时序管理器直接跳转至ST_RUN状态,在该阶段,时序管理器会等待有效测量结果,每当收到一次有效测量结果,时序管理器会根据测量结果和各寄存器值生成特定时序的开关控制信号。当m=0时,时序管理器延时T时间后拉高开关控制信号。当这条线路执行完毕后,时序管理器跳转至ST_END状态,进行反馈结果校验并关断开关模块。在多条量子线路之间,时序管理器一直处于ST_IDLE状态,并保持关断开关模块。图4以基于单次反馈的量子比特主动重置为例演示了反馈控制的整个流程。AWG-1生成读取激励波形,DAQ经过一定时间的积分解模后得到量子态信息,不同的量子态信息会产生不同的控制信号。如图所示,根据测量结果是状态1、2、3三种状态,射频开关会收到三种不同的控制信号。而AWG-2无论测量结果是哪个状态,都只会按照一定时序产生一个静态的波形序列,包含所有的反馈波形和实验波形。具体哪个反馈波形能够最终作用到量子比特上,就完全由射频开关控制。假设在基于反馈的量子比特主动重置实验中,当测量到量子态信息为状态1时,表明不需要对量子比特进行任何复位操作,那么当AWG-2产生的反馈波形到达射频开关时,开关会处于关闭状态,反馈波形无法通过开关,最终作用到量子比特上的只有后续的实验波形;当测量到量子态信息为状态2时,表明需要施加一个复位脉冲(反馈波形)对量子比特进行复位,所以当反馈波形到达射频开关时,开关处于导通状态。以射频开关在特定时刻的导通或关闭的状态,可以实现基本的两种状态的反馈,满足量子计算中基础的反馈控制。随着量子计算的发展,如果需要更复杂的反馈控制,可以通过射频开关时分复用的方式,满足更多状态的反馈,例如对应图4中的状态3。
基于低延时射频开关的反馈结构,能够使任意接口协议类型的DAC芯片都能在低于100纳秒的时间里完成量子态信息反馈控制。该反馈结构既保证了低延时,又能实现测控电子学高集成度。
本公开的另一方面,提供一种基于射频开关的量子计算低延时反馈控制方法,通过上述反馈控制装置进行量子计算低延时反馈控制,结合图5所示,该方法包括:
操作S1:通过读取AWG发出读取激励波形;
操作S2:通过DAQ模块采集所述读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时根据实时的量子态信息生成不同时序的高低电平控制信号;
操作S3:使控制AWG按设定时序发出初始反馈控制波形;以及
操作S4:使射频开关在所述高低电平控制信号的作用下通断,从而使得所述初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。
至此,已经结合附图对本公开实施例进行了详细描述。需要说明的是,在附图或说明书正文中,未绘示或描述的实现方式,均为所属技术领域中普通技术人员所知的形式,并未进行详细说明。此外,上述对各元件和方法的定义并不仅限于实施例中提到的各种具体结构、形状或方式,本领域普通技术人员可对其进行简单地更改或替换。
依据以上描述,本领域技术人员应当对本公开基于射频开关的量子计算低延时反馈控制装置及方法有了清楚的认识。
综上所述,本公开提供了一种基于射频开关的量子计算低延时反馈控制装置及方法,由DAQ模块解模产生测量结果并负责射频开关控制信号的时序管理,实现特定波形的输出,不再依赖AWG模块响应不同的测量结果,所以AWG只需静态生成控制波形序列,可预补偿掉JESD 204带来的输出延时,在上述方案下,反馈环路的电子学延时可降低至100纳秒以内。
还需要说明的是,以上为本公开提供的不同实施例。这些实施例是用于说明本公开的技术内容,而非用于限制本公开的权利保护范围。一实施例的一特征可通过合适的修饰、置换、组合、分离以应用于其他实施例。
应注意的是,在本文中,除了特别指明的之外,具备“一”元件不限于具备单一的该元件,而可具备一或更多的该元件。
此外,在本文中,除了特别指明的之外,“第一”、“第二”等序数,只是用于区别具有相同名称的多个元件,并不表示它们之间存在位阶、层级、执行顺序、或制程顺序。一“第一”元件与一“第二”元件可能一起出现在同一构件中,或分别出现在不同构件中。序数较大的一元件的存在不必然表示序数较小的另一元件的存在。
在本文中,除了特别指明的之外,所谓的特征甲“或”(or)或“及/或”(and/or)特征乙,是指甲单独存在、乙单独存在、或甲与乙同时存在;所谓的特征甲“及”(and)或“与”(and)或“且”(and)特征乙,是指甲与乙同时存在;所谓的“包括”、“包含”、“具有”、“含有”,是指包括但不限于此。
此外,在本文中,所谓的“上”、“下”、“左”、“右”、“前”、“后”、或“之间”等用语,只是用于描述多个元件之间的相对位置,并在解释上可推广成包括平移、旋转、或镜像的情形。此外,在本文中,除了特别指明的之外,“一元件在另一元件上”或类似叙述不必然表示该元件接触该另一元件。
此外,除非特别描述或必须依序发生的步骤,上述步骤的顺序并无限制于以上所列,且可根据所需设计而变化或重新安排。并且上述实施例可基于设计及可靠度的考虑,彼此混合搭配使用或与其他实施例混合搭配使用,即不同实施例中的技术特征可以自由组合形成更多的实施例。
以上所述的具体实施例,对本公开的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本公开的具体实施例而已,并不用于限制本公开,凡在本公开的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。

Claims (9)

1.一种基于射频开关的量子计算低延时反馈控制装置,包括:
读取AWG,通过传输线与量子芯片相连,并被配置成用于发出读取激励波形;
DAQ模块,通过传输线与量子芯片相连,并被配置成采集所述读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时所述DAQ模块被配置成根据实时的量子态信息生成不同时序的高低电平控制信号;
控制AWG,被配置成用于按设定时序发出初始反馈控制波形;以及
射频开关,通过传输线分别与所述DAQ模块、控制AWG、以及量子芯片相连,所述射频开关被配置成在所述高低电平控制信号的作用下通断,从而使得所述初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。
2.根据权利要求1所述的反馈控制装置,所述初始反馈控制波形包括多种适用于不同量子态信息的反馈波形。
3.根据权利要求1所述的反馈控制装置,所述控制AWG被配置成还用于按设定时序发出多种实验线路波形。
4.根据权利要求1所述的反馈控制装置,所述DAQ模块中包括用于实现高低电平控制信号的时序管理器。
5.根据权利要求4所述的反馈控制装置,所述时序管理器包括:空闲状态、开始状态、运行状态和结束状态四种不同的状态。
6.根据权利要求5所述的反馈控制装置,在开始状态中进行初始化操作;在运行状态中根据不同的量子态信息,通过不同的反馈波形执行反馈控制;在结束状态中,进行反馈结果校验并关断射频开关。
7.根据权利要求1所述的反馈控制装置,所述DAQ模块对读取反馈波形进行一定时间的积分解模得到量子态信息。
8.根据权利要求2所述的反馈控制装置,初始反馈控制波形到达射频开关的时间和射频开关响应不同量子态信息的高低电平控制信号的时间是对齐的。
9.一种基于射频开关的量子计算低延时反馈控制方法,包括:
操作S1:通过读取AWG发出读取激励波形;
操作S2:通过DAQ模块采集所述读取激励波形与量子比特读取腔耦合后生成的读取反馈波形并解模出量子态信息,同时根据实时的量子态信息生成不同时序的高低电平控制信号;
操作S3:使控制AWG按设定时序发出初始反馈控制波形;以及
操作S4:使射频开关在所述高低电平控制信号的作用下通断,从而使得所述初始反馈控制波形响应于射频开关的通断得到最终反馈控制波形作用于量子芯片。
CN202211220052.0A 2022-09-30 2022-09-30 基于射频开关的量子计算低延时反馈控制装置及方法 Active CN115600680B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211220052.0A CN115600680B (zh) 2022-09-30 2022-09-30 基于射频开关的量子计算低延时反馈控制装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211220052.0A CN115600680B (zh) 2022-09-30 2022-09-30 基于射频开关的量子计算低延时反馈控制装置及方法

Publications (2)

Publication Number Publication Date
CN115600680A CN115600680A (zh) 2023-01-13
CN115600680B true CN115600680B (zh) 2023-04-21

Family

ID=84845836

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211220052.0A Active CN115600680B (zh) 2022-09-30 2022-09-30 基于射频开关的量子计算低延时反馈控制装置及方法

Country Status (1)

Country Link
CN (1) CN115600680B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108805293A (zh) * 2018-06-26 2018-11-13 清华大学 基于超导量子计算的多比特操控系统及方法
CN109542028A (zh) * 2018-04-28 2019-03-29 合肥本源量子计算科技有限责任公司 一种量子测控系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4071615A4 (en) * 2021-02-07 2022-10-12 Tencent Technology (Shenzhen) Company Limited QUANTUM ERROR CORRECTION DECODE SYSTEM AND METHOD, FAILURE TOLERANT QUANTUM ERROR CORRECTION SYSTEM AND CHIP

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109542028A (zh) * 2018-04-28 2019-03-29 合肥本源量子计算科技有限责任公司 一种量子测控系统
CN108805293A (zh) * 2018-06-26 2018-11-13 清华大学 基于超导量子计算的多比特操控系统及方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
Cheng Guo.Low-latency readout electronics for dynamic superconducting quantum computing.《AIP Advances》.2022,第1-14页. *
Yuchen Yang.An FPGA-Based Low latency AWG for Superconducting Quantum Computers.《IEEE》.2021,第1-15页. *
徐昱.超导量子计算室温电子学读出系统研究.《中国博士学位论文全文数据库》.2019,A005-33. *
谢馥芯.基于软件无线电的高普效通信系统的研究与实现.《中国优秀硕士学位论文全文数据库》.2019,I136-579. *

Also Published As

Publication number Publication date
CN115600680A (zh) 2023-01-13

Similar Documents

Publication Publication Date Title
KR102374380B1 (ko) 인공지능 칩 테스트 방법, 장치, 기기 및 저장매체
US7528756B2 (en) Analog-to-digital converter system with increased sampling frequency
US7792154B2 (en) Controlling asynchronous clock domains to perform synchronous operations
CN100413073C (zh) 用于避免多电源输入/输出的瞬态短路电流的集成电路
US6943605B2 (en) Scan cell designs for a double-edge-triggered flip-flop
CN114325458B (zh) 一种开关电源的测试方法、系统、装置、设备及存储介质
CN102495356B (zh) 扫描链异步复位寄存器复位端口处理方法
US9891279B2 (en) Managing IR drop
US7889785B2 (en) Method, system and apparatus for quantifying the contribution of inter-symbol interference jitter on timing skew budget
CN115600680B (zh) 基于射频开关的量子计算低延时反馈控制装置及方法
CN101621294B (zh) 一种控制逻辑电路以及一种逐次逼近型模数转换器
CN117572217A (zh) 一种集成电路测试激励方法、装置、设备及存储介质
EP2772861A1 (en) Semiconductor test device and semiconductor test method
US6973609B2 (en) Scan cell circuit and scan chain consisting of same for test purpose
JP2002340986A (ja) 半導体集積回路、および半導体集積回路の故障検出方法
CN110032792B (zh) 一种超导数字电路设计方法
CN112540665B (zh) 存储器频率切换装置和方法
CN116338444A (zh) 测试电路及其工作方法
JP2003066123A (ja) テスト方法およびテスト装置並びにテスト装置の構築方法
EP1159784A1 (en) Reducing digital switching noise in mixed signal ic's
CN113985960A (zh) 系统时钟无毛刺切换电路及其复位实现方法
US6653880B2 (en) Semiconductor integrated circuit device forming power sources having different voltages for operating circuit blocks
US6163874A (en) Apparatus and method for doubling speed of random events generator
WO2023166877A1 (ja) 処理方法、非同期式回路、および論理回路
JP4675835B2 (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant