发明内容
鉴于此,有必要提供一种可实现线上对CPLD进行快速烧录的烧录系统以其烧录方法。
一种烧录系统,包括:
一上位机,所述上位机用于将待烧录信号转换为第一总线信号;
第一信号转换模块,所述第一信号转换模块与所述上位机相连以接收所述第一总线信号;及
一计算模块,所述计算模块为待烧录模块,所述计算模块包括第二信号转换模块以及第一烧录接口,所述第二信号转换模块与所述上位机相连接以接收所述第一总线信号,所述第一烧录接口分别连接所述第一信号转换模块以及所述第二信号转换模块;
当所述计算模块正常工作时,所述第二信号转换模块将所述第一总线信号转换为第一时钟信号及第一数据信号输出至所述第一烧录接口以对所述计算模块进行烧录;
当所述计算模块烧录失败导致所述第二信号转换模块无法处理所述第一总线信号或所述计算模块未设置程序时,所述第一信号转换模块将所述第一总线信号转换为第二时钟信号以及第二数据信号输出至所述第一烧录接口以对所述计算模块进行烧录。
进一步的,当所述计算模块正常工作时,所述第二信号转换模块将所述第一总线信号转换为第一时钟信号、第一数据信号以及第一模式选择信号输出至所述第一烧录接口以对所述计算模块进行烧录;当所述计算模块烧录失败导致所述第二信号转换模块无法处理所述第一总线信号或所述计算模块未设置程序时,所述第一信号转换模块将所述第一总线信号转换为第二时钟信号、第二数据信号以及第二模式选择信号输出至所述第一烧录接口以对所述计算模块进行烧录。
进一步的,所述上位机包括第一输出端,所述第二信号转换模块包括第一输入端、第二输入端、第一输出端、第二输出端及第三输出端,所述第二信号转换模块通过所述第一输入端连接于所述上位机的第一输出端以接收所述第一总线信号。
进一步的,所述第一烧录接口包括第一输出端、第一输入端、第二输入端以及第三输入端,所述第一烧录接口的第一输出端连接于所述第二信号转换模块的第二输入端,所述第一烧录接口的第一输入端连接于所述第二信号转换模块的第一输出端,所述第一烧录接口的第二输入端连接于所述第二信号转换模块的第二输出端,所述第一烧录接口的第三输入端连接于所述第二信号转换模块的第三输出端。
进一步的,所述第一信号转换模块包括第一输入端、第一输出端、第二输出端、第三输出端以及第四输出端,所述第一信号转换模块的第一输入端连接于所述上位机的第一输出端以接收所述第一总线信号,所述第一信号转换模块的第一输出端连接所述第一烧录接口的第一输出端,所述第一信号转换模块的第二输出端连接所述第一烧录接口的第一输入端,所述第一信号转换模块的第三输出端连接所述第一烧录接口的第二输入端,所述第一信号转换模块的第四输出端连接所述第一烧录接口的第三输入端。
进一步的,所述第一总线信号的时钟信号的下降沿至上升沿这一周期内,所述计算模块写入或读取一个完整的烧录信号。
进一步的,所述第一总线信号为一串行总线信号。
进一步的,所述第一总线信号为同步两线式串行数据总线信号。
进一步的,所述计算模块为一可编程逻辑器件。
一种烧录方法,包括:
转换待烧录信号为第一总线信号;
输出对第一总线信号至计算模块及第一信号转换模块;
判断所述计算模块是否能够将所述第一总线信号转换为JTAG接口信号;
通过过计算模块转换第一总线信号为JTAG接口信号;
通过第一信号转换模块转换所述第一总线信号为JTAG接口信号;
进行烧录。
所述烧录系统可以加速烧录过程,并且通过所述第一信号转换模块,所述烧录系统可以在待烧录模块烧录失败时继续进行线上烧录。
具体实施方式
请参考图1,本发明烧录系统100包括一上位机11、一计算模块12以及第一信号转换模块13。
所述上位机11包括一输出端111。所述输出端111连接于所述计算模块12以及所述第一信号转换模块13。
所述上位机11用于将待烧录信号转换为第一总线信号并通过所述输出端111输出所述第一总线信号。所述上位机11用于对所述计算模块12进行烧录,即所述计算模块12为待烧录模块。
所述计算模块12包括第二信号转换模块121以及第一烧录接口122。
所述第二信号转换模块121包括第一输入端1210、第二输入端1211、第一输出端1212、第二输出端1213及第三输出端1214。所述第二信号转换模块121通过所述第一输入端1210连接于所述上位机11的所述输出端111以接收所述第一总线信号。
所述第一烧录接口122包括第一输出端1221、第一输入端1222、第二输入端1223以及第三输入端1224。所述第一烧录接口122的所述第一输出端1221连接于所述第二信号转换模块121的第二输入端1211。所述第一烧录接口122的第一输入端1222连接于所述第二信号转换模块121的第一输出端1212。所述第一烧录接口122的第二输入端1223连接于所述第二信号转换模块121的第二输出端1213。所述第一烧录接口122的第三输入端1224连接于所述第二信号转换模块121的第三输出端1214。
所述第一信号转换模块13包括第一输入端130、第一输出端131、第二输出端132、第三输出端133以及第四输出端134。所述第一信号转换模块 13的第一输入端130连接于所述上位机11的输出端111以接收所述第一总线信号。所述第一信号转换模块13的第一输出端131连接所述第一烧录接口122的第一输出端1221。所述第一信号转换模块13的第二输出端132连接所述第一烧录接口122的第一输入端1222。所述第一信号转换模块13的第三输出端133连接所述第一烧录接口122的第二输入端1223。所述第一信号转换模块13的第四输出端133连接所述第一烧录接口122的第三输入端1224。所述第一信号转换模块13还通过第一输出端131输出第三数据信号至所述第一烧录接口122的第一输出端1221以模拟测试数据信号输出。
所述第一烧录接口122用于接受烧录信号,所述烧录信号包括但不限于时钟信号、数据信号以及模式选择信号。
使用时,所述上位机11通过所述输出端111输出第一总线信号。所述计算模块12的第二信号转换模块121通过第一输入端1210接收所述第一总线信号。当所述计算模块12接收所述第一总线信号时,所述计算模块12通过第一输出引脚1212输出第一数据信号至所述第一烧录接口122的第一输入端1222,所述计算模块12通过第二输出引脚1213输出第一模式选择信号至所述第一烧录接口122的第二输入端1223,所述计算模块12通过第三输出引脚1214输出第一时钟信号至所述第一烧录接口122的第三输入端1224。所述第一烧录接口122的第一输出端1221用于输出第一测试信号至所述第二信号转换模块121的第一输入端1211。
本实施方式中,所述计算模块12为一可编程逻辑器件。所述第一烧录接口122为JTAG接口。所述计算模块12中内建有一个TAP(test access port)(图未示)以接收JTAG接口的信号。
本实施方式中,所述第一信号转换模块13为信号扩展器,用于将所述第一总线信号转换为通用输入输出总线信号。
本实施方式中,所述第一总线信号为同步两线式串行数据总线(I2C)信号。
当所述计算模块12工作正常时,所述计算模块12接收所述上位机11输出所述I2C信号,所述第二信号转换模块121将所述I2C信号转换为第一时钟信号、第一模式选择信号以及第一数据信号输出至所述第一烧录接口122,所述第一烧录接口122通过第一输出端1221输出第一测试信号以完成对所述计算模块12内目标节点的读/写测试。
当所述计算模块12烧录失败或无程序时,即第二信号转换模块121无法正常工作时,所述第一信号转换模块13接收所述I2C信号,所述第一信号转换模块13将所述I2C信号转换为第二时钟信号、第二数据信号及第二模式选择信号。所述第一信号转换模块13通过第二输出端132输出所述第二数据信号至所述第一烧录接口122的第一输入端1222。所述第一信号转换模块13通过第三输出端133输出所述第二模式选择信号至所述第一烧录接口122的第二输入端1223。所述第一信号转换模块13通过第四输出端133输出所述第二时钟信号至所述第一烧录接口122的第三输入端1224。所述第一烧录接口122通过所述第二时钟信号、第二数据信号以及第二模式选择信号对所述计算模块12内目标节点进行读/写测试。所述第一信号转换模块13通过第一输出端131输出第二测试信号。
本实施方式中,所述I2C信号的时钟信号的下降沿至上升沿这一周期内,所述计算模块12写入/读取一个完整的烧录信号,如此将不需要对烧录信号进行暂存,可以实现快速烧录。
请参考图2,本发明还揭示了一种基于所述烧录系统100的烧录方法200。所述烧录方法200包括:
步骤201,转换待烧录信号为第一总线信号;
步骤202,输出对第一总线信号至计算模块及第一信号转换模块;
步骤203,判断所述计算模块是否能够将所述第一总线信号转换为JTAG接口信号,若是,到步骤204,若否,到步骤205;
步骤204,通过计算模块转换第一总线信号为JTAG接口信号;
步骤205,通过第一信号转换模块转换所述第一总线信号为JTAG接口信号;
步骤206,进行烧录。
所述烧录系统100可以加速烧录过程,并且通过增加所述第一信号转换模块13,所述烧录系统100可以在待烧录模块烧录失败时继续进行线上烧录。
最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。