CN115458536A - 可拉伸像素阵列基板 - Google Patents
可拉伸像素阵列基板 Download PDFInfo
- Publication number
- CN115458536A CN115458536A CN202211213652.4A CN202211213652A CN115458536A CN 115458536 A CN115458536 A CN 115458536A CN 202211213652 A CN202211213652 A CN 202211213652A CN 115458536 A CN115458536 A CN 115458536A
- Authority
- CN
- China
- Prior art keywords
- island
- edge
- stretchable
- islands
- pixel array
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 93
- 230000002093 peripheral effect Effects 0.000 claims abstract description 39
- 230000001154 acute effect Effects 0.000 claims description 8
- 238000005452 bending Methods 0.000 claims description 4
- 239000004065 semiconductor Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 5
- WYTGDNHDOZPMIW-RCBQFDQVSA-N alstonine Natural products C1=CC2=C3C=CC=CC3=NC2=C2N1C[C@H]1[C@H](C)OC=C(C(=O)OC)[C@H]1C2 WYTGDNHDOZPMIW-RCBQFDQVSA-N 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 2
- 229920001230 polyarylate Polymers 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 229920012266 Poly(ether sulfone) PES Polymers 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 239000004417 polycarbonate Substances 0.000 description 1
- 239000011112 polyethylene naphthalate Substances 0.000 description 1
- -1 polyethylene terephthalate Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1218—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
- H01L27/1244—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0277—Bendability or stretchability details
- H05K1/0283—Stretchable printed circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开一种可拉伸像素阵列基板,包括基底、多个像素结构及电连接至多个像素结构的栅极驱动电路。基底具有主动区及主动区外的周边区。周边区具有多个开口,以定义周边区的多个第一岛、多个第二岛及多个第一桥。每一第一岛的面积大于每一第二岛的面积。多个第一桥的至少一部分连接于多个第一岛与多个第二岛之间。多个像素结构设置于基底的主动区。栅极驱动电路包括设置于多个第一岛的多个第一部以及设置于多个第二岛且电连接至多个第一部的多个第二部。
Description
技术领域
本发明涉及一种像素阵列基板,且特别是涉及一种可拉伸像素阵列基板。
背景技术
随着电子技术的高度发展,电子产品不断推陈出新。为使电子产品能应用于各种不同的领域,可拉伸、轻薄及外型不受限的特性逐渐受到重视。也就是说,电子产品逐渐被要求依据不同的应用方式以及应用环境而具有不同的外型,因此电子产品需具有可拉伸性。
然而,电子产品在被拉伸的状态下,可能会因为承受应力造成结构上的断裂,甚至进一步造成内部线路的断路。因此,如何使可拉伸的电子产品具有良好的制造良率(yield)及产品可靠度(reliability),实为目前亟欲解决的课题。
发明内容
本发明提供一种可拉伸像素阵列基板,可拉伸性佳。
本发明的可拉伸像素阵列基板,包括基底、多个像素结构及电连接至多个像素结构的栅极驱动电路。基底具有主动(有源)区及主动区外的周边区。周边区具有多个开口,以定义周边区的多个第一岛、多个第二岛及多个第一桥。每一第一岛的面积大于每一第二岛的面积。多个第一桥的至少一部分连接于多个第一岛与多个第二岛之间。多个像素结构设置于基底的主动区。栅极驱动电路包括设置于多个第一岛的多个第一部以及设置于多个第二岛且电连接至多个第一部的多个第二部。
在本发明的一实施例中,上述的每一第一岛具有上缘、下缘、第一侧边及第二侧边,上缘设置于下缘的对向,第一侧边连接于上缘与下缘之间,第二侧边设置于第一侧边的对向且连接于上缘与下缘之间,上缘的长度大于或等于下缘的长度,且第一侧边的长度及第二侧边的长度小于下缘的长度。
在本发明的一实施例中,上述的每一第二岛具有邻近于第一岛的一第一侧边,且第二岛的第一侧边与第一岛的第一侧边夹有一锐角。
在本发明的一实施例中,上述的锐角为θ,且8°≤θ≤40°。
在本发明的一实施例中,上述的锐角为θ,且10°≤θ≤35°。
在本发明的一实施例中,上述的第一岛在平行于第一侧边的方向上具有宽度b,设置于第一岛上的栅极驱动电路的第一部在方向上具有宽度a,且b/6≤a≤2b/3。
在本发明的一实施例中,上述的栅极驱动电路的第一部具有彼此相对的第一边缘及第二边缘,第一边缘及第二边缘分别相邻于第一岛的上缘及下缘,栅极驱动电路的第一部的第二边缘具有朝第一边缘内凹的弧状结构。
在本发明的一实施例中,上述的栅极驱动电路的第一部的弧状结构与第一岛的下缘的距离随着远离第一岛的第一侧边而逐渐改变。
在本发明的一实施例中,上述的基底的周边区的每一第一岛包括第一部及第二部;基底的周边区还具有第二桥,第二桥连接于第一岛的第一部与第一岛的第二部之间;基底的周边区更具有弯曲蛇状结构,弯曲蛇状结构设置于第二桥的对向且连接于第一岛的第一部与第一岛的第二部之间。
在本发明的一实施例中,上述的栅极驱动电路的多个第一部包括多个主动元件,且多个第二部包括多个被动(无源)元件。
在本发明的一实施例中,上述的每一第一岛具有上缘、下缘、第一侧边及第二侧边,上缘设置于下缘的对向,第一侧边连接于上缘与下缘之间,第二侧边设置于第一侧边的对向且连接于上缘与下缘之间,上缘的长度大于或等于下缘的长度,第一侧边的长度及第二侧边的长度小于下缘的长度,且多个主动元件沿着第一岛的上缘排列。
在本发明的一实施例中,上述的基底的周边区的多个第一岛、基底的周边区的多个第二岛、基底的周边区的多个第一桥及栅极驱动电路分为多个结构单元,每一结构单元至少包括第一岛、相邻于第一岛的第二岛、连接于第一岛与第二岛之间的一第一桥以及分别设置于第一岛与第二岛上的栅极驱动电路的一第一部及栅极驱动电路的一第二部;多个结构单元排成多个结构单元行与多个结构单元列,且一结构单元列与下一结构单元列互为镜像对称。
在本发明的一实施例中,属于上述的同一结构单元列且分别属于相邻两结构单元行的多个结构单元的多个第一岛的弯曲方向相反。
在本发明的一实施例中,上述的结构单元行与下一结构单元行互为镜像对称。
在本发明的一实施例中,上述的每一结构单元还包括相邻于第一岛的另一第二岛,每一结构单元的第二岛及另一第二岛分别位于第一岛的相对两侧;每一结构单元还包括连接于第一岛与另一第二岛之间的另一第一桥;每一结构单元还包括栅极驱动电路的另一第二部,且栅极驱动电路的另一第二部设置于另一第二岛。
附图说明
图1为本发明一实施例的可拉伸像素阵列基板10的俯视示意图;
图2为本发明一实施例的可拉伸像素阵列基板10的一个结构单元U的放大示意图;
图3为本发明一实施例的可拉伸像素阵列基板10的剖面示意图;
图4为本发明一实施例的栅极驱动电路200的等效电路示意图;
图5为本发明一实施例的可拉伸像素阵列基板10的栅极驱动电路200的第一部210的多个主动元件211的示意图;
图6为本发明另一实施例的可拉伸像素阵列基板10A的第一岛121及栅极驱动电路200的第一部210的示意图;
图7为本发明又一实施例的可拉伸像素阵列基板10B的第一岛121及栅极驱动电路200的第一部210的示意图;
图8为本发明再一实施例的可拉伸像素阵列基板10C的俯视示意图;
图9为本发明一实施例的可拉伸像素阵列基板10D的俯视示意图;
图10为本发明一实施例的可拉伸像素阵列基板10D的一个结构单元UD的放大示意图。
符号说明
10、10A、10B、10C、10D:可拉伸像素阵列基板
100:基底
110:主动(有源)区
111:岛
112:桥
113、128:开口
120:周边区
121:第一岛
121-1:第一部
121-2:第二部
121a、122a:上缘
121b、122b:下缘
121c、122c:第一侧边
121d、122d:第二侧边
122:第二岛
123、124、125、126、127:第一桥
129:第二桥
200:栅极驱动电路
210:第一部
210a:第一边缘
210b:第二边缘
210bs:弧状结构
211:主动(有源)元件
220:第二部
222:被动(无源)元件
a、b:宽度
C:结构单元行
D:距离
d1:方向
GI:第一绝缘层
L:元件层
LED:发光二极管元件
L121a、L122a、L121b、L122b、L121c、L122c、L121d、L122d:长度
p:接垫
PL:第二绝缘层
PX:像素结构
R:结构单元列
SN:弯曲蛇状结构
T1:第一晶体管
T1a、211a:第一端
T1b、211b:第二端
T1c、211c:控制端
T1d、211d:半导体图案
U、UD:结构单元
θ:锐角
I-I’:剖线
具体实施方式
现将详细地参考本发明的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。
应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者中间元件可以也存在。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,不存在中间元件。如本文所使用的,“连接”可以指物理及/或电连接。再者,“电连接”或“耦合”可以是两元件间存在其它元件。
本文使用的“约”、“近似”、或“实质上”包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,“约”可以表示在所述值的一个或多个标准偏差内,或±30%、±20%、±10%、±5%内。再者,本文使用的“约”、“近似”或“实质上”可依光学性质、蚀刻性质或其它性质,来选择较可接受的偏差范围或标准偏差,而可不用一个标准偏差适用全部性质。
除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本发明的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。
图1为本发明一实施例的可拉伸像素阵列基板10的俯视示意图。图2为本发明一实施例的可拉伸像素阵列基板10的一个结构单元U的放大示意图。
请参照图1,可拉伸像素阵列基板10包括基底100。基底100具有弹性及可延展性。举例而言,在本实施例中,基底100的材质可包括聚酰亚胺(polyimide;PI)、聚萘二甲酸乙醇酯(polyethylene naphthalate;PEN)、聚对苯二甲酸乙二酯(polyethyleneterephthalate;PET)、聚碳酸酯(polycarbonates;PC)、聚醚砜(polyether sulfone;PES)或聚芳基酸酯(polyarylate)、其它合适的材料或前述至少两种材料的组合,但本发明不以此为限。
基底100具有主动区110及主动区110外的周边区120。在本实施例中,主动区110是用以显示画面的显示区,而周边区120位于显示区的至少一侧旁。举例而言,在本实施例中,周边区120可以是包围主动区110的口字形区域,但本发明不以此为限。
请参照图1及图2,基底100的周边区120具有多个开口128,以定义周边区120的多个第一岛121、多个第二岛122及多个第一桥123、124、125、126、127。每一第一岛121的面积大于每一第二岛122的面积,且多个第一桥123、124、125、126、127的至少一部分连接于多个第一岛121与多个第二岛122之间。
请参照图2,在本实施例中,每一第一岛121具有上缘121a、下缘121b、第一侧边121c及第二侧边121d,上缘121a设置于下缘121b的对向,第一侧边121c连接于上缘121a与下缘121b之间,第二侧边121d设置于第一侧边121c的对向且连接于上缘121a与下缘121b之间,上缘121a的长度L121a大于或等于下缘L121b的长度,且第一侧边121c的长度L121c及第二侧边121d的长度L121d小于下缘121b的长度L121b。简言之,在本实施例中,第一岛121可以是长形区域。此外,在本实施例中,第一岛121的上缘121a的长度L121a可介于100μm到800μm之间;较佳地是,第一岛121的上缘121a的长度L121a可介于300μm到700μm之间;但本发明不以此为限。
在本实施例中,每一第二岛122具有上缘122a、下缘122b、第一侧边122c及第二侧边122d,上缘122a设置于下缘122b的对向,第一侧边122c连接于上缘122a与下缘122b之间,第二侧边122d设置于第一侧边122c的对向且连接于上缘122a与下缘122b之间,上缘122a的长度L122a实质上等于下缘L122b的长度,且第一侧边122c的长度L122c及第二侧边122d的长度L122d实质上等于下缘122b的长度L122b。简言之,在本实施例中,第二岛122可以是正方形区域,且呈长形的第一岛121的面积大于呈正方形的第二岛122的面积。举例而言,在本实施例中,第一岛121的面积可大于第二岛122的面积的2倍,但本发明不以此为限。
在本实施例中,多个第一桥123、124、125、126、127包括第一桥123、第一桥124、第一桥125、第一桥126及第一桥127,其中第一桥123及第一桥124分别连接于第一岛121的第一侧边121c及第二侧边121d,第一桥123c连接于第一岛121的第一侧边121c与第二岛122的第一侧边122c之间,且第一桥125、第一桥126及第一桥127分别连接于第二岛122的上缘122a、第二侧边122d及下缘122b。也就是说,在本实施例中,面积较大的第一岛121的左右两边与多个第一桥123、124连接,但面积较大的第一岛121的上下两边则无与任何桥连接,而面积较小的第二岛122的上下左右四个边分别与多个第一桥123、125、126、127连接。
请参照图2,在本实施例中,第二岛122具有邻近于第一岛121的第一侧边122c,第二岛122的第一侧边122c与第一岛121的第一侧边121c夹有锐角θ。举例而言,在本实施例中,8o≤θ≤40o;较佳地是,10o≤θ≤35o,但本发明不以此为限。
请参照图1,在本实施例中,基底100的主动区110具有多个开口113,以定义基底100的主动区110的多岛111及多个桥112,其中相邻的两个岛111通过一个桥112彼此连接。在本实施例中,基底100的主动区110的多岛111的面积实质上相同,而不像基底100的周边区120具有面积不同的第一岛121及第二岛122。在本实施例中,周边区120的小岛(即第二岛122)的面积可大于或等于主动区110的岛111的面积。
图3为本发明一实施例的可拉伸像素阵列基板10的剖面示意图。图3对应图1的剖线I-I’。
请参照图1及图3,可拉伸像素阵列基板10还包括元件层L(标示于图3)。元件层L具有多个像素结构PX。多个像素结构PX设置于基底100的主动区110。详细而言,在本实施例中,多个像素结构PX可分别设置于主动区110的多个岛111上。
请参照图3,举例而言,在本实施例中,每一像素结构PX可包括第一晶体管T1、一对接垫p及发光二极管元件LED,第一晶体管T1具有第一端T1a、第二端T1b、控制端T1c及半导体图案T1d,第一端T1a及第二端T1b分别电连接至半导体图案T1d的不同两区,第一绝缘层GI夹设于第一晶体管T1的控制端T1c与半导体图案T1d之间,第二绝缘层PL夹设于第一晶体管T1与一对接垫p之间,一对接垫p电连接至第一晶体管T1的第二端T1b,且发光二极管元件LED的一对电极(未绘示)电连接至一对接垫p。在本实施例中,每一像素结构PX可选择性地还包括一第二晶体管(未绘示),其中第二晶体管具有第一端、第二端及控制端,且第二晶体管的第二端电连接至第一晶体管T1的控制端T1c;但本发明不以此为限。
图4为本发明一实施例的栅极驱动电路200的等效电路示意图。请参照图1、图2、图3及图4,可拉伸像素阵列基板10的元件层L还具有栅极驱动电路200。栅极驱动电路200电连接至多个像素结构PX。具体而言,在本实施例中,每一像素结构PX还包括扫描线(未绘示),其中扫描线电连接至前述的像素结构PX的第二晶体管的控制端,而栅极驱动电路200电连接至扫描线。
请参照图1及图2,栅极驱动电路200包括多个第一部210及多个第二部220。栅极驱动电路200的多个第一部210设置于基底100的周边区120的多个第一岛121上。栅极驱动电路200的多个第二部220设置于基底100的周边区120的多个第二岛122上,且电连接至多个第一部210。栅极驱动电路200的第一部210及第二部220分别设置于面积不同的第一岛121及第二岛122上,可使可拉伸像素阵列基板10被挠曲时,栅极驱动电路200不易损坏,进而提升可拉伸性。
图5示出本发明一实施例的可拉伸像素阵列基板10的栅极驱动电路200的第一部210的多个主动元件211。图5省略栅极驱动电路200的第二部220。
请参照图1、图2及图5,在本实施例中,栅极驱动电路200的第一部210包括多个主动元件211,且栅极驱动电路200的第二部220包括多个被动元件222。举例而言,在本实施例中,栅极驱动电路200的第一部210的主动元件211可以是薄膜晶体管,栅极驱动电路200的第二部220的被动元件222可以是导线(例如但不限于:电源线)。请参照图5,每一主动元件211(即薄膜晶体管)具有第一端211a、第二端211b、控制端211c及半导体图案211d,第一端211a及第二端211b分别电连接至半导体图案211d的不同两区,第一绝缘层GI(可参考图2)夹设于控制端211c与半导体图案211d之间。在本实施例中,栅极驱动电路200的第一部210的边界可用第一绝缘层GI(可参考图2)的侧壁(未标示)来界定。在本实施例中,栅极驱动电路200的第一部210的多个主动元件211可沿着基底100的第一岛121的上缘121a排列。
请参照图2,在本实施例中,基底100的周边区120的第一岛121在平行于第一侧边121c的方向d1上具有宽度b,设置于第一岛121上的栅极驱动电路200的第一部210在方向d1上具有宽度a,且b/6≤a≤2b/3。栅极驱动电路200的第一部210未占满整个第一岛121的面积,栅极驱动电路200的第一部210是往离第一桥123、124较远的区域设置而尽量不设置在离第一桥123、124较近的区域。由此,栅极驱动电路200的第一部210可避开应力集中区(即,第一岛121中离第一桥123、124较近的区域),进而提升可拉伸像素阵列基板10的可拉伸性。在本实施例,10μm≤b≤250μm,但本发明不以此为限。
请参照图1,在本实施例中,基底100的周边区120的多个第一岛121、基底100的周边区120的多个第二岛122、基底100的周边区120的多个第一桥123、124、125、126、127及栅极驱动电路200可分为多个结构单元U。每一结构单元U至少包括一个第一岛121、相邻于第一岛121的一个第二岛122、连接于第一岛121与第二岛122之间的一个第一桥123以及分别设置于第一岛121与第二岛122上的栅极驱动电路200的第一部210及第二部220。
在本实施例中,多个结构单元U可排成多个结构单元行C与多个结构单元列R,且一结构单元列R与下一结构单元列R可互为镜像对称。此外,在本实施例中,属于同一结构单元列R且分别属于相邻两结构单元行C的多个结构单元U的多个第一岛121的弯曲方向相反。举例而言,在本实施例中,属于最上方的同一结构单元列R且分别属于左右相邻的两结构单元行C的多个结构单元U的多个第一岛121分别朝上方及下方弯曲,但本发明不以此为限。
在此必须说明的是,下述实施例沿用前述实施例的元件标号与部分内容,其中采用相同的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,下述实施例不再重述。
图6示出本发明另一实施例的可拉伸像素阵列基板10A的第一岛121及栅极驱动电路200的第一部210。
请参照图6,在本实施例中,栅极驱动电路200的第一部210具有彼此相对的第一边缘210a及第二边缘210b,第一边缘210a及第二边缘210b分别相邻于第一岛121的上缘121a及下缘121b,栅极驱动电路200的第一部210的第二边缘210b具有朝向第一边缘210a内凹的弧状结构210bs。栅极驱动电路200的第一部210的弧状结构210bs与第一岛121的下缘121b的距离D随着远离第一岛121的第一侧边121c而逐渐改变。具体而言,栅极驱动电路200的第一部210的弧状结构210bs与第一岛121的下缘121b的距离D随着远离第一岛121的第一侧边121c先渐增再渐减。栅极驱动电路200的第一部210的弧状结构210bs为一种抗应变设计。通过弧状结构210bs,可拉伸像素阵列基板10A的可拉伸性能进一步提升。
图7示出本发明又一实施例的可拉伸像素阵列基板10B的第一岛121及栅极驱动电路200的第一部210。
请参照图7,在本实施例中,第一岛121包括第一部121-1及第二部121-2;基底100的周边区120更具有第二桥129,第二桥129连接于第一岛121的第一部121-1与第一岛121的第二部121-2之间;基底100的周边区120更具有弯曲蛇状结构SN,弯曲蛇状结构SN设置于第二桥129的对向且连接于第一岛121的第一部121-1与第二部121-2之间。弯曲蛇状结构SN为另一种抗应变设计。通过弯曲蛇状结构SN,可拉伸像素阵列基板10B的可拉伸性能进一步提升。
图8为本发明再一实施例的可拉伸像素阵列基板10C的俯视示意图。图8的可拉伸像素阵列基板10C与图1的可拉伸像素阵列基板10类似,说明两者的差异如下。
请参照图8,在本实施例中,不但一结构单元列R与下一结构单元列R互为镜像对称,且结构单元行C与下一结构单元行C也互为镜像对称。
图9为本发明一实施例的可拉伸像素阵列基板10D的俯视示意图。图10为本发明一实施例的可拉伸像素阵列基板10D的一个结构单元UD的放大示意图。
图9的可拉伸像素阵列基板10D及图10的结构单元UD分别与图1的可拉伸像素阵列基板10及图2的结构单元U类似,说明其差异如下。
请参照图9及图10,在本实施例中,每一结构单元UD还包括相邻于第一岛121的另一第二岛122,每一结构单元UD的一第二岛122及另一第二岛122分别位于第一岛121的相对两侧。每一结构单元UD还包括连接于第一岛121与另一第二岛122之间的另一第一桥124,第一桥123连接于一第二岛122与第一岛121的第一侧边121c之间,且另一第一桥124连接于另一第二岛122与第一岛121的第二侧边121d之间。每一结构单元UD还包括栅极驱动电路200的另一第二部220,且栅极驱动电路200的另一第二部220设置于另一第二岛122上。
Claims (15)
1.一种可拉伸像素阵列基板,包括:
基底,具有主动区及该主动区外的周边区,其中该周边区具有多个开口,以定义该周边区的多个第一岛、多个第二岛及多个第一桥,每一该第一岛的面积大于每一该第二岛的面积,且该些第一桥的至少一部分连接于该些第一岛与该些第二岛之间;
多个像素结构,设置于该基底的该主动区;以及
栅极驱动电路,电连接至该些像素结构且包括:
多个第一部,设置于该基底的该周边区的该些第一岛;以及
多个第二部,设置于该基底的该周边区的该些第二岛,且电连接至该些第一部。
2.如权利要求1所述的可拉伸像素阵列基板,其中每一该第一岛具有上缘、下缘、第一侧边及第二侧边,该上缘设置于该下缘的对向,该第一侧边连接于该上缘与该下缘之间,该第二侧边设置于该第一侧边的对向且连接于该上缘与该下缘之间,该上缘的长度大于或等于该下缘的长度,且该第一侧边的长度及该第二侧边的长度小于该下缘的长度。
3.如权利要求2所述的可拉伸像素阵列基板,其中每一该第二岛具有邻近于该第一岛的第一侧边,且该第二岛的该第一侧边与该第一岛的该第一侧边夹有锐角。
4.如权利要求3所述的可拉伸像素阵列基板,其中该锐角为θ,且8°≤θ≤40°。
5.如权利要求4所述的可拉伸像素阵列基板,其中该锐角为θ,且10°≤θ≤35°。
6.如权利要求2所述的可拉伸像素阵列基板,其中该第一岛在平行于该第一侧边的方向上具有宽度b,设置于该第一岛上的该栅极驱动电路的该第一部在该方向上具有宽度a,且b/6≤a≤2b/3。
7.如权利要求1所述的可拉伸像素阵列基板,其中该栅极驱动电路的该第一部具有彼此相对的第一边缘及第二边缘,该第一边缘及该第二边缘分别相邻于该第一岛的该上缘及该下缘,该栅极驱动电路的该第一部的该第二边缘具有朝该第一边缘内凹的弧状结构。
8.如权利要求7所述的可拉伸像素阵列基板,其中该栅极驱动电路的该第一部的该弧状结构与该第一岛的该下缘的距离随着远离该第一岛的该第一侧边而逐渐改变。
9.如权利要求1所述的可拉伸像素阵列基板,其中该基底的该周边区的每一该第一岛包括第一部及第二部;该基底的该周边区还具有第二桥,该第二桥连接于该第一岛的该第一部与该第一岛的该第二部之间;该基底的该周边区还具有弯曲蛇状结构,该弯曲蛇状结构设置于该第二桥的对向且连接于该第一岛的该第一部与该第一岛的该第二部之间。
10.如权利要求1所述的可拉伸像素阵列基板,其中该栅极驱动电路的该些第一部包括多个主动元件,且该些第二部包括多个被动元件。
11.如权利要求10所述的可拉伸像素阵列基板,其中每一该第一岛具有上缘、下缘、第一侧边及第二侧边,该上缘设置于该下缘的对向,该第一侧边连接于该上缘与该下缘之间,该第二侧边设置于该第一侧边的对向且连接于该上缘与该下缘之间,该上缘的长度大于或等于该下缘的长度,该第一侧边的长度及该第二侧边的长度小于该下缘的长度,且该些主动元件沿着该第一岛的该上缘排列。
12.如权利要求1所述的可拉伸像素阵列基板,其中该基底的该周边区的该些第一岛、该基底的该周边区的该些第二岛、该基底的该周边区的该些第一桥及该栅极驱动电路分为多个结构单元,每一该结构单元至少包括该第一岛、相邻于该第一岛的该第二岛、连接于该第一岛与该第二岛之间的该第一桥以及分别设置于该第一岛与该第二岛上的该栅极驱动电路的该第一部及该栅极驱动电路的该第二部;该些结构单元排成多个结构单元行与多个结构单元列,且该结构单元列与下一该结构单元列互为镜像对称。
13.如权利要求12所述的可拉伸像素阵列基板,其中属于同一该结构单元列且分别属于相邻两该结构单元行的该些结构单元的该些第一岛的弯曲方向相反。
14.如权利要求12所述的可拉伸像素阵列基板,其中该结构单元行与下一该结构单元行互为镜像对称。
15.如权利要求12所述的可拉伸像素阵列基板,其中每一该结构单元还包括相邻于该第一岛的另一该第二岛,每一该结构单元的该第二岛及另一该第二岛分别位于该第一岛的相对两侧;每一该结构单元还包括连接于该第一岛与另一该第二岛之间的另一该第一桥;每一该结构单元还包括该栅极驱动电路的另一该第二部,且该栅极驱动电路的另一该第二部设置于另一该第二岛。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111118282 | 2022-05-16 | ||
TW111118282A TWI804315B (zh) | 2022-05-16 | 2022-05-16 | 可拉伸畫素陣列基板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115458536A true CN115458536A (zh) | 2022-12-09 |
Family
ID=84308001
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211213652.4A Pending CN115458536A (zh) | 2022-05-16 | 2022-09-30 | 可拉伸像素阵列基板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230369382A1 (zh) |
CN (1) | CN115458536A (zh) |
TW (1) | TWI804315B (zh) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102388729B1 (ko) * | 2014-12-31 | 2022-04-21 | 삼성디스플레이 주식회사 | 표시 장치 |
CN115101558A (zh) * | 2016-12-22 | 2022-09-23 | 株式会社半导体能源研究所 | 显示装置以及电子设备 |
TWI645389B (zh) * | 2017-11-15 | 2018-12-21 | 友達光電股份有限公司 | 可撓性電子裝置 |
KR102560102B1 (ko) * | 2018-07-13 | 2023-07-26 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20200115772A (ko) * | 2019-03-26 | 2020-10-08 | 삼성디스플레이 주식회사 | 표시모듈 |
CN111833753B (zh) * | 2020-08-07 | 2022-03-25 | 上海天马微电子有限公司 | 可拉伸显示面板及可拉伸显示装置 |
-
2022
- 2022-05-16 TW TW111118282A patent/TWI804315B/zh active
- 2022-08-05 US US17/881,619 patent/US20230369382A1/en active Pending
- 2022-09-30 CN CN202211213652.4A patent/CN115458536A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
TWI804315B (zh) | 2023-06-01 |
TW202347282A (zh) | 2023-12-01 |
US20230369382A1 (en) | 2023-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11367845B2 (en) | Stretchable display panel and stretchable display device | |
US10672755B2 (en) | Conductive layer structures for substrates | |
KR102560102B1 (ko) | 표시 장치 | |
US9536860B2 (en) | Stretchable display | |
CN112863342B (zh) | 可拉伸显示模组及可拉伸显示设备 | |
US9601557B2 (en) | Flexible display | |
EP3367438B1 (en) | Flexible electronic device and manufacturing method therefor | |
CN109860246B (zh) | 柔性显示基板、显示装置及其制备方法 | |
US20100025690A1 (en) | Thin film transistor substrate and method of manufacturing the same | |
US20240008331A1 (en) | Display device | |
CN113778261A (zh) | 可拉伸显示模组及可拉伸显示设备 | |
CN115458536A (zh) | 可拉伸像素阵列基板 | |
US20190221152A1 (en) | Display device | |
CN115968231A (zh) | 显示面板和显示装置 | |
CN111403467B (zh) | 显示基板、显示面板和显示装置 | |
KR20210082061A (ko) | 스트레쳐블 표시 장치 | |
WO2022000674A1 (zh) | 阵列基板和显示面板 | |
TWI810919B (zh) | 可拉伸畫素陣列基板 | |
CN113838371B (zh) | 可拉伸的像素阵列基板 | |
CN113555346B (zh) | 电路基板以及电路基板的应变量的测量方法 | |
KR20230149598A (ko) | 유연 표시 패널 및 전자 장치 | |
CN113629066B (zh) | 可拉伸的像素阵列基板 | |
TWI843406B (zh) | 觸控裝置以及觸控顯示裝置 | |
US11177230B2 (en) | Electronic device including at least one row of bumps | |
US11721283B1 (en) | Display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |