CN115206226B - 显示驱动电路和显示面板 - Google Patents

显示驱动电路和显示面板 Download PDF

Info

Publication number
CN115206226B
CN115206226B CN202211087503.8A CN202211087503A CN115206226B CN 115206226 B CN115206226 B CN 115206226B CN 202211087503 A CN202211087503 A CN 202211087503A CN 115206226 B CN115206226 B CN 115206226B
Authority
CN
China
Prior art keywords
voltage
circuit
gamma
display
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211087503.8A
Other languages
English (en)
Other versions
CN115206226A (zh
Inventor
周仁杰
杜佳岭
张森凌
陈甜
谭燕
边凯婷
云金龙
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202211087503.8A priority Critical patent/CN115206226B/zh
Publication of CN115206226A publication Critical patent/CN115206226A/zh
Application granted granted Critical
Publication of CN115206226B publication Critical patent/CN115206226B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开一种显示驱动电路和显示面板,其中,显示驱动电路显示驱动电路包括:源极驱动器;伽马集成电路,具有输出第一伽马电压的第一输出端以及输出第二伽马电压的第二输出端;以及,模拟电压生成电路,模拟电压生成电路的第一输入端和第二输入端分别与伽马集成电路的第一输出端和第二输出端连接,以分别接入第一伽马电压和第二伽马电压,模拟电压生成电路的输出端与源极驱动器连接;模拟电压生成电路用于根据接入的第一伽马电压和第二伽马电压,生成模拟工作半压并输出至源极驱动器,以使源极驱动器根据接收到的模拟工作半压,驱动显示面板的有效显示区显示预设亮度。本申请技术方案可提高显示校正流程的校正效果。

Description

显示驱动电路和显示面板
技术领域
本申请涉及显示驱动技术领域,特别涉及一种显示驱动电路和显示面板。
背景技术
目前,是否存在显示不均现象是评判显示器重要的衡量标准之一,显示不均现象会使得用户的使用体验大幅降低,尤其在大尺寸显示器设计中,显示不均现象更容易出现,因此显示器在出厂之前都需要经过显示校正流程,但现有显示校正流程的校正效果不足,即便经过显示校正流程,依然存在显示不均现象。
发明内容
本申请的主要目的是提供一种显示驱动电路,旨在解决显示校正流程校正效果不足的问题。
为实现上述目的,本申请提出的显示驱动电路,用于显示面板,所述显示面板包括有效显示区,所述显示驱动电路包括:
源极驱动器;
伽马集成电路,具有输出第一伽马电压的第一输出端以及输出第二伽马电压的第二输出端;以及,
模拟电压生成电路,所述模拟电压生成电路的第一输入端和第二输入端分别与所述伽马集成电路的第一输出端和第二输出端一一对应连接,以分别接入所述第一伽马电压和所述第二伽马电压,所述模拟电压生成电路的输出端与所述源极驱动器连接;
所述模拟电压生成电路用于根据接入的所述第一伽马电压和所述第二伽马电压,生成模拟工作半压并输出至所述源极驱动器,以使所述源极驱动器根据接收到的所述模拟工作半压,驱动所述显示面板的有效显示区显示预设亮度。
可选地,所述模拟电压生成电路包括:
信号运算电路,所述信号运算电路的第一输入端和第二输入端与所述伽马集成电路的第一输出端和第二输出端连接一一对应连接,所述信号运算电路的输出端与所述源极驱动器连接;
所述信号运算电路用于对接入的所述第一伽马电压和所述第二伽马电压,进行信号运算以生成所述模拟工作半压,并输出至所述源极驱动器。
可选地,所述模拟电压生成电路包括:
分压电路,所述分压电路的第一输入端和第二输入端与所述伽马集成电路的第一输出端和第二输出端一一对应连接,所述分压电路的输出端与所述源极驱动器连接;
所述分压电路用于对接入的所述第一伽马电压和所述第二伽马电压,进行分压处理以生成所述模拟工作半压,并输出至所述源极驱动器。
可选地,所述显示驱动电路还包括:
第一电阻电路,所述第一电阻电路的输入端与所述伽马集成电路的第一输出端连接;
第二电阻电路,所述第二电阻电路的输入端与所述伽马集成电路的第二输出端连接;
隔离缓冲电路,所述隔离缓冲电路输入端分别与所述第一电阻电路和所述第二电阻电路的输出端连接,所述隔离缓冲电路的输出端与所述源极驱动器连接;
所述隔离缓冲电路用于接入输入端生成的所述模拟工作半压,并经隔离处理和缓冲处理后输出至源极驱动器。
可选地,所述模拟工作半压的电压值大于所述第一伽马电压和所述第二伽马电压二者中电压较小一者的电压值,小于二者中电压较大一者的电压值。
可选地,所述伽马集成电路的第一输出端和第二输出端还与所述源极驱动器连接;
所述源极驱动器还用于根据所述第一伽马电压、所述第二伽马电压和所述模拟工作半压,驱动所述有效显示区显示黑画面。
可选地,所述显示驱动电路还包括:
时序控制器,所述时序控制器具有多个输出端,每一所述时序控制器的输出端用于输出一路控制信号;
译码器,所述译码器的多个输入端与所述时序控制器的多个输出端一一对应连接,所述译码器的多个输出端与所述伽马集成电路的多个输入端一一对应连接,所述译码器的输出端数量大于输入端数量;
所述译码器用于将接入的多路控制信号经译码处理后,输出与输出端数量对应路数的控制信号至所述伽马集成电路。
可选地,所述显示驱动电路还包括:
编码器,所述编码器具有多个输入端,所述编码器的每一输入端用于接入一路数据信号,所述编码器的多个输出端与所述时序控制器的多个输入端一一对应连接,所述译码器的输出端数量小于输入端数量;
所述编码器用于将接入的多路数据信号经编码处理后,输出与输出端数量对应路数的数据信号至所述时序控制器。
可选地,所述显示驱动电路还包括:
连接器,所述连接器的多个数据信号输入端与所述编码器的多个输入端一一对应连接,每一所述数据信号输入端用于接入一路所述数据信号,所述连接器用于将接入的多路数据信号输出至所述编码器;
存储器,所述存储器的多个输入端与所述时序控制器的多个输入端一一对应连接,所述存储器的多个输出端与所述编码器的多个输出端一一对应连接。
本申请还提出一种显示面板,所述显示面板包括:有效显示区和非有效显示区,所述非有效显示区环绕在有效显示区的外围,如上述的显示驱动电路设于所述非有效显示区。
本申请技术方案通过采用源极驱动器、伽马集成电路、模拟电压生成电路,以使模拟电压生成电路根据接入的伽马集成电路输出的第一伽马电压和第二伽马电压,生成模拟工作半压并输出至源极驱动器,以使源极驱动器根据接收到的模拟工作半压,驱动显示面板的有效显示区显示预设亮度。本申请方案使得模拟工作半压HVDD可随着第一伽马电压Ui1和第二伽马电压Ui2的升高或降低,始终可为第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值二者和值的一半,即始终可处于第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值之间,避免了对黑画面伽马电压进行校准而导致的残影现象。因此,可在伽马电压校准环节校准黑画面伽马电压后,再对显示面板进行CCD相机摄像以及补偿校准环节时就可以极大降低显示校正流程后出现显示不均现象的概率,因而提高了校正流程的整体校正效果,从而解决了显示校正流程校正效果不足的问题,且还有利于提高用户后续的正常使用体验。此外,由于可对黑画面伽马电压进行调节,因而增加了伽马电压校准环节中伽马电压的调节选择,从而还有利于提高伽马电压校准的灵活性,同时也改善了显示面板的对比度,提高了光学品味。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本申请实施例一显示驱动电路的一模块示意图;
图2为本申请实施例一显示驱动电路中信号运算电路的电路示意图;
图3为本申请实施例一显示驱动电路中分压电路的等效电路示意图;
图4为本申请实施例一显示驱动电路中模拟电压生成电路的等效电路示意图以及隔离缓冲电路的电路示意图;
图5为本申请实施例一显示驱动电路的另一模块示意图;
图6为本申请实施例一显示驱动电路的又一模块示意图;
图7为本申请实施例一显示驱动电路中译码器的电路示意图;
图8为本申请实施例一显示驱动电路中编码器的电路示意图;
图9为本申请实施例一显示面板的结构示意图。
附图标号说明:
标号 名称 标号 名称
10 源极驱动器 80 存储器
20 伽马集成电路 70 连接器
30 模拟电压生成电路 HVADD 模拟工作半压
31 信号运算电路 R1~R10 第一电阻~第十电阻
32 分压电路 R11 第二运算放大器的内阻
33 第一电阻电路 A1 第一运算放大器
34 第二电阻电路 A2 第二运算放大器
35 隔离缓冲电路 Ui1 第一伽马电压
40 时序控制器 Ui2 第二伽马电压
50 译码器 101 有效显示区
60 编码器 102 非有效显示区域
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
另外,在本申请中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
实施例一
本申请提出一种显示驱动电路,可用于具有显示面板的显示面板。
显示校正流程大致可分为依次执行的:公共电压校准环节、伽马电压校准环节以及CCD相机摄像以及补偿校准环节。其中,伽马电压校准环节需要校准用于控制显示面板灰阶的各路伽马电压,但由于不同显示面板的工艺因素存在差异,以致使用于控制每块显示面板的有效显示区101显示黑画面的伽马电压存在差异(以下为简化表述以“黑画面伽马电压”来表示“用于控制每块显示面板的有效显示区101显示黑画面的伽马电压”),且由于调节黑画面伽马电压往往会带来残影现象,因此现有技术在伽马电压校准环节中往往不会对黑画面伽马电压进行调节,而是仅通过校准其他伽马电压后就进入了CCD相机摄像以及补偿校准环节。如此,在黑画面伽马电压并未校准的前提下,即便显示面板经过显示校正流程后,显示面板依然可能存在显示不均现象,并影响用户后续的正常使用体验。
针对上述问题,参照图1,在实施例一中,所述显示驱动电路包括
源极驱动器10;
伽马集成电路20,具有输出第一伽马电压Ui1的第一输出端以及输出第二伽马电压Ui2的第二输出端;以及,
模拟电压生成电路30,所述模拟电压生成电路30的第一输入端和第二输入端与所述伽马集成电路20的第一输出端和第二输出端一一对应连接,以分别接入所述第一伽马电压Ui1和所述第二伽马电压Ui2,所述模拟电压生成电路30的输出端与所述源极驱动器10连接;
所述模拟电压生成电路30用于根据接入的所述第一伽马电压Ui1和所述第二伽马电压Ui2,生成模拟工作半压HVADD并输出至所述源极驱动器10,以使所述源极驱动器10根据接收到的所述模拟工作半压HVADD,驱动所述显示面板的有效显示区101显示预设亮度。
本实施例中,源极驱动器10可采用源极驱动集成电路来实现。源极驱动器10可接入模拟工作半压HVADD以及多路伽马电压,以及可利用预集成的电阻分压网络将接入的伽马电压转为相应的模拟灰阶电压,并可在模拟工作半压HVADD的作用下,输出至显示面板的有效显示区101,从而驱动有效显示区101域以对应的亮度显示。
伽马集成电路20可接入模拟工作全压,以及可利用预集成的电阻分压网络,将模拟工作全压分压转换为相应数量的伽马电压输出;其中,模拟工作半压HVADD的电压值可为模拟工作全压电压值的一半。需要说明的是,伽马集成电路20输出的伽马电压数量与显示面板的色阶有关,例如,在8bit色阶的显示面板中,有效显示区101域可呈现256种灰阶亮度,分别对应为0灰阶~255灰阶,其中,0灰阶为最低灰阶,在灰度图中表现为黑色,255灰阶为最高灰阶,在灰度图中表现为白色。因此,伽马集成电路20输出伽马电压的数量可为14路,分别为GM1、GM2、GM3、GM3、GM4、GM5、GM5、GM6、GM7、GM8、GM9、GM10、GM10、GM11、GM12、GM12、GM13、GM14;其中,GM1与GM14可用于驱动有效显示区101以255灰阶显示,GM2与GM13可用于驱动有效显示区101以254灰阶显示,GM3与GM12可用于驱动有效显示区101以223灰阶显示,GM3与GM12可用于驱动有效显示区101以191灰阶显示,GM4与GM11可用于驱动有效显示区101以127灰阶显示,GM5与GM10可用于驱动有效显示区101以63灰阶显示,GM5与GM10可用于驱动有效显示区101以31灰阶显示,GM6与GM9可用于驱动有效显示区101以1灰阶显示,GM7与GM8用于可用于驱动有效显示区101以0灰阶显示。换而言之,在8bit色阶的显示面板中,有效显示区101域的黑画面显示只与GM7、GM8以模拟工作半压HVADD有关,本申请实施一以应用于8bit色阶的显示面板为例来进行解释说明。当然,在本实施例一的基础上,若将本申请显示驱动电路应用于其色阶的显示面板,例如10bit或者12bit色阶的显示面板时,可对照8bit色阶的显示面板进行设置,在此不进行赘述。
本实施例中,第一伽马电压Ui1和第二伽马电压Ui2的选取需要满足:二者中任意一者用于驱动有效显示区101所显示的灰阶靠近0灰阶,例如,第一伽马电压Ui1可从GM6和GM7中选取,第二伽马电压Ui2可从GM9和GM8中选取;或者,第一伽马电压Ui1可从GM9和GM8中选取,第二伽马电压Ui2可从GM6和GM7中选取。在一可选实施例中,第一伽马电压Ui1和第二伽马电压Ui2分别选取为GM7和GM8,以确保第一伽马电压Ui1和第二伽马电压Ui2均用于驱动有效显示区101显示0灰阶亮度,从而以保障黑画面的显示校正效果。
需要说明的是,当第一伽马电压Ui1和第二伽马电压Ui2选取为用于驱动有效显示区101以同一灰阶亮度显示,例如上述选取为GM7和GM8时,第一伽马电压Ui1和第二伽马电压Ui2二者中的一者为控制液晶正极性的黑画面伽马电压,另一者为控制液晶负极性的黑画面伽马电压。在实际使用中,此时,第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值之和应等于模拟工作全压,即第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值之和的一半应等于模拟工作半压HVADD的电压值,也即模拟工作半压HVADD的电压值处于第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值之间,也即。但在现有显示面板设计中,模拟工作半压HVADD由电源管理集成电路输出得到,无法更改,一旦第一伽马电压Ui1和第二伽马电压Ui2的电压值因校准,而对应升高或者降低,则可能导致模拟工作半压HVADD的电压值不处于第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值之间的情况发生,即造成液晶显示面板的正负极性电压不对称,进而导致显示校正后的显示面板可能出现残影现象,而这也是为什么现有技术在伽马电压校准环节中不会对黑画面伽马电压进行校准的原因所在。
本申请通过设置模拟电压生成电路30,并使模拟电压生成电路30接入第一伽马电压Ui1和第二伽马电压Ui2。模拟电压生成电路30可设置有相应的硬件电路,例如,加法电路和电压变换电路,以在接入第一伽马电压Ui1和第二伽马电压Ui2后,通过加法电路将第一伽马电压Ui1和第二伽马电压Ui2进行加法处理,以及可加法电路的输出电压输出至电压变换电路进行电压值减半的电压变换处理,并可将作电压变换处理后的输出电压,作为模拟工作半压HVADD输出至源极驱动器10,以使源极驱动电路可根据接入的模拟工作半压HVADD,在CCD相机摄像以及补偿校准环节中驱动有效显示区101呈现相应的预设灰阶亮度,以实现显示校正流程。当然,模拟电压生成电路30还可预集成有相应的软件程序或算法和电压生成电路,以在将接入第一伽马电压Ui1和第二伽马电压Ui2转换为数字信号后,通过对数字信号的第一伽马电压Ui1和第二伽马电压Ui2进行分析运算来确定二者电压值和值的一半,以及可根据确定结果,控制电压生成电路生成电压值与确定结果对应的模拟工作半压HVDD,并输出至源极驱动器10。
如此,使得模拟工作半压HVDD可随着第一伽马电压Ui1和第二伽马电压Ui2的升高或降低,始终可为第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值二者和值的一半,即始终可处于第一伽马电压Ui1的电压值和第二伽马电压Ui2的电压值之间,避免了对黑画面伽马电压进行校准而导致的残影现象。因此,可在伽马电压校准环节校准黑画面伽马电压后,再对显示面板进行CCD相机摄像以及补偿校准环节时就可以极大降低显示校正流程后出现显示不均现象的概率,因而提高了校正流程的整体校正效果,从而解决了显示校正流程校正效果不足的问题,且还有利于提高用户后续的正常使用体验。此外,由于可对黑画面伽马电压进行调节,因而增加了伽马电压校准环节中伽马电压的调节选择,从而还有利于提高伽马电压校准的灵活性,同时也改善了显示面板的对比度,提高了光学品味。
参照图2,在实施例一中,所述模拟电压生成电路30包括:
信号运算电路31,所述信号运算电路31的第一输入端和第二输入端与所述伽马集成电路20的第一输出端和第二输出端一一对应连接,所述信号运算电路31的输出端与所述源极驱动器10连接;
所述信号运算电路31用于对接入的所述第一伽马电压Ui1和所述第二伽马电压Ui2,进行信号运算以生成所述模拟工作半压HVADD,并输出至所述源极驱动器10。
信号运算电路31可采用运算放大器件和电阻器件搭建构成。本实施例中,信号运算电路31可包括:第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5以及第一运算放大器A1;第一电阻R1的第一端用于接入第一伽马电压Ui1,第二电阻R2的第一端用于接入第二伽马电压Ui2,第四电阻R4的第一端接地,第一电阻R1、第二电阻R2和第四电阻R4的第二端分别与第一运算放大器A1的同相端连接,第三电阻R3的第一端接地,第三电阻R3的第二端和第五电阻R5的第一端分别与第一运算放大器A1的反相端连接,第五电阻R5的第二端与第一运算放大器A1的输出端连接,第一运算放大器A1的输出端用于输出模拟工作半压HVADD。
其中,第五电阻R5的电阻值为第一电阻R1值的两倍,以及为第一电阻R1值的两倍,即2R5=R1=R2。由运放工作原理可知上述电路结构满足如下关系式:
关系式1:
Figure 134335DEST_PATH_IMAGE001
关系式2:
Figure 948707DEST_PATH_IMAGE002
关系式3:
Figure 833486DEST_PATH_IMAGE003
关系式4:Rp=R1//R2//R4;关系式5:RN=R4//R5;
综合上述关系式1至关系式4可得:
Figure 100520DEST_PATH_IMAGE004
关系式6:
Figure 299420DEST_PATH_IMAGE005
综合上述关系式4至关系式6可得:
关系式7:
Figure 781348DEST_PATH_IMAGE006
;即Uo=(Ui1+Ui2)/2,也即Uo=HAVDD=(GM7+GM8)/2。
需要说明的是,在上述关系式1至关系式7中,Ui1、Ui2分别为第一伽马电压Ui1和第二伽马电压Ui2的电压值,R1-R5分别表示对应电阻的电阻值,UO为模拟工作半压HVADD,UP为P点电压值,RP为P点等效电阻值,RN为N点等效电阻值。由上述分析可知,本申请信号运算电路31可将接入的第一伽马电压Ui1第二伽马电压Ui2,进行信号运算来得到电压值为第一伽马电压Ui1第二伽马电压Ui2二者电压值和值一半的模拟工作半压HVADD,从而以实现模拟工作半压HVADD的生成输出。
参照图3,在实施例一中,所述模拟电压生成电路30包括:
分压电路32,所述分压电路32的第一输入端和第二输入端与所述伽马集成电路20的第一输出端和第二输出端一一对应连接,所述分压电路32的输出端与所述源极驱动器10连接;
所述分压电路32用于对接入的所述第一伽马电压Ui1和所述第二伽马电压Ui2,进行分压处理以生成所述模拟工作半压HVADD,并输出至所述源极驱动器10。
分压电路32可采用电阻器件搭建构成。本实施例中,分压电路32包括:第六电阻R6、第七电阻R7和第八电阻R8;第六电阻R6的第一端用于接入第一伽马电压Ui1,第七电阻R7的第一端用于接入第二伽马电压Ui2,第六电阻R6、第七电阻R7的第二端分别与第八电阻R8的第一端连接,第八电阻R8的第二端与伽马集成电路20的接地端连接于同一地,第八电阻R8的第一端用于输出模拟工作半压HVADD。
本实施例中,第六电阻R6和第七电阻R7的电阻值可相等,第八电阻R8的电阻值设置为远大于第六电阻R6和第七电阻R7的电阻值,例如R8的阻值可为1MΩ及以上,第六电阻R6和第七电阻R7的电阻值可为10KΩ,即R8>>R7=R6。分压电路32与伽马电压集成电路所形成的等效电路图可参照图3,由电压分析可知:
关系式8:(1/R6+1/R7+1/R8)U1=7/R6+8/R7;其中,U1为第八电阻R8第一端的电压值。结合关系式8和第六电阻R6、第七电阻R7、第八电阻R8三者电阻值的关系可知,U1的电压值为第一伽马电压Ui1第二伽马电压Ui2二者电压值和值一半,从而以实现模拟工作半压HVADD的生成输出。
参照图4,在实施例一中,所述显示驱动电路还包括:
第一电阻电路33,所述第一电阻电路33的输入端与所述伽马集成电路20的第一输出端连接;
第二电阻电路34,所述第二电阻电路34的输入端与所述伽马集成电路20的第二输出端连接;
隔离缓冲电路35,所述隔离缓冲电路35输入端分别与所述第一电阻电路33和所述第二电阻电路34的输出端连接,所述隔离缓冲电路35的输出端与所述源极驱动器10连接;
所述隔离缓冲电路35用于接入输入端生成的所述模拟工作半压HVADD,并经隔离处理和缓冲处理后输出至源极驱动器10。
第一电阻电路33和第二电阻电路34可采用至少一个电阻来搭建构成,隔离缓冲电路35可采用运算放大器来搭建构成。参照图4中的(B)部分,本实施例中,第一电阻电路33可包括第九电阻R9,第二电阻电路34可包括第十电阻R10,第九电阻R9和第十电阻R10的两端可分别为所在电阻电路的输入端和输出端;隔离缓冲电路35可包括第二运算放大器A2,第二运算放大器A2的同相端和输出端可分别为隔离缓冲电路35的输入端和输出端,第二运算放大器A2的输出端还与反相端连接,以形成电压跟随器。其中,第九电阻R9和第十电阻R10的电阻值可相等,第二运算放大器A2的内阻R11设置为远大于第九电阻R9和第十电阻R10的电阻值,例如第二运算放大器A2可选取内阻为1MΩ及以上的运算放大器,第九电阻R9和第十电阻R10的电阻值可为10KΩ,即R11>>R9=R10;其中,R11为第二运算放大器A2的内阻。
如此,第一电阻电路33、第二电阻电路34、隔离缓冲电路35与伽马电压集成电路所形成的等效电路图可参照图4中的(A)部分,由电压分析可知:
关系式9:(1/R9+1/R10+1/R11)U2=7/R9+8/R10;其中,U2为第二运算放大器A2同相端的电压值。结合关系式9和第九电阻R9、第十电阻R10、第八电阻R8三者电阻值的关系可知,U2的电压值为第一伽马电压Ui1第二伽马电压Ui2二者电压值和值一半,从而以实现在第二运算放大器A2的同相端处生成模拟工作半压HVADD。由于第二运算放大器A2形成电压跟随器,因此第二运算放大器A2的输出电压等于同相端接入的模拟工作半压HVADD,但输出电流大于同相端的输入电流,因而提高了模拟工作半压HVADD的带载能力,以达到等效替代电源管理集成电路输出的效果,且由于电压跟随器输入阻抗高,输出阻抗低,即同时具有信号隔离和信号缓冲作用,有利于提高显示面板在CCD相机摄像以及补偿校准环节中的显示稳定性。
参照图5,在实施例一中,所述显示驱动电路还包括:
时序控制器40,所述时序控制器40具有多个输出端,每一所述时序控制器40的输出端用于输出一路控制信号;
译码器50,所述译码器50的多个输入端与所述时序控制器40的多个输出端一一对应连接,所述译码器50的多个输出端与所述伽马集成电路20的多个输入端一一对应连接,所述译码器50的输出端数量大于输入端数量;
所述译码器50用于将接入的多路控制信号经译码处理后,输出与输出端数量对应路数的控制信号至所述伽马集成电路20。
本实施例中,在伽马电压校准环节以及CCD相机摄像以及补偿校准环节,伽马集成电路20需要接入时序控制器40输出的多路控制信号,并根据接入多路控制信号工作输出相应的伽马电压,例如,控制信号可为补偿控制信号,伽马集成电路20可根据接入的多路补偿控制信号,对应调整自身输出的多路伽马电压中相应伽马电压的电压值,从而以实现伽马电压校准。在实际使用中,时序控制器40和译码器50之间传输控制信号采用的为高频信号线,非常容易使得传输的控制信号受到信号干扰而产生畸变,从而以影响伽马电压校准环节以及CCD相机摄像以及补偿校准环节中伽马电压的调节效果,进而以影响显示校正流程整体的校正效果,且高频信号线数量越多,影响最终校正效果的概率越大,对校正效果的影响幅度也同样越大。
针对此问题,本申请通过设置输出端数量大于输入端数量的译码器50,以使译码器50与时序控制器40之间的信号线数量小于译码器50与伽马集成电路20之间的信号线数量,从而以通过减小前端输入信号线数量的方式来降低控制信号被干扰的风险。此外,译码器50可靠近或者贴近伽马集成电路20设置,以缩短译码器50与伽马集成电路20之间的信号线的走线距离,从而以使伽马集成电路20与时序控制器40之间可视为只有与译码器50输入端数量对应的信号线,以进一步降低控制信号被干扰的风险。其中,译码器50的输出端数量可根据伽马集成电路20所需的控制信号路数来确定,在此不做限定,而输入端的数量则越少越好。
译码器50可采用与门、非门、或门等逻辑电路中的一种或多种组合来实现。需要说明的是,译码器50所接入的每一控制信号可为时序控制器40编码后的加密控制信号,包含了伽马集成电路20工作控制所需的多路控制信号的信息,因此所需的信号线较少。译码器50可对接入的各路加密控制信号进行逻辑运算来实现对各路加密控制信号的译码,并可根据译码结果,经自身多个输出端分别多路控制信号至伽马集成电路20,从而以在降低控制信号干扰风险的同时,实现对伽马集成电路20的工作控制。
可选地,参照图5,所述显示驱动电路还包括:
编码器60,所述编码器60具有多个输入端,所述编码器60的每一输入端用于接入一路数据信号,所述编码器60的多个输出端与所述时序控制器40的多个输入端一一对应连接,所述译码器50的输出端数量小于输入端数量;
所述编码器60用于将接入的多路数据信号经编码处理后,输出与输出端数量对应路数的数据信号至所述时序控制器40。
本实施例中,在显示校正流程的任意一环节,时序控制器40需要接入相应测试装置经连接器70输出的多路数据信号,或者从存储器80中读取接入多路数据信号,并可根据接入多路数据信号,工作输出多路相应的控制信号至对应的功能电路,例如输出补偿控制信号至伽马集成电路20,以通过控制各功能电路的工作状态来实现显示校正流程。在实际使用中,时序控制器40与连接器70或者存储器80之间传输数据信号同样采用的为高频信号线,因此同样存在数据信号在传输过程中容易受到信号干扰而产生畸变,从而影响时序控制器40在任意一环节对其他功能电路控制效果的问题,在此不做赘述。
针对此问题,本申请通过设置输入端数量大于输出端数量的编码器60,以使编码器60与时序控制器40之间的信号线数量小于其与连接器70或者存储器80之间的信号线数量,从而以通过减小后端输出信号线数量的方式来降低数据信号被干扰的风险。此外,编码器60可靠近或者贴近时序控制器40设置,以缩短编码器60与时序控制器40之间的信号线的走线距离,从而以使编码器60与时序控制器40之间可视为只有与编码器60输出端数量对应的信号线,以进一步降低数据信号被干扰的风险。其中,编码器60的输入端数量可根据存储器80或者连接器70的信号输出脚数量来确定,在此不做限定,而输出端的数量则越少越好。
编码器60可采用与门、非门、或门等逻辑电路中的一种或多种组合来实现。需要说明的是,编码器60所接入的每一数据信号可为未加密的数据信号,因此所需的信号线较多。编码器60可对接入的各路未加密的数据信号进行逻辑运算来实现对各路加密数据信号的编码加密,并可根据编码结果,经自身多个输出端分别多路加密数据信号至时序控制器40,从而以在降低数据信号干扰风险的同时,实现时序控制器40的数据信号输入。
此外,编码器60和译码器50可选用相同进制,以避免因进制不同,而导致译码器50输出的多路控制信号出现误差。在8bit色阶的显示面板中,译码器50可采用3线-8线二进制译码器50,具体可参照图7,即译码器50的输入端数量为三个(A0~A3),译码器50的输出端数量为8个(B0~B7),且译码器50还具有三个使能端(E1~E3),译码器50可根据图7所记载的译码器50真值表,将3路加密控制信号转换为8控制信号输出;编码器60可采用8线-3线二进制编码器60,具体可参照图8,即编码器60的输入端数量为8个(C0~C7),编码器60的输出端数量为3个(D0~D2),编码器60可根据图8所记载的编码器60真值表,将8路未加密控制信号转换为4路加密控制信号输出。可以理解的是,由编码器60真值表可知,编码器60C0输入端的输入信号对编码加密后的输出结果无影响,因此在设计编码器60电路结构时,可取消设置C0输入端。
进一步地,参照图6,所述显示驱动电路还包括:
连接器70,所述连接器的多个数据信号输入端与所述编码器60的多个输入端一一对应连接,所述连接器70的多个数据信号输入端可与,例如CCD相机等专业测试装置连接,以接入测试装置输出的多路数据信号,并传输至编码器60,以供编码器60编码加密后输出。
本实施例中,所述显示驱动电路还可包括存储器80,存储器80可为闪存芯片等,在此不做限定。存储器80的多个输入端可与编码器60的多个输出端一一对应连接,以接入编码器60输出的多路加密数据信号并存储;存储器80的多个输出端可与时序控制器40的多个输入端一一对应连接,以响应于时序控制器40的读取调用输出多路数据信号至时序控制器40。换而言之,编码器60此时设于连接器70与时序控制器40之间。
在校正流程中,存储器80通常靠近时序控制器40设置,以方便数据读取调用,而连接器70通常远离时序控制器40设置,以避免所连接信号线上传输的信号造成信号干扰,因而本申请通过将编码器60设于连接器70与时序控制器40之间,且可靠近连接器70设置,以有效降低数据信号实际传输过程中受干扰的概率。
实施例二:
本申请还提出一种显示面板,参照图9,该显示面板包括有效显示区101、非有效显示区102和显示驱动电路,该显示驱动电路的具体结构参照上述实施例,由于本显示面板采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。其中,非有效显示区101环绕在有效显示区101的外围,显示驱动电路设于非有效显示区101。
以上所述仅为本申请的可选实施例,并非因此限制本申请的专利范围,凡是在本申请的申请构思下,利用本申请说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本申请的专利保护范围内。

Claims (8)

1.一种显示驱动电路,用于显示面板出厂前的显示校正流程,所述显示面板包括有效显示区,其特征在于,所述显示驱动电路包括:
源极驱动器;
伽马集成电路,具有输出第一伽马电压的第一输出端以及输出第二伽马电压的第二输出端;以及,
模拟电压生成电路,所述模拟电压生成电路的第一输入端和第二输入端分别与所述伽马集成电路的第一输出端和第二输出端一一对应连接,以分别接入所述第一伽马电压和所述第二伽马电压,所述模拟电压生成电路的输出端与所述源极驱动器连接;
所述模拟电压生成电路用于在所述显示校正流程的伽马电压校准环节中,根据接入的所述第一伽马电压和所述第二伽马电压,生成模拟工作半压并输出至所述源极驱动器,以使所述源极驱动器根据接收到的所述模拟工作半压,在所述显示校正流程的CCD相机摄像以及补偿校准环节中驱动所述显示面板的有效显示区显示预设亮度,以实现所述显示校正流程;
所述模拟工作半压的电压值为第一伽马电压的电压值和第二伽马电压的电压值二者和值的一半;
所述伽马集成电路的第一输出端和第二输出端还与所述源极驱动器连接;所述源极驱动器还用于根据所述第一伽马电压、所述第二伽马电压和所述模拟工作半压,驱动所述有效显示区显示黑画面。
2.如权利要求1所述的显示驱动电路,其特征在于,所述模拟电压生成电路包括:
信号运算电路,所述信号运算电路的第一输入端和第二输入端与所述伽马集成电路的第一输出端和第二输出端连接一一对应连接,所述信号运算电路的输出端与所述源极驱动器连接;
所述信号运算电路用于对接入的所述第一伽马电压和所述第二伽马电压,进行信号运算以生成所述模拟工作半压,并输出至所述源极驱动器。
3.如权利要求1所述的显示驱动电路,其特征在于,所述模拟电压生成电路包括:
分压电路,所述分压电路的第一输入端和第二输入端与所述伽马集成电路的第一输出端和第二输出端一一对应连接,所述分压电路的输出端与所述源极驱动器连接;
所述分压电路用于对接入的所述第一伽马电压和所述第二伽马电压,进行分压处理以生成所述模拟工作半压,并输出至所述源极驱动器。
4.如权利要求1所述的显示驱动电路,其特征在于,所述显示驱动电路还包括:
第一电阻电路,所述第一电阻电路的输入端与所述伽马集成电路的第一输出端连接;
第二电阻电路,所述第二电阻电路的输入端与所述伽马集成电路的第二输出端连接;
隔离缓冲电路,所述隔离缓冲电路输入端分别与所述第一电阻电路和所述第二电阻电路的输出端连接,所述隔离缓冲电路的输出端与所述源极驱动器连接;
所述隔离缓冲电路用于接入输入端生成的所述模拟工作半压,并经隔离处理和缓冲处理后输出至源极驱动器。
5.如权利要求1-4任意一项所述的显示驱动电路,其特征在于,所述显示驱动电路还包括:
时序控制器,所述时序控制器具有多个输出端,每一所述时序控制器的输出端用于输出一路控制信号;
译码器,所述译码器的多个输入端与所述时序控制器的多个输出端一一对应连接,所述译码器的多个输出端与所述伽马集成电路的多个输入端一一对应连接,所述译码器的输出端数量大于输入端数量;
所述译码器用于将接入的多路控制信号经译码处理后,输出与输出端数量对应路数的控制信号至所述伽马集成电路。
6.如权利要求5所述的显示驱动电路,其特征在于,所述显示驱动电路还包括:
编码器,所述编码器具有多个输入端,所述编码器的每一输入端用于接入一路数据信号,所述编码器的多个输出端与所述时序控制器的多个输入端一一对应连接,所述译码器的输出端数量小于输入端数量;
所述编码器用于将接入的多路数据信号经编码处理后,输出与输出端数量对应路数的数据信号至所述时序控制器。
7.如权利要求6所述的显示驱动电路,其特征在于,所述显示驱动电路还包括:
连接器,所述连接器的多个数据信号输入端与所述编码器的多个输入端一一对应连接,每一所述数据信号输入端用于接入一路所述数据信号,所述连接器用于将接入的多路数据信号输出至所述编码器;
存储器,所述存储器的多个输入端与所述时序控制器的多个输入端一一对应连接,所述存储器的多个输出端与所述编码器的多个输出端一一对应连接。
8.一种显示面板,其特征在于,所述显示面板包括:有效显示区和非有效显示区,所述非有效显示区环绕在有效显示区的外围,如权利要求1-7任意一项所述的显示驱动电路设于所述非有效显示区。
CN202211087503.8A 2022-09-07 2022-09-07 显示驱动电路和显示面板 Active CN115206226B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211087503.8A CN115206226B (zh) 2022-09-07 2022-09-07 显示驱动电路和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211087503.8A CN115206226B (zh) 2022-09-07 2022-09-07 显示驱动电路和显示面板

Publications (2)

Publication Number Publication Date
CN115206226A CN115206226A (zh) 2022-10-18
CN115206226B true CN115206226B (zh) 2023-01-24

Family

ID=83572336

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211087503.8A Active CN115206226B (zh) 2022-09-07 2022-09-07 显示驱动电路和显示面板

Country Status (1)

Country Link
CN (1) CN115206226B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018116133A (ja) * 2017-01-18 2018-07-26 三菱電機株式会社 階調基準電圧生成回路、液晶表示装置の駆動装置および液晶表示装置
CN109410815A (zh) * 2018-11-01 2019-03-01 惠科股份有限公司 显示面板及其灰阶电压的生成方法和计算机可读存储介质
CN213025341U (zh) * 2020-09-10 2021-04-20 昆山龙腾光电股份有限公司 驱动板及液晶显示装置
CN113168801A (zh) * 2019-09-23 2021-07-23 京东方科技集团股份有限公司 源极驱动电路及驱动方法、显示装置
CN114267310A (zh) * 2021-12-28 2022-04-01 冠捷显示科技(厦门)有限公司 一种Tconless显示屏的驱动装置
CN114267311A (zh) * 2021-12-29 2022-04-01 惠科股份有限公司 源极驱动电路及源极驱动方法、显示面板
CN114898693A (zh) * 2022-05-17 2022-08-12 昆山国显光电有限公司 伽马调试方法、装置、显示装置及计算机可读存储介质

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9564105B2 (en) * 2014-06-11 2017-02-07 Texas Instruments Incorporated Programmable level shifter for LCD systems
TWI554994B (zh) * 2015-05-20 2016-10-21 友達光電股份有限公司 面板及訊號編碼方法
CN105791850B (zh) * 2016-03-10 2018-08-03 京东方科技集团股份有限公司 一种编码器及其编码方法、解码器及其解码方法
CN105976778B (zh) * 2016-07-04 2019-01-11 深圳市华星光电技术有限公司 液晶显示面板的数据驱动系统
CN106098000B (zh) * 2016-08-03 2018-11-23 深圳市华星光电技术有限公司 伴压电路及液晶显示器
CN106548760B (zh) * 2017-01-16 2019-06-07 京东方科技集团股份有限公司 一种伽马电压产生电路及控制方法、源极驱动器
CN107665689B (zh) * 2017-10-27 2020-06-05 深圳市华星光电技术有限公司 伽马芯片、时序控制芯片及液晶显示装置
CN109493828B (zh) * 2018-12-13 2020-08-04 惠科股份有限公司 驱动装置及其驱动方法、显示装置
KR102636564B1 (ko) * 2018-12-20 2024-02-15 엘지디스플레이 주식회사 표시장치
CN209249057U (zh) * 2018-12-24 2019-08-13 惠科股份有限公司 显示面板的驱动电路及显示装置
CN111341280B (zh) * 2020-03-31 2022-01-11 昆山龙腾光电股份有限公司 一种驱动方法、驱动板及显示装置
US11488507B2 (en) * 2020-05-19 2022-11-01 Beijing Boe Display Technology Co., Ltd. Power management device and display device
CN213025338U (zh) * 2020-10-12 2021-04-20 重庆康佳光电技术研究院有限公司 显示屏控制电路及显示屏
CN114792507A (zh) * 2022-04-21 2022-07-26 福州京东方光电科技有限公司 显示驱动方法、装置、存储介质及电子设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018116133A (ja) * 2017-01-18 2018-07-26 三菱電機株式会社 階調基準電圧生成回路、液晶表示装置の駆動装置および液晶表示装置
CN109410815A (zh) * 2018-11-01 2019-03-01 惠科股份有限公司 显示面板及其灰阶电压的生成方法和计算机可读存储介质
CN113168801A (zh) * 2019-09-23 2021-07-23 京东方科技集团股份有限公司 源极驱动电路及驱动方法、显示装置
CN213025341U (zh) * 2020-09-10 2021-04-20 昆山龙腾光电股份有限公司 驱动板及液晶显示装置
CN114267310A (zh) * 2021-12-28 2022-04-01 冠捷显示科技(厦门)有限公司 一种Tconless显示屏的驱动装置
CN114267311A (zh) * 2021-12-29 2022-04-01 惠科股份有限公司 源极驱动电路及源极驱动方法、显示面板
CN114898693A (zh) * 2022-05-17 2022-08-12 昆山国显光电有限公司 伽马调试方法、装置、显示装置及计算机可读存储介质

Also Published As

Publication number Publication date
CN115206226A (zh) 2022-10-18

Similar Documents

Publication Publication Date Title
JP3697997B2 (ja) 画像表示装置と階調補正データ作成方法
JP3412583B2 (ja) カラー液晶ディスプレイの駆動方法及びその回路
US9472158B2 (en) Image data correction for VCOM error
US20020063666A1 (en) Apparatus and method for correcting gamma voltage and video data in liquid crystal display
CN109036333B (zh) 显示器的显示参数校正方法、装置、终端设备及存储介质
CN101414447B (zh) 驱动电路装置
KR20020028781A (ko) 액정표시장치 및 그의 구동방법
US11114017B2 (en) Mura correction driver
KR20030083614A (ko) 화상 처리 지원 시스템, 화상 처리 장치 및 화상 표시 장치
US7312776B2 (en) Apparatus set in a liquid crystal display for executing gamma correction and method thereof
KR20130015031A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US7903128B2 (en) Method for generating a gamma table
CN115206226B (zh) 显示驱动电路和显示面板
CN105191275A (zh) 颜色转换方法、灰阶值校正装置、计算机程序以及显示装置
WO2016206247A1 (zh) 修正lcd显示效果的驱动电路和方法、以及液晶显示装置
TWI747557B (zh) 可應用於在顯示模組中進行亮度增強的設備
WO2023221506A1 (zh) 公共电压校正电路、显示面板和显示装置
US20080238952A1 (en) Color display device and method for reproducing color with an increased number of gradation levels
JP2003288060A (ja) 液晶階調制御回路及びこれを用いた画像表示制御装置
CN114928732A (zh) 图像色准校正方法、装置、电子设备及可读存储介质
CN114187865A (zh) 用于led显示屏的图像处理方法、装置及控制卡
JP2001282190A (ja) 液晶表示装置、媒体および情報集合体
JPH09288468A (ja) 液晶の電圧−透過率特性補正回路
US20070146268A1 (en) Method of realizing images in a portable display apparatus
TWI420502B (zh) 伽瑪電壓校正電路、顯示面板、顯示裝置及伽瑪電壓的校正方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant