CN115085707A - 一种碳化硅mosfet栅极驱动电路及方法 - Google Patents
一种碳化硅mosfet栅极驱动电路及方法 Download PDFInfo
- Publication number
- CN115085707A CN115085707A CN202210719686.4A CN202210719686A CN115085707A CN 115085707 A CN115085707 A CN 115085707A CN 202210719686 A CN202210719686 A CN 202210719686A CN 115085707 A CN115085707 A CN 115085707A
- Authority
- CN
- China
- Prior art keywords
- voltage
- change rate
- mosfet device
- switched
- channel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Testing Of Individual Semiconductor Devices (AREA)
Abstract
本发明涉及一种碳化硅MOSFET栅极驱动电路及方法,它包括两个单通道驱动芯片、两个电压变化率控制单元、PMOS管、NMOS管和MOSFET器件DUT;第一单通道驱动芯片上连接有提供电平VGSon和VGSoff的电压端口,并通过第一电压变化率控制单元与NMOS管的源极连接,第二单通道驱动芯片与NMOS管和PMOS管的栅极连接;NMOS管的漏极与MOSFET器件DUT的栅极连接,PMOS管的漏极通过第二电压变化率控制单元串与MOSFET器件DUT的栅极连接;本发明通过引入一个参考平台电平并此采用分阶段改变栅极电压的变化率的方式来实现对于碳化硅MOSFET动态阈值漂移的抑制作用。
Description
技术领域
本发明涉及电子技术领域,尤其涉及一种碳化硅MOSFET栅极驱动电路及方法。
背景技术
碳化硅MOSFET由于其栅极氧化层界面陷阱密度远高于硅基器件的界面陷阱密度,碳化硅MOSFET存在其特有的动态阈值漂移问题,即碳化硅MOSFET在开关栅极应力下,其阈值电压将会发生变化,这将导致碳化硅MOSFET实际开关运行时将会面临较为严峻的可靠性问题;如果阈值电压增加,碳化硅MOSFET导通电阻将会增大,最终导致导通损耗增大,如果阈值电压降低,碳化硅MOSFET由于串扰导致引起的误导通几率将会增大,最终导致系统可靠性降低。
碳化硅MOSFET动态阈值漂移与器件承受的栅极电压密切相关,栅极电压开关次数越多,碳化硅MOSFET阈值漂移量越大如图1所示,栅极电压变化率越大,碳化硅阈值漂移速度越快。此外,只有当栅极电压超过某个特定电平时,显著的动态阈值漂移才会发生。因此,如何解决传统碳化硅MOSFET栅极驱动方式由于较高的电压变化率导致严重的动态阈值漂移问题是目前需要考虑的。
发明内容
本发明的目的在于克服现有技术的缺点,提供了一种碳化硅MOSFET栅极驱动电路及方法,解决了传统碳化硅MOSFET栅极驱动方式由于较高的电压变化率导致严重的动态阈值漂移问题。
本发明的目的通过以下技术方案来实现:一种碳化硅MOSFET栅极驱动电路,它包括两个单通道驱动芯片、第一电压变化率控制单元、第二电压变化率控制单元、PMOS管、NMOS管和MOSFET器件DUT;第一单通道驱动芯片上连接有提供电平VGSon和VGSoff的电压端口,并通过第一电压变化率控制单元与NMOS管的源极连接,第二单通道驱动芯片与NMOS管和PMOS管的栅极连接;NMOS管的漏极与MOSFET器件DUT的栅极连接,PMOS管的漏极通过第二电压变化率控制单元串与MOSFET器件DUT的栅极连接;在MOSFET器件DUT的漏极与PMOS管的源极之间连接有提供平台参考电平的电源Vplat;NMOS管用作第一单通道驱动芯片的选通开关为MOSFET器件DUT栅极提供电压电平VGSon或VGSoff,PMOS管用作第二单通道驱动芯片的选通开关为MOSFET器件DUT栅极提供平台参考电平Vplat。
所述第一电压变化率控制单元包括串联的电阻R3和二极管D3以及串联的电阻R4和二极管D4,且电阻R3和R4之间为并联关系,通过电阻R3、R4和二极管D3、D4以及第二电压变化率控制单元实现MOSFET器件DUT的栅极电平切换为VGSon或VGSoff过程中电压变化率的调节控制。
所述第二电压变化率控制单元包括串联的电阻R1和二极管D1以及串联的电阻R2和二极管D2,且电阻R1和R2之间为并联关系,通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4实现MOSFET器件DUT的栅极电平切换为Vplat过程中电压变化率的条件控制。
还包括稳压二极管D5和D6,稳压二极管D5连接在NMOS管的源极和栅极之间,稳压二极管D6连接在PMOS管和NMOS管的栅极之间,用于对PMOS管和NMOS管的栅极保护。
一种碳化硅MOSFET栅极驱动电路的驱动方法,所述驱动方法包括多个电压变化率调节控制周期,每个周期包括栅极电压上升沿两阶段电压变化率调节控制步骤或者栅极电压下降沿两阶段电压变化率调节控制步骤或者栅极电压上升沿和下降沿四阶段电压变化率调节控制步骤。
所述栅极电压上升沿两阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,Vplat通过二极管D2和电阻R2对MOSFET器件DUT进行充电,从而使得其栅极驱动信号引入参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从VGSoff变换为Vplat;
步骤三、第一单通道驱动芯片保持高电平不变,第二单通道驱动芯片切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从Vplat变换为VGSon;
步骤四、MOSFET器件DUT栅极电压保持在VGSon一定时间,第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff,完成一个电压变化率调节控制周期。
所述栅极电压下降沿两阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon并保持一定时间;
步骤三、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,MOSFET器件DUT的栅极电压从VGSon放电至参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从VGSon变换为Vplat;
步骤四、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,MOSFET器件DUT的栅极电压从Vplat放电至VGSoff,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从Vplat变换为VGSoff,完成一个电压变化率调节控制周期。
栅极电压上升沿和下降沿四阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,Vplat通过二极管D2和电阻R2对MOSFET器件DUT进行充电,从而使得其栅极驱动信号引入参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从VGSoff变换为Vplat;
步骤三、第一单通道驱动芯片保持高电平不变,第二单通道驱动芯片切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从Vplat变换为VGSon;
步骤四、MOSFET器件DUT栅极电压保持在VGSon一定时间,然后第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,MOSFET器件DUT的栅极电压从VGSon放电至参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从VGSon变换为Vplat;
步骤五、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,MOSFET器件DUT的栅极电压从Vplat放电至VGSoff,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从Vplat变换为VGSoff,完成一个电压变化率调节控制周期。
所述电压变化率dVGS1/dt>dVGS2/dt;在MOSFET器件DUT栅极电压达到参考平台电压Vplat时马上以电压变化率dVGS1/dt或dVGS2/dt进行调节控制,或者保持一定时间后再以电压变化率dVGS1/dt或dVGS2/dt进行调节控制。
本发明具有以下优点:一种碳化硅MOSFET栅极驱动电路及方法,通过引入一个参考平台电平并此采用分阶段改变栅极电压的变化率的方式来实现对于碳化硅MOSFET动态阈值漂移的抑制作用。
附图说明
图1为动态阈值漂移与开关次数的关系图;
图2为本发明的电路结构示意图;
图3为栅极驱动信号波形示意图;
图4为栅极驱动信号波形与控制时序示意图;
图5为另外实施例的栅极驱动信号波形示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下结合附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的保护范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。下面结合附图对本发明做进一步的描述。
实施例1,本发明涉及一种碳化硅MOSFET栅极驱动电路,通过改变传统的方波形式的栅极电压波形,引入一个中间电平Vplat,并改变栅极电压的变化率从而实现对于碳化硅MOSFET动态阈值漂移的抑制作用。
如图2所示,它包括两个单通道驱动芯片、第一电压变化率控制单元、第二电压变化率控制单元、PMOS管、NMOS管和MOSFET器件DUT;第一单通道驱动芯片上连接有提供电平VGSon和VGSoff的电压端口,并通过第一电压变化率控制单元与NMOS管的源极连接,第二单通道驱动芯片与NMOS管和PMOS管的栅极连接;NMOS管的漏极与MOSFET器件DUT的栅极连接,PMOS管的漏极通过第二电压变化率控制单元串与MOSFET器件DUT的栅极连接;在MOSFET器件DUT的漏极与PMOS管的源极之间连接有提供平台参考电平的电源Vplat;NMOS管用作第一单通道驱动芯片的选通开关为MOSFET器件DUT栅极提供电压电平VGSon或VGSoff,PMOS管用作第二单通道驱动芯片的选通开关为MOSFET器件DUT栅极提供平台参考电平Vplat。
进一步地,第一电压变化率控制单元包括串联的电阻R3和二极管D3以及串联的电阻R4和二极管D4,且电阻R3和R4之间为并联关系,通过电阻R3、R4和二极管D3、D4以及第二电压变化率控制单元实现MOSFET器件DUT的栅极电平切换为VGSon或VGSoff过程中电压变化率的调节控制。
第二电压变化率控制单元包括串联的电阻R1和二极管D1以及串联的电阻R2和二极管D2,且电阻R1和R2之间为并联关系,通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4实现MOSFET器件DUT的栅极电平切换为Vplat过程中电压变化率的条件控制。
进一步地,还包括稳压二极管D5和D6,稳压二极管D5连接在NMOS管的源极和栅极之间,稳压二极管D6连接在PMOS管和NMOS管的栅极之间,用于对PMOS管和NMOS管的栅极保护。
本发明NMOS管用作第一单通道驱动芯片的选通开关,当第而单通道驱动芯片的输出为高时NMOS管导通,器件栅极电压为驱动1输出电压,即为VGSon或者VGSoff;当驱动2的输出为低时,NMOS管关断,PMOS导通,被测器件栅极电压等于Vplat,实现了中间电平的引入。同时,在VGSon、VGSoff、Vplat三个电平之间相互切换过程中,电阻R1、R2、R3、R4与二极管D1、D2、D3、D4实现了对于不同切换过程的电压变化率的控制。
实施例2,本实施例是对于实施例1电路的驱动方法,驱动方法包括多个电压变化率调节控制周期,每个周期包括栅极电压上升沿两阶段电压变化率调节控制步骤或者栅极电压下降沿两阶段电压变化率调节控制步骤或者栅极电压上升沿和下降沿四阶段电压变化率调节控制步骤。
进一步地,如图3和图4所示,驱动方法其中一种实时方式为栅极电压上升沿两阶段电压变化率调节控制步骤包括:
步骤一、初始状态下第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、t0时刻第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,Vplat通过二极管D2和电阻R2对MOSFET器件DUT进行充电,从而使得其栅极驱动信号引入参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从VGSoff变换为Vplat;
步骤三、t1时刻第一单通道驱动芯片保持高电平不变,第二单通道驱动芯片切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从Vplat变换为VGSon;
步骤四、MOSFET器件DUT栅极电压保持在VGSon持续到t2时刻,第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff,完成一个电压变化率调节控制周期。
如图5所示,驱动方法的另一种实施方式为栅极电压下降沿两阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon并保持一定时间;
步骤三、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,MOSFET器件DUT的栅极电压从VGSon放电至参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从VGSon变换为Vplat;
步骤四、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,MOSFET器件DUT的栅极电压从Vplat放电至VGSoff,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从Vplat变换为VGSoff,完成一个电压变化率调节控制周期。
驱动方法再一种实施方式为栅极电压上升沿和下降沿四阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,Vplat通过二极管D2和电阻R2对MOSFET器件DUT进行充电,从而使得其栅极驱动信号引入参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从VGSoff变换为Vplat;
步骤三、第一单通道驱动芯片保持高电平不变,第二单通道驱动芯片切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从Vplat变换为VGSon;
步骤四、MOSFET器件DUT栅极电压保持在VGSon一定时间,然后第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,MOSFET器件DUT的栅极电压从VGSon放电至参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从VGSon变换为Vplat;
步骤五、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,MOSFET器件DUT的栅极电压从Vplat放电至VGSoff,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从Vplat变换为VGSoff,完成一个电压变化率调节控制周期。
进一步地,电压变化率dVGS1/dt>dVGS2/dt;在MOSFET器件DUT栅极电压达到参考平台电压Vplat时马上以电压变化率dVGS1/dt或dVGS2/dt进行调节控制,或者保持一定时间后再以电压变化率dVGS1/dt或dVGS2/dt进行调节控制,其中参考平台电压Vplat的保持时间可以通过第二单通道驱动芯片的低电平时间进行控制,且Vplat位于VGSoff和VGSon之间。
另外,对于参考平台电压的选择也需要满足以下条件:-5V≤Vplat≤5V。
以上所述仅是本发明的优选实施方式,应当理解本发明并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。
Claims (9)
1.一种碳化硅MOSFET栅极驱动电路,其特征在于:它包括两个单通道驱动芯片、第一电压变化率控制单元、第二电压变化率控制单元、PMOS管、NMOS管和MOSFET器件DUT;第一单通道驱动芯片上连接有提供电平VGSon和VGSoff的电压端口,并通过第一电压变化率控制单元与NMOS管的源极连接,第二单通道驱动芯片与NMOS管和PMOS管的栅极连接;NMOS管的漏极与MOSFET器件DUT的栅极连接,PMOS管的漏极通过第二电压变化率控制单元串与MOSFET器件DUT的栅极连接;在MOSFET器件DUT的漏极与PMOS管的源极之间连接有提供平台参考电平的电源Vplat;NMOS管用作第一单通道驱动芯片的选通开关为MOSFET器件DUT栅极提供电压电平VGSon或VGSoff,PMOS管用作第二单通道驱动芯片的选通开关为MOSFET器件DUT栅极提供平台参考电平Vplat。
2.根据权利要求1所述的一种碳化硅MOSFET栅极驱动电路,其特征在于:所述第一电压变化率控制单元包括串联的电阻R3和二极管D3以及串联的电阻R4和二极管D4,且电阻R3和R4之间为并联关系,通过电阻R3、R4和二极管D3、D4以及第二电压变化率控制单元实现MOSFET器件DUT的栅极电平切换为VGSon或VGSoff过程中电压变化率的调节控制。
3.根据权利要求2所述的一种碳化硅MOSFET栅极驱动电路,其特征在于:所述第二电压变化率控制单元包括串联的电阻R1和二极管D1以及串联的电阻R2和二极管D2,且电阻R1和R2之间为并联关系,通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4实现MOSFET器件DUT的栅极电平切换为Vplat过程中电压变化率的条件控制。
4.根据权利要求1所述的一种碳化硅MOSFET栅极驱动电路,其特征在于:还包括稳压二极管D5和D6,稳压二极管D5连接在NMOS管的源极和栅极之间,稳压二极管D6连接在PMOS管和NMOS管的栅极之间,用于对PMOS管和NMOS管的栅极保护。
5.根据权利要求1-4中任意一项所述的一种碳化硅MOSFET栅极驱动电路的驱动方法,其特征在于:所述驱动方法包括多个电压变化率调节控制周期,每个周期包括栅极电压上升沿两阶段电压变化率调节控制步骤或者栅极电压下降沿两阶段电压变化率调节控制步骤或者栅极电压上升沿和下降沿四阶段电压变化率调节控制步骤。
6.根据权利要求5所述的一种碳化硅MOSFET栅极驱动电路的驱动方法,其特征在于:所述栅极电压上升沿两阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,Vplat通过二极管D2和电阻R2对MOSFET器件DUT进行充电,从而使得其栅极驱动信号引入参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从VGSoff变换为Vplat;
步骤三、第一单通道驱动芯片保持高电平不变,第二单通道驱动芯片切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从Vplat变换为VGSon;
步骤四、MOSFET器件DUT栅极电压保持在VGSon一定时间,第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff,完成一个电压变化率调节控制周期。
7.根据权利要求5所述的一种碳化硅MOSFET栅极驱动电路的驱动方法,其特征在于:所述栅极电压下降沿两阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon并保持一定时间;
步骤三、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,MOSFET器件DUT的栅极电压从VGSon放电至参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从VGSon变换为Vplat;
步骤四、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,MOSFET器件DUT的栅极电压从Vplat放电至VGSoff,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从Vplat变换为VGSoff,完成一个电压变化率调节控制周期。
8.根据权利要求5所述的一种碳化硅MOSFET栅极驱动电路的驱动方法,其特征在于:栅极电压上升沿和下降沿四阶段电压变化率调节控制步骤包括:
步骤一、第一单通道驱动芯片和第二单通道驱动芯片分别输出低电平和高电平,NMOS管导通,PMOS管关断,使得输入MOSFET器件DUT栅极电压为VGSoff;
步骤二、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,Vplat通过二极管D2和电阻R2对MOSFET器件DUT进行充电,从而使得其栅极驱动信号引入参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从VGSoff变换为Vplat;
步骤三、第一单通道驱动芯片保持高电平不变,第二单通道驱动芯片切换为输出高电平,NMOS管导通,PMOS管关断,VGSon通过二极管D3和电阻R3对MOSFET器件DUT进行充电直至其栅极电压为VGSon,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从Vplat变换为VGSon;
步骤四、MOSFET器件DUT栅极电压保持在VGSon一定时间,然后第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出高电平和低电平,NMOS管关断,PMOS管导通,MOSFET器件DUT的栅极电压从VGSon放电至参考平台电平Vplat,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS1/dt从VGSon变换为Vplat;
步骤五、第一单通道驱动芯片和第二单通道驱动芯片分别切换为输出低电平和高电平,NMOS管导通,PMOS管关断,MOSFET器件DUT的栅极电压从Vplat放电至VGSoff,在此过程中通过电阻R1、R2、R3、R4和二极管D1、D2、D3、D4使在MOSFET器件DUT栅极电压以电压变化率dVGS2/dt从Vplat变换为VGSoff,完成一个电压变化率调节控制周期。
9.根据权利要求6-8任意一项所述的一种碳化硅MOSFET栅极驱动电路的驱动方法,其特征在于:所述电压变化率dVGS1/dt>dVGS2/dt;在MOSFET器件DUT栅极电压达到参考平台电压Vplat时马上以电压变化率dVGS1/dt或dVGS2/dt进行调节控制,或者保持一定时间后再以电压变化率dVGS1/dt或dVGS2/dt进行调节控制。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210719686.4A CN115085707B (zh) | 2022-06-23 | 2022-06-23 | 一种碳化硅mosfet栅极驱动电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210719686.4A CN115085707B (zh) | 2022-06-23 | 2022-06-23 | 一种碳化硅mosfet栅极驱动电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115085707A true CN115085707A (zh) | 2022-09-20 |
CN115085707B CN115085707B (zh) | 2023-03-10 |
Family
ID=83256083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210719686.4A Active CN115085707B (zh) | 2022-06-23 | 2022-06-23 | 一种碳化硅mosfet栅极驱动电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115085707B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116436450A (zh) * | 2023-03-28 | 2023-07-14 | 重庆大学 | Mos型半导体器件的栅极驱动电路和电力变换装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4109163A (en) * | 1977-03-11 | 1978-08-22 | Westinghouse Electric Corp. | High speed, radiation hard complementary mos capacitive voltage level shift circuit |
CN102832916A (zh) * | 2011-06-15 | 2012-12-19 | 英飞凌科技股份有限公司 | 用于驱动电子开关的方法和电路 |
CN105634461A (zh) * | 2015-12-28 | 2016-06-01 | 上海数明半导体有限公司 | 一种电平移位电路 |
CN107493095A (zh) * | 2017-08-09 | 2017-12-19 | 东南大学 | 硅基igbt和碳化硅肖特基二极管混合的栅驱动系统 |
CN108683327A (zh) * | 2018-06-12 | 2018-10-19 | 西北工业大学 | 一种碳化硅mosfet驱动电路 |
-
2022
- 2022-06-23 CN CN202210719686.4A patent/CN115085707B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4109163A (en) * | 1977-03-11 | 1978-08-22 | Westinghouse Electric Corp. | High speed, radiation hard complementary mos capacitive voltage level shift circuit |
CN102832916A (zh) * | 2011-06-15 | 2012-12-19 | 英飞凌科技股份有限公司 | 用于驱动电子开关的方法和电路 |
CN105634461A (zh) * | 2015-12-28 | 2016-06-01 | 上海数明半导体有限公司 | 一种电平移位电路 |
CN107493095A (zh) * | 2017-08-09 | 2017-12-19 | 东南大学 | 硅基igbt和碳化硅肖特基二极管混合的栅驱动系统 |
CN108683327A (zh) * | 2018-06-12 | 2018-10-19 | 西北工业大学 | 一种碳化硅mosfet驱动电路 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116436450A (zh) * | 2023-03-28 | 2023-07-14 | 重庆大学 | Mos型半导体器件的栅极驱动电路和电力变换装置 |
CN116436450B (zh) * | 2023-03-28 | 2024-04-09 | 重庆大学 | Mos型半导体器件的栅极驱动电路和电力变换装置 |
Also Published As
Publication number | Publication date |
---|---|
CN115085707B (zh) | 2023-03-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6897696B2 (en) | Duty-cycle adjustable buffer and method and method for operating same | |
US9490798B1 (en) | Gate drive control system for SiC and IGBT power devices | |
US9182772B2 (en) | Power device control circuit and power device circuit | |
KR20050011674A (ko) | 반도체장치 | |
JP6350301B2 (ja) | 負荷駆動制御装置および負荷駆動制御方法 | |
US11211927B2 (en) | Gate driver circuit, motor driver circuit, and hard disk apparatus | |
CN115032518B (zh) | 一种动态阈值电压测试装置及方法 | |
JP2008519529A (ja) | dI/dtを低下させ、遅延補正を施すドライバおよび方法 | |
JP2004266368A (ja) | 半導体装置の駆動方法および装置 | |
CN115085707B (zh) | 一种碳化硅mosfet栅极驱动电路及方法 | |
US20180269870A1 (en) | Gate potential control device | |
CN113497610B (zh) | 可降低功率半导体传导损耗的栅极驱动电路 | |
JP4991446B2 (ja) | 電力変換装置 | |
US11881771B2 (en) | Half-bridge power circuit, controller therefor, and method for controlling the same | |
US20220179011A1 (en) | Short circuit determination apparatus, switch apparatus, and short circuit determination method | |
US20040145918A1 (en) | Inverter device capable of reducing through-type current | |
JP2001274665A (ja) | 電圧駆動型素子の駆動方法および駆動回路 | |
KR20090097711A (ko) | 반도체 메모리 장치의 버퍼링 회로 | |
CN116647223B (zh) | 门极驱动电路、芯片及电子设备 | |
JP2000083370A (ja) | 電力変換器におけるゲート駆動回路 | |
Lu et al. | An Active Gate Driver Design to Reduce Voltage and Current Overshoots for SiC MOSFET Modules | |
CN117200770A (zh) | 一种防止温漂的mos器件栅极驱动方法及驱动电路 | |
CN212341760U (zh) | 一种有源钳位电路 | |
US20240072791A1 (en) | Semiconductor device drive circuit | |
Wang et al. | Automatic Search Method of Robust Gate Driving Vectors for Digital Gate Drivers Against Variations in Operating Conditions of IGBT’s |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |