CN114978185A - 逐次逼近型数字模数转换器sar adc和电子设备 - Google Patents

逐次逼近型数字模数转换器sar adc和电子设备 Download PDF

Info

Publication number
CN114978185A
CN114978185A CN202110190487.4A CN202110190487A CN114978185A CN 114978185 A CN114978185 A CN 114978185A CN 202110190487 A CN202110190487 A CN 202110190487A CN 114978185 A CN114978185 A CN 114978185A
Authority
CN
China
Prior art keywords
reference voltage
capacitor
digital signal
bit
bit digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110190487.4A
Other languages
English (en)
Inventor
王洁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Xihua Technology Co Ltd
Original Assignee
Shenzhen Xihua Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Xihua Technology Co Ltd filed Critical Shenzhen Xihua Technology Co Ltd
Priority to CN202110190487.4A priority Critical patent/CN114978185A/zh
Priority to CN202180000855.2A priority patent/CN115244854A/zh
Priority to PCT/CN2021/089241 priority patent/WO2022174515A1/zh
Priority to US18/276,977 priority patent/US20240120937A1/en
Publication of CN114978185A publication Critical patent/CN114978185A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
    • H03M1/466Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
    • H03M1/468Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors in which the input S/H circuit is merged with the feedback DAC array
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
    • H03M1/466Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/68Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • H03M1/802Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
    • H03M1/804Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices with charge redistribution

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本申请提供了一种SAR ADC和电子设备。该SAR ADC包括正电容阵列,负电容阵列,开关电路,比较器和SAR逻辑电路,SAR逻辑电路用于根据比较器输出的最高位数字信号将正电容阵列中的电容器的底极板均连接至第一初始参考电压以及将负电容阵列中的电容器均连接至第二初始参考电压;根据第k位数字信号和最高位数字信号,控制第k位第一电容器的底极板所连接的参考电压,以及控制第k位第二电容器的底极板所连接的参考电压;根据所述最高位数字信号和n位数字信号中的低m位数字信号中的每位数字信号,依次控制最低位第一电容器的底极板所连接的参考电压,以及控制最低位第二电容器的底极板所连接的参考电压。该电子设备包括所述SAR ADC。

Description

逐次逼近型数字模数转换器SAR ADC和电子设备
技术领域
本申请涉及电路领域,并且更具体地,涉及一种逐次逼近型数字模数转换器SARADC和电子设备。
背景技术
模数转换器(Analog to Digital Converter,ADC)是将连续性的模拟信号采集转换为离散性的数字信号以用于数字分析和处理的装置。逐次逼近型(successiveapproximation register,SAR)ADC是利用二分法查找方式,通过内部集成的数模转换器(Digital to Analog Converter,DAC)不断产生新的模拟电压量去逼近输入的模拟信号,最后将集成的DAC对应的数字输入作为ADC的输出。
SAR ADC可以采用电容型DAC实现,电容型DAC(简称CDAC)由一组电容阵列和对应的底极板开关构成,典型的电容阵列中的电容之间的容值比例满足二进制权重,n位设计精度的SAR ADC来说,CDAC的最高位电容230为2^(n-1)C。因此,想要SAR ADC输出精度高,需要的电容的数量也越多,但是随着电容数量的增大,SARADC的面积越大,成本也越高,因此,如何通过较少数量的电容实现更大精度的SAR ADC是一项急需解决的问题。
发明内容
本申请提供了一种逐次逼近型数字模数转换器SAR ADC、和电子设备,能够通过较少数量的电容实现更大精度的SAR ADC。
第一方面,提供了一种逐次逼近型数字模数转换器SAR ADC,所述SAR ADC(200)用于输出n位数字信号(Dn-1,Dn-2,...,D1,D0),所述n为大于1的正整数,所述SAR ADC包括:
正电容阵列(210),包括n-m个并列排布的第一电容器(Dn-2 C1,...,Dm C1,D0C1),其中,所述n>m,并且m为正整数;
负电容阵列(220),包括n-m个并列排布的第二电容器(Dn-2 C2,...,Dm C2,D0C2);
开关电路(230),包括多组第一底极板开关(2301)和多组第二底极板开关(2302),其中,每组第一底极板开关(2301)对应一个所述第一电容器,每组第二底极板开关(2302)对应一个所述第二电容器,所述每组第一底极板开关(2301)用于控制对应的所述第一电容器的底极板连接至共模电压(VCM)、正差分输入信号(Vsigp)或多个参考电压中的一个参考电压,所述每组第二底极板开关(2302)用于控制对应的所述第二电容器的底极板连接至共模电压(VCM)、负差分输入信号Vsign或多个参考电压中的一个参考电压,其中,所述多个参考电压相对于所述共模电压(VCM)具有不同精度的偏移量;
比较器(240),所述比较器的正输入端(2401)连接每个所述第一电容器的顶极板,所述比较器的负输入端(2402)连接每个所述第二电容器的底极板,所述比较器用于根据所述正输入端和所述负输入端的电压,依次输出所述n位数字信号中的每位数字信号;
SAR逻辑电路(250),用于根据所述比较器240输出的所述每位数字信号通过所述多组第一底极板开关(2301)控制多个所述第一电容器所连接的参考电压,以及通过所述多组第二底极板开关(2302)控制多个所述第二电容器所连接的参考电压;
其中,所述SAR逻辑电路(250)具体用于:
根据所述n位数字信号中的最高位数字信号(Dn-1),控制每个所述第一电容器(Dn-2 C1,...,Dm C1,D0 C1)的底极板均连接至所述多个参考电压中的第一初始参考电压,以及根据所述最高位数字信号(Dn-1),控制每个所述第二电容器(Dn-2 C2,...,Dm C2,D0 C2)的底极板均连接至所述多个参考电压中的第二初始参考电压,其中,所述第一初始参考电压和所述第二初始参考电压相对于所述共模电压的偏移方向相反,并且所述第一初始参考电压和所述第二初始参考电压相对于所述共模电压的偏移量不是所述多个参考电压相对于所述共模电压的偏移量中的最大的偏移量,并且也不是最小的偏移量;
根据所述n位数字信号中的第k位数字信号(Dk)和所述最高位数字信号(Dn-1),控制第k位第一电容器(Dk C1)的底极板所连接的目标参考电压,以及根据所述第k位数字信号(Dk)和所述最高位数字信号(Dn-1),控制第k位第二电容器(Dk C2)的底极板所连接的目标参考电压,其中,所述k等于n-2,......,m;
根据所述最高位数字信号(Dn-1)和所述n位数字信号中的低m位数字信号(Dm-1,...,D0)中的每位数字信号,依次控制最低位第一电容器(D0 C1)的底极板所连接的目标参考电压,以及所述最高位数字信号(Dn-1)和所述n位数字信号中的低m位数字信号(Dm-1,...,D0)中的每位数字信号,控制最低位第二电容器(D0 C2)的底极板所连接的目标参考电压。
第二方面,提供了一种电子设备,包括上述第一方面或其各种实现方式中的SARADC。
基于上述技术方案,通过在电容阵列的底基板设置多个不同精度的参考电压,进一步使用相应的开关控制策略调整电容阵列中的电容器的底极板所连接的参考电压,从而能够通过相同大小的电容阵列实现更多位的SAR ADC输出的效果。
附图说明
图1是相关技术中的SAR ADC的结构示意图。
图2是本申请实施例的SAR ADC的结构示意结构图。
图3是根据本申请一实施例的多个参考信号组的示意图。
图4是根据本申请一实施例的多个参考信号的相对位置关系的示意图。
图5是本申请实施例的电容阵列的控制逻辑图。
图6是本申请实施例提供的一种电子设备的示意性框图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。针对本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
电容型DAC(简称CDAC))由一组电容阵列和对应的底极板开关构成,典型的电容阵列中电容器之间容值比例满足二进制权重,若最低位电容器的单位电容容值为1*C,次低位电容器为两倍大小的单位电容容值,即2*C,依次类推,对于n位设计精度的SAR ADC来说,CDAC的最高位电容器的容值为2^(n-1)C。CDAC是根据数字输入来控制对应权重大小电容的底极板开关导通方向,从而在电容阵列的顶极板产生数字输入对应的模拟输出,实现n位设计精度的。
图1示出了3比特的SAR ADC的一种典型结构。结合图1说明该SAR ADC的具体工作过程。
需要说明的是,在图1所示的电路结构中,共模电压VCM,第一正向参考电压VREFP,第一反向参考电压VREFN满足如下关系:
VCM=0.5(VREFP+VREFN);
VREFP=VCM+0.5VREF;
VREFN=VCM-0.5VREF。
在第一阶段,即采样阶段:
对于正电容阵列,电容器的下极板(或称底极板,负极板)连接差分输入信号的正端即Vsigp,电容器的上极板(或称顶极板,正极板)连接VCM。
此时,正电容阵列中的总电荷量Qp为
Qp=(Vsigp-VCM)×(C+C+2C+4C)=8(Vsigp-VCM)×C。
对于负电容阵列,电容器的上极板连接差分输入信号的负端即Vsign,电容器的上极板连接VCM。
此时,负电容阵列中的总电荷量Qn为:
Qn=(Vsign-VCM)×(C+C+2C+4C)=8(Vsign-VCM)×C。
在第二阶段,即转换阶段,可以执行如下步骤:
第一步骤:断开正电容阵列和负电容阵列中的所有电容器的上极板跟VCM的连接,并且将所有电容器的下极板连接到VCM。
此时,根据电荷守恒定理,可以计算比较器的正输入端的电压VipA:
8(Vsigp-VCM)×C=(VCM-VipA)×(C+C+2C+4C)
VipA=2VCM-Vsigp
同理,比较器的负输入端的电压VinA的电压为:
VinA=2VCM-Vsign
第二步骤:比较器比较VipA跟VinA的大小,输出数字信号D2。
若VipA>VinA,比较器输出D2=1,反之,比较器输出为D2=0。
D2即为SAR ADC输出的最高位。
第三步骤,根据比较器的输出调整最高位(MSB)电容器的下极板所连接的电压值。
在图1的示例中,MSB电容器即为电容器4C。
情况1:比较器输出为D2为1。
此情况下,断开正电容阵列中的最高位MSB电容器跟VCM的连接,改为连接到VREFN。同时断开负电容阵列中的最高位MSB电容器跟VCM的连接,改为连接到VREFP。
此时,基于电荷守恒原理,电荷会在电容阵列的电容器中进行重新分配,VipA跟VinA会发生变化,变化后的VipA可以根据下式计算:
8(Vsigp-VCM)×C=4C×(VREFN-VipA)+4C×(VCM-VipA)
VipA=0.5VREFN+0.5VCM-(Vsigp-VCM)
VipA=0.5(VCM-0.5VREF)+0.5×VCM-(Vsigp-VCM)
VipA=2VCM-Vsigp-1/4VREF。
同理可以计算得到变化后的VinA为:
VinA=2VCM-Vsign+1/4VREF。
情况2:比较器输出为D2为0。
此情况下,断开正电容阵列中的MSB电容器的下极板与VCM的连接,改为连接到VREFP。
同时,断开负电容阵列中的MSB电容器的下极板与VCM的连接,改为连接到VREFN。
进一步地,按照情况1中类似的方式,基于电荷守恒原理,计算变化后的VipA和VinA,分别如下式所示:
VipA=2VCM-Vsigp+1/4VREF
VinA=2VCM-Vsign-1/4VREF
第四步骤:比较器开启,根据此时的正输入端和负输入端的电压,输出此高位数字信号D1,进一步根据该D1改变次高位电容器的下极板所连接的参考电压值。在该示例中,次高位电容器为电容器2C。
根据D1改变次高位电容器的下极板所连接的参考电压值的实现方式可以参考第三步骤中根据D2改变最高位电容器的下极板所连接的参考电压值的实现方式,这里不再赘述。
重复执行上述过程,根据输出的数字信号D0改变1C电容器的负极板所连接的参考电压值。
至此转换完毕,得到该SAR ADC的输出信号D2,D1,D0。
从上述工作过程可知,要想实现更多位的SAR ADC的输出,需要增加更多个电容器,相应地,增大了SAR ADC的面积和成本。
有鉴于此,本申请实施例提供了一种SAR ADC通过增加更多个不同精度的参考电压,进一步使用相应的开关控制策略调整电容阵列中的电容器的下极板所连接的参考电压,从而能够通过相同大小的电容阵列实现更多位的SARADC的效果。
图2是根据本申请实施例的SAR ADC的示意性结构图。
在本申请实施例中,所述SAR ADC用于输出n位数字信号,即Dn-1,Dn-2,...,D1,D0,本申请对于该数字信号的位数不作具体限定,例如可以为4,6,8等。
如图2所示,该SAR ADC 200包括:正电容阵列210,负电容阵列220,开关电路,比较器240和SAR逻辑电路250。
其中,正电容阵列210包括n-m个并列排布的第一电容器(Dn-2 C1,...,Dm C1,D0C1),所述负电容阵列220包括n-m个并列排布的第二电容器(Dn-2 C2,...,Dm C2,D0 C2),所述m为正整数。
在一些实施例中,所述正电容阵列210中的最低位第一电容器(D0 C1)和次低位第一电容器(Dm C1)的电容值相等,从次低位第一电容器(Dm C1)到最高位第一电容器(Dn-2C1)的电容值比例满足二进制权重;
所述负电容阵列中220的最低位第二电容器(D0 C2)和次低位第二电容器(Dm C2)的电容值相等,从次低位第二电容器(Dm C2)到最高位第二电容器(Dn-2 C2)的电容值比例满足二进制权重。
在本申请实施例中,所述n位数字信号中的最高位数字信号,即Dn-1,可以用于控制正电容阵列和负电容阵列中的所有电容器的下极板所连接的参考电压,次高位信号可以用于控制最高位电容器(Dn-2 C1和Dn-2 C2)所连接的参考电压,最低的m位数字信号(Dm-1,...,D0),可以用于控制最低位电容器(D0 C1和D0 C2)所连接的参考电压。
在本申请实施例中,所述开关电路230包括多组第一底极板开关2301和多组第二底极板开关2302,其中,每组第一底极板开关2301对应一个所述第一电容器,每组第二底极板开关2302对应一个所述第二电容器,所述每组第一底极板开关2301用于控制对应的所述第一电容器的底极板连接至共模电压VCM、正差分输入信号Vsigp或多个参考电压中的一个参考电压,所述每组第二底极板开关2302用于控制对应的所述第二电容器的底极板连接至共模电压VCM、负差分输入信号Vsign或多个参考电压中的一个参考电压,其中,所述多个参考电压相对于所述共模电压VCM具有不同精度的偏移量。
应理解,本申请实施例并不限定每组第一底极板开关2301和每组第二底极板开关2302的实现方式。
作为一个示例,所述每组第一底极板开关2301包括一个单刀多掷开关,用于在不同的条件下将对应的第一电容器连接至不同的电压。类似地,所述每组第二底极板开关2302包括一个单刀多掷开关,用于在不同的条件下将对应的第二电容器连接至不同的电压。
在其他替代实施例中,所述每组第一底极板开关2301也可以包括多个开关,例如第一开关和第二开关,第一开关可以为单刀单掷开关,用于控制是否将对应的第一电容器连接至共模电压,所述第二开关为单刀多掷开关,用于控制将对应的第一电容器连接至正差分输入信号还是某个参考电压。类似地,对于每组第一底极板开关2301亦是如此,这里不再赘述。
在本申请实施例中,所述多个参考电压相对于共模电压VCM具有不同精度并且不同偏移方向的偏移量,这里的偏移方向指的是正向偏移和反向偏移。
在本申请实施例中,所述比较器240的正输入端2401连接每个所述第一电容器的顶极板,所述比较器240的负输入端2402连接每个所述第二电容器的底极板,所述比较器240用于根据所述正输入端2401和所述负输入端2402的电压,依次输出所述n位数字信号中的每位数字信号。
在本申请实施例中,所述SAR逻辑电路250用于根据所述比较器240输出的每位数字信号通过所述多组第一底极板开关2301控制多个所述第一电容器所连接的参考电压,以及通过所述多组第二底极板开关2302控制多个所述第二电容器所连接的参考电压。
可选地,在一些实施例中,所述多个参考电压包括第一正向参考电压VREFP、第一反向参考电压VREFN、第二正向参考电压VREFP2和第二反向参考电压VREFN2,其中,所述第一正向参考电压VREFP和所述第一反向参考电压VREFN相对于所述共模电压VCM具有偏移方向相反的第一偏移量,所述第二正向参考电压VREFP2和所述第二反向参考电压VREFN2相对于所述共模电压VCM具有偏移方向相反的第二偏移量,其中,所述第一偏移量大于所述第二偏移量。
在本申请一些实施例中,所述多个参考电压还包括m个参考电压组,所述m个参考电压组中的参考电压可以用于连接至最低位电容器(D0 C1和D0 C2)。
应理解,本申请实施例并不具体限定所述多个参考电压组的个数,该多个参考电压组的个数可以根据想要实现的SAR ADC位数确定,例如,若想在现有技术的基础上增加一位,可以设置一个参考电压组,或者想要增加更多位,也可以设置更多个参考信号组。
在本申请一些实施例中,所述m个参考电压组可以用于连接至正负电容阵列中的最低位电容器实现不同精度的微调,具体地,第i+1个参考电压组中的参考电压对可以用于在使用第i个参考电压组中的参考电压进行电压调整之后的进一步细调,i=1,......。
假设第i个参考电压组中包括参考电压1,对应第i+1个参考电压组中的参考电压2P和参考电压2N,其中,参考电压2P相对于参考电压1具有正的偏移量1,参考电压2N相对于参考电压1具有负的偏移量1,则当需要在参考电压1的基础上降低电压时,可以将最低位电容器的底极板所连接的参考电压调整至参考电压2N,在需要提升电压时,可以将最低位电容器的底极板所连接的参考电压调整至参考电压2P。
在本申请一些实施例中,所述m为1,所述1个参考电压组包括第三正向参考电压VREFP3、第三反向参考电压VREFN3、第四正向参考电压VREFP4和第四反向参考电压VREFN4。其中,参考电压之间满足如下关系:
VREFP2=(VCM+VREFP)/2;
VREFN2=(VCM+VREFN)/2;
VREFP3=(VREFP2+VREFP)/2;
VREFN3=(VREFP2+VCM)/2;
VREFP4=(VCM+VREFN2)/2;
VREFN4=(VREFN2+VREFN)/2。
所述第三正向参考电压VREFP3相对于所述第二正向参考电压VREFP2具有正的第三偏移量,所述第三反向参考电压VREFN3相对于所述第二正向参考电压VREFP2具有负的第三偏移量。所述第三正向参考电压VREFP3用于在第二正向参考电压VREFP2基础上的进一步往上细调,所述第三反向参考电压VREFN3用于在第二正向参考电压VREFP2基础上的进一步往下细调。
所述第四正向参考电压VREFP4相对于所述第二反向参考电压VREFN2具有正的第三偏移量,所述第四反向参考电压VREFN4相对于所述第二反向参考电压VREFN2具有负的第三偏移量。所述第四正向参考电压VREFP4用于在第二反向参考电压VREFN2基础上的进一步往上细调,所述第四反向参考电压VREFN4用于在第二反向参考电压VREFN2基础上的进一步往下细调。
在本申请一些实施例中,所述第二偏移量可以为所述第三偏移量的二分之一,所述第三偏移量可以为所述第二偏移量的二分之一。例如,所述第一偏移量为0.5VREF,第二偏移量为0.25VREF,第三偏移量为0.125VREF。
在本申请另一些实施例中,所述m大于1,所述m个参考电压组中的第i个参考电压组中的每个参考电压对应第i+1个参考电压组中的一个参考电压对,其中,i=1,2,...。
作为一个示例,如图3和图4所示,所述m个参考电压组中的第一个参考电压组包括:所述第三正向参考电压VREFP3、所述第三反向参考电压VREFN3、所述第四正向参考电压VREFP4和所述第四反向参考电压VREFN4。
第二个参考电压组包括:第五正向参考电压VREFP5、第五反向参考电压VREFP5、第六正向参考电压VREFP6、第六反向参考电压VREFN6、第七正向参考电压VREFP7、第七反向参考电压VREFN7、第八正向参考电压VREFP8和第八反向参考电压VREFN8,其中,第二个参考电压组中的参考电压和前述的参考电压满足如下关系:
VREFP5=(VREFP3+VREFP)/2,VREFN5=(VREFP2+VREFP3)/2;
VREFP6=(VREFP2+VREFN3)/2,VREFN6=(VCM+VREFN3)/2;
VREFP7=(VREFP3+VREFP)/2,VREFN7=(VREFP4+VREFP2)/2;
VREFP8=(VREFN4+VREFN2)/2,VREFN8=(VREFN+VREFN4)/2。
所述第五正向参考电压VREFP5相对于所述第三正向参考电压VREFP3具有正的第四偏移量,所述第五反向参考电压VREFN5相对于所述第三正向参考电压VREFP3具有负的第四偏移量。所述第五正向参考电压VREFP5用于在第三正向参考电压VREFP3基础上的进一步往上细调,所述第五反向参考电压VREFN5用于在第三正向参考电压VREFP3基础上的进一步往下细调。
所述第六正向参考电压VREFP6相对于所述第三反向参考电压VREFN3具有正的第四偏移量,所述第六反向参考电压VREFN6相对于所述第三反向参考电压VREFN3具有负的第四偏移量。所述第六正向参考电压VREFP6用于在第三反向参考电压VREFN3基础上的进一步往上细调,所述第六反向参考电压VREFN6用于在第三反向参考电压VREFN3基础上的进一步往下细调。
所述第七正向参考电压VREFP7相对于所述第四正向参考电压VREFP4具有正的第四偏移量,所述第七反向参考电压VREFN7相对于所述第四正向参考电压VREFP4具有负的第四偏移量。所述第七正向参考电压VREFP7用于在第四正向参考电压VREFP4基础上的进一步往上细调,所述第七反向参考电压VREFN7用于在第四正向参考电压VREFP4基础上的进一步往下细调。
所述第八正向参考电压VREFP7相对于所述第四反向参考电压VREFN4具有正的第四偏移量,所述第八反向参考电压VREFN7相对于所述第四反向参考电压VREFN4具有负的第四偏移量。所述第八正向参考电压VREFP8用于在第四反向参考电压VREFN4基础上的进一步往上细调,所述第八反向参考电压VREFN8用于在第四反向参考电压VREFN4基础上的进一步往下细调。
其中,所述第四偏移量为所述第三偏移量的二分之一。例如,第三偏移量为1/8VREF,第四偏移量为1/16VREF。
当然,若要实现更多位数字信号的输出,还可以设置更多个参考信号组,参考信号组中的参考信号的设置方式类似,这里不再赘述。
因此,在本申请实施例中,通过配置不同精度的参考电压组,进一步配置最低位电容器连接至所述不同精度的参考电压组,从而实现不同精度的SAR ADC。例如,若要增加一位精度,该最低位电容器可以连接至第一个参考电压组中的参考电压,或者,若要增加两位精度,可以连接至第二个参考电压组中的参考电压等等。
以下,结合图3至图5说明,所述SAR逻辑电路250的开关控制逻辑。
应理解本申请实施例的SAR逻辑电路250的开关控制逻辑分三种情况:最高位数字信号Dn-1对应的控制逻辑(记为控制逻辑1),次高位数字信号到第m位数字信号对应的控制逻辑(记为控制逻辑2),低m位数字信号对应的控制逻辑(记为控制逻辑3)。
控制逻辑1:
在本申请一些实施例中,如图5所示,所述SAR逻辑电路250具体用于:
根据所述n位数字信号中的最高位数字信号Dn-1,控制每个所述第一电容器对应的一组第一底极板开关2301以使所述每个第一电容器(Dn-2 C1,...,Dm C1,D0 C1)的底极板连接至所述多个参考电压中的第一初始参考电压,以及根据所述最高位数字信号Dn-1,控制每个所述第二电容器对应的一组第二底极板开关2302以使每个所述第二电容器(Dn-2C1,...,Dm C1,D0 C1)的底极板连接至所述多个参考电压中的第二初始参考电压。
其中,所述第一初始参考电压和所述第二初始参考电压相对于所述共模电压VCM的偏移方向相反,并且所述第一初始参考电压和所述第二初始参考电压相对于所述共模电压VCM的偏移量不是所述多个参考电压相对于所述共模电压的偏移量中的最大的偏移量,并且也不是最小的偏移量。
与图1示例的开关控制策略不同,在本申请实施例中,SAR逻辑电路250可以根据最高位数字信号Dn-1控制将每个电容阵列中的电容器的底极板的电压拉到同一电压水平,该电压水平相对于共模电压VCM具有适中的偏移量,进一步可以在该电压水平上进行电压的进一步细调,能够提升SAR ADC的收敛速度,相当于现有技术而言,通过相同步数的调整过程,能够实现更细精度的输出结果。
可选地,在一些实施例中,所述第一初始参考电压为所述第二正向参考电压VREFP2,所述第二初始参考电压为所述第二反向参考电压VREFN2;或者
所述第一初始参考电压为所述第二反向参考电压VREFN2,所述第二初始参考电压为所述第二正向参考电压VREFP2。
在其他替代实施例中,所述第一初始参考电压和第二初始参考电压也可以为其他参考电压值,当初始连接至其他参考电压时,只需对后续的开关逻辑进行适应性调整即可。
以下,以所述第一初始参考电压和所述第二初始参考电压分别为所述第二正向参考电压和第二反向参考电压中的一个为例进行说明,但本申请并不限于此。
在一些具体实施例中,所述SAR逻辑电路250具体用于:
若所述最高位数字信号Dn-1为1,控制每个所述第一电容器的底极板连接至所述第二反向参考电压VREFN2,控制每个所述第二电容器的底极板连接至所述第二正向参考电压VREFP2;或者
若所述最高位数字信号Dn-1为0,控制每个所述第一电容器的底极板连接至所述第二正向参考电压VREFP2,控制每个所述第二电容器的底极板连接至所述第二反向参考电压VREFN2。
最高位数字信号Dn-1为1,表明VipA>VinA,需要降低VipA,因此,可以将每个所述第一电容器的底极板连接至比VCM低的所述第二反向参考电压VREFN2。最高位数字信号Dn-1为0,表明VipA<VinA需要增大VipA,因此,可以将每个所述第一电容器的底极板连接至比VCM高的所述第二正向参考电压VREFP2。
控制逻辑2:
在本申请另一些实施例中,如图5所示,所述SAR逻辑电路250还用于:
根据所述n位数字信号中的第k位数字信号Dk和所述最高位数字信号Dn-1,控制第k位第一电容器Dk C1的底极板所连接的目标参考电压,以及根据所述第k位数字信号Dk和所述最高位数字信号Dn-1,控制第k位第二电容器Dk C2的底极板所连接的目标参考电压,其中,所述k等于n-2,......,m。
与图1的示例中的开关控制策略不同,在本申请实施例中,每个电容器上的电压的调整都参考上一次电压调整之后该电容器当前所连接的参考电压,即以上一次电压调整之后所连接的参考电压为基准进行调整,而不是直接根据比较器的输出结果Dk控制Dk位电容器所连接的电压,有利于实现电压的更精细的调整,从而实现更细精度的SAR ADC。
在一些具体实施例中,所述SAR逻辑电路250用于:
若所述最高位数字信号Dn-1为1,所述第k位数字信号Dk为1,控制所述第k位第一电容器Dk C1的底极板连接至所述第一反向参考电压VREFN,以及控制所述第k位第二电容器Dk C2的底极板连接至所述第一正向参考电压VREFP;或者
若所述最高位数字信号Dn-1为0,所述第k位数字信号Dk为1,控制所述第k位第一电容器Dk C1的底极板连接至所述第二反向参考电压VREFN2,以及控制所述第k位第二电容器Dk C2的底极板连接至所述第二正向参考电压VREFP2;或者
若所述最高位数字信号Dn-1为1,所述第k位数字信号为0,控制所述第k位第一电容器的底极板连接至所述第二正向参考电压VREFP2,以及控制所述第k位第二电容器的底极板连接至所述第二反向参考电压VREFN2;或者
若所述最高位数字信号Dn-1为0,第k位数字信号为0,控制所述第k位第一电容器Dk C1的底极板连接至所述第一正向参考电压VREFP,控制所述第k位第二电容器Dk C2的底极板连接至所述第一反向参考电压VREFN。
控制逻辑3:
在本申请又一些实施例中,如图5所示,所述SAR逻辑电路250还用于:
根据所述最高位数字信号Dn-1和所述n位数字信号中的低m位数字信号Dm-1,...,D0中的每位数字信号,依次控制最低位第一电容器D0 C1的底极板所连接的目标参考电压,以及所述最高位数字信号Dn-1和所述n位数字信号中的低m位数字信号Dm-1,...,D0中的每位数字信号,控制最低位第二电容器D0 C2的底极板所连接的目标参考电压。
具体地,在所述比较器输出所述低m位数字信号中的第j位数字信号时,所述SAR逻辑电路250用于根据所述最高位数字信号Dn-1和所述低m位数字信号Dm-1,...,D0中的所述第j位数字信号Dj之前的数学信号,确定所述最低位第一电容器(D0 C1)的底极板当前所连接的参考电压,根据所述第j位数字信号(Dj和所述最低位第一电容器D0 C1当前所连接的参考电压,调整所述最低位第一电容器D0C1所连接的参考电压,以及,根据所述最高位数字信号Dn-1和所述低m位数字信号Dm-1,...,D0中的所述第j位数字信号Dj之前的数学信号,确定所述最低位第二电容器D0 C2的底极板当前所连接的参考电压根据所述第j位数字信号Dj和所述最低位第二电容器D0 C2当前所连接的参考电压,调整所述最低位第二电容器D0 C2所连接的参考电压,所述,j=m-1,...,0。
应理解,若所述第j位数字信号为所述低m位数字信号中的最高位,此情况下,可以只根据最高位数学信号Dn-1确定所述最低位第一电容器D0 C1的底极板当前所连接的参考电压。
例如,在比较器250输出第m-1位数字信号时,SAR逻辑电路250可以根据最高位数字信号Dn-1的取值确定最低位第一电容器D0 C1当前所连接的参考电压,进一步地,结合第m-1位数字信号Dm-1的取值可以确定需要在当前所连接的参考电压的基础上向上还是向下调整。
假设根据最高位数字信号Dn-1确定最低位第一电容器D0 C1连接至第一参考电压组中的参考电压p,该参考电压p在下一个参考电压组中对应参考电压q+和参考电压q-分别用于在参考电压p基础上的往上细调和往下细调。
若第m-1位数字信号Dm-1为1,表明VipA>VinA,需要降低VipA,因此,可以将最低位第一电容器D0 C1的底极板连接至参考电压q-,或者,若第m-1位数字信号Dm-1为0,表明VipA<VinA,需要增大VipA,因此,可以将最低位第一电容器D0 C1的底极板连接至参考电压q+。
若m大于1,该比较器240还可以根据此时的连接关系,输出第m-2位数字信号Dm-2,进一步地,SAR逻辑电路250可以根据最高位数字信号Dn-1和第m-1位数学信号Dm-1的取值确定最低位第一电容器D0 C1当前所连接的参考电压,然后结合第m-2位数字信号Dm-2的取值可以确定需要在当前所连接的参考电压的基础上向上还是向下调整,具体调整方式类似,这里不再赘述。
以m=1为例,说明SAR逻辑电路250控制逻辑3的具体实现。
情况1:最低位数字信号D0为1,最高位数字信号Dn-1为0
最高位数字信号Dn-1为0,表明最低位第一电容器D0 C1当前连接至第二正向参考电压VREFP2,最低位数字信号为1,表明需要降低VipA,即需要在第二正向参考电压VREFP2基础上往下微调,则可以将最低位第一电容器D0 C1的底极板连接至所述第三反向参考电压VREFN3。类似地,可以将最低位第二电容器D0 C2的底极板连接至所述第四正向参考电压VREFP4。
情况2:最低位数字信号D0为0,最高位数字信号Dn-1为0
最高位数字信号Dn-1为0,表明最低位第一电容器D0 C1当前连接至第二正向参考电压VREFP2,最低位数字信号为0,表明需要提升VipA,即需要在第二正向参考电压VREFP2基础上往上微调,则可以将最低位第一电容器D0 C1的底极板连接至所述VREFP3。类似地,可以将最低位第二电容器D0 C2的底极板连接至所述第四反向参考电压VREFN4。
情况3:最低位数字信号D0为1,最高位数字信号Dn-1为1
最高位数字信号Dn-1为1,表明最低位第一电容器D0 C1当前连接至第二正向参考电压VREFN2,最低位数字信号为1,表明需要降低VipA,即需要在第二反向参考电压VREFN2基础上往下微调,则可以将最低位第一电容器D0 C1的底极板连接至所述第四反向参考电压VREFN4。类似地,可以将最低位第二电容器D0 C2的底极板连接至所述第三正向参考电压VREFP3。
情况3:最低位数字信号D0为1,最高位数字信号Dn-1为1
最高位数字信号Dn-1为1,表明最低位第一电容器D0 C1当前连接至第二正向参考电压VREFN2,最低位数字信号为1,表明需要降低VipA,即需要在第二反向参考电压VREFN2基础上往下微调,则可以将最低位第一电容器D0 C1的底极板连接至所述第四反向参考电压VREFN4。类似地,可以将最低位第二电容器D0 C2的底极板连接至所述第三正向参考电压VREFP3。
情况4:最低位数字信号D0为0,最高位数字信号Dn-1为1
最高位数字信号Dn-1为1,表明最低位第一电容器D0 C1当前连接至第二正向参考电压VREFN2,最低位数字信号为0,表明需要提升VipA,即需要在第二反向参考电压VREFN2基础上往上微调,则可以将最低位第一电容器D0 C1的底极板连接至所述第四正向参考电压VREFP4。类似地,可以将最低位第二电容器D0 C2的底极板连接至所述第三反向参考电压VREFN3。
因此,在本申请实施例中,通过配置多个不同精度并且不同偏移方向的参考电压,进一步通过SAR逻辑电路控制正负电容阵列中的电容器的负极板所连接的参考电压,能够在不增加电容器的数量的情况下,通过配置更细精度的参考电压,实现更细精度的SARADC,同时由于未增加电容器的数量,降低了整个电容阵列的功耗。
在本申请实施例中,如图2所示,所述开关电路还包括:第一正端采样开关2311,第二正端采样开关2312,其中,所述正电容阵列210中的每个所述第一电容器的顶极板均通过所述第一正端采样开关2311连接到共模电压VCM,所述负电容阵列220中的每个所述第二电容器的顶极板均通过所述第二正端采样开关2312连接到共模电压VCM。
可选地,在一些实施例中,所述SAR ADC 200也可以采用单端方式实现,即可以只包括一个电容阵列,工作原理类似,这里不再赘述。
以下,以实现4比特的SAR ADC为例说明具体的实现过程,但本申请并不限于此。
在该示例中,m=1,m个参考电压组可以包括图3中的第一个参考电压组,若要实现4比特的SAR ADC,正电容阵列和负电容阵列可以分别包括3个电容器,电容器的电容值依次为C,C和2C,其中,2C为最高位电容器的电容值,C为最低位电容器和次低位电容器的电容值。
1、第一阶段,即采样阶段
在此阶段,所述第一正端采样开关2311连接到所述共模电压VCM,即所述正电容阵列210中的第一电容器的上极板连接VCM,所述正电容阵列中的每个所述第一电容器的底极板连接至所述正差分输入信号Vsigp,所述第二正端采样开关2312连接到所述共模电压VCM,即所述负电容阵列220中的第二电容器的上极板连接VCM,所述负电容阵列220中的每个所述第二电容器的底极板连接至所述负差分输入信号Vsign。
此时,正电容阵列210中的总电荷量Qp为
Qp=(Vsigp-VCM)×(C+C+2C)。4(Vsigp-VCM)×C。
此时,负电容阵列220中的总电荷量Qn为:
Qn=(Vsign-VCM)×(C+C+2C)=4(Vsign-VCM)×C。
在第二阶段,即转换阶段,或称,转换周期,可以执行如下步骤:
第一步骤:断开所述第一正端采样开关2311与所述共模电压VCM的连接,即断开所有第一电容器的顶极板与共模电压VCM的连接,所述正电容阵列210中的每个所述第一电容器的底极板连接至所述共模电压VCM;以及,断开所述第二正端采样开关2312与所述共模电压VCM的连接,即断开所有第二电容器的顶极板与共模电压VCM的连接,所述负电容阵列220中的每个所述第二电容器的底极板连接至所述共模电压VCM。
此时根据电荷守恒定理,可以计算比较器240的正输入端的电压VipA:
4(Vsigp-VCM)×C=(VCM-VipA)×(C+C+2C)
VipA=2 VCM-Vsigp
同理,可以计算比较器240的负输入端的电压VinA:
VinA=2 VCM-Vsign
第二步骤所述比较器240根据所述正输入端的电压VipA和所述负输入端的电压VinA,输出最高位数字信号D3。
若VipA>VinA,比较器240输出D3=1,反之,比较器240输出D3=0。
第三步骤:根据比较器240的输出调整正电容阵列210中的所有第一电容器和负电容阵列220中的所有第二电容器的底极板所连接的参考电压,而不是只是调整最高位电容器的底极板所连接的参考电压值。
情况1:D3=1
此情况下,将正电容阵列210中的所有第一电容器的底极板均连接到VREFN2(对应第一初始参考电压),以及将负电容阵列220中的所有第二电容器的底极板均连接到VREFP2(对应第二初始参考电压)。
此时,基于电荷守恒定律,计算比较器240的正输入端电压VipA:
4(Vsigp-VCM)×C=4(VCM-0.25 VREF-VipA)×C;
VipA=2VCM-二Vsigp--1/4VREF;
以及,基于电荷守恒定律,计算比较器240的负输入端电压VinA:
4(Vsign-VCM)×C=4(VCM+0.25 VREF-VinA)×C
VinA=2 VCM-Vsign+1/4 VREF。
情况2:D3=0
此情况下,将正电容阵列210中的所有第一电容器的底极板均连接到VREFP2(对应第一初始参考电压),以及将负电容阵列220中的所有第二电容器的底极板均连接到VREFN2(对应第二初始参考电压)。
此时,基于电荷守恒定律,计算比较器240的正输入端电压VipA和负输入端电压VinA分别为:
4(Vsigp-VCM)×C=4(VCM+0.25 VREF-VipA)×C;
VipA=2VCM-Vsigp+1/4VREF;
4(Vsign-VCM)×C=4(VCM-0.25 VREF-VinA)×C
VinA=2 VCM-Vsign-1/4 VREF。
第四步骤:基于第三步骤的连接关系,所述比较器240根据所述正输入端的电压VipA和所述负输入端的电压VinA,输出次高位数字信号D2。
进一步地,所述SAR逻辑电路250根据最高位数字信号D3和次高位数字信号D2,调整最高位电容器(即电容器2C)所连接的参考电压。
情况1:D3=1。
表明此时正电容阵列210中的所有第一电容器的底极板都连到了VREFN2,而负电容阵列220中的所有第二电容器的底极板都连到了VREFP2。
情况1.1:D2=1
此情况表示需要降低VipA,使其靠近VinA,因此可以将正电容阵列210中的最高位第一电容器(即第一电容器2C)的底极板连接到VREFN,以及将负电容阵列220中的最高位第二电容器(即第二电容器2C)的底极板连接到VREFP。
此时,基于电荷守恒定律,计算比较器240的正输入端电压VipA。
4(Vsigp-VCM)×C=2(VCM-0.25 VREF-VipA)×C+2(VCM-0.5 VREF-VipA)×C;
化简可得:VipA=2 VCM-Vsigp-1/4 VREF-1/8 VREF。
以及,基于电荷守恒定律,计算比较器240的负输入端电压VinA。
4(Vsigp-VCM)×C=2(VCM+0.25 VREF-VipA)×C+2(VCM+0.5 VREF-VipA)×C;
化简可得:VinA=2 VCM-Vsigp+1/4 VREF+1/8 VREF。
情况1.2:D2=0
此情况表示需要提高VipA,使其靠近VinA,因此可以将正电容阵列210中的最高位第一电容器(即第一电容器2C)的底极板连接到VREFP2,以及,将负电容阵列220中的最高位第二电容器(即第二电容器2C)的底极板连接到VREFN2。
此时,基于电荷守恒定律,计算比较器240的正输入端电压VipA和负输入端电压VinA分别为:
VipA=2 VCM-Vsigp-1/4 VREF+1/8 VREF;
VinA=2 VCM-Vsigp+1/4 VREF-1/8 VREF。
情况2:D3=0。
表明此时正电容阵列210中的所有第一电容器的底极板都连到了VREFP2,而负电容阵列220中的所有第二电容器的底极板都连到了VREFN2。
情况2.1:D2=1
此情况表示需要降低VipA的值,使其靠近VinA,所以需要将正电容阵列210中的最高位第一电容器(即第一电容器2C)的底极板连接到VREFN2,而负电容阵列中的最高位第二电容器(即第二电容器2C)的底极板连接到VREFP2。
此时,基于电荷守恒定律,计算比较器的正输入端电压VipA和负输入端电压VinA分别为:
VipA=2 VCM-Vsigp+1/4 VREF-1/8 VREF;
VinA=2 VCM-Vsigp-1/4 VREF+1/8 VREF。
情况2.2:D2=0
此情况表示需要提高VipA的值,使其靠近VinA,所以需要将正电容阵列210中的最高位第一电容器(即2C)的底极板连接到VREFP,而负电容阵列220中的最高位第二电容器的底极板连接到VREFN。
此时,基于电荷守恒定律,计算比较器240的正输入端电压VipA和负输入端电压VinA分别为:
VipA=2 VCM-Vsigp+1/4 VREF-1/8 VREF;
VinA=2 VCM-Vsigp-1/4 VREF-1/8 VREF。
第五步骤:基于第四步骤中的连接关系,所述比较器240根据所述正输入端的电压VipA和所述负输入端的电压VinA,输出数字信号D1。
进一步地,所述SAR逻辑电路250根据最高位数字信号D3和数字信号D1调整次高位电容器(电容器1C)所连接的参考电压。
具体的调整方式参考第四步骤中根据数字信号D3和数字信号D2调整最高位电容器所连接的参考电压的实现过程,为了简洁,这里不再赘述。
进一步地,所述比较器240根据基于第五步骤中的连接关系时所述正输入端的电压VipA和所述负输入端的电压VinA,输出数字信号D0。
第六步骤,所述SAR逻辑电路250根据最高位数字信号D3和最低位数字信号D0,调整最低位电容器所连接的参考电压。
情况1:D0=1,且D3=0
如果此时正电容阵列210中的最低位第一电容器的底极板连接的是VREFP2,那么调整为连接到VREFN3,如果此时负电容阵列220的最低位第一电容器的底极板连接的是VREFN2,那么调整为连接到VREFP4。
情况2:D0=0,且D3=0
如果此时正电容阵列210中的最低位第一电容器的底极板连接的是VREFP2,那么调整为连接到VREFP3,如果此时负电容阵列220的最低位第一电容器的底极板连接的是VREFN2,那么调整为连接到VREFN4。
情况3:D0=1,且D3=1
如果此时正电容阵列210中的最低位第一电容器的底极板连接的是VREFN2,那么调整为连接到VREFN4,如果此时负电容阵列220的最低位第一电容器的底极板连接的是VREFP2,那么调整为连接到VREFP3。
情况4:D0=0,且D3=1
如果此时正电容阵列210中的最低位第一电容器的底极板连接的是VREFN2,那么调整为连接到VREFP4,如果此时负电容阵列220的最低位第一电容器的底极板连接的是VREFP2,那么调整为连接到VREFN3。
具体的开关控制原理参考前文的相关描述,为了简洁,这里不再赘述。
因此,基于本申请实施例的SAR ADC,对于同样大小的电容阵列,ADC的精度得到了提高,由3位提升到了4位。相对于传统的4位电容式SAR ADC,需要的电容阵列更小,相应地,降低了对电容阵列中的电容器进行充放电所带来的功耗。
本申请实施例还提供了一种电子设备,如图6所示,该电子设备500包括:SARADC501,该SARADC501可以为前述实施例中的SARADC200,具体实现参考前文实施例的相关说明,为了简洁,这里不再赘述。
在一些实施例中,所述电子设备500例如可以为手机、笔记本电脑、平板电脑、游戏设备等便携式或移动电子设备,但本申请实施例对此并不限定。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应所述以权利要求的保护范围为准。

Claims (14)

1.一种逐次逼近型数字模数转换器SAR ADC(200),所述SAR ADC(200)用于输出n位数字信号(Dn-1,Dn-2,...,D1,D0),所述n为大于1的正整数,其特征在于,所述SAR ADC包括:
正电容阵列(210),包括n-m个并列排布的第一电容器(Dn-2C1,...,DmC1,D0C1),其中,所述n>m,并且m为正整数;
负电容阵列(220),包括n-m个并列排布的第二电容器(Dn-2C2,...,DmC2,D0C2);
开关电路(230),包括多组第一底极板开关(2301)和多组第二底极板开关(2302),其中,每组第一底极板开关(2301)对应一个所述第一电容器,每组第二底极板开关(2302)对应一个所述第二电容器,所述每组第一底极板开关(2301)用于控制对应的所述第一电容器的底极板连接至共模电压(VCM)、正差分输入信号(Vsigp)或多个参考电压中的一个参考电压,所述每组第二底极板开关(2302)用于控制对应的所述第二电容器的底极板连接至共模电压(VCM)、负差分输入信号Vsign或多个参考电压中的一个参考电压,其中,所述多个参考电压相对于所述共模电压(VCM)具有不同精度的偏移量;
比较器(240),所述比较器的正输入端(2401)连接每个所述第一电容器的顶极板,所述比较器的负输入端(2402)连接每个所述第二电容器的底极板,所述比较器用于根据所述正输入端和所述负输入端的电压,依次输出所述n位数字信号中的每位数字信号;
SAR逻辑电路(250),用于根据所述比较器240输出的所述每位数字信号通过所述多组第一底极板开关(2301)控制多个所述第一电容器所连接的参考电压,以及通过所述多组第二底极板开关(2302)控制多个所述第二电容器所连接的参考电压;
其中,所述SAR逻辑电路(250)具体用于:
根据所述n位数字信号中的最高位数字信号(Dn-1),控制每个所述第一电容器(Dn- 2C1,...,DmC1,D0C1)的底极板均连接至所述多个参考电压中的第一初始参考电压,以及根据所述最高位数字信号(Dn-1),控制每个所述第二电容器(Dn-2C2,...,DmC2,D0C2)的底极板均连接至所述多个参考电压中的第二初始参考电压,其中,所述第一初始参考电压和所述第二初始参考电压相对于所述共模电压的偏移方向相反,并且所述第一初始参考电压和所述第二初始参考电压相对于所述共模电压的偏移量不是所述多个参考电压相对于所述共模电压的偏移量中的最大的偏移量,并且也不是最小的偏移量;
根据所述n位数字信号中的第k位数字信号(Dk)和所述最高位数字信号(Dn-1),控制第k位第一电容器(DkC1)的底极板所连接的目标参考电压,以及根据所述第k位数字信号(Dk)和所述最高位数字信号(Dn-1),控制第k位第二电容器(DkC2)的底极板所连接的目标参考电压,其中,所述k等于n-2,......,m;
根据所述最高位数字信号(Dn-1)和所述n位数字信号中的低m位数字信号(Dm-1,...,D0)中的每位数字信号,依次控制最低位第一电容器(D0C1)的底极板所连接的目标参考电压,以及所述最高位数字信号(Dn-1)和所述n位数字信号中的低m位数字信号(Dm-1,...,D0)中的每位数字信号,控制最低位第二电容器(D0C2)的底极板所连接的目标参考电压。
2.根据权利要求1所述的SAR ADC,其特征在于,所述多个参考电压包括第一正向参考电压(VREFP)、第一反向参考电压(VREFN)、第二正向参考电压(VREFP2)和第二反向参考电压(VREFN2),其中,所述第一正向参考电压(VREFP)和所述第一反向参考电压(VREFN)相对于所述共模电压(VCM)具有偏移方向相反的第一偏移量,所述第二正向参考电压(VREFP2)和所述第二反向参考电压(VREFN2)相对于所述共模电压(VCM)具有偏移方向相反的第二偏移量,其中,所述第一偏移量大于所述第二偏移量;
其中,所述SAR逻辑电路(250)具体用于:
根据所述第k位数字信号(Dk)和所述最高位数字信号(Dn-1),控制所述第k位第一电容器(DkC1)的底极板连接至所述第一正向参考电压VREFP、所述第一反向参考电压(VREFN)、所述第二正向参考电压(VREFP2)或所述第二反向参考电压(VREFN2);以及
根据所述第k位数字信号(Dk)和所述最高位数字信号(Dn-1),控制所述第k位第二电容器(DkC2)的底极板连接至所述第一反向参考电压(VREFN)、所述第一正向参考电压(VREFP)、所述第二反向参考电压(VREFN2)或所述第二正向参考电压(VREFP2)。
3.根据权利要求2所述的SAR ADC,其特征在于,所述第一初始参考电压为所述第二正向参考电压(VREFP2),所述第二初始参考电压为所述第二反向参考电压(VREFN2);或者,
所述第一初始参考电压为所述第二反向参考电压(VREFN2),所述第二初始参考电压为所述第二正向参考电压(VREFP2)。
4.根据权利要求3所述的SARADC,其特征在于,所述SAR逻辑电路(250)具体用于:
若所述最高位数字信号(Dn-1)为1,控制每个所述第一电容器的底极板连接至所述第二反向参考电压(VREFN2),控制每个所述第二电容器的底极板连接至所述第二正向参考电压(VREFP2);或者
若所述最高位数字信号(Dn-1)为0,控制每个所述第一电容器的底极板连接至所述第二正向参考电压(VREFP2),控制每个所述第二电容器的底极板连接至所述第二反向参考电压(VREFN2)。
5.根据权利要求3所述的SAR ADC,其特征在于,所述SAR逻辑电路(250)具体用于:
若所述最高位数字信号(Dn-1)为1,所述第k位数字信号(Dk)为1,控制所述第k位第一电容器(DkC1)的底极板连接至所述第一反向参考电压(VREFN)、,以及控制所述第k位第二电容器(DkC2)的底极板连接至所述第一正向参考电压(VREFP);或者
若所述最高位数字信号(Dn-1)为0,所述第k位数字信号(Dk)为1,控制所述第k位第一电容器(DkC1)的底极板连接至所述第二反向参考电压(VREFN2),以及控制所述第k位第二电容器(DkC2)的底极板连接至所述第二正向参考电压(VREFP2);或者
若所述最高位数字信号(Dn-1)为1,所述第k位数字信号(Dk)为0,控制所述第k位第一电容器(DkC1)的底极板连接至所述第二正向参考电压(VREFP2),以及控制所述第k位第二电容器(DkC2)的底极板连接至所述第二反向参考电压(VREFN2);或者
若所述最高位数字信号(Dn-1)为0,所述第k位数字信号(Dk)为0,控制所述第k位第一电容器(DkC1)的底极板连接至所述第一正向参考电压(VREFP),控制所述第k位第二电容器(DkC2)的底极板连接至所述第一反向参考电压(VREFN)、。
6.根据权利要求2-5中任一项所述的SAR ADC,其特征在于,所述多个参考电压还包括m个参考电压组,其中,
若所述m为1,所述1个参考电压组包括第三正向参考电压(VREFP3)、第三反向参考电压(VREFN3)、第四正向参考电压(VREFP4)和第四反向参考电压(VREFN4),其中,所述第三正向参考电压(VREFP3)和所述第三反向参考电压(VREFN3)相对于所述第二正向参考电压(VREFP2)具有偏移方向相反的第三偏移量,所述第四正向参考电压(VREFP4)和所述第四反向参考电压(VREFN4)相对于所述第二反向参考电压(VREFN2)具有偏移方向相反的第三偏移量,所述第三偏移量小于所述第二偏移量;或者
若所述m大于1,所述m个参考电压组中的第一个参考电压组包括所述第三正向参考电压(VREFP3)、所述第三反向参考电压(VREFN3)、所述第四正向参考电压(VREFP4)和所述第四反向参考电压(VREFN4),所述m个参考电压组中的第i个参考电压组中的每个参考电压对应第i+1个参考电压组中的一个参考电压对,所述第i+1个参考电压组中的每个参考电压对相对于所述参考电压对在所述第i个参考电压组对应的参考电压具有偏移方向相反的第i+2偏移量,其中,i=1,2,......,所述第i+2偏移量小于第i+1偏移量;
所述SAR逻辑电路(250)用于在所述比较器240输出所述低m位数字信号(Dm-1,...,D0)中的第j位数字信号(Dj)时,根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号,控制所述最低位第一电容器(D0C1)连接至所述m个参考电压组中的第i个参考电压组中的参考电压;以及根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号,控制所述最低位第二电容器(D0C2)连接至所述m个参考电压组中的第i个参考电压组中的参考电压,其中,j=m-1,m-2,...,0,i+j=m。
7.根据权利要求6所述的SAR ADC,其特征在于,所述第二偏移量为所述第一偏移量的二分之一,所述第三偏移量为所述第二偏移量的二分之一。
8.根据权利要求6所述的SAR ADC,其特征在于,所述SAR逻辑电路(250)具体用于:
若所述比较器(240)当前输出第m-1位数字信号(Dm-1),根据所述最高位数字信号(Dn-1),确定最低位第一电容器(D0C1)的底极板当前所连接的参考电压,根据所述第m-1位数字信号(Dm-1)和所述最低位第一电容器(D0C1)当前所连接的参考电压,调整所述最低位第一电容器(D0C1)所连接的参考电压,以及根据所述最高位数字信号(Dn-1),确定最低位第二电容器(D0C2)的底极板当前所连接的参考电压,根据所述第m-1位数字信号(Dm-1)和所述最低位第二电容器(D0C2)当前所连接的参考电压,调整所述最低位第二电容器(D0C2)所连接的参考电压;或者
若所述比较器(240)当前输出第j位数字信号(Dj),根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号,确定所述最低位第一电容器(D0C1)的底极板当前所连接的参考电压,根据所述第j位数字信号(Dj)和所述最低位第一电容器(D0C1)当前所连接的参考电压,调整所述最低位第一电容器(D0C1)所连接的参考电压,以及,根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号,确定所述最低位第二电容器(D0C2)的底极板当前所连接的参考电压,根据所述第j位数字信号(Dj)和所述最低位第二电容器(D0C2)当前所连接的参考电压,调整所述最低位第二电容器(D0C2)所连接的参考电压,所述,j=m-2,...,0。
9.根据权利要求8所述的SARADC,其特征在于,所述SAR逻辑电路(250)具体用于:
若所述第m-1位数字信号(Dm-1)为1,并且所述最高位数字信号(Dn-1)为0,调整所述最低位第一电容器(DkC1)的底极板连接至所述第三反向参考电压(VREFN3),以及调整所述最低位第二电容器(D0C2)的底极板连接至所述第四正向参考电压(VREFP4);或者
若所述第m-1位数字信号(Dm-1)为0,并且所述最高位数字信号(Dn-1)为0,调整所述最低位第一电容器(D0C1)的底极板连接至所述第三正向参考电压(VREFP3),调整最低位第二电容器(D0C2)的底极板连接至所述第四反向参考电压(VREFN4);或者
若所述第m-1位数字信号(Dm-1)为1,并且所述最高位数字信号(Dn-1)为1,调整所述最低位第一电容器(D0C1)的底极板连接至所述第四反向参考电压(VREFN4),调整所述最低位第二电容器(D0C2)的底极板连接至所述第三正向参考电压(VREFP3);或者
若所述第m-1位数字信号(Dm-1)为0,并且所述最高位数字信号(Dn-1)为1,调整所述最低位第一电容器(D0C1)的底极板连接至所述第四正向参考电压(VREFP4),调整所述最低位第二电容器(D0C2)的底极板连接至所述第三反向参考电压(VREFN3)。
10.根据权利要求8所述的SARADC,其特征在于,所述SAR逻辑电路(250)具体用于:
若根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号确定所述最低位第一电容器(D0C1)的低极板连接至所述m个参考电压组中的第一参考电压组中的第一参考电压,并且所述第j位数字信号为0,将所述最低位第一电容器(D0C1)的底极板连接至下一个参考电压组中的第二参考电压;或者
若根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号确定最低位第一电容器(D0C1)的低极板连接至所述m个参考电压组中的第一参考电压组中的第一参考电压,并且所述第j位数字信号为1,将所述最低位第一电容器(D0C1)的底极板连接至下一个参考电压组中的第三参考电压;或者
若根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号确定所述最低位第二电容器(D0C2)的低极板连接至所述m个参考电压组中的第一参考电压组中的第四参考电压,并且所述第j位数字信号为0,将所述最低位第二电容器(D0C2)的底极板连接至下一个参考电压组中的第五参考电压;或者
若根据所述最高位数字信号(Dn-1)和所述低m位数字信号(Dm-1,...,D0)中的所述第j位数字信号(Dj)之前的数学信号确定最低位第二电容器(D0C2)的低极板连接至所述m个参考电压组中的第一参考电压组中的第一参考电压,并且所述第j位数字信号为1,将所述最低位第二电容器(D0C2)的底极板连接至下一个参考电压组中的第六参考电压;
其中,所述第一参考电压组中的所述第一参考电压对应所述下一个参考电压组中的所述第二参考电压和所述第三参考电压,所述第二参考电压和所述第三参考电压分别相对于所述第一参考电压具有正的偏移量和负的偏移量;
所述第一参考电压组中的所述第四参考电压对应所述下一个参考电压组中的所述第五参考电压和所述第六参考电压,所述第五参考电压和所述第六参考电压分别相对于所述第四参考电压具有正的偏移量和负的偏移量。
11.根据权利要求1-10中任一项所述的SARADC,其特征在于,所述开关电路(230)还包括:第一正端采样开关(2311)和第二正端采样开关(2312),其中,所述正电容阵列(210)中的每个所述第一电容器的顶极板均通过所述第一正端采样开关(2311)连接到所述共模电压(VCM),所述负电容阵列(220)中的每个所述第二电容器的顶极板均通过所述第二正端采样开关(2312)连接到所述共模电压(VCM)。
12.根据权利要求11所述的SAR ADC,其特征在于,在采样阶段,所述第一正端采样开关(2311)连接到所述共模电压(VCM),每个所述第一电容器的底极板均连接至所述正差分输入信号(Vsigp),所述第二正端采样开关(2312)连接到所述共模电压(VCM),每个所述第二电容器的底极板均连接至所述负差分输入信号(Vsign);
在转换阶段,断开所述第一正端采样开关(2311)与所述共模电压(VCM)的连接,每个所述第一电容器的底极板均连接至所述共模电压(VCM),断开所述第二正端采样开关(2312)与所述共模电压(VCM)的连接,每个所述第二电容器的底极板均连接至所述共模电压(VCM);
所述比较器(240)用于根据所述正输入端的电压和所述负输入端的电压,输出所述最高位数字信号(Dn-1)。
13.根据权利要求1-12中任一项所述的SARADC,其特征在于,所述正电容阵列(210)中的最低位第一电容器(D0 C1)和次低位第一电容器(Dm C1)的电容值相等,从次低位第一电容器(Dm C1)到最高位第一电容器(Dn-2 C1)的电容值比例满足二进制权重;
所述负电容阵列中220的最低位第二电容器(D0 C2)和次低位第二电容器(Dm C2)的电容值相等,从次低位第二电容器(Dm C2)到最高位第二电容器(Dn-2 C2)的电容值比例满足二进制权重。
14.一种电子设备,其特征在于,包括如权利要求1至13中任一项所述的SAR ADC。
CN202110190487.4A 2021-02-18 2021-02-18 逐次逼近型数字模数转换器sar adc和电子设备 Pending CN114978185A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202110190487.4A CN114978185A (zh) 2021-02-18 2021-02-18 逐次逼近型数字模数转换器sar adc和电子设备
CN202180000855.2A CN115244854A (zh) 2021-02-18 2021-04-23 逐次逼近型数字模数转换器sar adc和电子设备
PCT/CN2021/089241 WO2022174515A1 (zh) 2021-02-18 2021-04-23 逐次逼近型数字模数转换器sar adc和电子设备
US18/276,977 US20240120937A1 (en) 2021-02-18 2021-04-23 Successive approximation register (sar) digital analog-to-digital converter (adc), and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110190487.4A CN114978185A (zh) 2021-02-18 2021-02-18 逐次逼近型数字模数转换器sar adc和电子设备

Publications (1)

Publication Number Publication Date
CN114978185A true CN114978185A (zh) 2022-08-30

Family

ID=82932071

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202110190487.4A Pending CN114978185A (zh) 2021-02-18 2021-02-18 逐次逼近型数字模数转换器sar adc和电子设备
CN202180000855.2A Pending CN115244854A (zh) 2021-02-18 2021-04-23 逐次逼近型数字模数转换器sar adc和电子设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202180000855.2A Pending CN115244854A (zh) 2021-02-18 2021-04-23 逐次逼近型数字模数转换器sar adc和电子设备

Country Status (3)

Country Link
US (1) US20240120937A1 (zh)
CN (2) CN114978185A (zh)
WO (1) WO2022174515A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5050951B2 (ja) * 2008-03-24 2012-10-17 富士通セミコンダクター株式会社 逐次比較型a/d変換器
CN104779954B (zh) * 2015-04-13 2018-01-30 浙江大学 逐次逼近型模数转换器及其基于误码检测的数字校正方法
CN106374930B (zh) * 2016-09-28 2019-09-03 东南大学 基于数字域自校正的逐次逼近模数转换器及模数转换方法
CN108832928B (zh) * 2018-09-10 2023-09-05 江南大学 一种sar adc电容阵列的共模电压校正电路及其校正方法
CN110649924B (zh) * 2019-10-28 2021-08-13 西安交通大学 一种逐次逼近型模数转换器的数字自校准装置及方法
CN111431529B (zh) * 2019-12-11 2023-06-06 成都铭科思微电子技术有限责任公司 具有电容失配校正功能的逐次逼近型模数转换器

Also Published As

Publication number Publication date
CN115244854A (zh) 2022-10-25
WO2022174515A1 (zh) 2022-08-25
US20240120937A1 (en) 2024-04-11

Similar Documents

Publication Publication Date Title
CN109039332B (zh) 一种逐次逼近型模数转换器及其低功耗开关算法
CN110198169B (zh) 一种适用于sar adc的自适应预测型低功耗开关方法
WO2018054364A1 (zh) 一种dac电容阵列、sar型模数转换器及降低功耗的方法
WO2016200733A1 (en) Calibrated sar adc having a reduced size
CN111130550B (zh) 一种逐次逼近寄存器型模数转换器及其信号转换方法
CN112367084B (zh) 一种基于终端电容复用的逐次逼近型模数转换器量化方法
CN108155909B (zh) 一种电容分段结构逐次逼近型模数转换器
CN111934689B (zh) 一种高精度模数转换器及转换方法
CN111585577A (zh) 一种用于逐次逼近型模数转换器的电容阵列开关方法
CN111641413A (zh) 一种高能效sar adc的电容阵列开关方法
CN108111171B (zh) 适用于差分结构逐次逼近型模数转换器单调式开关方法
CN108990427A (zh) 模数转换电路和方法
CN114204942B (zh) 逐次逼近型模数转换器及转换方法
CN102480293B (zh) 模数转换装置
CN215186706U (zh) 逐次逼近型数字模数转换器sar adc和电子设备
CN110535467B (zh) 逐步逼近型模数转换装置的电容阵列校准方法和装置
CN109660259B (zh) 恒定输出共模电压的逐次逼近型模数转换器及其开关方法
WO2022174515A1 (zh) 逐次逼近型数字模数转换器sar adc和电子设备
CN113131941B (zh) 一种应用于逐次逼近模数转换器的低功耗开关方法
CN110266312B (zh) 一种应用于sar adc的dac开关方法
CN115051711A (zh) 模数转换电路、转换器、控制方法、集成电路和智能设备
CN109039338B (zh) 差分电容阵列及其开关切换方法
CN109936370B (zh) 一种应用于sar adc的低功耗开关算法
CN111478704A (zh) 低功耗模拟数字转换器
CN217116069U (zh) 高精度saradc修调电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination