CN114974129A - 显示面板 - Google Patents

显示面板 Download PDF

Info

Publication number
CN114974129A
CN114974129A CN202210494774.9A CN202210494774A CN114974129A CN 114974129 A CN114974129 A CN 114974129A CN 202210494774 A CN202210494774 A CN 202210494774A CN 114974129 A CN114974129 A CN 114974129A
Authority
CN
China
Prior art keywords
signal line
display panel
transistor
metal
active pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210494774.9A
Other languages
English (en)
Inventor
鲁凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202210494774.9A priority Critical patent/CN114974129A/zh
Priority to PCT/CN2022/093553 priority patent/WO2023216285A1/zh
Priority to US17/789,558 priority patent/US20230380217A1/en
Publication of CN114974129A publication Critical patent/CN114974129A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Abstract

本申请提供一种显示面板;该显示面板通过在位于第一栅极和第二栅极之间的第一有源图案与位于第三栅极和第四栅极之间的第二有源图案中的至少一个上设置屏蔽金属,使得屏蔽金属能够屏蔽其他信号对第一有源图案和第二有源图案的耦合作用,且增加第一有源图案和第二有源图案的寄生电容,则即使第一有源图案和第二有源图案受到耦合作用,也能减小电位变化,从而减小对驱动晶体管的栅极的漏电,改善显示闪烁的问题。

Description

显示面板
技术领域
本申请涉及显示技术领域,尤其是涉及一种显示面板。
背景技术
OLED(Organic Light-Emitting Diode,有机发光二极管)显示器件由于自发光、可实现柔性等优点被广泛应用。现有OLED显示器件会采用基于LTPS(Low TemperaturePoly-silicon,低温多晶硅)技术的驱动电路对像素进行驱动,但在实际使用过程中,由于与驱动晶体管的栅极连接的晶体管为双栅设计的晶体管,位于双栅结构之间的半导体图案容易受到其他信号的耦合,导致电位较高,在发光阶段向驱动晶体管漏电,导致一帧内显示亮度变化,且在低频显示时出现明显的闪烁现象。
所以,现有OLED显示器件存在与驱动晶体管的栅极连接的双栅晶体管漏电导致OLED显示器件出现显示闪烁的技术问题。
发明内容
本申请实施例提供一种显示面板。用以缓解现有OLED显示器件存在与驱动晶体管的栅极连接的双栅晶体管漏电导致OLED显示器件出现显示闪烁的技术问题。
本申请实施例提供一种显示面板,该显示面板包括阵列设置的多个发光器件和驱动所述发光器件的像素驱动电路,所述像素驱动电路包括:
第一初始化晶体管,与第一初始化信号线连接,用于在第一扫描信号的控制下,向第一节点输入第一初始化信号;
开关晶体管,用于在第二扫描信号的控制下,向第二节点输入数据信号;
驱动晶体管,用于在第一节点和第二节点电位的控制下,驱动所述发光器件发光;
补偿晶体管,通过所述第一节点和第三节点与所述驱动晶体管相连,用于在第三扫描信号的控制下,补偿所述驱动晶体管的阈值电压;
其中,所述补偿晶体管包括相连的第一栅极和第二栅极,所述第一初始化晶体管包括相连的第三栅极和第四栅极,所述显示面板还包括屏蔽金属,位于所述第一栅极和所述第二栅极之间的第一有源图案与位于所述第三栅极和所述第四栅极之间的第二有源图案中的至少一个上设有屏蔽金属。
在一些实施例中,位于所述第一栅极和所述第二栅极之间的第一有源图案上设有屏蔽金属,或者位于所述第三栅极和所述第四栅极之间的第二有源图案上设有屏蔽金属。
在一些实施例中,位于所述第一栅极和所述第二栅极之间的第一有源图案上设有第一屏蔽金属,位于所述第三栅极和所述第四栅极之间的第二有源图案上设有第二屏蔽金属。
在一些实施例中,所述显示面板还包括接地端,所述第一屏蔽金属和所述第二屏蔽金属中的至少一个连接所述接地端。
在一些实施例中,所述像素驱动电路还包括第二初始化晶体管,所述第二初始化晶体管与第二初始化信号线连接,用于在第四扫描信号的控制下,向所述发光器件阳极输入第二初始化信号;
第一发光控制晶体管,通过第二节点与所述驱动晶体管相连,用于在发光控制信号的控制下,导通电源高电位信号线向所述驱动晶体管的电流;
第二发光控制晶体管,通过第三节点与所述驱动晶体管相连,用于在发光控制信号的控制下,导通所述驱动晶体管流向所述发光器件阳极的电流;
其中,所述第一屏蔽金属与所述第一初始化信号线和所述第二初始化信号线中的一个连接,所述第二屏蔽金属与所述第一初始化信号线和所述第二初始化信号线中的一个连接。
在一些实施例中,所述第一屏蔽金属与所述第二初始化信号线连接,所述第二屏蔽金属与所述第一初始化信号线连接。
在一些实施例中,所述显示面板包括:
衬底;
像素驱动电路层,包括多个像素驱动电路;
其中,所述像素驱动电路包括依次层叠设置在所述衬底上的半导体层、第一金属层、第二金属层和第三金属层,所述显示面板还包括位于所述半导体层和所述第一金属层之间的第一层间介质层、位于所述第一金属层和所述第二金属层之间的第二层间介质层、位于所述第二金属层和所述第三金属层之间的层间绝缘层,所述半导体层包括所述第一有源图案和所述第二有源图案,所述第一金属层包括第一栅极、第二栅极、第三栅极和第四栅极,所述第二金属层和所述第三金属层中的至少一个设有屏蔽金属。
在一些实施例中,所述显示面板设置有穿过所述层间绝缘层的第一过孔,所述第二金属层包括第二初始化信号线的第一部分和第一屏蔽金属,所述第三金属层包括第二初始化信号线的第二部分;
其中,所述第一屏蔽金属穿过所述第一过孔与所述第二初始化信号线的第二部分连接,所述第二初始化信号线的第二部分穿过所述第一过孔与所述第二初始化信号线的第一部分连接。
在一些实施例中,所述显示面板设置有穿过所述第一层间介质层、所述第二层间介质层和所述层间绝缘层的第二过孔,所述第二初始化信号线的第二部分穿过所述第二过孔与所述第二有源图案连接。
在一些实施例中,所述显示面板设置有穿过所述层间绝缘层的第三过孔,所述第二金属层包括第二屏蔽金属,所述第三金属层包括第一初始化信号线;
其中,所述第一初始化信号线穿过所述第三过孔与所述第二屏蔽金属连接。
在一些实施例中,所述显示面板设置有穿过所述层间绝缘层的第四过孔,所述第二金属层包括第二初始化信号线的第一部分,所述第三金属层包括第二初始化信号线的第二部分和第一屏蔽金属;
其中,所述第一屏蔽金属与所述第二初始化信号线的第二部分连接,所述第二初始化信号线的第二部分穿过所述第四过孔与所述第二初始化信号线的第一部分连接。
在一些实施例中,所述第一初始化晶体管为低温多晶硅薄膜晶体管,所述补偿晶体管为低温多晶硅薄膜晶体管,所述第一栅极和所述第二栅极在所述第一有源图案上的投影存在间距,所述第三栅极和所述第四栅极在所述第二有源图案上的投影存在间距。
在一些实施例中,横向设置的相邻像素驱动电路对称设置,相邻像素驱动电路中的第一初始化晶体管连接至同一初始化信号线,相邻像素驱动电路中的补偿晶体管连接至同一扫描线。
有益效果:本申请提供一种显示面板;该显示面板包括阵列设置的多个发光器件和驱动发光器件的像素驱动电路,像素驱动电路包括第一初始化晶体管、开关晶体管、驱动晶体管和补偿晶体管,第一初始化晶体管与第一初始化信号线连接,用于在第一扫描信号的控制下,向第一节点输入第一初始化信号,开关晶体管用于在第二扫描信号的控制下,向第二节点输入数据信号,驱动晶体管用于在第一节点和第二节点电位的控制下,驱动发光器件发光,补偿晶体管通过第一节点和第三节点与驱动晶体管相连,用于在第三扫描信号的控制下,补偿驱动晶体管的阈值电压,其中,补偿晶体管包括相连的第一栅极和第二栅极,第一初始化晶体管包括相连的第三栅极和第四栅极,显示面板还包括屏蔽金属,位于第一栅极和第二栅极之间的第一有源图案与位于第三栅极和第四栅极之间的第二有源图案中的至少一个上设有屏蔽金属。本申请通过在位于第一栅极和第二栅极之间的第一有源图案与位于第三栅极和第四栅极之间的第二有源图案中的至少一个上设置屏蔽金属,使得屏蔽金属能够屏蔽其他信号对第一有源图案和第二有源图案的耦合作用,且增加第一有源图案和第二有源图案的寄生电容,则即使第一有源图案和第二有源图案受到耦合作用,也能减小电位变化,从而减小对驱动晶体管的栅极的漏电,改善显示闪烁的问题。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的显示面板的电路图。
图2为本申请实施例提供的显示面板的第一种透视图。
图3为图2中的透视图的截面图。
图4为图2中的显示面板的半导体层的分解图。
图5为图2中的显示面板的第一金属层的分解图。
图6为图2中的显示面板的第二金属层的分解图。
图7为图2中的显示面板的第三金属层的分解图。
图8为本申请实施例提供的显示面板的第二种透视图。
图9为本申请实施例提供的显示面板的第三种透视图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例针对现有OLED显示器件存在与驱动晶体管的栅极连接的双栅晶体管漏电导致OLED显示器件出现显示闪烁的技术问题,提供一种显示面板和显示装置,用以缓解上述技术问题。
如图1、图2、图3所示,本申请实施例提供一种显示面板,该显示面板包括阵列设置的多个发光器件LED和驱动所述发光器件LED的像素驱动电路,所述像素驱动电路包括:
第一初始化晶体管T4,与第一初始化信号线连接,用于在第一扫描信号的控制下,向第一节点Q输入第一初始化信号;
开关晶体管T2,用于在第二扫描信号的控制下,向第二节点A输入数据信号;
驱动晶体管Drive TFT,用于在第一节点Q和第二节点A电位的控制下,驱动所述发光器件LED发光;
补偿晶体管T3,通过所述第一节点Q和第三节点B与所述驱动晶体管Drive TFT相连,用于在第三扫描信号的控制下,补偿所述驱动晶体管Drive TFT的阈值电压;
其中,所述补偿晶体管T3包括相连的第一栅极和第二栅极,所述第一初始化晶体管T4包括相连的第三栅极和第四栅极,所述显示面板还包括屏蔽金属(例如图2中的第一屏蔽金属161),位于所述第一栅极和所述第二栅极之间的第一有源图案121与位于所述第三栅极和所述第四栅极之间的第二有源图案122中的至少一个上设有屏蔽金属(例如图3中第一有源图案121上设有第一屏蔽金属161)。
本申请实施例提供一种显示面板,该显示面板通过在位于第一栅极和第二栅极之间的第一有源图案与位于第三栅极和第四栅极之间的第二有源图案中的至少一个上设置屏蔽金属,使得屏蔽金属能够屏蔽其他信号对第一有源图案和第二有源图案的耦合作用,且增加第一有源图案和第二有源图案的寄生电容,则即使第一有源图案和第二有源图案受到耦合作用,也能减小电位变化,从而减小对驱动晶体管的栅极的漏电,改善显示闪烁的问题。
需要说明的是,从图1、图2均可以看到,补偿晶体管T3的两个栅极会连接,因此,在图1、图2中第一栅极和第二栅极实际是一个栅极的两个部分,以图2为例,第一栅极和第二栅极是栅极中相互垂直的两个部分,因此,未具体标注第一栅极和第二栅极,同理可知,第一初始化晶体管T4的第三栅极和第四栅极也是栅极中相互垂直的两个部分。
需要说明的是,从图1的电路图以及图2中的透视图可以看到,在半导体层中,有源图案包括与晶体管的栅极的投影存在重合的两个部分以及位于重合部分之间的另一部分,以图2位于,可以看到第一有源图案与补偿晶体管T3的栅极的投影存在投影重合的部分,则可以知道位于第一栅极和第二栅极之间的第一有源图案是指位于第一有源图案与补偿晶体管T3的栅极的投影重合的两个部分之间的另一部分;同理可知,位于第三栅极和第四栅极之间的第二有源图案是指位于第二有源图案与第一初始化晶体管T4的栅极的投影重合的两个部分之间的另一部分。
在一种实施例中,位于所述第一栅极和所述第二栅极之间的第一有源图案上设有屏蔽金属,或者位于所述第三栅极和所述第四栅极之间的第二有源图案上设有屏蔽金属。
具体的,如图8所示,位于所述第一栅极和所述第二栅极之间的第一有源图案上设有屏蔽金属26,通过在位于第一栅极和第二栅极之间的第一有源图案上设置屏蔽金属,使屏蔽金属屏蔽其他信号对第一有源图案的耦合作用,同时增加第一有源图案的寄生电容,使即使出现其他信号对第一有源图案的耦合作用,也可以减小电位变化,减小补偿晶体管对驱动晶体管的栅极的漏电,减小一帧内的显示亮度变化,改善低频显示闪烁的问题。
具体的,如图9所示,位于所述第三栅极和所述第四栅极之间的第二有源图案上设有屏蔽金属26,通过在位于第三栅极和第四栅极之间的第二有源图案上设置屏蔽金属,使屏蔽金属屏蔽其他信号对第二有源图案的耦合作用,同时增加第二有源图案的寄生电容,使即使出现其他信号对第二有源图案的耦合作用,也可以减小电位变化,减小第一初始化晶体管对驱动晶体管的栅极的漏电,减小一帧内的显示亮度变化,改善低频显示闪烁的问题。
针对补偿晶体管和第一初始化晶体管均会对驱动晶体管漏电导致显示闪烁的问题。在一种实施例中,如图2、图3所示,位于所述第一栅极和所述第二栅极之间的第一有源图案121上设有第一屏蔽金属161,位于所述第三栅极和所述第四栅极之间的第二有源图案122上设有第二屏蔽金属163。通过在位于第一栅极和第二栅极之间的第一有源图案上设置第一屏蔽金属,在位于第三栅极和第四栅极之间的第二有源图案上设置第二屏蔽金属,使第一屏蔽金属对第一有源图案进行屏蔽,减小补偿晶体管的漏电,使第二屏蔽金属对第二有源图案进行屏蔽,减小第一初始化晶体管的漏电,减小一帧内的显示亮度变化,改善低频显示闪烁的问题。
针对屏蔽金属的电位变化会导致屏蔽效果较差的问题。在一种实施例中,所述显示面板还包括接地端,所述第一屏蔽金属和所述第二屏蔽金属中的至少一个连接所述接地端。
具体,所述第一屏蔽金属连接至所述接地端,或者所述第二屏蔽金属连接至所述接地端,或者所述第一屏蔽金属连接至所述接地端,所述第二屏蔽金属连接至所述接地端。通过将第一屏蔽金属和第二屏蔽金属连接至接地端,保持第一屏蔽金属和第二屏蔽金属的电位稳定,则可以通过第一屏蔽金属稳定补偿晶体管的第一有源图案的电位,避免该处的电位被其他信号耦合过高或者耦合过低,从而减小了驱动晶体管的源极和漏极之间的压差,减小漏电流;通过第二屏蔽金属稳定第一初始化晶体管的第二有源图案的电位,避免该处的电位被其他信号耦合过高或者耦合过低,从而减小了驱动晶体管的源极和漏极之间的压差,减小漏电流;通过减小驱动晶体管和第一初始化晶体管的漏电流,减小了显示面板一帧的亮度变化,改善显示闪烁。
在一种实施例中,如图1、图2、图3所示,所述像素驱动电路还包括第二初始化晶体管T7,所述第二初始化晶体管T7与第二初始化信号线VI-2连接,用于在第四扫描信号的控制下,向所述发光器件LED阳极输入第二初始化信号;
第一发光控制晶体管T5,通过第二节点A与所述驱动晶体管Drive TFT相连,用于在发光控制信号的控制下,导通电源高电位信号线VDD向所述驱动晶体管Drive TFT的电流;
第二发光控制晶体管T6,通过第三节点B与所述驱动晶体管Drive TFT相连,用于在发光控制信号的控制下,导通所述驱动晶体管Drive TFT流向所述发光器件LED阳极的电流;
其中,所述第一屏蔽金属161与所述第一初始化信号线191和所述第二初始化信号线中的一个连接,所述第二屏蔽金属与所述第一初始化信号线191和所述第二初始化信号线中的一个连接。通过将第一屏蔽金属与第一初始化信号线和第二初始化信号线中的一个连接,使第二屏蔽金属与第一初始化信号线和第二初始化信号线中的一个连接,由于第一初始化信号线和第二初始化信号线的电位稳定,则可以使得第一屏蔽金属和第二屏蔽金属的电位稳定,进而使得补偿晶体管的第一有源图案和第一初始化晶体管的第二有源图案的电位稳定,使得补偿晶体管和第一初始化晶体管的漏电减小或者消除补偿晶体管和第一初始化晶体管的漏电,减小一帧内的显示亮度变化,改善显示闪烁的问题。
需要说明的是,在图1所示的电路图中,对第一初始化信号线以VI-1进行标示,在图3所示的截面图中,对第一初始化信号线以标号191进行标示,此处仅为不同图示中不同的标示方式,实际上图1所示的电路图中第一初始化信号线对应图3所示的截面图中的第一初始化信号线,同理,其他电路图与截面图中存在不同标示方式的元件也是同一元件,在此不再赘述。
如图4至图7所示,图4为图3中半导体层的透视图,图5为图3中的第一金属层的透视图,图6为图3中的第二金属层的透视图,图7为图3中的第三金属层透视图。
针对第一屏蔽金属与第二屏蔽金属连接的走线较远会导致膜层结构和膜层连接结构较为复杂。在一种实施例中,如图2至图7,所述第一屏蔽金属161与所述第二初始化信号线VI-2连接,所述第二屏蔽金属163与所述第一初始化信号线VI-1连接。由于单个子像素中补偿晶体管靠近第二初始化信号线,第一初始化晶体管靠近第一初始化信号线,使得第一屏蔽金属与第二初始化信号线连接,第一初始化晶体管与第一初始化信号线连接,则可以缩短第一屏蔽金属连接的走线的长度,降低膜层结构和膜层连接结构的复杂性。
在一种实施例中,所述显示面板包括:
衬底;
像素驱动电路层,包括多个像素驱动电路;
其中,所述像素驱动电路包括依次层叠设置在所述衬底上的半导体层、第一金属层、第二金属层和第三金属层,所述半导体层包括所述第一有源图案和所述第二有源图案,所述第一金属层包括第一栅极、第二栅极、第三栅极和第四栅极,所述显示面板还包括屏蔽金属层,所述屏蔽金属层形成有屏蔽金属。通过设置屏蔽金属层,使屏蔽金属层形成屏蔽金属,则可以避免屏蔽金属影响其他膜层的结构设计。
针对设置屏蔽金属层会导致显示面板的厚度较大的技术问题。在一种实施例中,如图3所示,所述显示面板包括:
衬底11;
像素驱动电路层,包括多个像素驱动电路;
其中,所述像素驱动电路包括依次层叠设置在所述衬底11上的半导体层12、第一金属层14、第二金属层16和第三金属层19,所述显示面板还包括位于所述半导体层12和所述第一金属层14之间的第一层间介质层13,位于所述第一金属层14和所述第二金属层16之间的第二层间介质层15、位于所述第二金属层16和所述第三金属层19之间的层间绝缘层17,所述半导体层12包括所述第一有源图案121和所述第二有源图案122,所述第一金属层14包括第一栅极、第二栅极、第三栅极和第四栅极,所述第二金属层16和所述第三金属层19中的至少一个设有屏蔽金属。通过在第二金属层和第三金属层设置屏蔽金属,无需另外设置屏蔽金属层,减小显示面板的厚度。
针对屏蔽金属与半导体层的距离较远会导致屏蔽效果较差的问题。在一种实施例中,如图2、图3中的(a),图4至图7所示,所述显示面板设置有穿过所述层间绝缘层17的第一过孔181,所述第二金属层16包括第二初始化信号线VI-2的第一部分162和第一屏蔽金属161,所述第三金属层19包括第二初始化信号线VI-2的第二部分;
其中,所述第一屏蔽金属161穿过所述第一过孔181与所述第二初始化信号线VI-2的第二部分连接,所述第二初始化信号线VI-2的第二部分穿过所述第一过孔181与所述第二初始化信号线VI-2的第一部分181连接。通过将第一屏蔽金属设置在第二金属层,使得第一屏蔽金属与补偿晶体管的第一有源图案的距离较近,使得形成的电容较大,第一屏蔽金属对第一有源图案的屏蔽效果较好,减小补偿晶体管的漏电,改善显示面板的闪烁。
需要说明的是,图3中的(a)为图2中补偿晶体管至第二初始化信号线的截面图,因此,图3中的(a)未示出补偿晶体管的源极、漏极,且对于补偿晶体管的第一栅极和第二栅极,由于采用截面,仅能以标号141示出第一栅极和第二栅极中的一部分,且以标号142标示发光控制信号线EM(n)。同理,图3中的(b)仅以标号143示出第三栅极和第四栅极中的一部分,且由于图3中的(a)仅示出第三金属层19的一部分,该部分为第一屏蔽金属与第二初始化信号线的第一部分之间的连接部分,因此,该部分可以作为第二初始化信号线的第二部分。
针对第一初始化晶体管的电位较高会影响驱动晶体管的栅极电位的问题。在一种实施例中,如图2、图3中的(a)、图4至图7所示,所述显示面板设置有穿过所述第一层间介质层13、所述第二层间介质层15和所述层间绝缘层17的第二过孔182,所述第二初始化信号线VI-2的第二部分穿过所述第二过孔182与所述第二有源图案122连接。通过将第二初始化信号线的第二部分与第二有源图案连接,使得第二初始化信号线能够将第一初始化晶体管的栅极复位,避免第一初始化晶体管的栅极电位较高导致第一初始化晶体管保持开启状态,影响驱动晶体管的栅极电位。
针对屏蔽金属与半导体层的距离较远会导致屏蔽效果较差的问题。在一种实施例中,如图2、图3中的(b)、图4至图7,所述显示面板设置有穿过所述层间绝缘层17的第三过孔183,所述第二金属层包括第二屏蔽金属163,所述第三金属层包括第一初始化信号线191;
其中,所述第一初始化信号线191穿过所述第三过孔183与所述第二屏蔽金属163连接。通过将第二屏蔽金属设置在第二金属层,使得第二屏蔽金属与第一初始化晶体管的第二有源图案的距离较近,使得形成的电容较大,第二屏蔽金属对第二有源图案的屏蔽效果较好,减小第一初始化晶体管的漏电,改善显示面板的闪烁。
在一种实施例中,所述显示面板设置有穿过所述层间绝缘层的第四过孔,所述第二金属层包括第二初始化信号线的第一部分,所述第三金属层包括第二初始化信号线的第二部分和第一屏蔽金属;
其中,所述第一屏蔽金属与所述第二初始化信号线的第二部分连接,所述第二初始化信号线的第二部分穿过所述第四过孔与所述第二初始化信号线的第一部分连接。通过的第三金属层形成第一屏蔽金属,使得第一屏蔽金属可以直接与第二初始化信号线连接,无需形成过孔,且无需占用第二金属层的空间,减小工艺难度。
在一种实施例中,所述第一初始化晶体管为低温多晶硅薄膜晶体管,所述补偿晶体管为低温多晶硅薄膜晶体管,所述第一栅极和所述第二栅极在所述第一有源图案上的投影存在间距,所述第三栅极和所述第四栅极在所述第二有源图案上的投影存在间距。本申请针对低温多晶硅薄膜晶体管会采用双栅设计,双栅之间的半导体图案容易受到其他信号的耦合,导致电位较高,在发光阶段向驱动晶体管漏电,通过设置屏蔽金属,减小对驱动晶体管的栅极的漏电,改善显示闪烁。
在一种实施例中,横向设置的相邻像素驱动电路对称设置,相邻像素驱动电路中的第一初始化晶体管连接至同一初始化信号线,相邻像素驱动电路中的补偿晶体管连接至同一扫描线。通过将相邻像素驱动电路中的第一初始化晶体管连接至同一初始化信号线,使相邻像素驱动电路中的补偿晶体管连接至同一扫描线,减小子像素的占用空间,可以提高显示面板的开口率,且由于无需将两个子像素之间的部分走线断开,降低了工艺难度,提高了显示面板的良率。
具体的,从图2至图7可以看到,横向设置的像素驱动电路对称设置,将两个像素驱动电路中的部分电极和金属走线共用,减少单个子像素的占用空间,且减少了显示面板的工艺难度。
在一种实施例中,所述第一金属层形成有栅极,所述第二金属层形成有电容的极板,所述第三金属层形成有源极和漏极。
在一种实施例中,如图1所示,所述像素驱动电路还包括存储电容Cst,所述存储电容Cst一端与所述电源高电位信号线VDD连接,所述存储电容Cst另一端与所述第一节点Q连接。
可以理解的是,在本申请实施例中,如图1所示,数据线Data传输数据信号,第一初始化信号线VI-1传输第一初始化信号、第二初始化信号线VI-2传输第二初始化信号,第一扫描信号线Scan2(n-1)传输第一扫描信号,第二扫描信号线Scan1(n-1)传输第二扫描信号,第三扫描信号线Scan2(n)传输第三扫描信号,第四扫描信号线Scan1(n)传输第四扫描信号,发光控制信号线EM(n)传输发光控制信号,电源低电位信号线VSS传输低电位。
需要说明的是,Scan1和Scan2表示两组扫描线,Scan(n-1)和Scan(n)表示两级扫描线。
需要说明的是,图2中以两个子像素中的像素驱动电路示出各元件的设置以及连接关系,且为了说明重复单元的设置方式,每个子像素示出了下一级的第一初始化晶体管,因此,在图2中会存在4个T4,实际上图2中各子像素仅包括一个第一初始化晶体管。而图4至图7为图2的分解图,因此也是以两个子像素示出,且部分示出了下一次的结构。
具体的,图4为各晶体管的有源图案的设计,图5为各晶体管的栅极和第一金属层的走线的设计,图6为第二金属层的走线设计,图7为第三金属层的源漏极和走线的设计。
具体的,如图4所示,分别以Drive TFT、T2、T3、T4、T5、T6、T7表示各晶体管的有源图案的设置位置,且可以看到第一有源图案和第二有源图案具有弯折结构;如图5所示,分别以Drive TFT、T2、T3、T4、T5、T6、T7表示各晶体管的栅极,从图5可以看到,补偿晶体管T3的第一栅极和第二栅极为相互垂直的两个部分,第一初始化晶体管T4的第三栅极和第四栅极为相互垂直的两个部分;如图6、图7所示,示出了各走线的结构以及设置位置,从图6和图7可以看到,第二初始化信号线VI-2包括位于第二金属层的第一部分和位于第三金属层第二部分,且从图6和图7可以看到,在图2中,位于不同膜层的元件可以通过过孔并通过对应膜层的金属连接,因此,图6、图7中存在未标示的部分,该未标示的部分标示此处存在过孔连接,此走线可以作为连接走线。
需要说明的是,上述实施例以图1所示的像素驱动电路和图2中的透视图对屏蔽金属的设置方式进行了详细说明,但本申请实施例不限于此,例如像素驱动电路采用其他设计方式,例如还有其他双栅设计的晶体管连接至驱动晶体管,也可以对其他双栅设计的晶体管的有源图案进行屏蔽,或者显示面板还包括其他金属层时(例如包括源漏极层和位于源漏极层上的过渡金属层时,可以采用过渡金属层形成屏蔽金属),也可以采用上述设计方式设置屏蔽金属,以使屏蔽金属对第一有源图案和第二有源图案进行屏蔽,减小对驱动晶体管的漏电流,改善显示闪烁。
需要说明的是,图8、图9中示出的显示面板与图2中的显示面板仅存在屏蔽金属的设置位置以及屏蔽金属的连接位置存在区别,图8、图9中示出的显示面板的分解图可以类比图2中的显示面板的分解图确定,在此不再赘述。
同时,本申请实施例提供一种显示装置,该显示装置包括上述实施例任一所述的显示面板和电子元件。
根据上述实施例可知:
本申请实施例提供一种显示面板和显示装置;该显示面板包括阵列设置的多个发光器件和驱动发光器件的像素驱动电路,像素驱动电路包括第一初始化晶体管、开关晶体管、驱动晶体管和补偿晶体管,第一初始化晶体管与第一初始化信号线连接,用于在第一扫描信号的控制下,向第一节点输入第一初始化信号,开关晶体管用于在第二扫描信号的控制下,向第二节点输入数据信号,驱动晶体管用于在第一节点和第二节点电位的控制下,驱动发光器件发光,补偿晶体管通过第一节点和第三节点与驱动晶体管相连,用于在第三扫描信号的控制下,补偿驱动晶体管的阈值电压,其中,补偿晶体管包括相连的第一栅极和第二栅极,第一初始化晶体管包括相连的第三栅极和第四栅极,显示面板还包括屏蔽金属,位于第一栅极和第二栅极之间的第一有源图案与位于第三栅极和第四栅极之间的第二有源图案中的至少一个上设有屏蔽金属。本申请通过在位于第一栅极和第二栅极之间的第一有源图案与位于第三栅极和第四栅极之间的第二有源图案中的至少一个上设置屏蔽金属,使得屏蔽金属能够屏蔽其他信号对第一有源图案和第二有源图案的耦合作用,且增加第一有源图案和第二有源图案的寄生电容,则即使第一有源图案和第二有源图案受到耦合作用,也能减小电位变化,从而减小对驱动晶体管的栅极的漏电,改善显示闪烁的问题。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种显示面板和显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (13)

1.一种显示面板,其特征在于,所述显示面板包括阵列设置的多个发光器件和驱动所述发光器件的像素驱动电路,所述像素驱动电路包括:
第一初始化晶体管,与第一初始化信号线连接,用于在第一扫描信号的控制下,向第一节点输入第一初始化信号;
开关晶体管,用于在第二扫描信号的控制下,向第二节点输入数据信号;
驱动晶体管,用于在第一节点和第二节点电位的控制下,驱动所述发光器件发光;
补偿晶体管,通过所述第一节点和第三节点与所述驱动晶体管相连,用于在第三扫描信号的控制下,补偿所述驱动晶体管的阈值电压;
其中,所述补偿晶体管包括相连的第一栅极和第二栅极,所述第一初始化晶体管包括相连的第三栅极和第四栅极,所述显示面板还包括屏蔽金属,位于所述第一栅极和所述第二栅极之间的第一有源图案与位于所述第三栅极和所述第四栅极之间的第二有源图案中的至少一个上设有屏蔽金属。
2.如权利要求1所述的显示面板,其特征在于,位于所述第一栅极和所述第二栅极之间的第一有源图案上设有屏蔽金属,或者位于所述第三栅极和所述第四栅极之间的第二有源图案上设有屏蔽金属。
3.如权利要求1所述的显示面板,其特征在于,位于所述第一栅极和所述第二栅极之间的第一有源图案上设有第一屏蔽金属,位于所述第三栅极和所述第四栅极之间的第二有源图案上设有第二屏蔽金属。
4.如权利要求3所述的显示面板,其特征在于,所述显示面板还包括接地端,所述第一屏蔽金属和所述第二屏蔽金属中的至少一个连接所述接地端。
5.如权利要求3所述的显示面板,其特征在于,所述像素驱动电路还包括第二初始化晶体管,所述第二初始化晶体管与第二初始化信号线连接,用于在第四扫描信号的控制下,向所述发光器件阳极输入第二初始化信号;
第一发光控制晶体管,通过第二节点与所述驱动晶体管相连,用于在发光控制信号的控制下,导通电源高电位信号线向所述驱动晶体管的电流;
第二发光控制晶体管,通过第三节点与所述驱动晶体管相连,用于在发光控制信号的控制下,导通所述驱动晶体管流向所述发光器件阳极的电流;
其中,所述第一屏蔽金属与所述第一初始化信号线和所述第二初始化信号线中的一个连接,所述第二屏蔽金属与所述第一初始化信号线和所述第二初始化信号线中的一个连接。
6.如权利要求5所述的显示面板,其特征在于,所述第一屏蔽金属与所述第二初始化信号线连接,所述第二屏蔽金属与所述第一初始化信号线连接。
7.如权利要求5所述的显示面板,其特征在于,所述显示面板包括:
衬底;
像素驱动电路层,包括多个像素驱动电路;
其中,所述像素驱动电路包括依次层叠设置在所述衬底上的半导体层、第一金属层、第二金属层和第三金属层,所述显示面板还包括位于所述半导体层和所述第一金属层之间的第一层间介质层、位于所述第一金属层和所述第二金属层之间的第二层间介质层、位于所述第二金属层和所述第三金属层之间的层间绝缘层,所述半导体层包括所述第一有源图案和所述第二有源图案,所述第一金属层包括第一栅极、第二栅极、第三栅极和第四栅极,所述第二金属层和所述第三金属层中的至少一个设有屏蔽金属。
8.如权利要求7所述的显示面板,其特征在于,所述显示面板设置有穿过所述层间绝缘层的第一过孔,所述第二金属层包括第二初始化信号线的第一部分和第一屏蔽金属,所述第三金属层包括第二初始化信号线的第二部分;
其中,所述第一屏蔽金属穿过所述第一过孔与所述第二初始化信号线的第二部分连接,所述第二初始化信号线的第二部分穿过所述第一过孔与所述第二初始化信号线的第一部分连接。
9.如权利要求8所述的显示面板,其特征在于,所述显示面板设置有穿过所述第一层间介质层、所述第二层间介质层和所述层间绝缘层的第二过孔,所述第二初始化信号线的第二部分穿过所述第二过孔与所述第二有源图案连接。
10.如权利要求7所述的显示面板,其特征在于,所述显示面板设置有穿过所述层间绝缘层的第三过孔,所述第二金属层包括第二屏蔽金属,所述第三金属层包括第一初始化信号线;
其中,所述第一初始化信号线穿过所述第三过孔与所述第二屏蔽金属连接。
11.如权利要求7所述的显示面板,其特征在于,所述显示面板设置有穿过所述层间绝缘层的第四过孔,所述第二金属层包括第二初始化信号线的第一部分,所述第三金属层包括第二初始化信号线的第二部分和第一屏蔽金属;
其中,所述第一屏蔽金属与所述第二初始化信号线的第二部分连接,所述第二初始化信号线的第二部分穿过所述第四过孔与所述第二初始化信号线的第一部分连接。
12.如权利要求1所述的显示面板,其特征在于,所述第一初始化晶体管为低温多晶硅薄膜晶体管,所述补偿晶体管为低温多晶硅薄膜晶体管,所述第一栅极和所述第二栅极在所述第一有源图案上的投影存在间距,所述第三栅极和所述第四栅极在所述第二有源图案上的投影存在间距。
13.如权利要求1所述的显示面板,其特征在于,横向设置的相邻像素驱动电路对称设置,相邻像素驱动电路中的第一初始化晶体管连接至同一初始化信号线,相邻像素驱动电路中的补偿晶体管连接至同一扫描线。
CN202210494774.9A 2022-05-07 2022-05-07 显示面板 Pending CN114974129A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210494774.9A CN114974129A (zh) 2022-05-07 2022-05-07 显示面板
PCT/CN2022/093553 WO2023216285A1 (zh) 2022-05-07 2022-05-18 显示面板
US17/789,558 US20230380217A1 (en) 2022-05-07 2022-05-18 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210494774.9A CN114974129A (zh) 2022-05-07 2022-05-07 显示面板

Publications (1)

Publication Number Publication Date
CN114974129A true CN114974129A (zh) 2022-08-30

Family

ID=82981580

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210494774.9A Pending CN114974129A (zh) 2022-05-07 2022-05-07 显示面板

Country Status (3)

Country Link
US (1) US20230380217A1 (zh)
CN (1) CN114974129A (zh)
WO (1) WO2023216285A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102302275B1 (ko) * 2015-02-28 2021-09-15 삼성디스플레이 주식회사 유기 발광 표시 장치
CN108878494B (zh) * 2018-06-29 2020-12-04 上海天马有机发光显示技术有限公司 有机发光显示面板和显示装置
KR20210113531A (ko) * 2020-03-06 2021-09-16 삼성디스플레이 주식회사 표시 장치
CN112289267A (zh) * 2020-10-30 2021-01-29 昆山国显光电有限公司 像素电路和显示面板
CN113436569B (zh) * 2021-06-29 2022-10-11 昆山国显光电有限公司 显示面板及其制作方法、显示装置
CN113745325B (zh) * 2021-08-26 2023-09-26 武汉华星光电半导体显示技术有限公司 显示面板及其制作方法、移动终端
CN113745253B (zh) * 2021-09-06 2022-11-08 武汉华星光电半导体显示技术有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
WO2023216285A1 (zh) 2023-11-16
US20230380217A1 (en) 2023-11-23

Similar Documents

Publication Publication Date Title
CN111403465B (zh) 阵列基板、显示面板和显示装置
CN113078174B (zh) 阵列基板、显示面板及显示装置
CN108154842B (zh) 一种有机发光显示面板和电子设备
CN114122101A (zh) 显示面板、显示装置
US20230097504A1 (en) Display substrate and display device
CN114495835B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
CN216818344U (zh) 显示面板和显示装置
CN113436569B (zh) 显示面板及其制作方法、显示装置
US20220262882A1 (en) Display substrate and display device
CN114974129A (zh) 显示面板
CN115206997A (zh) 显示面板和显示装置
CN114822395B (zh) 显示面板
CN115836597A (zh) 显示面板及显示装置
CN115152030B (zh) 显示面板及显示装置
US20220278183A1 (en) Array substrate, display panel and display device
WO2023230817A1 (zh) 驱动背板、显示面板及显示装置
US20230335564A1 (en) Array substrate, display panel and display device
CN117337099A (zh) 显示面板及显示装置
CN116267004A (zh) 显示面板和显示装置
CN116724681A (zh) 显示面板和显示装置
CN116325147A (zh) 显示面板、显示装置
CN117855222A (zh) 驱动背板及其制作方法、显示面板、显示装置
CN117501855A (zh) 显示面板及显示装置
CN116600597A (zh) 一种显示面板及显示装置
CN117321768A (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination