CN114915164A - 一种电荷泵启动功耗平滑控制的电路和方法 - Google Patents
一种电荷泵启动功耗平滑控制的电路和方法 Download PDFInfo
- Publication number
- CN114915164A CN114915164A CN202210361633.XA CN202210361633A CN114915164A CN 114915164 A CN114915164 A CN 114915164A CN 202210361633 A CN202210361633 A CN 202210361633A CN 114915164 A CN114915164 A CN 114915164A
- Authority
- CN
- China
- Prior art keywords
- circuit
- voltage
- charge pump
- signal
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 238000001514 detection method Methods 0.000 claims abstract description 44
- 238000006243 chemical reaction Methods 0.000 claims abstract description 23
- 230000008569 process Effects 0.000 claims abstract description 16
- 102100021870 ATP synthase subunit O, mitochondrial Human genes 0.000 claims description 8
- 108010007425 oligomycin sensitivity conferring protein Proteins 0.000 claims description 8
- 230000015654 memory Effects 0.000 claims description 7
- 238000012545 processing Methods 0.000 claims description 3
- 238000009499 grossing Methods 0.000 claims 1
- 230000004044 response Effects 0.000 claims 1
- 230000009467 reduction Effects 0.000 abstract description 3
- 230000001276 controlling effect Effects 0.000 description 10
- 230000008859 change Effects 0.000 description 6
- 238000013461 design Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000003321 amplification Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000006872 improvement Effects 0.000 description 3
- 238000003199 nucleic acid amplification method Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000006880 cross-coupling reaction Methods 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 230000036632 reaction speed Effects 0.000 description 2
- 208000030402 vitamin D-dependent rickets Diseases 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 230000004927 fusion Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/06—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/14—Arrangements for reducing ripples from dc input or output
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/36—Means for starting or stopping converters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Abstract
本发明公开了一种Flash电路中控制电荷泵启动功耗的方法。通过设计若干个由分频计数模块‑逻辑控制模块‑电平转换模块‑分压电路‑电压检测模块‑时钟产生模块‑电荷泵模块等组成的既相互独立,又相互关联的环路,利用逻辑控制模块,把各电荷泵电压的建立过程细分为若干阶段,根据使用场景不同,调整时钟频率,升压(或者降压)段数,升压幅度以及PUMP能力,使电荷泵按照特定类似阶梯波的行式精确可控地达到目标电位,在此过程中也完成对电荷泵升压每一阶段的功耗控制。
Description
技术领域
本发明涉及非易失性存储器技术领域,尤其涉及超低功耗嵌入式FLASH。
背景技术
嵌入式NOR FLASH作为非易失性存储器的一种,广泛应用于我们的日常生活,但是由于其结构特点以及工作方式,尤其在数据擦写过程中,我们需要利用电荷泵电路将输入低电压抬升到高压。以浮栅型P-FLASH为例(图1),编程时对CG端加高压,BL端加负压,以BTBT方式把电子注入浮栅;擦除时需对CG端加负电压,其他端加正电压,利用FN效应将浮栅中电子清除。然而在电荷泵工作过程中尤其是大负载高压信号建立过程中,电流消耗极大,不仅对BG提出了更高的要求,也限制了产品的应用场景。基于此,我们希望FLASH在不同工作模式中,即使是需要电荷泵满负荷运转的模式中,仍能将将功耗控制在一个相对较低的范围。
发明内容
为实现上述需求,本发明提供了一种电荷泵(pump)启动功耗平滑控制方法,通过提供与电荷泵电压成比例关系的信号的分压电路,负责提供电荷泵基础时钟并带有计时功能的分频计数电路,检测当前电荷泵输出电压的电压检测电路,产生电荷泵所需时钟的时钟电路,电荷泵以及负责以上电路控制的控制电路组成的环路实现。方法依据FLASH不同的工作模式,及其相应的电荷泵负载状况,利用控制电路接受将电荷泵建立细分为段数可调,总时间相对固定的若干阶段。
从电荷泵建立伊始,控制电路会控制分频计数电路选择相应的分频时钟给时钟电路,用于生成电荷泵时钟以驱动电荷泵升压。同时电荷泵电压通过分压电路将分压点反馈至电压检测电路,一旦分压点电位达到控制电路的设定值,检测电路会传递标志信号给控制电路,此后控制电路会根据实际情况停止电荷泵时钟或者降低电荷泵的时钟振幅使电荷泵电压稳定在当前电位上。
随即该段时间走完,分频计数电路输出标志信号并进入下一段计时,控制电路会重新选择电压检测电路的参考电压或控制电平转换模块重新选择电荷泵电压的分压比例,同时会根据实际情况选择下一阶段时钟分频供时钟发生电路产生电荷泵时钟,电荷泵时钟的变化使电荷泵主体电路继续升压直至升压至控制电路所设定的下一个电压值。
如此反复,电荷泵一步一步地按照既定时间和既定目标逐渐升压直至达到最终电位。
本方法的重点是控制电路将电荷泵电压建立细分为众多阶段,电荷泵的建立表征为阶梯升压。又因为控制电路会相应调整每一段时间长度和升压幅值,使得电荷泵建立与一般的线性阶梯波形不同,可以是非线性类似曲线的形态升压。由于对电荷泵升压的每一阶段的时钟频率及能力进行控制控制,得以在电荷泵启动和建立阶段,最大限度地将功耗压制在预定范围之内。同时,由于电荷泵升压的每一个阶段都被严格控制,可以较容易实现不同工艺角下完全相同的电压建立波形,这将对控制Flash擦写深度的一致性大有裨益。
理论上,只要升压时间足够长各段升压幅度足够小,电荷泵升压阶段功耗可以无限接近建立稳定后的数值,但是不同工作模式对各个电压信号的建立时间基本上都有严苛要求,就需要更合理地分配电荷泵的升压段数,各段时间以及升压幅度。
本方法同时适用于正电压电荷泵和负电压电荷泵建立时的功耗控制。
本发明设计了若干个分频计数模块-逻辑控制模块-电平转换模块-分压电路-电压检测模块-时钟产生模块-电荷泵模块组成的既可独立控制,又存在一定关联的环路(参考图2图3)。
当用于产生正电平时,负责正电平的控制环路(100)包括分频计数电路(101),控制电路(102),电平转换模块(103),分压电路(104),电压检测电路(105),时钟电路(106)以及电荷泵(107)。其中:
分频计数电路(101):输入端口包括误差范围符合要求的时钟信号OSC,来自控制电路(102)的总线控制信号OP<x1:y1>,OP<x2:y2>和复位信号rstp;输出端口则分别为经分频处理后连接至时钟电路(106)的时钟信号OSCP和输出到控制电路(102)的总线信号vppramp<m1:0>;
控制电路(102):输入信号包括来自电压检测电路(105)的电荷泵升压标志信号vdetp和分频计数电路(101)的总线信号vppramp<m1:0>,其总线位数与升压阶梯段数相关;输出信号则分别为时钟电路(106)的总线信号OP<x0:y0>,连接到分压电路(104)中的总线信号OP<x4:y4>,至电平转换模块(103)的OP<x3:y3>信号,输出到电压检测电路(105)的纹波控制信号OP_RPP以及分频计数电路(101)的总线控制信号OP<x1:y1>,OP<x2:y2>和复位信号rstp;
电平转换模块(103),接入来自电压控制电路(102)的低电平总线信号OP<x3:y3>,输出高电平总线信号HVOP<x3:y3>到分压电路(104);
分压电路(104),输入端连接低电平总线信号OP<x4:y4>和高电平总线信号HVOP<x3:y3>,输出fdbkp和vrefp信号到电压检测电路(105)中比较器/放大器的同相/反相输入端;
电压检测电路(105),分别接入分压电路(104)的fdbkp,vrefp信号和控制电路(102)的OP_RPP;之后输出vddr和ckenb1到时钟电路(106),前者作为部分电路的供电源,后者则控制电荷泵时钟启停,此外还输出标志信号vdetp到控制电路(102)用于其内部逻辑切换;
时钟电路(106),输入信号分别包括来自控制电路(102)的OP<x0:y0>,分频计数电路(101)的时钟信号OSCP和vddr以及电压检测电路(105)的信号ckenb1;其输出端则为4相位不交叠时钟ck1p,ck2p,ck3p,ck4p,4信号全部连接到正电荷泵电路(107);
电荷泵(107)电路输人端接收时钟信号ck1p,ck2p,ck3p,ck4p,输出高压信号VPPI,该信号将为存储单元的部分端口提供高压,同时也为分压电路(104)中部分器件以及电平转换模块(103)供电。
当用于产生负电平时,负责负电平的控制环路(200)包括分频计数电路(201),控制电路(202),电平转换模块(203),分压电路(204),电压检测电路(205),时钟电路(206)以及电荷泵(207)。其整体架构和控制思路与正电平的控制环路(100)类似,各个模块内部电路结构多少存在差别。其中:
分频计数电路(201):输入端口包括与分频计数电路(101)共用的时钟信号OSC,来自控制电路(202)的总线控制信号OP<x6:y6>,OP<x7:y7>和复位信号rstn;输出端口有时钟分频信号OSCN和总线信号vnnramp<m2:0>,分别连接到时钟电路(206)和控制电路(202)。
控制电路(202):输入信号包括来自电压检测电路(205)的电荷泵升压标志信号vdetn和分频计数电路(201)的总线信号vnnramp<m2:0>;输出端有总线信号OP<x5:y5>,OP<x6:y6>,OP<x7:y7>,OP<x8:y8>,OP<x9:y9>它们依次接到时钟电路(206),分频计数电路(201),电平转换模块(203)和分压电路(204),此外还输出信号OP_RPN到电压检测电路(205),输出复位信号rstn到分频计数电路(201)。
电平转换模块(203),接入来自电压控制电路(202)的低电平总线信号OP<x8:y8>,输出高电平总线信号HVOP<x8:y8>到分压电路(204)。
分压电路(204),输入端连接低电平总线信号OP<x9:y9>和高电平总线信号HVOP<x8:y8>,输出fdbkn到电压检测电路(205)中比较器/放大器的反相输入端。
电压检测电路(205),分别接入分压电路(204)的fdbkn和控制电路(202)的OP_RPN;此后输出vssr和ckenb2到时钟电路(206),输出标志信号vdetn到控制电路(202)。
时钟电路(206,输入信号分别包括来自控制电路(202)的OP<x5:y5>,分频计数电路(201)的时钟信号OSCP和vssr以及电压检测电路(205)的信号ckenb2;其输出端则为4相位不交叠时钟ck1n,ck2n,ck3n,ck4n,4信号全部连接到负电荷泵电路(207)。
电荷泵(207)输人端接收时钟信号ck1n,ck2n,ck3n,ck4n,输出负电压信号VNNI,该信号将为存储单元的部分端口,分压电路(204)以及电平转换模块(203)供电。
根据FLASH在不同工作模式中所需要的正负pump电压及其负载情况,在符合设计需求的前提下,分配各个环路的建立时间,依次建立各个pump信号。
优选地,为负载较重且功耗较大的pump高压信号分配更长的建立时间,适当缩短负载较轻的信号的建立时间。
优选地,在一个pump信号建立完成后再进行下一个信号的建立。如果有严苛的速度需求,在各pump信号不可避免地存在建立区间重合的情况下(均衡了电荷泵在输出能力以及面积上的限制的前提下),优化pump信号的建立顺序,尽量确保其各自功耗消耗大的区间不重合,如果以上依然难以实现,则要严格控制其建立速度。
对于每一个待建立的高压信号,如不做限制地任其从初始电位升压至目标电位,关联其电路结构,工作模式和负载情况,必定存在电荷泵电源消耗相对较重的区间。结合该信息和设计需求,本发明通过控制电路对该pump信号配置建立时间并划分成若干区间片段,每段都可独立设定时间长度和电压升幅。
可选地将整个pump信号建立阶段平分为若干段,各段区间长度相同,电压升幅相同,如该pump电压负载较重,则在设计允许的前提下尽可能地将建立区间分成更多更小的区间段,对各段进行更精细的控制。(参考图4)
可选地可在pump信号建立过程中功耗消耗较小的区间段配置较少段数和较大的升压幅度,在功耗消耗严重的阶段配置更多的段数以及更长的时间和更小的升压幅度,以此来合理利用建立时间并最大限度地控制功耗。(参考图5)
控制电路102/202将该配置信息发送给分频计数电路,控制计时电路计时101/201并接收每一段计时完成后的标志信号,完成对pump高压信号在整个建立区间的时间监控和管理。
控制电路102/202会根据获得的当前所在升压阶段(所处段号)信息,依照事先设定的该段所对应的期待电压,编译出相应的OP控制信号,然后发送到分压电路104/204以管理分压电路。通过OP控制信号的变化,让分压电路104/204按照Ry,Rx,S0n*或者Rn,Rm,S1m*顺序依次调节分压点fdbkp,vrefp或者fdbkn,vrefn的电压,然后将分压点信号发送至电压检测电路105/205。
具体的分压电路包含两组电阻分压电路,分压电路104包含VPPI-gnd以及VREF-gnd两组电阻分压电路组成。
VPPI-gnd电阻串,被分压点fdbkp分为Rx和Ry上下两部分,通过采用增加与电阻并联的PMOS开关管的方法实现Rx和Ry的阻值可调,进而改变VPPI–gnd通路的整体阻值以及分压点fdbk的比例关系,结合分压点与电荷泵输出电压的融合电容,一方面保证pump升压初始阶段的反应速度,另一方面也避免了pump电压升高后pump电流被过度消耗。
VREF-gnd电阻串,使用了多段串联电阻,引出诸多分压点,并通过开关选择信号OP<x4:y4>对分压点进行选择。
本分压电路的一个特点是按VPPI-gnd,VREF-gnd电阻串的顺序即fdbkp和vrefp的顺序依次调节,level shift不必在较高的电位翻转,同时vrefp不需要工作在较低的电压范围,可以轻松保证比较器/放大器内部器件的工作点,即降低了对比较器/放大器的需求。
分压电路204包含VREF-gnd以及VREF-VNNI两组电阻分压电路,其控制思路与分压电路(104)相同,依次按照VREF–VNNI电阻串中Rn,Rm,VREF–gnd的顺序调节以实现对VNNI电压的控制。
电压检测电路105/205会比较同相输入端和反相输入端的电压,一旦fdbkp高于vrefp或者gvss高于fdbkn,可根据不同模式的需求控制ckenb*使能信号终止电荷泵时钟(106/206内),亦者压制vddr电位/抬升vssr电位,动态减小电荷泵时钟振幅及驱动能力,使电荷泵输出电压稳定在一定范围以内。因为fdbkp与VPPI以及vrefn-fdbkn与VNNI存在一定比例关系,该稳定电压应为该区间段的期待电压。该区间段此后的剩余时间里,由于电荷泵电压仅需维持,电荷消耗极度减少,整体降低了该区间段的平均功耗。
通过以上的控制,每个电荷泵控制环路都可以输出一个时间和电压皆可独立控制的阶梯波,理论上只要设计允许,尽量拉长pump信号建立时间,并将其划分成足够多区间段,保证每段升压幅度足够小,使该段电荷泵建立功耗无限接近稳定时平均功耗。然而,更快速更可靠一直是flash的发展方向,除建立时间不可能无限加长以外,过多的段数不仅会增加控制复杂程度也会导致面积增加。因此,在不同工作模式下合理配置各个pump的建立时间以及段数是一个需要精细考量的问题。
可选地pump信号采用步长,升压幅度相同,即线性阶梯建立的控制方式。
可选地pump信号的建立采用初期步长较短,升压幅度较大,后期采用步长较长升压幅度较小的非线性阶梯波形。这种方式与线性阶梯建立方式都可以做到不同工艺角下的建立波形基本一致,也意味着不同工艺角下bitcell编程/擦除的阈值的离散性也更小。
优选地,各个pump电压错开建立,即一个pump建立完成后,再建立其他pump信号。建立pump信号时,对已建立完成的其他pump通过ckenb*控制其时钟启停。直到最后一个pump信号建立完成时,再将此前建立完成的pump信号时钟控制模式切换回动态调节vddr/vssr模式,即控制电荷泵时钟振幅方式以减小稳定阶段pump信号纹波。(个别对bitcell编程/擦除效果影响小的pump高压信号,依然可以选择ckenb*控制时钟启停模式,以最大限度降低功耗)
优选地对特定工作模式下负载较轻的高压信号,在pump建立完成后,甚至在建立过程(根据实际情况)都使用较慢的电荷泵时钟频率。
优选地在pump信号建立初始阶段,因为电荷泵能力相对较强且可能涉及到功耗阶跃,选用电荷泵时钟频率由低到高几段切换的方式。
可选地在pump信号建立初始阶段,因为电荷泵能力相对较强,限制电荷泵时钟振幅以限制电荷泵的功耗。
本发明中分频计数时钟(101)具有两部分功能,一为产生时钟OSC的多个分频信号并通过OP<x1:y1>选择其一作为时钟信号OSCP;二为计数器功能,由OP<x2:y2>控制生成升压段数及各段阶梯时间长度可以调整的译码信号vppramp<m1:0>。结构上分频计数时钟没有创新,无论输出信号还是模式切换只是适配了环路控制以及电荷泵升压方式的需求,电平转换模块(103),时钟电路(106),电荷泵(107)皆采用比较成熟的设计。时钟电路(106)配合电荷泵(107),其能力匹配Flash的容量和工作需求,以上部分并无特别之处;
而分压电路(104)为均衡消耗面积,分压点反应速度以及PUMP电力消耗,采用了分压点和基准电压参考点双重顺序调节的方式;
电压检测电路则为增加控制灵活性,同时保留了比较器和差分放大器两种模式;
控制电路(102)协调整个环路的正常运转,依据不同工作模式决定电荷泵升压的段数以及时长,还通过接收电压检测电路(105)和分频计数时钟(101)的标志信号控制分频计数时钟(101)的PUMP基础时钟频率以及电荷泵供电电压,电荷泵工作方式和纹波等指标。
控制电路(102)根据电路工作模式产生用于选择段数和调节阶梯电平长度的控制信号OP<x2:y2>,控制所述分频计数器(101)计数;通过vppramp<m1:0>信号获取电荷泵升压所处阶段信息,自动调整OP<x1:y1>,切换输出分频信号,同时生成OP<x3:y3>和OP<x4:y4>来调整分压比例及分压点电位,进而控制各区间段电压;再结合升压标志信号vdetp状态,可以自动配置OP<x1:y1>和OP_RPP信号,以调整电荷泵时钟振幅和VPPI纹波;
控制电路(202),其控制思路与控制电路(102)相同,但是与102分开独立控制。
电平转换模块(103)由多个可以将VDD电压域信号转换至VPPI高电压域信号的level shift构成,输出用于调整VPPI-gnd电阻串的分压比例的VPPI电压域控制信号;由于本发明采用fdbkp和vrefp信号依次调节的方式,一定程度上降低了对level shift的翻转范围和时序上的要求,简单的level shift结构也有利于节省面积;
电平转换模块(203)电路与电平转换模块(103)相比,区别在于使用了可以将信号由VDD电压域转换至VNNI负电压域的level shift电路。
分压电路(104)由VPPI-gnd以及VREF-gnd两组电阻分压电路组成;分压电路(204)包含VREF-gnd以及VREF-VNNI两组电阻分压电路,控制思路与分压电路(104)相同,依次按照VREF–VNNI电阻串中Rn,Rm,VREF–gnd的顺序调节fdbkn点电位以实现对VNNI电压的控制。
电压检测电路(105)具有两种不同模式,其一为比较器模式,其二为放大器模式,由OP_RPP控制模式切换,OP_RPP为低时为比较器模式,为高时以放大器模式工作。比较器模式下,提供一个ckenb1使能信号,通过其翻转变化控制电荷泵时钟启停,旨在最大限度降低功耗;放大器模式则通过对VDD传输通路的控制提供一个VDDR电平信号,凭借其电平变化,控制电荷泵时钟振幅,旨在减小电荷泵工作时输出电压VPPI的纹波;
电压检测电路(205)与电压检测电路(105)相同,也有比较器和放大器两个模式,但因输入差分信号电位值不同,与105各自单独控制。
时钟电路(106)接收一定频率范围内的OSCP时钟信号并对其进行处理,可选地,为电荷泵提供四相位不交叠时钟。此电路内部包括clockgen1的时钟时序处理模块,buffer,以及boost0/1时钟增幅模块。可选地boost0由vddr信号供电,并产生ck1p/ck2p连接电荷泵传输通路主电容,为VPPI提供电荷;boost1由vdd电源供电并产生ck3p/ck4p连接传输管栅极电容,负责各段pump间连通。OP<x0:y0>用于调节各相时钟的驱动能力以及Boost模块输出的时钟振幅(零负载下输出振幅为vdd/vddr亦或2vdd/2vddr);
时钟电路(206)控制方式与时钟电路(106)相同,提供四相位时钟给负电荷泵,但鉴于电荷泵结构,负载以及能力上的要求,其内部时序调整以及驱动能力与(106)不同。
电荷泵(107)采用改进型dickson结构,根据实际需求也可以选择CMOS交叉耦合结构,该模块用于产生正电高压;
电荷泵(207)采用改进型dickson结构,根据实际需求也可以选择CMOS交叉耦合他结构,该模块用于产生负电高压。
附图说明
图1:P-Flash Bitcell编程擦写电压施加电压示意图;
图2:本发明正电压pump控制环路图;
图3:本发明负电压pump控制环路图;
图4:一种形式pump阶梯升压例图;
图5:一种形式pump阶梯升压例图;
图6:P-flash一种电荷泵建立功耗控制实例;
图7:图6控制方式的波形图;
具体实施方式
下面结合附图对本发明的技术方案作进一步说明。
图6为P-FLASH在擦除操作时电荷泵建立直至稳定区间一种控制方案。结合图一P-FLASH Bitcell在擦除时需要产生正电高压和负电高压。结合具体电路,电荷泵供电电源为VDD15,典型值为1.5V,我们需要通过电荷泵产生10V左右的VPPI信号和约为-10V的VNNI信号。
由于VPPI负载较重,建立功耗压力大,我们为它配置了较长的建立时间和更多的段数,以最大限度地改善建立过程中的功耗表现。相对地,VNNI负载较轻,功耗压力小,我们为VNNI配置了较短的时间和更少的段数控制。此外,由于P-FLASH擦除时间较长,对pump建立时间的限制相对宽松。为实现更好效果,我们采用了先VPPI再VNNI这种正负pump分开建立且pump信号线性阶梯建立的方案。
VPPI建立过程按控制方式可以划分为5个阶段,生成共计39段的阶梯波。其中前3阶段升压幅度较大,为控制斜率将步长适当加长,采用调节Ry的方式,目标电位3.5V;第4阶段共分为16小段,为减少高压时切换level shift的场景,采用调节Rx的方式控制各段电压(参考图2中104分压电路),该阶段电压升幅降低到0.25V,步长调整至4.5u,目标电位7.5V;第5阶段共分为16小段,采用调节参考电压0.9-1.2V递增的方式实现阶梯升压,由于该阶段电荷泵输出电流能力减弱且功耗相对较大,我们减小了各段的电压升幅,以确保功耗平稳,其最终目标电位10V。
VNNI在P-FLASH擦除动作中,功耗相对较小,相应地我们按控制方式配置了3个阶段,生成共计16小段的阶梯波。第1阶段共包括5个阶梯,步长5.2u,电压增幅0.75u,采用调节Rm方式控制电压(参考图3中204分压电路),目标点位-3.75V;第2阶段也包括5个阶梯,电压增幅同样为0.75u,但是采用调节Rn的方式控制输出电压,目标点位-7.5V;第3段共分为6小段,随着电荷泵输出电压逐渐加深,其电流输出能力下降,为平稳功耗,这一阶段的电压降幅调整至每段0.5V,步长调短至3.5u,通过将vrefn从0.9V调整至1.2V的方式,控制VNNI保证相同降幅至-10V电位。
具体地,由于VPPI初始电压为电源VDD15,该电源允许存在一定偏差,第一阶段通过一个阶梯升压将不同初始值的VPPI信号统一到2V的电位上。由于前两阶段电荷泵控制输出电压较低,能力盈余,为控制功耗,特意对电荷泵时钟降频(4.5Mhz->9Mhz),此外时钟幅度也减小为VDD15 x 1。到了第3阶段,调整电荷泵时钟频率为正常频率(18Mhz),但是振幅仍然保持在VDD15 x 1。直到第5阶段VDD15 x 1的振幅已经无法满足需求时,电荷泵时钟被调整为VDD15 x 2,但由于调整初始时瞬时功耗激增,设定在第5阶段的第1小段只做电位保持进行pump升压,以适应电荷泵能力的突然变化并平滑功耗。
同样地,对于VNNI,初始第一阶段能力足够强,电荷泵时钟频率和振幅被设定为降频(4.5Mhz)和降幅(VDD15 x 1)。至第2阶段电荷泵时钟频率被调整为9Mhz,直至第3阶段,为提高电荷泵能力满足需求,电荷泵时钟振幅被调整到VDD15 x 2。与VPPI第5阶段类似,也采用第1小段保证电压不变的方式改善可能出现的功耗突然增大。
整体上VPPI和VNNI都采用了阶梯建立的方式。控制电路102/202为每一段都配置了不同的目标电压和特定地功耗调节方式。环路100/200通过分压电路104/204关联电荷泵的当前电压,并通过和参考电位比较确认电荷泵电压是否达到目标电压。建立阶段的各段区间中,VPPI、VNNI达到目标电位后采取了调整vddr和vssr电位的方式,控制时钟振幅以减少纹波,同时也减小功耗(原则上通过控制时钟启停的方式更有利于节省功耗,但是各段切换时的瞬时功耗可能会被增大)。VPPI建立完成后会切换成VPPI电荷泵时钟启停的模式,以减小VNNI建立阶段来自VPPI电荷泵功耗上的叠加,但是在VNNI建立完成后要恢复会vddr控制纹波的方式。
由图7可知通过本方案控制,整个消除操作,尤其是pump信号的建立过程中,在不同工艺角,不同温度和电源电压下,VDD15(擦写阶段主要功耗)的1us区间平均功耗被控制在630uA以内,且非常平稳,没有较大变化。作为对比,本方案实施以前该指标为1.5mA左右,改善明显。
对于编程模式,因时序限制更为严苛,控制方法较擦除动作更为复杂,时间配置也更为精打细算,但是与擦除基本控制思路相通,改善效果也同样明显,1us平均功耗同样可以控制在与消除动作相当的水平。具体控制方案和波形此处不再赘述。
此外,本实例为较直观地讲解本发明方法特意选用了线性阶梯升压的方式,实际上,根据pump建立时的功耗特点和负载情况,采用非线性阶梯升压方式更能在建立时间上获得收益,功耗同样可以控制在不高于线性阶梯控制方式。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的设计原则、技术方案之内,所做的任何修改、等同替换、改进等,均包含在本发明保护范围内。
Claims (2)
1.一种电荷泵启动功耗平滑控制的电路,其特征在于,所述电荷泵功耗控制电路包括负责产生正电平的控制环路(100)和产生负电平的控制环路(200),均由分频计数电路、控制电路、电平转换模块、分压电路、电压检测电路、时钟电路和电荷泵组成;其中:
所述负责产生正电平的控制环路(100)包括分频计数电路(101),控制电路(102),电平转换模块(103),分压电路(104),电压检测电路(105),时钟电路(106)以及电荷泵(107),其中:
所述分频计数时钟(101)用于产生电荷泵每一段升压起始、中止标志信号以及多个频率的电荷泵基础时钟;所述电平转换模块(103)用于产生控制分压电路(104)开关开合的高压控制信号;所述分压电路(104)用于产生所述电压检测电路(105)的同相、反相输入信号;电压检测电路(105)用于检测电荷泵(107)输出电压并根据每一阶段的目标电位给出达到升压目标的指示标志信号;时钟电路(106)用于产生电荷泵(107)所需多相位时钟;电荷泵(107)用于将电源电压抬高到目标电压,并驱动FLASH存储单元相应端口;控制电路(102)则用于控制环路中所有模块正常工作;
所述分频计数电路(101):输入端口包括误差范围符合要求的时钟信号OSC,来自控制电路(102)的总线控制信号OP<x1:y1>,OP<x2:y2>和复位信号rstp;输出端口则分别为经分频处理后连接至时钟电路(106)的时钟信号OSCP和输出到控制电路(102)的总线信号vppramp<m1:0>;
所述控制电路(102):输入信号包括来自电压检测电路(105)的电荷泵升压标志信号vdetp和分频计数电路(101)的总线信号vppramp<m1:0>,其总线位数与升压阶梯段数相关;输出信号则分别为时钟电路(106)的总线信号OP<x0:y0>,连接到分压电路(104)中的总线信号OP<x4:y4>,至电平转换模块(103)的OP<x3:y3>信号,输出到电压检测电路(105)的纹波控制信号OP_RPP以及分频计数电路(101)的总线控制信号OP<x1:y1>,OP<x2:y2>和复位信号rstp;
所述电平转换模块(103),接入来自电压控制电路(102)的低电平总线信号OP<x3:y3>,输出高电平总线信号HVOP<x3:y3>到分压电路(104);
所述分压电路(104),由VPPI-gnd以及VREF-gnd两组电阻分压电路组成;输入端连接低电平总线信号OP<x4:y4>和高电平总线信号HVOP<x3:y3>,输出分压检测点fdbkp信号和基准参考电压vrefp信号到电压检测电路(105)中比较器/放大器的同相/反相输入端;
所述电压检测电路(105),分别接入分压电路(104)的fdbkp,vrefp信号和控制电路(102)的OP_RPP;之后输出vddr和ckenb1到时钟电路(106),前者作为部分电路的供电源,后者则控制电荷泵时钟启停,此外还输出标志信号vdetp到控制电路(102)用于其内部逻辑切换;
所述时钟电路(106),输入信号分别包括来自控制电路(102)的OP<x0:y0>,分频计数电路(101)的时钟信号OSCP和vddr以及电压检测电路(105)的信号ckenb1;其输出端则为4相位不交叠时钟ck1p,ck2p,ck3p,ck4p,4信号全部连接到正电荷泵电路(107);
所述电荷泵(107)电路输人端接收pump时钟信号ck1p,ck2p,ck3p,ck4p,输出电荷泵电压,即高压信号VPPI,该信号将为存储器bitcell的部分端口提供高压,同时也为分压电路(104)中部分器件以及电平转换模块(103)供电;
所述负责产生负电平的控制环路(200)包括分频计数电路(201),控制电路(202),电平转换模块(203),分压电路(204),电压检测电路(205),时钟电路(206)以及电荷泵(207);其中:
所述分频计数电路(201):输入端口包括与分频计数电路(101)共用的时钟信号OSC,来自控制电路(202)的总线控制信号OP<x6:y6>,OP<x7:y7>和复位信号rstn;输出端口有时钟分频信号OSCN和总线信号vnnramp<m2:0>,分别连接到时钟电路(206)和控制电路(202);
所述控制电路(202):输入信号包括来自电压检测电路(205)的电荷泵升压标志信号vdetn和分频计数电路(201)的总线信号vnnramp<m2:0>;输出端有总线信号OP<x5:y5>,OP<x6:y6>,OP<x7:y7>,OP<x8:y8>,OP<x9:y9>它们依次接到时钟电路(206),分频计数电路(201),电平转换模块(203)和分压电路(204),此外还输出信号OP_RPN到电压检测电路(205),输出复位信号rstn到分频计数电路(201);
所述电平转换模块(203),接入来自电压控制电路(202)的低电平总线信号OP<x8:y8>,输出高电平总线信号HVOP<x8:y8>到分压电路(204);
所述分压电路(204),由VNNI-gnd以及VREF-gnd两组电阻分压电路组成;输入端连接低电平总线信号OP<x9:y9>和高电平总线信号HVOP<x8:y8>,输出分压检测点fdbkn到电压检测电路(205)中比较器/放大器的反相输入端;
所述电压检测电路(205),分别接入参考电压gvss、分压电路(204)的分压检测点fdbkn和控制电路(202)的OP_RPN;此后输出vssr和ckenb2到时钟电路(206),输出标志信号vdetn到控制电路(202);
所述时钟电路(206,输入信号分别包括来自控制电路(202)的OP<x5:y5>,分频计数电路(201)的时钟信号OSCP和vssr以及电压检测电路(205)的信号ckenb2;其输出端则为4相位不交叠时钟ck1n,ck2n,ck3n,ck4n,4信号全部连接到负电荷泵电路(207);
所述电荷泵(207)输人端接收pump时钟信号ck1n,ck2n,ck3n,ck4n,输出电荷泵电压,即负电压信号VNNI,该信号将为存储器bitcell的部分端口,分压电路(204)以及电平转换模块(203)供电。
2.一种电荷泵启动功耗平滑控制的方法,基于权利要求1所述的电路,其步骤包括:
步骤1:控制电路根据不同工作模式将电荷泵电压建立细分为众多升压阶段,其电压波形表征为阶梯升压;
步骤2:控制电路根据负载和时序要求调整每一阶段的时间长度和升压幅值,使得电荷泵电压建立呈现非线性形态;
步骤3:分压电路通过分压检测点和基准参考电压的依次调节方式,节省了面积并实现多段阶梯电压的平滑切换;
步骤4:通过调节所述分压电路中的电阻阻值,兼顾分压检测点信号的快速响应以及分压电路的低电流消耗;
步骤5:控制电路负责电荷泵升压过程中所有阶段的时钟频率和PUMP能力的调节,减少功耗的无效消耗;
步骤6:控制电路和分频计数电路控制电荷泵电压升压过程中的每一阶段时长和电压升幅,改善不同工艺角下FLASH存储单元擦写深度的一致性。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210361633.XA CN114915164B (zh) | 2022-04-07 | 2022-04-07 | 一种电荷泵启动功耗平滑控制的电路和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210361633.XA CN114915164B (zh) | 2022-04-07 | 2022-04-07 | 一种电荷泵启动功耗平滑控制的电路和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114915164A true CN114915164A (zh) | 2022-08-16 |
CN114915164B CN114915164B (zh) | 2024-09-03 |
Family
ID=82762436
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210361633.XA Active CN114915164B (zh) | 2022-04-07 | 2022-04-07 | 一种电荷泵启动功耗平滑控制的电路和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114915164B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002140131A (ja) * | 2000-11-01 | 2002-05-17 | Sony Corp | クロック生成回路及びそれを用いた昇圧回路 |
CN1661894A (zh) * | 2004-02-27 | 2005-08-31 | 恩益禧电子股份有限公司 | 电源电路 |
CN101071311A (zh) * | 2006-05-09 | 2007-11-14 | 恩益禧电子股份有限公司 | 能够减少纹波分量的电源装置以及使用其的显示装置 |
CN105958817A (zh) * | 2016-06-12 | 2016-09-21 | 北京兆易创新科技股份有限公司 | 一种电荷泵电路 |
JP2018084634A (ja) * | 2016-11-22 | 2018-05-31 | 双葉電子工業株式会社 | 集積回路装置、蛍光表示管、昇圧制御方法 |
CN109412408A (zh) * | 2018-12-27 | 2019-03-01 | 普冉半导体(上海)有限公司 | 一种电荷泵电路及其负载驱动方法 |
-
2022
- 2022-04-07 CN CN202210361633.XA patent/CN114915164B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002140131A (ja) * | 2000-11-01 | 2002-05-17 | Sony Corp | クロック生成回路及びそれを用いた昇圧回路 |
CN1661894A (zh) * | 2004-02-27 | 2005-08-31 | 恩益禧电子股份有限公司 | 电源电路 |
CN101071311A (zh) * | 2006-05-09 | 2007-11-14 | 恩益禧电子股份有限公司 | 能够减少纹波分量的电源装置以及使用其的显示装置 |
CN105958817A (zh) * | 2016-06-12 | 2016-09-21 | 北京兆易创新科技股份有限公司 | 一种电荷泵电路 |
JP2018084634A (ja) * | 2016-11-22 | 2018-05-31 | 双葉電子工業株式会社 | 集積回路装置、蛍光表示管、昇圧制御方法 |
CN109412408A (zh) * | 2018-12-27 | 2019-03-01 | 普冉半导体(上海)有限公司 | 一种电荷泵电路及其负载驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114915164B (zh) | 2024-09-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5448477B2 (ja) | 昇圧回路、この昇圧回路を用いた表示装置、この昇圧回路を用いた昇圧方法およびこの昇圧方法を用いた表示装置への電力供給方法 | |
US8044705B2 (en) | Bottom plate regulation of charge pumps | |
US5801577A (en) | High voltage generator | |
US20120300552A1 (en) | Charge pump circuit with fast start-up | |
EP1297531B1 (en) | Regulator design for inductive booster pump using pulse width modulation technique | |
JP5142861B2 (ja) | 内部電圧発生回路 | |
EP1297530B1 (en) | Inductive charge pump circuit for providing voltages useful for flash memory and other applications | |
JP4209878B2 (ja) | チャージポンプ回路とこれを利用した直流変換装置 | |
US20090058507A1 (en) | Bottom Plate Regulated Charge Pump | |
EP2302775B1 (en) | Power Supply Arrangement for Integrated Circuit Core | |
JP2009089578A (ja) | デジタルpwfmを備える変換回路、その方法、および、付随するコントローラ | |
CN101340142A (zh) | 一种电源软启动的方法、装置及系统 | |
KR20130046608A (ko) | 스위치 모드 전원 제어장치 | |
CN110649804B (zh) | 电荷泵 | |
KR20010011502A (ko) | 가변 오실레이션 주기를 갖는 차지펌프회로 | |
CN111211682A (zh) | 具有改善放电的电荷泵电路和对应的放电方法 | |
CN102324840A (zh) | 电荷泵及工作方法 | |
US7995363B2 (en) | DC-DC converter | |
CN114915164B (zh) | 一种电荷泵启动功耗平滑控制的电路和方法 | |
EP1374243B1 (en) | System and method for achieving fast switching of analog voltages on a large capacitive load | |
US7511559B2 (en) | Booster circuit | |
JP5397227B2 (ja) | 電源回路装置および電圧制御方法 | |
US20190318789A1 (en) | Charge pump drive circuit | |
JPH0998566A (ja) | 電源回路 | |
JP7350942B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |