CN114513616B - 高清晰度多媒体接口传送装置及其控制方法 - Google Patents

高清晰度多媒体接口传送装置及其控制方法 Download PDF

Info

Publication number
CN114513616B
CN114513616B CN202011277773.6A CN202011277773A CN114513616B CN 114513616 B CN114513616 B CN 114513616B CN 202011277773 A CN202011277773 A CN 202011277773A CN 114513616 B CN114513616 B CN 114513616B
Authority
CN
China
Prior art keywords
packet
video
controller
block
audio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011277773.6A
Other languages
English (en)
Other versions
CN114513616A (zh
Inventor
詹钧杰
吴岱融
张家豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN202011277773.6A priority Critical patent/CN114513616B/zh
Publication of CN114513616A publication Critical patent/CN114513616A/zh
Application granted granted Critical
Publication of CN114513616B publication Critical patent/CN114513616B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network
    • H04N21/43632Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • H04N21/43635HDMI

Abstract

本申请提供高清晰度多媒体接口传送装置,其包含封装电路、控制器及处理器。该高清晰度多媒体接口传送装置的控制方法包含执行固定速率链路训练过程,当通过固定速率链路训练过程后,处理器传送初始间隙分组产生指令,在收到初始间隙分组产生指令后,控制器输出选择信号以使封装电路输出初始间隙分组,当确定音视频数据尚未准备完成时,持续输出初始间隙分组,音视频数据准备完成并开始传送视频分组后,若侦测到音视频数据的格式改变或侦测到非热插拔的信号异常,处理器传送后续间隙分组产生指令,以使控制器确定区块边界,及于到达区块边界时切换选择信号,以使封装电路输出后续间隙分组。

Description

高清晰度多媒体接口传送装置及其控制方法
技术领域
本发明关于视频系统,特别是一种高清晰度多媒体接口传送装置及其控制方法。
背景技术
在高清晰度多媒体接口(high definition multimedia interface,HDMI)是一种采用单一HDMI线材的全数字化视频及声音传送接口。因应高清晰度数字视频需求趋势,HDMI 2.1定义了全新的固定速率链路(fixed rate link,FRL)传输模式,用以将传输带宽提升至12Gbps。高速的传输带宽使HDMI 2.1成为数字视频传输主流接口之一,并广泛的应用于消费性电子产品上。
在FRL传输模式下,在建立FRL连接前需要进行FRL训练以决定数据的传送速率,确保数据能够被正确传送与接收,并同时确认传输通道的最大传输带宽。然而正常HDMI传输应用下,传输的视频格式有可能随时会改变,或视频传输中止后又再输出。例如,当游戏主机开始游戏或离开游戏时的画面切换、电脑开机从BIOS进入作业系统时的低分辨率切换至高分辨率画面切换或特定软件播放影片时由桌面切换至影片画面等等的视频格式改变,这些改变需重新进行FRL训练。FRL训练期间相当费时,使用者需要重新等待训练完成才能看到新的视频画面,造成使用者体验不佳。
发明内容
本发明实施例提供一种高清晰度多媒体接口传送装置,包含封装电路、控制器、非易失性存储器及处理器。封装电路包含间隙分组产生器、视频分组产生器、多工器及控制器。间隙分组产生器用以产生初始间隙分组及后续间隙分组。视频分组产生器用以依据音视频数据产生视频分组。及多工器包含第一输入端,耦接于间隙分组产生器,第二输入端,耦接于视频分组产生器,选择端,用以接收选择信号,及输出端,用以依据选择信号输出第一输入端及第二输入端的其中一个的数据。控制器耦接于多工器,用以在收到初始间隙分组产生指令后,输出选择信号以输出初始间隙分组,在收到后续间隙分组产生指令后,确定是否到达第一区块边界,及在到达第一区块边界时切换选择信号以从输出视频分组切换为输出后续间隙分组。非易失性存储器用以储存可执行程序代码。处理器耦接于控制器及非易失性存储器,用以执行可执行程序代码以执行固定速率链路训练过程,当通过固定速率链路训练过程后,传送初始间隙分组产生指令至控制器,当音视频数据未准备完成时,持续输出该初始间隙分组,及当该音视频数据准备完成且侦测到音视频数据的格式改变及/或侦测到非热插拔的信号异常时,传送后续间隙分组产生指令至控制器。
本发明实施例提供一种用于控制HDMI传送装置的方法。HDMI传送装置包含封装电路、控制器及处理器。该方法包含执行固定速率链路训练过程;当通过固定速率链路训练过程后,处理器传送初始间隙分组产生指令至控制器;在收到初始间隙分组产生指令后,控制器输出选择信号以使封装电路输出初始间隙分组;当确定音视频数据尚未准备完成后,则持续输出初始间隙分组;音视频数据准备完成并开始传送视频分组后,当侦测到音视频数据的格式改变或侦测到非热插拔的信号异常时,处理器传送后续间隙分组产生指令至控制器;及在收到后续间隙分组产生指令后,控制器确定第一区块边界,及在到达第一区块边界时切换选择信号,以使封装电路从输出视频分组切换为输出后续间隙分组。
附图说明
图1为本发明实施例中之一种高清晰度多媒体接口(high definitionmultimedia interface,HDMI)系统的方块图。
图2为图1中的HDMI系统的消息序列图。
图3为图1中的HDMI信源装置的方块图。
图4为适用于图1中的HDMI信源装置的一种控制方法的流程图。
图5为图4中的控制方法的一种以超级区块为单位的分组切换的示意图。
图6为图4中的控制方法的一种分组切换的细节示意图。
图7为图4中的控制方法的另一种分组切换的细节示意图。
图8为图4中的控制方法的另一种分组切换的细节示意图。
图9为图4中的控制方法的另一种分组切换的细节示意图。
图10为适用于图1中的HDMI信源装置的另一种控制方法的流程图。
具体实施方式
图1为根据本发明一个实施例的一种高清晰度多媒体接口系统1的方块图。该HDMI系统1包含符合HDMI 2.1规范的HDMI信源装置10及HDMI接收端(sink)装置12。HDMI系统1可以最小化传输差分信号(transition minimized differential signaling,TMDS)模式或固定速率链路(fixed rate link,FRL)模式传送数据。在FRL模式下,HDMI信源装置10及HDMI接收端装置12可预先依据FRL协议在两者之间建立FRL通道14,接着HDMI信源装置10可通过FRL通道14以固定速率传送FRL分组至HDMI接收端装置12。
FRL通道14可为三路通道或四路通道。FRL分组可为有效视频分组(active videopacket)、视频消隐分组(video blanking packet)与间隙分组(gap packet)的其中之一。每个FRL分组带有具有固定数据长度的FRL字符。有效视频分组亦可简称为视频分组,包含音视频数据Din的视频数据。视频消隐分组包含控制数据,例如前导码(preamble)、音频数据、HSYNC数据及VSYNC数据…等。间隙分组包含一个FRL对应(Map)字符(例如,共16比特,前6比特将对应类型设定为Gap类型,后面10比特长度值为1),后面不带有任何FRL字符。
HDMI信源装置10可从伺服器、网络串流平台、光碟或其他音视频源接收音视频数据Din,及将音视频数据Din转换为FRL分组。HDMI信源装置10可以超级区块(super block,SB)为单元传送FRL分组。每个超级区块包含4个字符区块(character block,CB),每个字符区块包含510个FRL字符。音视频数据Din可包含数字视频数据,及可具有数字视频格式,例如HDMI格式、DisplayPort格式或DVI格式。HDMI信源装置10可为数字视频转换盒、光碟播放器、HDMI中继器、HDMI信号转换器(protocol converter)或其他HDMI传送装置。当HDMI信源装置10为HDMI信号转换器时,HDMI信源装置10可接收不同于HDMI格式的其他数字视频格式的数据,并将其他数字视频格式的数据转换为符合FRL协议的数据。HDMI接收端装置12可接收FRL分组,依据FRL分组产生音视频数据Din,及播放音视频数据Din。HDMI接收端装置12可为显示器、投影机、数字电视或其他HDMI接收装置。
在FRL训练期间,HDMI信源装置10及HDMI接收端装置12可执行FRL训练过程以决定数据的传送速率。图2为在一个实施例中HDMI系统1的FRL训练过程的消息序列图,包含步骤200至214。步骤200至208用以进行速率协商。步骤210用以开始传送超级区块的开始字符。步骤212至214用以传送视频分组。FRL训练过程的步骤可简略解释如下(详细作法以及定义可参考HDMI 2.1规格说明书):
步骤200:HDMI信源装置10自HDMI接收端装置12读取扩展显示标识数据(extendeddisplay identification data,EDID);
步骤202:HDMI信源装置10传送速率参数FRL_rate至HDMI接收端装置12;
步骤204:HDMI接收端装置12设定链路训练样式请求LTP_req及设置FLT更新标志(即,FLT_update=1),由HDMI信源装置10进行读取;
步骤206:HDMI信源装置10传送请求的链路训练样式及清除FLT更新参数FLT_update指令至HDMI接收端装置12;
步骤208:若链路训练样式正确,则HDMI接收端装置12传送训练样式请求LTP_req通过及FLT更新参数FLT_update=1至HDMI信源装置10;
步骤210:HDMI信源装置10传送间隙分组清除FLT更新参数FLT_update指令至HDMI接收端装置12;
步骤212:HDMI接收端装置12传送开始传送参数FRL_start=1至HDMI信源装置10;
步骤213:HDMI信源装置10准备音视频数据Din;
步骤214:HDMI信源装置10传送视频分组及清除开始传送参数FRL_start指令至HDMI接收端装置12。
扩展显示标识数据EDID包含HDMI接收端装置12支持的速率。在步骤202,HDMI信源装置10从HDMI接收端装置12支持的速率中选择一个作为选定速率,及将选定速率以速率参数FRL_rate传送。在一些实施例中,HDMI信源装置10可从HDMI接收端装置12支持的速率中选定最大速率作为选定速率。在步骤204,收到选定速率后,HDMI接收端装置12选定特定LT训练样式,在链路训练样式请求LTP_req中请求传送特定链路训练样式。在步骤206,HDMI接收端装置12依据训练样式请求LTP_req传送特定链路训练样式。在步骤208,收到特定链路训练样式后,若链路训练样式正确,则HDMI接收端装置12回复HDMI信源装置10训练样式请求LTP_req通过;若链路训练样式不正确,则HDMI接收端装置12回复HDMI信源装置10训练样式请求LTP_req失败,FRL训练过程回到步骤202。HDMI信源装置10从HDMI接收端装置12支持的速率中重新选择一个作为选定速率,步骤202至208直到链路训练样式正确为止。在一些实施例中,HDMI信源装置10可从HDMI接收端装置12支持的速率中选定次大速率作为选定速率。在步骤210,HDMI信源装置10传送超级区块的开始字符,包含起始超级区块(startsuper block,SSB)字符及间隙分组。在步骤212,收到SSB字符之后,HDMI接收端装置12传送开始传送参数FRL_start=1以通知HDMI信源装置10开始传送视频分组。在步骤214,待音视频数据Din准备完成后,HDMI信源装置10依据选定速率传送视频分组。
图3为HDMI信源装置10的方块图。在FRL训练过程完成后,若由于音视频数据Din的格式改变或非热插拔的信号异常而暂时无法产生视频分组,HDMI信源装置10可不重新进行FRL训练过程,而继续发送间隙分组用以维持与HDMI接收端装置12的连接。随后当新的视频分组准备好之后,HDMI信源装置10可再直接从发送间隙分组无缝接轨切回发送视频分组。由于完成FRL训练过程需要的时间可为以数百毫秒为单位至以秒为单位的等级,故此训练时间可为使用者察觉,因此在HDMI信源装置10可与HDMI接收端装置12之间保持不中断的连接而省略FRL训练可有效缩短视频切换时间,能够更快的达到视频传输的目的并有效改善使用者体验。
HDMI信源装置10可包含但不限于封装电路300、处理器34、非易失性存储器36、区块映射电路308、错误校正码产生电路310与加扰/编码电路312。封装电路300可耦接于处理器34及区块映射电路308。处理器34可耦接非易失性存储器36。区块映射电路308、错误校正码产生电路310及加扰/编码电路312可依序耦接。
封装电路300、区块映射电路308、错误校正码产生电路310及加扰/编码电路312可依序对音视频数据Din进行编码以产生输出数据Dout,输出数据Dout通过FRL通道14被传送至HDMI接收端装置12。封装电路300可包含间隙分组产生器302、视频分组产生器304、多工器306及控制器307。多工器306可包含第一输入端(图中多工器上标示为0),耦接于间隙分组产生器302;第二输入端(图中多工器上标示为1),耦接于视频分组产生器304;选择端,耦接于控制器307;及输出端,耦接于区块映射电路308。
间隙分组产生器302可产生间隙分组G,视频分组产生器304可依据音视频数据Din产生视频分组V,多工器306的选择端可从控制器307接收选择信号Ssel,用以依据选择信号Ssel从多工器306的输出端输出第一输入端及第二输入端的其中之一的数据。当选择信号Ssel选择第一输入端时,多工器306的输出端可输出间隙分组G;而当选择信号Ssel选择第二输入端时,多工器306的输出端可输出视频分组V。区块映射电路308可依据封装电路300输出的FRL分组的数量确定字符区块及超级区块。例如,每个字符区块包含510个FRL字符,包含502个FRL分组及8个校正字符。每个超级区块包含2040个FRL字符,或4个字符区块。区块映射电路308可于3或4路FRL通道的每个超级区块之前插入起始超级区块字符或加扰重置(scrambler reset,SR)字符作为HDMI接收端装置12接收数据的对齐点。每32个起始超级区块字符之后会改插入1个加扰重置字符以表示加扰器重置。图7及图8分别显示4路FRL通道及3路FRL通道的超级区块SB。对于4路FRL通道的超级区块SB来说,区块映射电路308可在4路FRL通道的超级区块SB之前都各自插入1个起始超级区块字符SSB或加扰重置SR字符;对于3路FRL通道的超级区块SB来说,区块映射电路308可在3路FRL通道的超级区块SB之前都各自插入1个起始超级区块字符SSB或加扰重置SR字符。错误校正码产生电路310可在字符区块之后插入8个前向纠错(forward error correction,FEC)校正字符。前向纠错校正字符可为里德-所罗门(Reed-Solomon,RS)FEC校正字符。加扰/编码电路312可对插入校正字符后的字符区块进行加扰及特定编码以产生输出数据Dout。加扰过程可降低输出数据Dout的电磁干扰(electric magnetic interference,EMI),特定编码(例如,16b/18b编码)可赋予输出数据Dout直流平衡(DC Balance)特性,有助于减少HDMI接收端装置12的码间干扰(Inter symbol interference)。
非易失性存储器36可储存可执行程序代码。可执行程序代码为HDMI信源装置10的固件。处理器34可由非易失性存储器36载入可执行程序代码后加以执行,藉以控制HDMI信源装置10的运作。控制器307可从处理器34接收指令以控制封装电路300的运作。在一些实施例中,控制器307可在收到间隙分组产生指令后输出选择信号Ssel以使封装电路300输出间隙分组G,在收到视频分组产生指令后切换选择信号Ssel以使封装电路300输出视频分组V。非易失性存储器36例如为NAND型快闪存储器、NOR型快闪存储器、电子抹除式可复写只读存储器(electrically-erasable programmable read-only memory,EEPROM)或其他种类的非易失性存储器。处理器34例如为中央处理器、微处理器、数字信号处理器或其他处理单元。
图4为适用于HDMI信源装置10的控制方法400的流程图。控制方法400可由处理器34及可执行程序代码实现,包含步骤S402至S412。步骤S402及S404用以进行FRL训练过程以确定传送速率。步骤S406、S408、S412用以产生间隙分组G而不重新执行FRL训练过程。步骤S410用以产生视频分组V。任何合理的技术变更或是步骤调整都属于本发明所揭露的范畴。步骤S402至S412如下:
步骤S402:执行FRL训练过程;
步骤S404:FRL训练过程是否通过?若是,继续步骤S406;若否,继续步骤S402;
步骤S406:传送间隙分组产生指令;
步骤S408:音视频数据Din是否准备完成?若是,继续步骤S410;若否,重复步骤S408;
步骤S410:传送视频分组产生指令;继续步骤S412;
步骤S412:是否侦测到音视频数据Din的格式改变或非热插拔的信号异常?若是,继续步骤S406;若否,重复步骤S412。
在步骤S408,当处理器34连续且稳定的收到1帧以上的音视频数据Din时可确定音视频数据Din准备完成,即可传送视频分组产生指令至控制器307(步骤S410)。响应于视频分组产生指令,控制器307可控制封装电路300产生视频分组V。当处理器34无法连续且稳定的收到1帧以上的音视频数据Din时则可确定音视频数据Din未准备完成。在步骤S412,处理器34可依据控制信号及/或前端信号确定是否侦测到音视频数据Din的格式改变或非热插拔的信号异常。在一些实施例中,控制信号可带有格式改变信息。当收到控制信号后处理器34可确定音视频数据Din的格式改变。在一些实施例中,前端信号可为错误检测电路产生的错误检测信号。当错误检测电路检测出音视频数据Din包含错误数据时可透过错误检测信号通知处理器34。在另一些实施例中,当前端电路侦测到音视频数据Din的信号不稳或暂时中断时可产生前端信号,用以通知处理器34发生信号异常。在另一些实施例中,当前端电路侦测到FRL通道14由于热插拔而发生中断时亦可产生前端信号,用以通知处理器34发生信号异常,使处理器34重新执行FRL训练过程(亦即自步骤S402再开始)。当侦测到音视频数据Din的格式改变或非热插拔的信号异常时,处理器34会转为发送间隙分组产生指令以使封装电路300产生间隙分组G来维持住与HDMI接收端装置12的连接。当前端信号重新稳定或收到新的视频格式数据时,处理器34则会再度产生视频分组产生指令以切换回输出视频分组V,这样就能缩短HDMI接收端装置12重新点亮画面的时间,达到加速视频恢复的效果。当处理器34确定HDMI系统1由于热插拔产生信号异常时会重新执行FRL训练过程(步骤S402),以符合HDMI 2.1规范。
在步骤S404,若通过FRL过程,处理器34即传送初始间隙分组产生指令至控制器307(步骤S406)。在步骤S412,若侦测到音视频数据Din的格式改变或非热插拔的信号异常,处理器34即传送后续间隙分组产生指令至控制器307(步骤S406)。初始间隙分组产生指令及后续间隙分组产生指令产生的条件不同,但皆可为相同种类之间隙分组产生指令。控制器307可响应于初始间隙分组产生指令而使封装电路300产生初始间隙分组G,及响应于后续间隙分组产生指令而使封装电路300产生后续间隙分组G。初始间隙分组G及后续间隙分组G皆为间隙分组G,二者之间的差异在于初始间隙分组G在FRL训练过程通过后传送,可在任何合适的时间传送,而后续间隙分组G在音视频数据Din暂时中止时传送,需要符合FRL协议中定义的超级区块的时序。控制器307可在收到初始间隙分组产生指令或后续间隙分组产生指令后确定是否已传送视频分组V。若尚未传送视频分组V,则控制器307可输出选择信号Ssel以输出初始间隙分组G。若已传送视频分组V,则控制器307可确定是否到达第一区块边界,及在到达第一区块边界时切换选择信号Ssel以从输出视频分组V切换为输出后续间隙分组P。
第一区块边界的位置可依据预定周期决定。参考图3,控制器307可包含计数器320,计数器320可依据时脉计算预定周期。当到达预定周期时,控制器307可确定第一区块边界已到达。预定周期可依据FRL通道的数量决定。在一些实施例中,第一区块边界可为超级区块的开始边界。当HDMI系统1采用3路FRL通道时,预定周期可为单路产生680个FRL字符的时段;当HDMI系统1采用4路FRL通道时,预定周期可为单路产生510个FRL字符的时段。在另一些实施例中,第一区块边界可为字符区块的开始边界。当HDMI系统1采用3路FRL通道时,预定周期可为单路产生170个FRL字符的时段;当HDMI系统1采用4路FRL通道时,预定周期可为单路产生255个FRL字符的时段。
相似地,当前端信号重新稳定或收到新的视频格式数据时,后续视频分组V亦须符合FRL协议中定义的超级区块的时序。视频分组产生器304可依据后续音视频数据Din产生后续视频分组V。控制器307可在收到视频分组产生指令后确定是否到达第二区块边界,及在到达第二区块边界时切换选择信号Ssel以从输出后续间隙分组P切换为输出后续视频分组V。第二区块边界的位置亦可依据预定周期决定。第二区块边界可为超级区块的开始边界或字符区块的开始边界。
图5为控制方法400中的一种以超级区块为单位的分组切换的示意图。图5包含超级区块SB1至SB4,在每个超级区块之前都有起始超级区块SSB字符或加扰重置SR字符,用以表示每个超级区块的开始;在每个超级区块之内包含视频分组V或间隙分组G。在切换时间Tsw1之前,音视频数据Din供应正常,因此超级区块SB1包含视频分组V。在切换时间Tsw1及Tsw2之间,由于格式改变、信号不稳或非热插拔之链路中断,音视频数据Din暂时中止,因此超级区块SB2、SB3不包含视频分组V且包含间隙分组G。在切换时间Tsw2之后,音视频数据Din恢复供应,因此超级区块SB4包含视频分组V。虽然图5的实施例未显示,但超级区块SB1,SB4亦可包含间隙分组G、视频消隐分组VB(如第8图所示)及RS FEC校正字符P(如第7图所示);超级区块SB2,SB3亦可包含RS FEC校正字符P。
图6为控制方法400的一种以超级区块为单位的分组切换的细节示意图,用于4路FRL通道。图7为控制方法400的另一种以超级区块为单位的分组切换的细节示意图,用于3路FRL通道。图6及图7包含超级区块SB,超级区块SB包含字符区块CB1至CB4,每个字符区块包含间隙分组G及RS FEC校正字符P。在切换时间Tsw之后,音视频数据Din暂时中止。每个字符区块仅包含间隙分组G及RS FEC校正字符P。
图8为控制方法400的一种以字符区块为单位的分组切换的细节示意图,用于4路FRL通道。图9为控制方法400的另一种以字符区块为单位的分组切换的细节示意图,用于3路FRL通道。图8及图9包含超级区块SB,超级区块SB包含字符区块CB1至CB4。在切换时间Tsw之前,音视频数据Din供应正常,每个字符区块可包含视频消隐分组VB、视频分组V、间隙分组G及RS FEC校正字符P。在切换时间Tsw之后,音视频数据Din暂时中止。每个字符区块仅包含间隙分组G及RS FEC校正字符P。由于在4路FRL通道(如第8图所示)的情况,字符区块CB1、CB3之开始边界为整齐边界而字符区块CB2、CB4之开始边界非为整齐边界,所以切换时间Tsw仅发生于字符区块CB1、CB3的开始边界。
图10为适用于HDMI信源装置10的控制方法1000的流程图。控制方法1000可由可执行程序代码、控制器307及处理器34实现,包含步骤S1002至S1020。步骤S1002及S1004用以进行FRL训练过程以确定传送速率。步骤S1006、S1014、S1020用以在暂时无法提供音视频数据Din且非热插拔的情况下切换至产生间隙分组G而不重新执行FRL训练过程。步骤S1008至S1012用以确定要产生初始间隙分组G或后续间隙分组G。步骤S1016及S1018用以产生视频分组V。任何合理的技术变更或是步骤调整都属于本发明所揭露的范畴。步骤S1002至S1020如下:
步骤S1002:执行FRL训练过程;
步骤S1004:FRL训练过程通过?若是,继续步骤S1006;若否,继续步骤S1002;
步骤S1006:处理器34传送间隙分组产生指令至控制器307;
步骤S1008:控制器307确定是否正在传送视频分组V?若是,继续步骤S1012;若否,继续步骤S1010;
步骤S1010:控制器307输出选择信号Ssel以使封装电路300输出间隙分组G;继续步骤S1014;
步骤S1012:控制器307确定是否到达第一区块边界,在到达该第一区块边界时切换选择信号Ssel以使封装电路300输出间隙分组G;
步骤S1014:处理器34确定音视频数据Din是否准备完成?若是,继续步骤S1016;若否,重复步骤S1014;
步骤S1016:处理器34传送视频分组产生指令至控制器307;
步骤S1018:控制器307确定是否到达第二区块边界,在到达该第二区块边界时切换选择信号Ssel以使封装电路300输出视频分组V;
步骤S1020:处理器34确定是否侦测到音视频数据Din的格式改变或非热插拔的信号异常?若是,继续步骤S1006;若否,重复步骤S1020。
由于在非热插拔的视频中断或格式转换情况下,HDMI信源装置10及控制方法400,1000不会重新执行FRL训练,而会切换至输出间隙分组G以维持与HDMI接收端装置12的连接,当前端信号重新稳定或收到新的视频格式数据时,则再度切换回输出视频分组。因此HDMI信源装置10及控制方法400,1000能缩短HDMI接收端装置12重新点亮画面的时间,达到加速视频恢复的效果,能够更快的达到视频传输的目的并加强使用者体验。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的等同变化与修饰,皆应属本发明的涵盖范围。
附图标记说明
1:HDMI系统
10:HDMI信源装置
12:HDMI接收端装置
14:FRL通道
300:封装电路
302:间隙分组产生器
304:视频分组产生器
306:多工器
308:区块映射电路
310:错误校正码产生电路
312:加扰/编码电路
307:控制器
320:计数器
34:处理器
36:非易失性存储器
200~214,S402~S412,S1002~S1020:步骤
400,1000:控制方法
CB1至CB4:字符区块
Din:音视频数据
Dout:输出数据
G:间隙分组
P:校正字符
SB,SB1至SB4:超级区块
SSB:起始超级区块字符
SR:加扰重置字符
Ssel:选择信号
Tsw,Tsw1,Tsw2:分组切换时间
V:视频分组
VB:视频消隐分组

Claims (10)

1.一种高清晰度多媒体接口传送装置,包含:
封装电路,包含:
间隙分组产生器,用以产生初始间隙分组及后续间隙分组;
视频分组产生器,用以依据音视频数据产生视频分组;
多工器,包含第一输入端,耦接于该间隙分组产生器,第二输入端,耦接于该视频分组产生器,选择端,用以接收选择信号,及输出端,用以依据该选择信号输出该第一输入端及该第二输入端的其中一个的数据;及
控制器,耦接于该多工器,用以在收到初始间隙分组产生指令后,输出该选择信号以输出该初始间隙分组,在收到后续间隙分组产生指令后,确定是否到达第一区块边界,及在到达该第一区块边界时切换该选择信号以从输出该视频分组切换为输出该后续间隙分组;
非易失性存储器,用以储存可执行程序代码;及
处理器,耦接于该控制器及该非易失性存储器,用以执行该可执行程序代码以:
进行固定速率链路训练过程;
当通过该固定速率链路训练过程后,传送该初始间隙分组产生指令至该控制器;
当该音视频数据未准备完成时,持续输出该初始间隙分组;及
当该音视频数据准备完成且侦测到该音视频数据的格式改变及/或侦测到非热插拔的信号异常时,传送该后续间隙分组产生指令至该控制器。
2.如权利要求1所述的装置,其中该控制器在收到该初始间隙分组产生指令或该后续间隙分组产生指令后,确定是否已传送该视频分组。
3.如权利要求1所述的装置,其中:
该控制器包含计数器,用以依据时脉测量预定周期;及
当到达该预定周期时,该控制器确定该第一区块边界已到达。
4.如权利要求1所述的装置,其中该第一区块边界为超级区块的开始边界。
5.如权利要求1所述的装置,其中该第一区块边界为字符区块的开始边界。
6.如权利要求1所述的装置,其中:
该视频分组产生器还用以依据后续音视频数据产生后续视频分组;
该控制器还用以于收到视频分组产生指令后确定是否到达第二区块边界,及在到达该第二区块边界时切换该选择信号以从输出该后续间隙分组切换为输出该后续视频分组;及
该处理器还用以执行该可执行程序代码以在收到后续的音视频数据时,输出视频切换指令至该控制器。
7.如权利要求1所述的装置,还包含:
区块映射电路,耦接于该封装电路,用以依据该封装电路输出的数据确定字符区块及超级区块,在该超级区块之前插入起始超级区块字符或加扰重置字符;
错误校正码产生电路,耦接于该区块映射电路,用以在该字符区块之后插入校正字符;及
加扰/编码电路,耦接于该错误校正码产生电路,用以对该插入校正字符后的字符区块进行加扰及编码以产生输出数据。
8.一种用于控制高清晰度多媒体接口传送装置的方法,该高清晰度多媒体接口传送装置包含封装电路及处理器,该方法包含:
执行固定速率链路训练过程;
当通过该固定速率链路训练过程后,该处理器传送初始间隙分组产生指令至该封装电路的控制器;
在收到该初始间隙分组产生指令后,该控制器输出选择信号以使该封装电路输出初始间隙分组;
当确定音视频数据尚未准备完成,持续输出该初始间隙分组;当音视频数据准备完成且侦测到该音视频数据的格式改变或侦测到非热插拔的信号异常时,该处理器传送后续间隙分组产生指令至该控制器;及
在收到该后续间隙分组产生指令后,该控制器确定是否到达第一区块边界,及在到达该第一区块边界时切换该选择信号,以使该封装电路从输出视频分组切换为输出后续间隙分组。
9.如权利要求8所述的方法,其中:
在收到该初始间隙分组产生指令后,该控制器输出该选择信号以使该封装电路输出该初始间隙分组包含:
在收到该初始间隙分组产生指令后,该控制器确定是否已传送该视频分组,若未传送该视频分组,则输出该选择信号以输出该初始间隙分组,
在收到该后续间隙分组产生指令后,该控制器确定是否到达该第一区块边界,及在到达该第一区块边界时切换该选择信号,以使该封装电路从输出该视频分组切换为输出该后续间隙分组包含:
在收到该后续间隙分组产生指令后,该控制器确定是否已传送该视频分组,若已传送该视频分组,则确定是否到达该第一区块边界,及在到达该第一区块边界时切换该选择信号以从输出该视频分组切换为输出该后续间隙分组。
10.如权利要求8所述的方法,其中该控制器确定该第一区块边界包含依据时脉测量预定周期,及当到达该预定周期时,该控制器确定该第一区块边界已到达。
CN202011277773.6A 2020-11-16 2020-11-16 高清晰度多媒体接口传送装置及其控制方法 Active CN114513616B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011277773.6A CN114513616B (zh) 2020-11-16 2020-11-16 高清晰度多媒体接口传送装置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011277773.6A CN114513616B (zh) 2020-11-16 2020-11-16 高清晰度多媒体接口传送装置及其控制方法

Publications (2)

Publication Number Publication Date
CN114513616A CN114513616A (zh) 2022-05-17
CN114513616B true CN114513616B (zh) 2024-04-19

Family

ID=81547393

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011277773.6A Active CN114513616B (zh) 2020-11-16 2020-11-16 高清晰度多媒体接口传送装置及其控制方法

Country Status (1)

Country Link
CN (1) CN114513616B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101953160A (zh) * 2007-09-26 2011-01-19 科学亚特兰大有限责任公司 减轻解码器处理负荷的受控密码有效期定时
CN102474364A (zh) * 2009-07-02 2012-05-23 高通股份有限公司 发射机静默和空元数据编码
KR20130087412A (ko) * 2012-01-27 2013-08-06 삼성전자주식회사 소스 장치, 싱크 장치 및 신호 조정 방법
CN108668144A (zh) * 2017-03-29 2018-10-16 华为机器有限公司 一种数据流控方法及装置
KR20200029854A (ko) * 2018-09-11 2020-03-19 삼성전자주식회사 전자 장치 및 그 제어 방법
JP2020141374A (ja) * 2019-03-01 2020-09-03 日本電信電話株式会社 映像品質推定装置、映像品質推定方法及びプログラム

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10846814B2 (en) * 2018-07-31 2020-11-24 Intel Corporation Patch processing mechanism

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101953160A (zh) * 2007-09-26 2011-01-19 科学亚特兰大有限责任公司 减轻解码器处理负荷的受控密码有效期定时
CN102474364A (zh) * 2009-07-02 2012-05-23 高通股份有限公司 发射机静默和空元数据编码
KR20130087412A (ko) * 2012-01-27 2013-08-06 삼성전자주식회사 소스 장치, 싱크 장치 및 신호 조정 방법
CN108668144A (zh) * 2017-03-29 2018-10-16 华为机器有限公司 一种数据流控方法及装置
KR20200029854A (ko) * 2018-09-11 2020-03-19 삼성전자주식회사 전자 장치 및 그 제어 방법
JP2020141374A (ja) * 2019-03-01 2020-09-03 日本電信電話株式会社 映像品質推定装置、映像品質推定方法及びプログラム

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于FSM的HDCP系统研究与设计;余鹤;《中国优秀硕士学位论文全文数据库 信息科技辑》;20140615(第6期);I136-215 *

Also Published As

Publication number Publication date
CN114513616A (zh) 2022-05-17

Similar Documents

Publication Publication Date Title
US11115617B2 (en) Audio device for HDMI
US7908405B2 (en) Solution for consumer electronics control
US7992177B2 (en) Point-to-multipoint high definition multimedia transmitter and receiver
US8626966B2 (en) Embedded clock recovery
WO2015137716A1 (ko) Hdmi를 사용한 데이터 송수신 기기 및 방법
CN102273218B (zh) 用于内容保护端口的预先认证及维持认证的方法、装置及系统
TWI749854B (zh) 高畫質多媒體介面傳送裝置及其控制方法
US20110013772A1 (en) Method and Apparatus for Fast Switching Between Source Multimedia Devices
WO2007037478A1 (ja) 無線伝送システム
RU2472297C2 (ru) Система беспроводной передачи и способ беспроводной передачи
CN114513616B (zh) 高清晰度多媒体接口传送装置及其控制方法
US11962833B2 (en) Source devices, sink devices, methods and computer programs
KR20170088267A (ko) 멀티 스크린을 통해 출력되는 영상을 소프트웨어를 이용하여 동기화하기 위한 방법 및 그 장치
CN115174971B (zh) 一种音频回传方法、芯片系统及显示设备
JP2011082633A (ja) 電子機器およびその制御方法
KR20170059757A (ko) 영상 신호 송신 장치, 그의 영상 신호 송신 방법, 영상 신호 수신 장치 및 그의 영상 신호 수신 방법
KR100738497B1 (ko) 멀티싱크 영상 출력 시스템
KR102381696B1 (ko) Hdmi 연결 장애 회피를 위한 방법 및 장치
KR100841445B1 (ko) 무선 인터페이스 장치 및 방법
JP2001007858A (ja) 送信装置および送信方法、並びに媒体
KR20240029322A (ko) 싱크 장치, 소스 장치 및 그 제어 방법
CN117651178A (zh) 多路视频的同步播放方法、系统、电子设备和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant