CN108668144A - 一种数据流控方法及装置 - Google Patents

一种数据流控方法及装置 Download PDF

Info

Publication number
CN108668144A
CN108668144A CN201710197328.0A CN201710197328A CN108668144A CN 108668144 A CN108668144 A CN 108668144A CN 201710197328 A CN201710197328 A CN 201710197328A CN 108668144 A CN108668144 A CN 108668144A
Authority
CN
China
Prior art keywords
tmds
buffer
characters
clock signal
character
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710197328.0A
Other languages
English (en)
Other versions
CN108668144B (zh
Inventor
张波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Machine Co Ltd
Original Assignee
Huawei Machine Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Machine Co Ltd filed Critical Huawei Machine Co Ltd
Priority to CN201710197328.0A priority Critical patent/CN108668144B/zh
Priority to EP17904245.2A priority patent/EP3595321A4/en
Priority to PCT/CN2017/117513 priority patent/WO2018176934A1/zh
Publication of CN108668144A publication Critical patent/CN108668144A/zh
Priority to US16/585,889 priority patent/US11082739B2/en
Application granted granted Critical
Publication of CN108668144B publication Critical patent/CN108668144B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2389Multiplex stream processing, e.g. multiplex stream encrypting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network
    • H04N21/43632Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • H04N21/43635HDMI
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • G06F5/10Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor having a sequence of storage locations each being individually accessible for both enqueue and dequeue operations, e.g. using random access memory
    • G06F5/12Means for monitoring the fill level; Means for resolving contention, i.e. conflicts between simultaneous enqueue and dequeue operations
    • G06F5/14Means for monitoring the fill level; Means for resolving contention, i.e. conflicts between simultaneous enqueue and dequeue operations for overflow or underflow handling, e.g. full or empty flags
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4342Demultiplexing isochronously with video sync, e.g. according to bit-parallel or bit-serial interface formats, as SDI
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving MPEG packets from an IP network
    • H04N21/4385Multiplex stream processing, e.g. multiplex stream decrypting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Abstract

本申请公开了一种数据流控方法及装置,其中,该方法包括:设备在时钟信号到达时,计算所述设备的缓冲器中当前存储最小化传输差分信号TMDS字符的数量;所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符;否则,输出空数据包;其中,所述预设值小于等于所述缓冲器存储TMDS字符的容量;采用本申请的方法及装置,可保证TMDS字符固有的显示时序。

Description

一种数据流控方法及装置
技术领域
本申请涉及通信技术领域,尤其涉及一种数据流控方法及装置。
背景技术
高清晰度多媒体接口(High Definition Multimedia Interface,HDMI)是一种数字化视频/音频接口技术,适合影像传输的专用型数字化接口,其可同时传送音频和影像信号,在现有公开的HDMI标准协议2.0版本中,将视频显示数据、显示控制信号以及音频数据等转换为最小化传输差分信号(Transition Minimized Differential Signaling,TMDS)字符,用于在HDMI线缆中传输。
目前,HDMI标准2.1版本相对原来的2.0版本新增了固定速率链路(Fix RateLink,FRL)传输模式,用于支持2.1版本相对于2.0版本来说更高的显示数据传输速率,从而支持更高分辨率和更高帧率视频制式的传输;其中,在大多数应用场景中,FRL传输模式中输入TMDS字符的速率要低于该链路所要求传输TMDS字符的速率;同时,在HDMI标准2.1版中,提出了一种名为空包(GAP)的数据包,该数据包主要用于在FRL传输模式中进行TMDS字符的匹配。在现有技术中,为了进行TMDS字符的速率匹配,相关技术人员提出了在FRL传输模式中设置一缓冲器(buffer),该buffer可用于存储输入至FRL中的TMDS字符;然后按照FRL链路的时钟周期,输出buffer中的TMDS字符或GAP数据包至FRL链路中传输。
而在HDML标准2.1版本中,关于TMDS字符的输出和GAP数据包的输出并没有相关规定,由于在实际应用中,FRL中所预设buffer的存储容量是有限的,如果在FRL的时钟信号到达时,连续输出GAP数据包,而TMDS字符又是不断输入至FRL中的buffer的,这时可能会造成buffer的上溢,所述上溢是指输入的TMDS字符的数量超过了buffer的存储容量;而如果时钟信号到达时,连续输出buffer中的TMDS字符至FRL传输通道,由于在FRL中输入TMDS字符的速率又小于FRL所要求的TMDS字符的传输速率,因此此时又可能会造成buffer的下溢,所述下溢是指当整个buffer已经没有TMDS字符时,还要求从buffer中输出TMDS字符;而buffer的上溢和下溢均会破坏原来TMDS字符固有的显示时序。
发明内容
本申请提供一种数据流控方法及装置,以使得FRL中的缓冲器既不上溢也不下溢,保证TMDS字符固有的显示时序。
第一方面,本申请提供一种数据流控方法,包括:设备在时钟信号到达时,计算所述设备的缓冲器中当前存储最小化传输差分信号TMDS字符的数量,所述时钟信号的周期为根据固定速率链路FRL传输TMDS字符的速率所设置的;所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符;否则,输出空数据包;其中,所述预设值小于等于所述缓冲器存储TMDS字符的容量。
可以看出,通过上述数据流控方法,可保证缓冲器的既不上溢,也不下溢,从而保证TMDS字符固有的显示时序。
结合第一方面,在第一种可能实现方式中,所述设备在时钟信号到达时,计算所述设备的缓冲器中当前存储TMDS字符的数量,包括:所述设备在时钟信号到达时,获取当前输入至所述缓冲器中TMDS字符的第一总数量和当前从所述缓冲器中输出TMDS字符的第二总数量;所述设备将所述第一总数量和所述第二总数量的差值,作为所述缓冲器当前存储TMDS字符的数量。
结合第一方面或第一种可能实现方式,在第二种可能实现方式中,所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:所述设备在所述缓冲器中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符。
可以看出,在本可能实现方式中,理论上缓冲器可仅存储一个TMDS字符即可,那么具体实现中可将缓冲器的容量设计的很小,对缓冲器的要求较低,易于实现。
结合第一方面或第一种可能实现方式,在第三种可能实现方式中,,所述时钟信号为第一时钟信号;所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器所存储的一个TMDS字符;所述设备在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲器所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量,所述I和M均为整数。
可以看出,在本可能实现方式中,至少输出2个TMDS字符时,才执行一次判断过程,可节约设备的功耗。
结合第一方面,在第四种可能实现方式中,所述设备在时钟信号到达时,计算所述设备的缓冲器中当前存储TMDS字符的数量,包括:所述设备在时钟信号到达时,获取输入至所述缓冲器中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述缓冲器上次输出所存储的最后一个TMDS字符时输入至所述缓冲器中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述缓冲器中TMDS字符的总数量;所述设备将所述第四总数量和所述第三总数量的差值,作为所述缓冲器当前存储TMDS字符的数量。
结合第四种可能实现方式中,在第五种可能实现方式中,所述时钟信号为第一时钟信号,所述缓冲器当前存储TMDS字符的数量为M,所述M为整数;所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:所述设备在所述M达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符;所述设备在所述第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别输出所述缓冲器所存储的一个TMDS字符。
可以看出,在输出缓冲器中所有的TMDS字符时,才执行一次判断过程,可节约设备的功能。
第二方面,提供一种数据流控装置,包括:缓冲单元,用于存储最小化传输差分信号TMDS字符;计算单元,用于在时钟信号到达时,计算所述缓冲单元中当前存储TMDS字符的数量;所述时钟信号的周期为根据固定速率链路FRL传输TMDS字符的速率所设置的;输出单元,用于在所述缓冲单元中当前存储TMDS字符的数量达到预设值时,输出所述缓冲单元中的TMDS字符;否则,输出空数据包;所述预设值小于等于所述缓冲单元存储TMDS字符的容量。
结合第二方面,在第一种可能实现方式中,所述计算单元,具体用于:在时钟信号到达时,获取当前输入至所述缓冲单元中TMDS字符的第一总数量和当前从所述缓冲单元中输出TMDS字符的第二总数量;将所述第一总数量和所述第二总数量的差值,作为所述缓冲单元当前存储TMDS字符的数量。
结合第二方面或第一种可能实现方式,在第二种可能实现方式中,所述输出单元,具体用于:在所述缓冲单元中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲单元所存储的一个TMDS字符。
结合第二方面或第一种可能实现方式,在第二种可能实现方式中,所述时钟信号为第一时钟信号;所述输出单元,具体用于:在所述缓冲单元中当前存储TMDS字符的数量达到预设值时,输出所述缓冲单元所存储的一个TMDS字符;在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲单元所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲单元中当前存储TMDS字符的数量,所述I和M均为整数。
结合第二方面,在第三种可能实现方式中,所述计算单元,具体用于:在时钟信号到达时,获取输入至所述缓冲单元中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述缓冲单元上次输出所存储的最后一个TMDS字符时输入至所述缓冲单元中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述缓冲单元中TMDS字符的总数量;将所述第四总数量和所述第三总数量的差值,作为所述缓冲单元当前存储TMDS字符的数量。
结合第三种可能实现方式,在第四种可能实现方式中,所述时钟信号为第一时钟信号,所述缓冲单元当前存储TMDS字符的数量为M,所述M为整数;所述输出单元,具体用于:在所述M达到所述预设值时,输出所述缓冲单元所存储的一个TMDS字符;在所述第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别输出所述缓冲单元所存储的一个TMDS字符。
本申请上述第二方面或第二方面的任一种实现所述装置的实施以及有益效果可与本发明上述第一方面或第一方面的任一种实现所述方法的实施以及有益效果可以相互参见,重复之处不再赘述。
第三方面,本申请提供一种数据流控设备,包括处理器、存储器和通信接口;所述处理器、存储器和通信接口均通过总线连接;所述存储器,用于存储计算机执行指令;所述处理器,用于执行所述存储器存储的计算机执行指令,以执行在时钟信号到达时,计算所述设备的缓冲器中当前存储最小化传输差分信号TMDS字符的数量以及在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,否则输出空数据包;其中,所述预设值小于等于所述缓冲器存储TMDS字符的容量。
结合第三方面,在第一种可能实现方式中,所述处理器在时钟信号到达时,计算所述设备的缓冲器中当前存储TMDS字符的数量,包括:在时钟信号到达时,获取当前输入至所述缓冲器中TMDS字符的第一总数量和当前从所述缓冲器中输出TMDS字符的第二总数量;将所述第一总数量和所述第二总数量的差值,作为所述缓冲器当前存储TMDS字符的数量。
结合第三方面或第一种可能实现方式,在第二种可能实现方式中,所述处理器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符时,具体用于:在所述缓冲器中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符。
结合第一方面或第一种可能实现方式,在第三种可能实现方式中,所述处理器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:在所述缓冲器中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符。
结合第三方面,在第四种可能实现方式中,所述处理器在时钟信号到达时,计算所述设备的缓冲器中当前存储TMDS字符的数量时,包括:在时钟信号到达时,获取输入至所述缓冲器中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述缓冲器上次输出所存储的最后一个TMDS字符时输入至所述缓冲器中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述缓冲器中TMDS字符的总数量;将所述第四总数量和所述第三总数量的差值,作为所述缓冲器当前存储TMDS字符的数量。
结合第四种可能实现方式,在第五种可能实现方式中,所述时钟信号为第一时钟信号;所述处理器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符时,具体用于:在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器所存储的一个TMDS字符;在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲器所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量,所述I和M均为整数。
本申请上述第三方面或第三方面的任一种实现所述装置的实施以及有益效果可与本申请上述第一方面或第一方面的任一种实现所述方法的实施以及有益效果可以相互参见,重复之处不再赘述。
第四方面,本申请还提供一种数据流控设备,包括缓冲器、TMDS字符计数器、控制器、数据选择器和空数据包产生器;其中,所述缓冲器,用于存储最小化传输差分信号TMDS字符;所述TMDS字符计数器,用于记录输入或/和输出所述缓冲器的TMDS字符数量,且将记录的TMDS字符数量发送给所述控制器;所述控制器,用于在时钟信号到达时,根据所述TMDS字符计数器记录的TMDS字符数量计算所述缓冲器中当前存储TMDS字符的数量,以及在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器,否则,发送第二控制信号至所述数据选择器;所述时钟信号的周期为根据固定速率链路FRL传输TMDS字符的速率所设置的;所述数据选择器,用于在接收到所述控制器的第一控制信号时,输出所述缓冲器中的TMDS字符,或者,在接收到所述控制器的第二控制信号时,输出所述空数包产生器所产生的空数据包。
结合第四方面,在第一种可能实现方式中,所述TMDS字符计数器包括:输入TMDS字符计数器和输出TMDS字符计数器;所述控制器在时钟信号到达时,计算所述缓冲器中当前存储TMDS字符的数量时,具体用于:所述控制器在时钟信号到达时,获取当前所述输入TMDS字符计数器记录的第一计数值和所述输出TMDS字符计数器记录的第二计数值;其中,所述第一计数值用于指示当前所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量,所述第二计数值用于指示当前所述输出TMDS字符计数器记录的输出所述缓冲器的TMDS字符数量;所述控制器将所述第一计数值和第二计数值的差值,作为所述缓冲器当前存储TMDS字符的数量。
结合第四方面或第一种可能实现方式,在第二种可能实现方式中,所述数据选择器在接收到所述控制器的第一控制信号,输出所述缓冲器中的TMDS字符时,具体用于:所述数据选择器在接收到所述控制器的第一控制信号时,输出所述缓冲器中的一个TMDS字符。
结合第四方面、第一种可能实现方式或第二种可能实现方式,在第三种可能实现方式中,所述时钟信号为第一时钟信号;所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器,包括:所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器;所述控制器在第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别发送第一控制信号至所述数据选择器,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量。
结合第四方面,在第四种可能实现方式中,所述TMDS字符计数器包括输入TMDS字符计数器;所述控制器在时钟信号到达时,计算所述缓冲器中当前存储TMDS字符的数量时,具体用于:所述控制器在时钟信号到达时,获取所述输入TMDS字符计数器记录的第三计数值和第四计数值;其中,所述第三计数值用于指示所述缓冲器上次输出所存储的最后一个TMDS字符时所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量,所述第四计数值用于指示当前所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量;所述控制器将所述第四计数值和所述第三计数值的差值,作为所述缓冲器当前存储TMDS字符的数量。
结合第四种可能实现方式,在第五种可能实现方式中,所述时钟信号为第一时钟信号,所述缓冲器当前存储TMDS字符的数量为M,所述M为整数;所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器,包括:所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器;所述控制器在第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别发送第一控制信号至所述数据选择器。
本申请上述第四方面或第四方面的任一种实现所述装置的实施以及有益效果可与本发明上述第一方面或第一方面的任一种实现所述方法的实施以及有益效果可以相互参见,重复之处不再赘述。
第五方面,本申请还提供了一种可读存储介质,用于存储为执行本发明上述第一方面、第一方面的任意一种实现的功能所用的软件指令,其包含用于执行本发明上述第一方面、第一方面的任意一种实现的方法所设计的程序。
由上可见,在本申请中,终端中当到达一个时钟信号时,即计算一下buffer中存储TMDS字符的数量,而当所存储TMDS字符的数量达到预设值时,说明此时buffer的存储容量将满,从buffer中输出TMDS字符;否则,则输出GAP数据包;采用上述方法,可保证buffer中既不会出现上溢,也不会出现下溢,从而保证TMDS字符固有的显示时序。
附图说明
图1为本申请提供的FRL数据包的一示意图;
图2为本申请提供的HDMI标准协议2.1版本所提供的传输模式的一示意图;
图3a—图3c为本申请提供的数据流控设备的逻辑结构示意图;
图4为本申请提供的TMDS字符类型检测器的一处理流程示意图;
图5为本申请提供的数据流控方法的一流程示意图;
图6为本申请提供的数据流控方法的另一流程示意图;
图7为本申请提供的数据流控方法的又一流程示意图;
图8为本申请提供的数据流控装置的一结构示意图;
图9为本申请提供的数据流控设备的另一结构示意图。
具体实施方式
为了便于理解,首先对本申请所涉及的一些技术名词进行解释,具体如下:
高清晰度多媒体接口(High Definition Multimedia Interface,HDMI):一种数字化视频/音频接口技术,是适合影像传输的专用型数字化接口,其可同时传送音频和影像信号,可利用其在各种终端间传输视频/音频信号,比如在机顶盒和电视间传输视频/音频信号、以及在电视和计算机间传输视频/音频信号。
最小化传输差分信号(Transition Minimized Differential Signaling,TMDS):在HDMI标准协议2.0版本中,所规定的传输视频以及音频数据的一种格式;主要由两种类型,分别为消隐区视频数据类型和有效视频数据数据类型;在HDMI标准协议2.0版本中,将输入的视频显示数据、显示控制信号以及音频数据等转换为TMDS格式的数据,在HDMI线缆中传输。
固定速率链路(Fix Rate Link,FRL):在HDMI标准协议2.1版本中所提出,为了支持相对于2.0版本更高速率的传输。
FRL数据包:在FRL传输通道中所传输的数据包,所述FRL数据包的格式,如图1所示,1个FRL数据包由多个FRL字符组成,其中,每个FRL字符占用16比特,而FRL数据包的第一个FRL字符的高6比特表示整个FRL字符的类型,低6比特表示整个FRL字符的长度,而从第二个FRL字符开始至后面所有的FRL字符均用于承载TMDS字符,且一个FRL字符可承载至少2个TMDS字符,每个TMDS字符占用8比特;通常将同一类型的TMDS字符,打包在同一个FRL数据包中。
空包(GAP)数据包:在HDMI标准协议2.1版本中,为了进行速率匹配,所提出的一种FRL数据包;
缓冲器(buffer):主要分为输入buffer和输出buffer,输入buffer的作用是将外设送来的数据暂时存放,以便处理器将它取走;输出buffer的作用是用来暂时存放处理器送往外设的数据;在本申请中所利用的buffer主要为输入buffer。
数据选择器(multiplexer,MUX):在多路数据传送过程中,能够根据需要将其中一路选出来的电路;常见的规格为4选1MUX、8选1MUX以及16选1MUX;本申请应用的是2选1数据选择器,即从2路输入数据中,选择1路进行输出。
为了更清楚的介绍本申请的技术方案,如图2所示,首先介绍一下HDMI标准协议2.1版本所规定的传输方式,该传输方式可作为本申请的一种应用场景,但不应当作为对本申请应用场景的限制:
如图2所示,在HDMI标准协议2.1版本中规定,首先将视频信号、音频信号以及显示控制信号输入至TMDS字符产生模块,所述TMDS字符产生模块可将输入的视频信号、音频信号以及显示控制信号转换为TMDS字符,然后,将TMDS字符输入至加密模块,进行加密;最后,将加密的TMDS字符分为两路,一路输入至TMDS传输链路,另一路输入至FRL传输链路;
TMDS传输链路:将输入的加密TMDS字符,将经过加扰编码模块后,输入至TMDS传输通道进行传输;
FRL传输链路:将输入的加密TMDS字符,经过数据流控模块、FRL打包模块、FRL数据包到字符块的映射模块以及加扰编码模块后,输入至FRL传输通道中进行传输,其中,FRL传输通道一般为3通道或4通道。
其中,TMDS传输链路是为了与HDMI标准协议2.0版本相兼容,而FRL传输链路是HDMI标准协议2.1版本新提出的传输链路,其传输TMDS字符的速率将大于输入该链路中TMDS字符的速率,因此为了进行速率匹配,在加密模块与FRL打包模块之间加入了数据流控模块。
应当指出,上述图2所示的应用场景仅仅作为本申请的一种应用场景,在实际应用中,本申请还有其它应用场景,比如,一种应场景可为,可将图2所示的TMDS字符产生模块产生的TMDS字符直接分两路分别输入至TMDS传输链路和FRL传输链路,而不再经过加密模块的处理。
基于以上应用场景,本申请提供一种数据流控方法及装置,下面将以实施例的方式,详细介绍本申请的方案,为了清楚起见,下表列出了本申请各个实施例及对应的附图。
实施例一
如图3a所示,本申请提供一种数据流控设备,该设备在实际应用中可以为芯片,图3a所示的设备主要实现图2所示的数据流控模块的功能,主要包括:TMDS字符类型检测器31、buffer32、TMDS字符计数器33、控制器34、MUX35以及GAP数据包产生器36组成。
其中,TMDS字符类型检测器31,主要用于检测输入到FRL链路中TMDS字符的类型,TMDS字符的类型主要有消隐区视频数据类型和有效视频数据类型两种,TMDS字符类型检测主要有于检测输入至FRL链路中的TMDS字符为消隐区视频数据类型,还是有效视频数据类型;在本申请中,TMDS字符类型检测可将消隐区视频数据类型,标记为Type2,而将有效视频数据类型,标记为Type3。
buffer32,主要用于存储TMDS字符;buffer存储TMDS字符的容量通常为深度d代表;例如,buffer最多能存储10个TMDS字符,那么该buffer的深度为10。
TMDS字符计数器33,用于记录输入或/和输出buffer32中的TMDS字符数量,且将记录的TMDS字符数量发送给所述控制器34;
在本申请中,TMDS字符计数器33可每输入一个TMDS字符,计数值加1,而可每输入两个TMDS字符,计数值加1,关于计数规则,用户可根据需求自行设定。
控制器34,主要用于时钟信号到达时,根据所述TMDS字符计数器33记录的TMDS字符数量计算所述buffer32中当前存储TMDS字符的数量,以及在所述buffer32中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至MUX35,否则,发送第二控制信号至MUX35;所述时钟信号的周期为根据固定速率链路FRL传输TMDS字符的速率所设置的;比如,HDML标准协议2.1版本中规定在FRL传输链路中每秒传输8个TMDS字符,那么,时钟信号的周期可具体为1/8=0.125S,即每隔0.125秒输出一个钟控制信号,该时钟控制信号可具体由整个传输设备的中央处理器所产生的,所述整个传输终端可具体为执行视频/音频传输的终端,比如,以从机顶盒中向电视中传输视频、音视以及显示控制信号为例,那么整个传输终端可具体为机顶盒,而机顶盒和电视之间采用HDML接口进行传输数据,那么,机顶盒可将通过有线电视网络接收的视频、音频以及显示控制信号,经过图2所示的处理过程,最终分TMDS和FRL两种传输链路,输入至电视中;而FRL链路的输出时钟周期可具体由机顶盒的中央处理器所产生。
MUX35,用于在接收到所述控制器34的第一控制信号时,输出buffer32中的TMDS字符,或者,在接收到所述控制器34的第二控制信号时,输出所述GAP数据包产生器36所产生的空数据包。
比如,当控制器34发出选择信号1时,MUX35从buffer32中输出一个TMDS字符至FRL打包模块,而当控制器34发出选择信号0时,MUX35从GAP数据包产生器36中输出一个GAP数据包至FRL打包模块;
GAP数据包产生器36,用于产生GAP数据包;
应当指出,控制器34,还用于输出FRL数据包的长度L给FRL打包模块;其中,FRL数据包的长度L=L0/2,L0为输入的某一Type的TMDS字符的长度。TMDS字符类型检测器31,还用于输出TMDS字类的类型Type给FRL打包模块,而FRL打包模块将根据TMDS字符的Type以及L对输出的TMDS字符进行打包,最终将TMDS字符打包成FRL数据包,关于FRL数据包的格式可具体参见图1所示。
还应当指出,可将图2中TMDS字符产生模块产生的TMDS字符直接输入至到FRL链路中,也可经过图2所示的加密模块后,再输入加密的TMDS字符至FRL链路中,图3a仅是本申请的一种示例,并不能作为对本申请的限制;
可以得到,在本申请中,每当FRL链路的时钟信号到达时,控制器34即输出一个TMDS字符或一个GAP数据包至FRL打包模块,那么可满足FRL链路传输速率的需求。
如图3b所示,在一种示例中,图3a中的TMDS字符计数器33可具体包括输入TMDS字符计数器331和输出TMDS字符计数器332;
可选的一种方式,TMDS字符类型检测器31,主要用于检测输入到FRL链路中TMDS字符的类型,TMDS字符的类型主要有消隐区视频数据类型和有效视频数据类型两种,TMDS字符类型检测主要有于检测输入至FRL链路中的TMDS字符为消隐区视频数据类型,还是有效视频数据类型;在本申请中,TMDS字符类型检测可将消隐区视频数据类型,标记为Type2,而将有效视频数据类型,标记为Type3。
buffer32,主要用于存储TMDS字符;buffer存储TMDS字符的容量通常为深度d代表;例如,buffer最多能存储10个TMDS字符,那么该buffer的深度为10。
输入TMDS字符计数器331,主要用于记录输入至所述buffer32中的TMDS字符的数量;
输出TMDS字符计数器332,主要用于记录从buffer32中输出TMDS字符的数量;
所述控制器34,主要用于在时钟信号到达时,获取当前所述输入TMDS字符计数器331记录的第一计数值和所述输出TMDS字符计数器332记录的第二计数值;其中,所述第一计数值用于指示当前所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量,所述第二计数值用于指示当前所述输出TMDS字符计数器记录的输出所述缓冲器的TMDS字符数量,以及,将所述第一计数值和第二计数值的差值,作为所述缓冲器当前存储TMDS字符的数量。所述控制器将所述第一计数值和第二计数值的差值,作为所述缓冲器当前存储TMDS字符的数量。且在所述缓冲器当前存储TMDS字符的数量达到预设值时,输出第一控制信号至MUX35,否则,输出第二控制信号至MUX35;
MUX35,主要用于在接收到第一控制信号时,将输出buffer32中的一个TMDS字符,在接收到第二控制信号时,输出空包。
GAP数据包产生器36,主要用于产生GAP数据包;
可选的一种方式,所述控制器34在第一时钟信号到达时,计算当前buffer32中当前存储TMDS字符的数量,关于计算方式,可参见上述;然后在所述buffer32中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至MUX35;而MUX35输出buffer32中的一个TMDS字符;而所述控制器34在第一时钟信号后续的第二时钟信号至第I时钟信号到达时,将直接发送第一控制信号至MUX35,而不再经过上述计算buffer32存储容量和判断buffer32存储容量是否达到预设值的步骤;所述I大于等于2,小于等于M,所述M为buffer32中当前存储TMDS字符的数量;比如,控制器34在时钟信号1到达时,经过计算得到buffer32中当前存储TMDS字符的数量为5;那么,控制器34将继续判断buffer32中当前存储TMDS字符的数量是否达到预设值,假设,所述预设值为3,可以看到buffer32中当前存储TMDS字符数量5已经达到预设值3,那么控制器34将发送第一控制信号至MUX35,而MUX35在接收到第一控制信号时,将输出buffer32中的一个TMDS字符;此后,控制器34在时钟信号1后续的多个时钟信号到达时,将直接输出第一控制信号至MUX35,而MUX35将继续输出TMDS字符;当然,时钟信号1后续的多个时钟信号值的大小用户可自行设设置,但该值需小于buffer32中当前存储TMDS字符的数量;而在多个时钟信号后的又一时钟信号到达时,此时可认为时钟信号1再次到达,控制器34将继续执行上述过程。如图3c所示,在一种示例中,图3a中的TMDS字符计数器33可具体包括输入TMDS字符计数器333;
其中,TMDS字符类型检测器31,主要用于检测输入到FRL链路中TMDS字符的类型,TMDS字符的类型主要有消隐区视频数据类型和有效视频数据类型两种,TMDS字符类型检测主要有于检测输入至FRL链路中的TMDS字符为消隐区视频数据类型,还是有效视频数据类型;在本申请中,TMDS字符类型检测可将消隐区视频数据类型,标记为Type2,而将有效视频数据类型,标记为Type3。
buffer32,主要用于存储TMDS字符;buffer存储TMDS字符的容量通常为深度d代表;例如,buffer最多能存储10个TMDS字符,那么该buffer的深度为10。
输入TMDS字符计数器333,主要用于记录输入至所述buffer32中的TMDS字符的数量;
控制器34,主要用于在时钟信号到达时,获取所述输入TMDS字符计数器333记录的第三计数值和第四计数值,所述第三计数值用于指示所述buffer32上次输出所存储的最后一个TMDS字符时所述输入TMDS字符计数器333记录的输入所述buffer的TMDS字符数量,所述第四计数值用于指示当前所述输入TMDS字符计数器333记录的输入所述buffer的TMDS字符数量,以及将所述第四计数值和所述第三计数值的差值,作为所述buffer当前存储TMDS字符的数量。
具体的,在一种可选的实施方式中,所述控制器34在第一时钟信号到达时,计算buffer32中TMDS字符的数量,而在所述buffer32中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至MUX35;而控制器34在第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别发送第一控制信号至MUX35。
MUX35,主要用于在接收到第一控制信号时,将输出buffer32中的一个TMDS字符,在接收到第二控制信号时,输出空包。
GAP数据包产生器36,主要用于产生GAP数据包。
实施例二
在本申请实施例中,将详细论述图3a、图3b或图3c中的TMDS字符类型检测器31的工作过程,如图4所示,具体如下:
步骤S41:分析当前输入的TMDS字符的类型;
步骤S42:判断当前输入的TMDS字符的类型与上一个输入的TMDS字符的类型是否相同;如果相同,执行步骤S43;否则,执行步骤S44;
步骤S43:将TMDS字符长度的临时变量tmp_L的值加3;
在实际应用中,每个TMDS字符占3个字节,因此,每输入一个TMDS字符,tmp_L的值加3;
步骤S44:输出TMDS字符类型Type和TMDS字符的初始化长度L0给FRL打包模块;
在本申请中,TMDS字类的Type主要有两种,分别为消隐区视频数据类型和有效视频数据类型;具体的,对于消隐区视频数据类型的为Type标识为2,有效视频数据类型的Type标识3;而L0=tmp_L/2;
通过图1中FRL数据包的示例可以看出,每个FRL数据包中FRL字符占2个TMDS字符,因此,在输出FRL数据的初始长度L0时,需将TMDS的长度tmp_L除以2,作为FRL数据包中FRL字符的长度。
步骤S45:将TMDS字符长度的临时变量tmp_L的数值清零。
可以看出,采用上述方法,可保证一个FRL数据包中的TMDS字符的类型相一致。
实施例三
在本申请中,将详细介绍图3a、图3b或图3c中的控制器34的工作过程,由于控制器34在每当输出信号到达时,即从buffer32中输出一个TMDS字符或一个GAP空包至FRL打包模块;同时整个buffer32的存储容量是有限的,如果当时钟信号到达时,连续输出GAP空包,那么可能会导致buffer32的上溢,所述上溢是指输入的TMDS字符的数量超过了buffer32的存储容量,从而导致TMDS字符的丢失;而如果在时钟信号到达时,连续输出TMDS字符,而TMDS字符的输入速率又是小于FRL链路中TMDS字符的传输速率的,此时又可能会造成buffer32的下溢,所述下溢是指当整个buffer32已经没有TMDS字符时,还要求从buffer32中输出TMDS字符;而buffer32的上溢和下溢均会破坏原来TMDS字符固有的显示时序。
为了解决破坏TMDS字符固有的显示时序的问题,本申请提供了一种数据流控方法,利用该方法可保证buffer32的既不上溢,也不下溢,保证TMDS字符固有的显示时序,如图5所示,该方法具体如下:
步骤S51:在时钟信号到达时,计算buffer32中当前存储TMDS字符的数量;
步骤S52:在所述buffer32中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符;否则,输出GAP数据包;所述预设值为根据所述缓冲器存储TMDS字符的容量所设置的、且所述预设值小于等于所述缓冲器存储TMDS字符的容量。
在一种实现方式中,在时钟信号到达时,获取当前输入至所述buffer32中TMDS字符的第一总数量和当前从所述缓冲器中输出TMDS字符的第二总数量;将所述第一总数量和所述第二总数量的差值,作为所述缓冲器当前存储TMDS字符的数量;而在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中所存储的一个TMDS字符。
在一种实现方式中,在第一时钟信号到达时,获取当前输入至所述buffer32中TMDS字符的第一总数量和当前从所述缓冲器中输出TMDS字符的第二总数量;将所述第一总数量和所述第二总数量的差值,作为所述缓冲器当前存储TMDS字符的数量;在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器所存储的一个TMDS字符;在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出buffer32中所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量,所述I和M均为整数。
在一种实现方式中,在第一时钟信号到达时,获取输入至所述buffer32中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述buffer32上次输出所存储的最后一个TMDS字符时输入至所述buffer32中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述buffer32中TMDS字符的总数量;将所述第四总数量和所述第三总数量的差值,作为所述buffer32当前存储TMDS字符的数量;而在buffer32中当前存储TMDS字符的数量达到预设值时,输出buffer32中的一个TMDS字符;而在所述第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别输出所述buffer32所存储的一个TMDS字符;其中,M为buffer32中存储TMDS字符数量。由上可见,在本申请中,当到达一个时钟信号时,即计算一下buffer32中存储TMDS字符的数量,而当所存储TMDS字符的数量达到预设值时,说明此时buffer32的存储容量将满,从buffer32中输出TMDS字符;否则,则输出GAP数据包;采用上述方法,可保证buffer32中既不会出现上溢,也不会出现下溢,从而保证TMDS字符固有的显示时序。
实施例四
本申请提供数据流控方法的一种具体实施方式,该方法可具体基于图3b所示的数据流控设备实现,该方法的原理为:终端在每个时钟信号到达时,获取当前输入至所述buffer32中TMDS字符的第一总数量和当前从所述buffer32中输出TMDS字符的第二总数量,将所述第一总数量和所述第二总数量的差值,作为所述buffer32当前存储TMDS字符的数量;所述终端在buffer32中当前存储TMDS字符的数量达到预设值时,输出buffer32中的一个TMDS字符,否则输出GAP数据包。
如图6所示,本申请提供的数据流控方法的具体实施过程,如下:
步骤S61:判断buffer32输入字符计数器当前的计数值n是否大于等于预设值;所述预设值可具体为buffer32的深度d-阈值a,所述阈值a用户可根据需求,自行设置;如果大于等于预设值,执行步骤S62;否则,继续执行步骤S61,一直等待n大于等于预设值为止;
由于在实际应用中,buffer32中不断输入TMDS字符的,采用上述步骤S61,主要是为了保证buffer32中有一定的TMDS字符后,再执行输出。
步骤S62:将当前已输出某类型TMDS字符的中间变量E清零;
步骤S63:将当前已输出TMDS字符的中间变量F清零;
步骤S64:输出选择信号1至MUX35,F加1,E加1,而在输出选择信号为1时,MUX35将从buffer32中输出TMDS字符;
步骤S65:判断n与m的差值是否大于预设值,n为从开始输入TMDS字符至当前时刻为上,所有输入到buffer32中TMDS字符的数量,m为从开始输出TMDS字符至当前时刻为止,所有从buffer32中输出TMDS字符的数量;所述预设值可具体为buffer32的深度d与阈值d的差,而用户可根据需求,自行设置阈值d的大小;如果n与m的差值大于预设值,执行步骤S66,否则,执行步骤S67;
在本申请中,n与m的差值代表buffer32中当前存储TMDS字符的数量,而如果n与m的差值大于预设值,说明此时buffer32存储器中还存储有较多的TMDS字符,此时可从buffer32中继续输出TMDS字符,否则,输出GAP数据包。
步骤S66:判断E是否等于L0;如果是,执行步骤S68;否则,继续执行步骤S64;
在本申请中,L0代表输入至buffer32中某一类型的TMDS字符的数量,如果E等于L0代表该类型的TMDS字符完全从buffer32中输出,执行步骤S68;否则,继续从buffer32中输出TMDS字符;
步骤S68:输出L=F给FRL打包模块,而FRL打包模块将根据TMDS字符的类型以及长度L,对输出的TMDS字符进行打包。
步骤S67:输出L=F给FRL打包模块,而FRL打包模块将对当前输出的该类型的TMDS字符进行打包;
步骤S69:输出选择信号0至MUX35,而MUX35在输出选择信号为0时,将输出GAP数据包给FRL打包模块;
步骤S610:判断n与m的差值是否大于预设值,所述预设值可具体为buffer32深度与阈值c的差值,而用户可自行设置阈值c的大小;如果两者的差值大于预设值,继续执行步骤S63;否则,执行步骤S69,继续输出GAP数据包至FRL打包模块;
由上可见,在本申请实施例中,从buffer32每取出一个TMDS字符和GAP数据包均会判断一下n与m的差值是否大于预设值,且在背景中提出FRL传输链路中输入TMDS字符的速率小于输出TMDS字符的速率,所以每个时刻存储在buffer32中TMDS字符的数量都非常小,所以在本申请中,可将buffer32深度d设计非常小;可见,采用上述数据方法,利用很少存储容量的buffer32即可实现,对硬件设备的要求较低。
实施例五
本申请提供数据流控方法的另一种具体实施方式,该方法可具体基于图3c所示的数据流控方法实现,该方法的原理为:假设buffer32中当前存储TMDS字符的数量为M,所述M为整数,那么终端在第一时钟信号到达时,获取当前时刻输入至所述buffer32中TMDS字符的第三总数量,以及所述buffer32在最近一次输出所存储的最后一个TMDS字符时所述buffer32中输入TMDS字符的第四总数量;终端将所述第四总数量和所述第三总数量的差值,作为所述buffer32当前存储TMDS字符的数量;所述终端在buffer32中当前存储TMDS字符的数量大于预设值时,从M个TMDS字符中输出一个TMDS字符给FRL打包模块;而在第一时钟信号后续的第二时钟信号至第M时钟信号到达时,依次从buffer32中输出一TMDS字符至FRL打包模块;也即,假设buffer32中存储有M个TMDS字符,那么,在第一个时钟信号到达时,判断一下buffer32中当前存储TMDS字符的数量是否大于预设值;如果大于预设值,则在M个TMDS字符中选择一TMDS字符,输出给FRL打包模块;然后,在第二个时钟信号到达时,再从M个TMDS字符中选择另一个TMDS字符给FRL打包模块,依次类型,直至把M个TMDS字符完全输出;此后,再有时钟信号到达时,再次判断一下buffer32中当前存储TMDS字符的数量是否大于预设值,如果大于,再次执行上述过程,否则输出GAP数据包。
如图7所示,本申请提供的数据流控方法的具体实施过程,如下:
步骤S71:初始化n1=0,n2=0;其中,n1代表当前时刻输入至buffer32中TMDS字符的总数量,n2代表buffer32在最近一次输出所存储的最后一个TMDS字符时所述buffer32中输入TMDS字符的总数量;
步骤S72:判断buffer32输入字符计数器当前的计数值n是否大于等于预设值;所述预设值可具体为buffer32的深度d-阈值a,所述阈值a用户可根据需求,自行设置;如果大于等于预设值,执行步骤S73;否则,继续执行步骤S71,一直等待n大于等于预设值为止;
步骤S73:将当前已输出某类型TMDS字符的中间变量E清零;
步骤S74:获取当前时刻buffer32输入字符计数器的计数值n1,设置F=n1-n2,E=E+F;
其中,F代表当前时刻buffer32存储TMDS字符的数量,E代表累计输出TMDS字符的数量;
步骤S75:判断E大于等于L0是否成立;其中,L0代表输入某类型TMDS字符的长度;如果成立,执行步骤S76;否则,执行步骤S77;
由于E并有进行清零,在输出GAP数据包后,再执行步骤S74时,可能会出现E大于L0的情况;此时这种情况下,需重新计算某类型TMDS字符的长度,具体的计算公式,可具体参见步骤S76;
步骤S76:将F修改为F-(E—L0);
在本申请中,假设所输入的FRL传输链路中的某类型的TMDS字符的个数为8个,但由于buffer32的存储容量有限,但仅在buffer32中存储了5个TMDS字符,那么此时,通过步骤S77可将这5个TMDS字符同时输出,打包成一FRL数据包,同时buffer32中还是不断输入TMDS字符的,此时,继续执行步骤S78、S79;如果S79满足条件,再返回去继续执行S74;在S74中,将F设置为buffer32中当前存储TMDS字符的数量,此时除了上述剩余的3个TMDS字符外,还有其它的TMDS字符输入,E设置为上次输入至buffer32的TMDS字符和当前输入至buffer32的TMDS字符之和,当前输入至buffer32的TMDS字符包括上次剩余的同类型的3个TMDS字符和其它类型的TMDS字符,而L0代表上次输入buffer32的8个TMDS字符,而E-L0则代表当前输入的其它类型的TMDS字符,而F—(E-L0),即为上次剩余的3个TMDS字符;而后续通过步骤S77可将这剩余的3个TMDS字符打包成一个数据包;也就是,在本申请中,如果初始输入的某一类型的TMDS字符的数量大于buffer32的存储容量,可将该某型的TMDS字符打包成多个FRL数据包,且不同FRL数据包之间可插入GAP空包。
步骤S77:输出选择信号为1,此时MUX35从buffer32中取F个TMDS字符,输出FRL数据包长度L=F给FRL打包模块;
步骤S78:记下buffer32在输出最后一个TMDS字符的时刻buffer32输入字符计数器的计数值n2;
步骤S79:判断n2-n1≥(d—阈值a)是否成立,如果成立,继续执行步骤S74;否则执行步骤S710;
步骤S710:输出选择信号0,此时MUX35输出GAP数据包。
由上可见,在本申请实施例中,一次从buffer32中输出多个TMDS字符进行输出,而在这多个TMDS字符均输出后,再执行一次判断输出TMDS字符还是输出GAP数据包的过程,那么,相对于实施例四提供的方法,每输出一个TMDS字符即执行一次判断过程,本申请是输出多个TMDS字符执行一次判断过程,那么显示采用本申请的方法,可减少判断过程的执行,降低功耗。
实施例六
基于同样的发明构思,本申请还提供了一种数据流控装置,该装置具体可通过硬件、软件或软硬件的结合实现,该装置可以是终端,比如机顶盒、电视、计算机或智能手机等终端。
图8示出了本申请一些实施例所提供的数据流控装置的结构示意图。如图8所示,该数据流控装置80包括:
缓冲单元81,用于存储最小化传输差分信号TMDS字符;
计算单元82,用于在时钟信号到达时,计算所述缓冲单元中当前存储TMDS字符的数量;所述时钟信号的周期为根据固定速率链路FRL传输TMDS字符的速率所设置的;
输出单元83,用于在所述缓冲单元中当前存储TMDS字符的数量达到预设值时,输出所述缓冲单元中的TMDS字符;否则,输出空数据包;所述预设值小于等于所述缓冲单元存储TMDS字符的容量。
在一种实现方式中,计算单元82,具体用于:在时钟信号到达时,获取当前输入至所述缓冲单元中TMDS字符的第一总数量和当前从所述缓冲单元中输出TMDS字符的第二总数量;将所述第一总数量和所述第二总数量的差值,作为所述缓冲单元当前存储TMDS字符的数量。输出单元83,具体用于:在所述缓冲单元中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲单元所存储的一个TMDS字符。或者,所述时钟信号为第一时钟信号,输出单元83,具体用于:在所述缓冲单元中当前存储TMDS字符的数量达到预设值时,输出所述缓冲单元所存储的一个TMDS字符;在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲单元所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲单元中当前存储TMDS字符的数量,所述I和M均为整数。
在一种实现方式中,计算单元82,具体用于:在时钟信号到达时,获取输入至所述缓冲单元中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述缓冲单元上次输出所存储的最后一个TMDS字符时输入至所述缓冲单元中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述缓冲单元中TMDS字符的总数量;将所述第四总数量和所述第三总数量的差值,作为所述缓冲单元当前存储TMDS字符的数量。,所述时钟信号为第一时钟信号,所述缓冲单元当前存储TMDS字符的数量为M,所述M为整数;输出单元83,具体用于:在所述M达到所述预设值时,输出所述缓冲单元所存储的一个TMDS字符;在所述第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别输出所述缓冲单元所存储的一个TMDS字符。
应当指出,由于本申请上述实施例所提供的装置与本发明前述实施例所提供的方法实施例解决问题的原理相似,因而本申请上述实施例所提供的装置的具体实施以及有益效果可与本发明前述实施例所提供的方法的实施以及有益效果可以相互参见,重复之处不再赘述。
还应当指出,本申请实施例中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,另外,在本申请各个实施例中的各功能单元可以集成在一个处理器中,也可以是单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
实施例七
基于同样的发明构思,如图9所示,本申请还提供了一种数据流控设备90,包括处理器901、存储器902和通信接口903;处理器901、存储器902和通信接口903均通过总线连接;其中,存储器902,用于存储计算机执行指令;存储器902可以是非易失性存储器,比如硬盘(英文:hard disk drive,缩写:HDD)或固态硬盘(英文:solid-state drive,缩写:SSD)等,还可以是易失性存储器(英文:volatile memory),例如随机存取存储器(英文:random-access memory,缩写:RAM)。存储器902是能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质,但不限于此。
处理器901,用于执行存储器902存储的计算机执行指令,以执行上述实施例一至实施例五任一实施例所记载的数据流控方法,本申请在此不再赘述;处理器901可以是一个中央处理模块(英文:central processing unit,简称CPU),或者为数字处理模块等等。
申请实施例中不限定上述通信接口903、处理器901以及存储器902之间的具体连接介质。本申请实施例在图9中以存储器902、处理器901以及通信接口903之间通过可总线连接,总线在图9中以粗线表示,其它部件之间的连接方式,仅是进行示意性说明,并不引以为限。所述总线可以分为地址总线、数据总线、控制总线等。为便于表示,图9中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的可读存储器中,使得存储在该可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (21)

1.一种数据流控方法,其特征在于,包括:
设备在时钟信号到达时,计算所述设备的缓冲器中当前存储最小化传输差分信号TMDS字符的数量;
所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符;否则,输出空数据包;其中,所述预设值小于等于所述缓冲器存储TMDS字符的容量。
2.根据权利要求1所述的方法,其特征在于,所述设备在时钟信号到达时,计算所述设备的缓冲器中当前存储TMDS字符的数量,包括:
所述设备在时钟信号到达时,获取当前输入至所述缓冲器中TMDS字符的第一总数量和当前从所述缓冲器中输出TMDS字符的第二总数量;
所述设备将所述第一总数量和所述第二总数量的差值,作为所述缓冲器当前存储TMDS字符的数量。
3.根据权利要求1或2所述的方法,其特征在于,所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:
所述设备在所述缓冲器中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符。
4.根据权利要求1或2所述的方法,其特征在于,所述时钟信号为第一时钟信号;
所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:
所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器所存储的一个TMDS字符;
所述设备在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲器所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量,所述I和M均为整数。
5.根据权利要求1所述的方法,其特征在于,所述设备在时钟信号到达时,计算所述设备的缓冲器中当前存储TMDS字符的数量,包括:
所述设备在时钟信号到达时,获取输入至所述缓冲器中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述缓冲器上次输出所存储的最后一个TMDS字符时输入至所述缓冲器中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述缓冲器中TMDS字符的总数量;
所述设备将所述第四总数量和所述第三总数量的差值,作为所述缓冲器当前存储TMDS字符的数量。
6.根据权利要求5所述的方法,其特征在于,所述时钟信号为第一时钟信号,所述缓冲器当前存储TMDS字符的数量为M,所述M为整数;
所述设备在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,包括:
所述设备在所述M达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符;
所述设备在所述第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别输出所述缓冲器所存储的一个TMDS字符。
7.一种数据流控装置,其特征在于,包括:
缓冲单元,用于存储最小化传输差分信号TMDS字符;
计算单元,用于在时钟信号到达时,计算所述缓冲单元中当前存储TMDS字符的数量;
输出单元,用于在所述缓冲单元中当前存储TMDS字符的数量达到预设值时,输出所述缓冲单元中的TMDS字符;否则,输出空数据包;所述预设值小于等于所述缓冲单元存储TMDS字符的容量。
8.根据权利要求7所述的装置,其特征在于,所述计算单元,具体用于:
在时钟信号到达时,获取当前输入至所述缓冲单元中TMDS字符的第一总数量和当前从所述缓冲单元中输出TMDS字符的第二总数量;
将所述第一总数量和所述第二总数量的差值,作为所述缓冲单元当前存储TMDS字符的数量。
9.根据权利要求7或8所述的装置,其特征在于,所述输出单元,具体用于:
在所述缓冲单元中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲单元所存储的一个TMDS字符。
10.根据权利要求7或8所述的装置,其特征在于,所述时钟信号为第一时钟信号;
所述输出单元,具体用于:
在所述缓冲单元中当前存储TMDS字符的数量达到预设值时,输出所述缓冲单元所存储的一个TMDS字符;
在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲单元所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲单元中当前存储TMDS字符的数量,所述I和M均为整数。
11.根据权利要求7所述的装置,其特征在于,所述计算单元,具体用于:
在时钟信号到达时,获取输入至所述缓冲单元中TMDS字符的第三总数量和第四总数量,所述第三总数量为所述缓冲单元上次输出所存储的最后一个TMDS字符时输入至所述缓冲单元中TMDS字符的总数量,所述第四总数量为当前时刻输入至所述缓冲单元中TMDS字符的总数量;
将所述第四总数量和所述第三总数量的差值,作为所述缓冲单元当前存储TMDS字符的数量。
12.根据权利要求11所述的装置,其特征在于,所述时钟信号为第一时钟信号,所述缓冲单元当前存储TMDS字符的数量为M,所述M为整数;
所述输出单元,具体用于:
在所述M达到所述预设值时,输出所述缓冲单元所存储的一个TMDS字符;
在所述第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别输出所述缓冲单元所存储的一个TMDS字符。
13.一种数据流控设备,其特征在于,包括处理器、存储器和通信接口;所述处理器、存储器和通信接口均通过总线连接;
所述存储器,用于存储计算机执行指令;
所述处理器,用于执行所述存储器存储的计算机执行指令,以执行在时钟信号到达时,计算所述设备的缓冲器中当前存储最小化传输差分信号TMDS字符的数量以及在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符,否则输出空数据包;其中,所述预设值小于等于所述缓冲器存储TMDS字符的容量。
14.根据权利要求13所述的设备,其特征在于,所述处理器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符时,具体用于:
在所述缓冲器中当前存储TMDS字符的数量达到所述预设值时,输出所述缓冲器所存储的一个TMDS字符。
15.根据权利要求13所述的设备,其特征在于,所述时钟信号为第一时钟信号;所述处理器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器中的TMDS字符时,具体用于:
在所述缓冲器中当前存储TMDS字符的数量达到预设值时,输出所述缓冲器所存储的一个TMDS字符;
在所述第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别输出所述缓冲器所存储的一个TMDS字符;其中,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量,所述I和M均为整数。
16.一种数据流控设备,其特征在于,包括缓冲器、TMDS字符计数器、控制器、数据选择器和空数据包产生器;
其中,所述缓冲器,用于存储最小化传输差分信号TMDS字符;
所述TMDS字符计数器,用于记录输入或/和输出所述缓冲器的TMDS字符数量,且将记录的TMDS字符数量发送给所述控制器;
所述控制器,用于在时钟信号到达时,根据所述TMDS字符计数器记录的TMDS字符数量计算所述缓冲器中当前存储TMDS字符的数量,以及在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器,否则,发送第二控制信号至所述数据选择器;
所述数据选择器,用于在接收到所述控制器的第一控制信号时,输出所述缓冲器中的TMDS字符,或者,在接收到所述控制器的第二控制信号时,输出所述空数包产生器所产生的空数据包。
17.根据权利要求16所述设备,其特征在于,所述TMDS字符计数器包括:输入TMDS字符计数器和输出TMDS字符计数器;
所述控制器在时钟信号到达时,计算所述缓冲器中当前存储TMDS字符的数量时,具体用于:
所述控制器在时钟信号到达时,获取当前所述输入TMDS字符计数器记录的第一计数值和所述输出TMDS字符计数器记录的第二计数值;其中,所述第一计数值用于指示当前所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量,所述第二计数值用于指示当前所述输出TMDS字符计数器记录的输出所述缓冲器的TMDS字符数量;
所述控制器将所述第一计数值和第二计数值的差值,作为所述缓冲器当前存储TMDS字符的数量。
18.根据权利要求16或17所述设备,其特征在于,所述数据选择器在接收到所述控制器的第一控制信号,输出所述缓冲器中的TMDS字符时,具体用于:
所述数据选择器在接收到所述控制器的第一控制信号时,输出所述缓冲器中的一个TMDS字符。
19.根据权利要求16至18任一项所述设备,其特征在于,所述时钟信号为第一时钟信号;所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器,包括:
所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器;
所述控制器在第一时钟信号后续的第二时钟信号至第I时钟信号到达时,分别发送第一控制信号至所述数据选择器,所述I大于等于2,小于等于M,所述M为所述缓冲器中当前存储TMDS字符的数量。
20.根据权利要求16所述设备,其特征在于,所述TMDS字符计数器包括输入TMDS字符计数器;
所述控制器在时钟信号到达时,计算所述缓冲器中当前存储TMDS字符的数量时,具体用于:
所述控制器在时钟信号到达时,获取所述输入TMDS字符计数器记录的第三计数值和第四计数值;其中,所述第三计数值用于指示所述缓冲器上次输出所存储的最后一个TMDS字符时所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量,所述第四计数值用于指示当前所述输入TMDS字符计数器记录的输入所述缓冲器的TMDS字符数量;
所述控制器将所述第四计数值和所述第三计数值的差值,作为所述缓冲器当前存储TMDS字符的数量。
21.根据权利要求20所述设备,其特征在于,所述时钟信号为第一时钟信号,所述缓冲器当前存储TMDS字符的数量为M,所述M为整数;
所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器,包括:
所述控制器在所述缓冲器中当前存储TMDS字符的数量达到预设值时,发送第一控制信号至所述数据选择器;
所述控制器在第一时钟信号后续的第二时钟信号至第M时钟信号到达时,分别发送第一控制信号至所述数据选择器。
CN201710197328.0A 2017-03-29 2017-03-29 一种数据流控方法、装置及设备 Active CN108668144B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201710197328.0A CN108668144B (zh) 2017-03-29 2017-03-29 一种数据流控方法、装置及设备
EP17904245.2A EP3595321A4 (en) 2017-03-29 2017-12-20 DATA FLOW CONTROL METHOD AND DEVICE
PCT/CN2017/117513 WO2018176934A1 (zh) 2017-03-29 2017-12-20 一种数据流控方法及装置
US16/585,889 US11082739B2 (en) 2017-03-29 2019-09-27 Data flow control method and apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710197328.0A CN108668144B (zh) 2017-03-29 2017-03-29 一种数据流控方法、装置及设备

Publications (2)

Publication Number Publication Date
CN108668144A true CN108668144A (zh) 2018-10-16
CN108668144B CN108668144B (zh) 2020-06-26

Family

ID=63674209

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710197328.0A Active CN108668144B (zh) 2017-03-29 2017-03-29 一种数据流控方法、装置及设备

Country Status (4)

Country Link
US (1) US11082739B2 (zh)
EP (1) EP3595321A4 (zh)
CN (1) CN108668144B (zh)
WO (1) WO2018176934A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113079407A (zh) * 2020-01-06 2021-07-06 瑞昱半导体股份有限公司 数据打包电路和数据打包方法
CN113132662A (zh) * 2021-04-14 2021-07-16 深圳市视显光电技术有限公司 一种基于fpga实现hdmi2.1接口数据传输方法、装置及转换盒
TWI749854B (zh) * 2020-11-09 2021-12-11 瑞昱半導體股份有限公司 高畫質多媒體介面傳送裝置及其控制方法
CN114513616A (zh) * 2020-11-16 2022-05-17 瑞昱半导体股份有限公司 高清晰度多媒体接口传送装置及其控制方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111492648B (zh) * 2017-12-21 2023-03-21 杜比实验室特许公司 用于hdmi的音频设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040049592A1 (en) * 2002-09-09 2004-03-11 Alexander Yurusov Method of clock recovery in a TMDS repeater
CN101212671A (zh) * 2007-12-21 2008-07-02 上海广电(集团)有限公司中央研究院 一种低延迟的实时复用传输流的方法
CN101521807A (zh) * 2008-12-30 2009-09-02 深圳市同洲电子股份有限公司 一种传输流平滑处理的方法、系统及数字电视前端设备
CN103814577A (zh) * 2011-09-28 2014-05-21 索尼公司 发送装置、发送方法、接收装置、接收方法和发送/接收系统
CN105227955A (zh) * 2015-09-28 2016-01-06 成都金本华电子有限公司 超高清低延时视频编码系统及超高清低延时码率控制方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003058826A2 (en) * 2001-12-24 2003-07-17 Silicon Image, Inc. System for serial transmission of video and packetized audio data in multiple formats
EP1486056B1 (en) * 2001-12-24 2018-08-29 Lattice Semiconductor Corporation System for video and auxiliary data transmission over a serial link
US7088398B1 (en) * 2001-12-24 2006-08-08 Silicon Image, Inc. Method and apparatus for regenerating a clock for auxiliary data transmitted over a serial link with video data
US20030142240A1 (en) 2002-01-29 2003-07-31 Koninklijke Philips Electronics N.V. Device and method for interfacing digital video processing devices
US7599439B2 (en) * 2005-06-24 2009-10-06 Silicon Image, Inc. Method and system for transmitting N-bit video data over a serial link
US8432408B2 (en) * 2010-04-07 2013-04-30 Synaptics Incorporated Data rate buffering in display port links
US10812751B2 (en) * 2018-09-18 2020-10-20 Roku, Inc. Dynamically switching to/from a first network during audio playback over HDMI/ARC

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040049592A1 (en) * 2002-09-09 2004-03-11 Alexander Yurusov Method of clock recovery in a TMDS repeater
CN101212671A (zh) * 2007-12-21 2008-07-02 上海广电(集团)有限公司中央研究院 一种低延迟的实时复用传输流的方法
CN101521807A (zh) * 2008-12-30 2009-09-02 深圳市同洲电子股份有限公司 一种传输流平滑处理的方法、系统及数字电视前端设备
CN103814577A (zh) * 2011-09-28 2014-05-21 索尼公司 发送装置、发送方法、接收装置、接收方法和发送/接收系统
US20140218616A1 (en) * 2011-09-28 2014-08-07 Sony Corporation Transmission device, transmission method, reception device, reception method, and transmission/reception system
CN105227955A (zh) * 2015-09-28 2016-01-06 成都金本华电子有限公司 超高清低延时视频编码系统及超高清低延时码率控制方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113079407A (zh) * 2020-01-06 2021-07-06 瑞昱半导体股份有限公司 数据打包电路和数据打包方法
CN113079407B (zh) * 2020-01-06 2023-01-10 瑞昱半导体股份有限公司 数据打包电路和数据打包方法
TWI749854B (zh) * 2020-11-09 2021-12-11 瑞昱半導體股份有限公司 高畫質多媒體介面傳送裝置及其控制方法
US11570489B2 (en) 2020-11-09 2023-01-31 Realtek Semiconductor Corp. High definition multimedia interface transmission device and control method thereof
CN114513616A (zh) * 2020-11-16 2022-05-17 瑞昱半导体股份有限公司 高清晰度多媒体接口传送装置及其控制方法
CN114513616B (zh) * 2020-11-16 2024-04-19 瑞昱半导体股份有限公司 高清晰度多媒体接口传送装置及其控制方法
CN113132662A (zh) * 2021-04-14 2021-07-16 深圳市视显光电技术有限公司 一种基于fpga实现hdmi2.1接口数据传输方法、装置及转换盒

Also Published As

Publication number Publication date
US20200029121A1 (en) 2020-01-23
WO2018176934A1 (zh) 2018-10-04
CN108668144B (zh) 2020-06-26
EP3595321A1 (en) 2020-01-15
EP3595321A4 (en) 2020-01-15
US11082739B2 (en) 2021-08-03

Similar Documents

Publication Publication Date Title
CN108668144A (zh) 一种数据流控方法及装置
CN102983937B (zh) 用于实施循环冗余校验的系统和方法
CN101444027B (zh) 用于实施循环冗余校验的系统和方法
CN101800711B (zh) 高数据速率接口设备和方法
TW200532543A (en) High data rate interface
TW200400738A (en) Dynamically adjusting data rate of wireless communications
RU2003121400A (ru) Формирование и реализация протокола обмена данными и интерфейса для пересылки сигналов с высокой скоростью передачи данных
CN103841432A (zh) 一种复合视频数据的传输方法和设备
CN106598889A (zh) 一种基于fpga夹层板的sata主控器
CN102656851A (zh) 将数据流去封装进入多个链路中
CN108462620B (zh) 一种吉比特级SpaceWire总线系统
CN103606367A (zh) 一种信号级联传输方法及信号级联装置
CN115150286A (zh) 传输节点变更方法、装置、计算机设备、存储介质
CN102566959A (zh) 一种基于sgdma的图像分割处理方法及装置
CN114025202A (zh) 视频处理方法、装置及存储介质
CN102739531B (zh) 流量整形方法和流量整形设备
CN103634229A (zh) 一种片间通讯方法及控制装置
CN106657097B (zh) 一种数据发送方法及装置
CN102647412B (zh) 移动显示数字接口的包结构
JPS60158751A (ja) 時分割多重化された直列ビツトストリ−ムに複数のチヤンネルからメツセ−ジを伝送するための装置
CN101796776B (zh) 移动显示数字接口的包结构
CN102739555B (zh) 一种数据传输方法及数据接口卡
CN103856283B (zh) 一种40g以太网的编码装置和方法
CN101547364A (zh) 一种传输流生成装置
CN104469375A (zh) 一种fc-av协议处理电路结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant