CN114464122A - 显示装置的驱动方法、goa电路的驱动方法、显示装置 - Google Patents

显示装置的驱动方法、goa电路的驱动方法、显示装置 Download PDF

Info

Publication number
CN114464122A
CN114464122A CN202210074323.XA CN202210074323A CN114464122A CN 114464122 A CN114464122 A CN 114464122A CN 202210074323 A CN202210074323 A CN 202210074323A CN 114464122 A CN114464122 A CN 114464122A
Authority
CN
China
Prior art keywords
signal
driving signal
transistor
driving
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210074323.XA
Other languages
English (en)
Other versions
CN114464122B (zh
Inventor
杨润洲
胡伟
朱俊华
韩升
王春雷
吴永武
税守坚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202210074323.XA priority Critical patent/CN114464122B/zh
Publication of CN114464122A publication Critical patent/CN114464122A/zh
Application granted granted Critical
Publication of CN114464122B publication Critical patent/CN114464122B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/017Gesture based interaction, e.g. based on a set of recognized hand gestures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开实施例提供一种显示装置的驱动方法、GOA电路的驱动方法、显示装置。显示装置的驱动方法,应用于显示装置的低功耗手势唤醒模式,显示装置包括显示区,显示区设置有第一晶体管、数据线、栅线和像素电极,栅线与第一晶体管的栅电极连接,数据线与第一晶体管的第一极连接,第一晶体管的第二极与像素电极连接,驱动方法包括:向栅线提供第一驱动信号;向数据线提供第二驱动信号,第一驱动信号的电压与第二驱动信号的电压不相同,第一驱动信号的电压与第二驱动信号的电压之差被配置为减小第一晶体管的漏电流。本公开的技术方案,在显示装置的LPWG模式下,可以降低漏电流产生的噪声,保证了LPWG功能的正常使用。

Description

显示装置的驱动方法、GOA电路的驱动方法、显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种显示装置的驱动方法、GOA电路的驱动方法、显示装置。
背景技术
随着消费电子产品的日益发展,各大手机品牌厂商不断推陈出新,手机的功能也在不断扩展,低功耗手势唤醒(Low Power Wake-up Gesture,LPWG)功能日益普及。
现有技术中,a-Si显示装置在LPWG模式下的触摸存在运行隐患,在显示装置长时间运行后,会出现LPWG功能无法正常工作的情形,导致触摸唤醒失效。
发明内容
本公开实施例提供一种显示装置的驱动方法、GOA电路的驱动方法、显示装置,以解决或缓解现有技术中的一项或更多项技术问题。
作为本公开实施例的第一个方面,本公开实施例提供一种显示装置的驱动方法,应用于显示装置的低功耗手势唤醒模式,显示装置包括显示区,显示区设置有第一晶体管、数据线、栅线和像素电极,栅线与第一晶体管的栅电极连接,数据线与第一晶体管的第一极连接,第一晶体管的第二极与像素电极连接,驱动方法包括:
向栅线提供第一驱动信号;
向数据线提供第二驱动信号,第一驱动信号的电压与第二驱动信号的电压不相同,第一驱动信号的电压与第二驱动信号的电压之差被配置为减小第一晶体管的漏电流。
在一些可能的实现方式中,第一驱动信号的电压小于第二驱动信号的电压。
在一些可能的实现方式中,向栅线持续提供第一驱动信号。
在一些可能的实现方式中,
向栅线提供相互交替的第一驱动信号和第四驱动信号,第四驱动信号的电压与GND电压相同。
在一些可能的实现方式中,驱动方法还包括:
以预设频率提供全驱信号,全驱信号与第一驱动信号一一对应,全驱信号位于对应的第一驱动信号期间内。
在一些可能的实现方式中,第一驱动信号的电压与全驱信号的电压之和小于GND电压。
在一些可能的实现方式中,显示装置包括IC芯片,IC芯片能够输出高电平信号、低电平信号和GND电压,高电平信号、GND电压和低电平信号的电压值依次减小,第一驱动信号与低电平信号相同,第二驱动信号的电压与GND电压相同。
作为本公开实施例的第二个方面,本公开实施例提供一种栅驱动电路的驱动方法,应用于显示装置的低功耗手势唤醒模式,显示装置包括数据线,栅驱动电路包括第二晶体管,第二晶体管的第二极与栅驱动电路的输出端连接,驱动方法包括:
向第二晶体管的第一极提供第一驱动信号,第一驱动信号的电压小于第二驱动信号的电压,第二驱动信号为在低功耗手势唤醒模式向数据线提供的信号;
向第二晶体管的栅电极提供第三驱动信号,以控制第二晶体管开启。
在一些可能的实现方式中,向第二晶体管的第一极持续提供第一驱动信号。
在一些可能的实现方式中,
向第二晶体管的第一极提供相互交替的第一驱动信号和第四驱动信号,第四驱动信号的电压与GND电压相同。
在一些可能的实现方式中,向第二晶体管的栅电极持续提供第三驱动信号。
在一些可能的实现方式中,
向第二晶体管的栅电极提供相互交替的第三驱动信号和第四驱动信号,第三驱动信号与第一驱动信号一一对应,第三驱动信号的时间与对应的第一驱动信号的时间相同。
在一些可能的实现方式中,驱动方法还包括:
以预设频率提供全驱信号,全驱信号与第一驱动信号一一对应,全驱信号位于第一驱动信号期间内。
在一些可能的实现方式中,显示装置包括IC芯片,IC芯片能够输出高电平信号、低电平信号和GND电压,高电平信号、GND电压和低电平信号的电压值依次减小,第一驱动信号与低电平信号相同,第三驱动信号与高电平信号相同,第二驱动信号的电压与GND电压相同。
作为本公开实施例的第三方面,本公开实施例提供一种显示装置,采用本公开任一实施例中的驱动方法。
本公开实施例的技术方案,在显示装置的LPWG模式下,降低了第一晶体管的漏电流,降低了漏电产生的噪声,降低了漏电噪声对LPWG功能的影响,保证了LPWG功能的正常使用,防止了显示装置长时间运行导致特性波动后的LPWG功能失效的问题。
上述概述仅仅是为了说明书的目的,并不意图以任何方式进行限制。除上述描述的示意性的方面、实施方式和特征之外,通过参考附图和以下的详细描述,本公开进一步的方面、实施方式和特征将会是容易明白的。
附图说明
在附图中,除非另外规定,否则贯穿多个附图相同的附图标记表示相同或相似的部件或元素。这些附图不一定是按照比例绘制的。应该理解,这些附图仅描绘了根据本公开的一些实施方式,而不应将其视为是对本公开范围的限制。
图1为一种栅驱动电路的示意图;
图2为一种显示装置中像素电路的示意图;
图3为显示装置中各信号在LPWG模式的时序示意图;
图4为一种晶体管的特性曲线示意图;
图5为本公开一实施例中显示装置的驱动方法的示意图;
图6为一种显示装置的示意图;
图7为本公开一实施例中显示装置在LPWG模式的信号时序示意图;
图8为本公开另一实施例中显示装置在LPWG模式的信号时序示意图;
图9为本公开一实施例中栅驱动电路的驱动方法的示意图;
图10为本公开一实施例中显示装置在LPWG模式的信号时序示意图;
图11为本公开另一实施例中显示装置在LPWG模式的信号时序示意图。
具体实施方式
在下文中,仅简单地描述了某些示例性实施例。正如本领域技术人员可认识到的那样,在不脱离本公开的精神或范围的情况下,可通过各种不同方式修改所描述的实施例。因此,附图和描述被认为本质上是示例性的而非限制性的。
本发明所有实施例中采用的晶体管均可以为晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,将其中源极(源电极)称为第一极,漏极(漏电极)称为第二极,或者,可以将漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极(也可以叫做栅电极)、信号输入端为源极、信号输出端为漏极。本发明实施例所采用的开关晶体管可以为P型开关晶体管或N型晶体管,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止;N型晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本发明各个实施例中的多个信号都对应有第一电位和第二电位。第一电位和第二电位仅代表该信号2个不同的电位状态量,不代表全文中第一电位或第二电位具有特定的数值。本发明实施例中以第一电位为有效电位为例进行说明。
其中,耦接可以包括:两端之间直接物理接触或者两端之间间接连接(如两端之间通过信号线建立连接)。本发明实施例对两端之间的耦接方式不做限定。
图1为一种栅驱动电路的示意图,图2为一种显示装置中像素电路的示意图,图3为显示装置中各信号在LPWG模式的时序示意图,图4为一种晶体管的特性曲线示意图。
相关技术中,显示装置在LPWG模式下,如图1所示的栅驱动电路中的各信号端,例如信号端VDS、信号端GCH、信号端CLK、信号端Reset、信号端VSD、信号端VGL、信号端STV0,均输出GND电压;显示装置中数据线Data输出GND电压,公共电极COM也为GND电压。从而,显示装置中各信号端的电压均维持在GND电压,GND电压通常为0V。在LPWG模式下,显示装置会提供全驱信号(Modulation)以实现手势唤醒,在全驱信号写入时,各信号端输出的信号均叠加该全驱信号,如图3所示。
如图2所示,第一晶体管M1的栅电极与栅线Gate连接,第一晶体管M1的第一极与数据线Data连接,第一晶体管M1的第二极与像素电极Pixel连接。第一晶体管M1可以为a-Si晶体管,第一晶体管M1可以为n型晶体管。在对显示装置进行负极性栅偏压应力试验(NBTPS)前,第一晶体管M1的特性曲线如图4中的Line1,在LPWG模式下,第一晶体管M1的Vgs=0V时,第一晶体管M1的漏电流Id较小,约为i1。当全驱信号写入时,第一晶体管M1的Vgs处于0V状态,晶体管的初态特性较好,Vgs=0V时漏电流较小,漏电产生的噪声不会影响LPWG功能。但是,随着显示装置的长时间运行,例如对显示装置进行NBTPS后,第一晶体管M1的Vth左移,第一晶体管M1的特性曲线左移至图4中的Line2。如果在LPWG模式,各信号仍采用图3所示的时序图,在Vgs=0V时,漏电流较大,约为为i2,i2远远大于i1,漏电产生的噪声会导致手势无法识别,影响LPWG功能正常工作。
图5为本公开一实施例中显示装置的驱动方法的示意图,图6为一种显示装置的示意图。在一种实施方式中,如图6所示,显示装置包括显示区10,显示区10设置有第一晶体管M1、数据线Data、栅线Gate和像素电极Pixel,栅线Gate与第一晶体管M1的栅电极连接,数据线Data与第一晶体管M1的第一极连接,第一晶体管M1的第二极与像素电极Pixel连接。本公开实施例提出的显示装置的驱动方法应用于显示装置的LPWG模式,如图5所示,显示装置的驱动方法可以包括:
S110、向栅线提供第一驱动信号;
S120、向数据线提供第二驱动信号,第一驱动信号的电压与第二驱动信号的电压不相同,第一驱动信号的电压与第二驱动信号的电压之差被配置为减小第一晶体管的漏电流。
对于如图4中的晶体管(n型晶体管),可以设置第一驱动信号的电压小于第二驱动信号的电压。由上文中分析可知,显示装置在长期运行后,位于显示区的第一晶体管M1的特性曲线向左(负向)偏移至如图4中Line2。本公开实施例中,在LPWG模式下,通过向栅线Gate提供第一驱动信号,向数据线Data提供第二驱动信号,第一驱动信号的电压与第二驱动信号的电压不相同,第一驱动信号的电压与第二驱动信号的电压之差被配置为减小第一晶体管的漏电流,对于n型晶体管,可以设置第一驱动信号的电压小于第二驱动信号的电压,使得在LPWG模式下第一晶体管M1的Vgs<0,例如Vgs=V1,也就是说,在LPWG模式下第一晶体管M1以负偏压的形式工作。从图4中可以看出,对于Line2,V1时的漏电流小于0V时的漏电流,例如i4小于i2,从而,本公开实施例的显示驱动方法,在显示装置的LPWG模式下,降低了第一晶体管M1的漏电流,降低了漏电产生的噪声,降低了漏电噪声对LPWG功能的影响,保证了LPWG功能的正常使用,防止了显示装置长时间运行导致特性波动后的LPWG功能失效的问题。
需要说明的是,如图4所示,第一晶体管M1的特性曲线存在拐点,V1大于Line1曲线的拐点电压。因此,采用本公开实施例中的驱动方法,在第一晶体管M1的初态下,即第一晶体管M1的特性曲线为Line1的情况下,第一晶体管M1的漏电流也很小,不会对LPWG功能产生影响。
示例性地,第一晶体管M1可以为非晶硅(a-Si)晶体管或低温多晶硅(LTPS)晶体管。需要说明的是,第一晶体管M1并不限于非晶硅或低温多晶硅晶体管。
需要说明的是,当第一晶体管M1为P型晶体管时,显示装置在长期运行后,位于显示区的第一晶体管M1的特性曲线可以向右(正向)偏移。示例性地,在第一晶体管M1可以为P型晶体管,可以设置第一驱动信号的电压大于第二驱动信号的电压,使得在LPWG模式下第一晶体管M1的Vgs>0,在LPWG模式下第一晶体管M1以正偏压的形式工作。从而,在显示装置的LPWG模式下,可以降低第一晶体管M1的漏电流,降低漏电产生的噪声,降低漏电噪声对LPWG功能的影响,保证了LPWG功能的正常使用,防止显示装置长时间运行导致特性波动后的LPWG功能失效的问题。
在本公开中,不对像素电路的具体结构进行限制,只要像素电路中存在如上所述要求的第一晶体管,即第一晶体管的栅电极与栅线Gate连接,第一晶体管的第一极(例如源电极)与数据线Data连接,第一晶体管的第二极(例如漏电极)与像素电极连接,均可以采用本公开实施例中的驱动方法。
图7为本公开一实施例中显示装置在LPWG模式的信号时序示意图。在一种实施方式中,如图7所示,向栅线Gate持续提供第一驱动信号。向数据线Data持续提供第二驱动信号,向公共电极持续提供GND电压信号。从而,在LPWG模式下,第一晶体管M1一直以负偏压的形式工作,第一晶体管M1的漏电流在整个LPWG模式不会影响LPWG功能的影响,保证了LPWG功能的正常工作。
需要说明的是,显示装置可以包括显示模式、Power-off(息屏)模式和LPWG模式,显示装置在进入LPWG模式时,先进入Power-off模式然后进入LPWG模式,如图7所示,在Power-off模式,显示装置中各信号的电压为GND电压(0V)。
需要说明的是,在LPWG模式,显示装置会以预设频率输出全驱信号(Modulation信号),以捕捉手势信号来实现手势唤醒。在全驱信号写入时,各信号端随着全驱信号的写入而叠加输出全驱信号,如图7所示。因此,本公开实施例的驱动方法,在输出全驱信号时,向栅线提供的信号为第一驱动信号与全驱信号叠加后的信号,向数据线提供的信号为第二驱动信号与全驱信号叠加后的信号,向公共电极提供的信号为GND电压信号与全驱信号叠加后的信号。
可以理解的是,全驱信号的大小可以由显示装置中的IC芯片确定,通常,全驱信号为+4V,在其它实施例中,全驱信号可以为-4V。
在一种实施方式中,第一驱动信号的电压与全驱信号的电压之和小于GND电压,如图7所示。这样就可以使得第一晶体管M1的栅电极在LPWG模式处于负偏压形式工作,保证较小的漏电流。
在一种实施方式中,显示装置可以包括IC芯片,IC芯片可以输出高电平信号VSP、低电平信号VSN和GND电压信号,VSP例如可以为6V,VSN例如可以为-6V,GND电压例如可以为0V。示例性地,第一驱动信号可以与低电平信号VSN相同,第二驱动信号可以与GND电压信号相同。低电平信号VSN和GND电压信号均属于IC芯片的固有输出信号,将第一驱动信号设置为与低电平信号VSN相同,第二驱动信号设置为GND电压信号相同,从而可以直接采用IC芯片输出的信号,不需要再采用升压电路或降压电路来获得第一驱动信号和第二驱动信号。并且,将第一驱动信号设置为与低电平信号VSN相同,低电平信号VSN通常为-6V,-6V大于第一晶体管M1的拐点电压。
图8为本公开另一实施例中显示装置在LPWG模式的信号时序示意图。在一种实施方式中,向栅线提供第一驱动信号,可以包括,向栅线提供相互交替的第一驱动信号和第四驱动信号,第四驱动信号的电压与GND电压相同,如图8所示。
在LPWG模式下,各信号端采用图7所示信号时序时,第一晶体管M1一直处于负偏压状态,会加速第一晶体管M1的老化,影响显示装置的寿命。
通过向栅线提供相互交替的第一驱动信号和第四驱动信号,并且第四驱动信号的电压与GND电压相同,可以避免第一晶体管M1在LPWG模式下长时间处于负偏压状态,使得第一晶体管M1在LPWG模式间歇性地处于浮动(Floating)或0偏压工作状态,降低LPWG模式下第一晶体管M1的负偏压衰减,提高显示装置的寿命。
在一种实施方式中,如图8所示,显示装置的驱动方法还可以包括:以预设频率提供全驱信号,全驱信号与第一驱动信号一一对应,全驱信号位于对应的第一驱动信号期间内。
需要说明的是,全驱信号用来捕捉信号以实现手势唤醒。可以理解的是,显示装置在全驱信号期间来检测手势信号,将全驱信号设置为位于对应的第一驱动信号期间内,可以实现检测手势信号时,第一晶体管M1的漏电流较小,漏电噪声较小,避免漏电噪声对手势识别的影响。在非全驱信号期间,可以向栅线提供第四驱动信号,避免第一晶体管M1在LPWG模式下长时间处于负偏压状态,降低LPWG模式对显示装置寿命的影响。
示例性地,全驱信号位于对应的第一驱动信号期间内,可以理解为,全驱信号的开始时间晚于第一驱动信号的开始时间,全驱信号的结束时间早于第一驱动信号的结束时间。示例性地,全驱信号的开始时间与第一驱动信号的开始时间的时间差为Δt1,全驱信号的结束时间与第一驱动信号的结束时间的时间差为Δt2,Δt1=Δt2。这样可以进一步提高LPWG模式下手势识别的性能。
在一种实施方式中,如图6所示,显示装置还可以包括非显示区20,显示装置还包括栅驱动电路(GOA电路),GOA电路位于非显示区20,GOA电路的输出端Output与栅线Gate连接。也就是说,GOA电路的输出端Output向栅线Gate提供第一驱动信号。在这里,不对GOA电路的进行具体限定,只要GOA电路可以向栅线Gate提供如上文中的第一驱动信号即可。
图9为本公开一实施例中栅驱动电路的驱动方法的示意图。在一种实施方式中,显示装置包括数据线Data和GOA电路,GOA电路可以包括第二晶体管M2,第二晶体管M2的第二极与GOA电路的输出端Out连接。GOA电路的驱动方法应用于显示装置的LPWG模式,GOA电路的驱动方法可以包括:
S210、向第二晶体管的第一极提供第一驱动信号,第一驱动信号的电压小于第二驱动信号的电压,第二驱动信号为在低功耗手势唤醒模式向数据线提供的信号;
S220、向第二晶体管的栅电极提供第三驱动信号,以控制第二晶体管开启。
需要说明的是,如图1所示的GOA电路,在LPWG模式下,第二晶体管M2之外的的晶体管均处于关断状态。采用本公开实施例的GOA电路的驱动方法,在LPWG模式下,第二晶体管M2在第三驱动信号的控制下开启,第一驱动信号被提供至GOA电路的输出端Output。可以理解的是,GOA电路的输出端Output与栅线Gate连接,从而,实现了在LPWG模式下向栅线Gate提供第一驱动信号,第一驱动信号的电压小于数据线Data的第二驱动信号的电压,降低了显示区的第一晶体管M1的漏电流,避免了漏电噪声对LPWG功能的影响,保证了LPWG功能的正常工作。
在一个实施例中,如图1所示,第二晶体管M2的栅电极可以与触发信号端STV0连接,第二晶体管M2的第一极可以与第一电源端VGL连接,通过触发信号端STV0向第二晶体管M2的栅电极提供第一驱动信号,通过第一电源端VGL向第二晶体管M2的第一极提供第三驱动信号。
图10为本公开一实施例中显示装置在LPWG模式的信号时序示意图。在一种实施方式中,如图10所示,向第二晶体管M2的第一极持续提供第一驱动信号。示例性地,向第二晶体管M2的栅电极持续提供第三驱动信号,控制第二晶体管M2在LPWG模式持续开启,使得第一驱动信号被提供至输出端Output,实现向栅线Gate持续提供第一驱动信号。示例性地,触发信号端STV0持续输出第三驱动信号,由触发信号端STV0向第二晶体管M2的栅电极持续提供第三驱动信号。第一电源端VGL持续输出第一驱动信号,由第一电源端VGL向第二晶体管M2的第一极持续提供第一驱动信号。
向数据线Data持续提供第二驱动信号,向公共电极持续提供GND电压信号。
需要说明的是,在LPWG模式,显示装置会以预设频率输出全驱信号(Modulation信号),以捕捉手势信号来实现手势唤醒。在全驱信号写入时,各信号端随着全驱信号的写入而叠加输出全驱信号,如图10所示。因此,本公开实施例的GOA电路的驱动方法,在输出全驱信号时,触发信号端STV0输出的信号为第三驱动信号与全驱信号叠加后的信号,第一电源端VGL输出的信号为第一驱动信号与全驱信号叠加后的信号。从而,在输出全驱信号时,向第二晶体管M2的栅电极提供的信号为第三驱动信号与全驱信号叠加后的信号,向第二晶体管M2的第一极提供的信号为第一驱动信号与全驱信号叠加后的信号。
示例性地,为了使得第二晶体管M2在全驱信号期间保持开启,第三驱动信号与全驱信号叠加之后的信号能够控制第二晶体管M2开启。
在输出全驱信号时,向数据线Data提供的信号为第二驱动信号与全驱信号叠加后的信号,向公共电极提供的信号为GND电压信号与全驱信号叠加后的信号。
示例性地,在LPWG模式,GOA电路中的其它信号端,例如信号端VDS、信号端GCH、信号端CLK、信号端Reset、信号端VSD可以持续输出第一驱动信号,并且在显示装置输出全驱信号时,各信号端输出的信号为第一驱动信号与全驱信号叠加后的信号。示例性地,在LPWG模式,信号端VDS、信号端GCH、信号端CLK、信号端Reset、信号端VSD输出的信号可以与第一电源信号端VGL输出的信号相同。
图11为本公开另一实施例中显示装置在LPWG模式的信号时序示意图。在一种实施方式中,如图11所示,向第二晶体管M2的第一极提供相互交替的第一驱动信号和第四驱动信号,第四驱动信号的电压与GND电压相同,第二驱动信号的电压与GND电压相同。从而可以实现向栅线Gate提供相互交替的第一驱动信号和第四驱动信号。
示例性地,第一电源端VGL输出相互交替的第一驱动信号和第四驱动信号,由第一电源端VGL向第二晶体管M2的第一极提供相互交替的第一驱动信号和第四驱动信号。可以向第二晶体管M2的栅电极持续提供第三驱动信号,使得第二晶体管M2开启,向输出端Output提供第一电源端VGL的信号。
在一种实施方式中,如图11所示,向第二晶体管M2的第一极提供相互交替的第一驱动信号和第四驱动信号,向第二晶体管M2的栅电极提供相互交替的第三驱动信号和第四驱动信号,第四驱动信号的电压与GND电压相等,第三驱动信号的电压可以大于GND电压,第一驱动信号的电压可以小于GND电压。第三驱动信号与第一驱动信号一一对应,第三驱动信号的时间与第一驱动信号的时间相同。这样的方式,在向第二晶体管M2的第一极提供第四驱动信号时,向第二晶体管M2的栅电极也提供第四驱动信号,第四驱动信号的电压与GND电压相同。从而,可以避免第二晶体管M2在LPWG模式一直处于正偏压衰减状态,降低对第二晶体管M2性能的影响,保证了第二晶体管M2的寿命,降低LPWG模式下显示装置老化失效的风险。
示例性地,第三驱动信号的时间与第一驱动信号的时间相同,也就是说,第三驱动信号的开始时间与第一驱动信号的开始时间相同,第三驱动信号的结束时间与第一驱动信号的结束时间相同。
在一种实施方式中,驱动方法还可以包括:以预设频率提供全驱信号,全驱信号与第一驱动信号一一对应,全驱信号位于第一驱动信号期间内。从而,可以实现向栅线Gate提供的信号中,全驱信号位于第一驱动信号期间内。示例性地,全驱信号可以与第三驱动信号一一对应,全驱信号位于第三驱动信号期间内。
在一种实施方式中,显示装置可以包括IC芯片,IC芯片可以输出高电平信号VSP、低电平信号VSN和GND信号,VSP例如可以为6V,VSN例如可以为-6V,GND例如可以为0V。示例性地,第一驱动信号可以与低电平信号VSN相同,第三驱动信号可以与高电平信号VSP相同。高电平信号VSP属于IC芯片的固有输出信号,将第三驱动信号设置为与高电平信号VSP相同,可以直接采用IC芯片输出的信号,不需要再采用升压电路或降压电路来获得第三驱动信号。
在一种实施方式中,GOA电路可以采用如图1所示的11T1C电路。需要说明的是,GOA电路并不限于图1所示的电路,还可以采用其它形式的GOA电路,例如8T2C,只要电路中包括第二晶体管M2,并且第二晶体管M2的第二极与GOA电路的输出端连接,采用本公开实施例中的栅驱动电路的驱动方法均可以实现本实施例中的技术效果。在此不对GOA电路结构进行限制。
显示装置包括位于显示区的第一晶体管M1,第一晶体管M1的第一极与数据线Data连接,第一晶体管M1的栅电极与栅线Gate连接,第一晶体管M1的第二极与像素电极连接,栅驱动电路包括第二晶体管M2,第二晶体管M2的第二极与栅驱动电路的输出端Output连接,输出端Output与栅线Gate连接。在对显示装置进行NBTPS后,显示装置在LPWG模式下采用本公开任一实施例中的驱动方法,第一晶体管M1的漏电流相对于采用图3所示信号时序时第一晶体管M1的漏电流降低约两个数量级,大大降低了显示装置在LPWG模式下的噪声,提高了LPWG的性能。
需要说明的是,本公开实施例中的驱动方法,可以应用于非晶硅(a-Si)显示装置、低温多晶硅(LTPS)显示装置等显示装置。本公开实施例中的驱动方法,可以应用于液晶显示装置、OLED显示装置等类型的显示装置中。
本公开实施例还提供一种显示装置,采用本公开任一实施例中的显示装置的驱动方法进行驱动,或者,显示装置包括栅驱动电路,栅驱动电路采用本公开任一实施例中的栅驱动电路的驱动方法进行驱动。
显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
在本说明书的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本公开和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者多个该特征。在本公开的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本公开中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接,还可以是通信;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本公开中的具体含义。
在本公开中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度小于第二特征。
上文的公开提供了许多不同的实施方式或例子用来实现本公开的不同结构。为了简化本公开,上文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本公开。此外,本公开可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。
以上,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到其各种变化或替换,这些都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以权利要求的保护范围为准。

Claims (15)

1.一种显示装置的驱动方法,其特征在于,应用于所述显示装置的低功耗手势唤醒模式,所述显示装置包括显示区,所述显示区设置有第一晶体管、数据线、栅线和像素电极,所述栅线与所述第一晶体管的栅电极连接,所述数据线与所述第一晶体管的第一极连接,所述第一晶体管的第二极与所述像素电极连接,所述驱动方法包括:
向所述栅线提供第一驱动信号;
向所述数据线提供第二驱动信号,所述第一驱动信号的电压与所述第二驱动信号的电压不相同,所述第一驱动信号的电压与所述第二驱动信号的电压之差被配置为减小所述第一晶体管的漏电流。
2.根据权利要求1所述的驱动方法,其特征在于,所述第一驱动信号的电压小于所述第二驱动信号的电压。
3.根据权利要求1或2所述的驱动方法,其特征在于,向所述栅线持续提供所述第一驱动信号。
4.根据权利要求1或2所述的驱动方法,其特征在于,
向所述栅线提供相互交替的所述第一驱动信号和第四驱动信号,所述第四驱动信号的电压与GND电压相同。
5.根据权利要求4所述的驱动方法,其特征在于,还包括:
以预设频率提供全驱信号,所述全驱信号与所述第一驱动信号一一对应,所述全驱信号位于对应的所述第一驱动信号期间内。
6.根据权利要求5所述的驱动方法,其特征在于,所述第一驱动信号的电压与所述全驱信号的电压之和小于所述GND电压。
7.根据权利要求2所述的驱动方法,其特征在于,所述显示装置包括IC芯片,所述IC芯片能够输出高电平信号、低电平信号和GND电压,所述高电平信号、所述GND电压和所述低电平信号的电压值依次减小,所述第一驱动信号与所述低电平信号相同,所述第二驱动信号的电压与所述GND电压相同。
8.一种栅驱动电路的驱动方法,应用于显示装置的低功耗手势唤醒模式,所述显示装置包括数据线,所述栅驱动电路包括第二晶体管,所述第二晶体管的第二极与所述栅驱动电路的输出端连接,所述驱动方法包括:
向所述第二晶体管的第一极提供第一驱动信号,所述第一驱动信号的电压小于第二驱动信号的电压,所述第二驱动信号为在低功耗手势唤醒模式向所述数据线提供的信号;
向所述第二晶体管的栅电极提供第三驱动信号,以控制所述第二晶体管开启。
9.根据权利要求8所述的驱动方法,其特征在于,向所述第二晶体管的第一极持续提供所述第一驱动信号。
10.根据权利要求8所述的驱动方法,其特征在于,
向所述第二晶体管的第一极提供相互交替的所述第一驱动信号和第四驱动信号,所述第四驱动信号的电压与GND电压相同。
11.根据权利要求8-10中任一项所述的驱动方法,其特征在于,向所述第二晶体管的栅电极持续提供所述第三驱动信号。
12.根据权利要求10所述的驱动方法,其特征在于,
向所述第二晶体管的栅电极提供相互交替的所述第三驱动信号和第四驱动信号,所述第三驱动信号与所述第一驱动信号一一对应,所述第三驱动信号的时间与对应的所述第一驱动信号的时间相同。
13.根据权利要求10或12所述的驱动方法,其特征在于,还包括:
以预设频率提供全驱信号,所述全驱信号与所述第一驱动信号一一对应,所述全驱信号位于所述第一驱动信号期间内。
14.根据权利要求13所述的驱动方法,其特征在于,所述显示装置包括IC芯片,所述IC芯片能够输出高电平信号、低电平信号和GND电压,所述高电平信号、所述GND电压和所述低电平信号的电压值依次减小,所述第一驱动信号与所述低电平信号相同,所述第三驱动信号与所述高电平信号相同,所述第二驱动信号的电压与所述GND电压相同。
15.一种显示装置,其特征在于,采用权利要求1-14中任一项驱动方法。
CN202210074323.XA 2022-01-21 2022-01-21 显示装置的驱动方法、goa电路的驱动方法、显示装置 Active CN114464122B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210074323.XA CN114464122B (zh) 2022-01-21 2022-01-21 显示装置的驱动方法、goa电路的驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210074323.XA CN114464122B (zh) 2022-01-21 2022-01-21 显示装置的驱动方法、goa电路的驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN114464122A true CN114464122A (zh) 2022-05-10
CN114464122B CN114464122B (zh) 2024-02-06

Family

ID=81411353

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210074323.XA Active CN114464122B (zh) 2022-01-21 2022-01-21 显示装置的驱动方法、goa电路的驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN114464122B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1892773A (zh) * 2005-06-30 2007-01-10 Lg.菲利浦Lcd株式会社 发光装置
KR20080061823A (ko) * 2006-12-28 2008-07-03 엘지디스플레이 주식회사 능동형 유기전계발광소자를 이용한 디스플레이장치의바이어스 에이징 방법 및 에이징용 회로구조
CN107221300A (zh) * 2017-07-26 2017-09-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN110264946A (zh) * 2019-05-21 2019-09-20 合肥维信诺科技有限公司 一种像素电路和显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1892773A (zh) * 2005-06-30 2007-01-10 Lg.菲利浦Lcd株式会社 发光装置
KR20080061823A (ko) * 2006-12-28 2008-07-03 엘지디스플레이 주식회사 능동형 유기전계발광소자를 이용한 디스플레이장치의바이어스 에이징 방법 및 에이징용 회로구조
CN107221300A (zh) * 2017-07-26 2017-09-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN110264946A (zh) * 2019-05-21 2019-09-20 合肥维信诺科技有限公司 一种像素电路和显示装置

Also Published As

Publication number Publication date
CN114464122B (zh) 2024-02-06

Similar Documents

Publication Publication Date Title
US10978114B2 (en) Shift register unit, gate driving circuit, display device and driving method to reduce noise
US10643729B2 (en) Shift register and method of driving the same, gate driving circuit, and display device
CN107424577B (zh) 一种显示驱动电路、显示装置及其驱动方法
CN107657983B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US9887013B2 (en) Shift register unit, shift register, and display apparatus
CN108962154B (zh) 移位寄存器单元、阵列基板栅极驱动电路、显示器以及栅极驱动方法
US20190287446A1 (en) Shift register unit, driving method, gate drive circuit, and display device
WO2018209937A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US20140079175A1 (en) Shift Register Driving Apparatus And Display
US20140064439A1 (en) Shift Register Unit, Shift Register And Display Apparatus
US10380935B2 (en) Thin film transistor, array substrate, display panel and display device
US9865213B2 (en) Scan driver circuit for driving scanning lines of liquid crystal display
KR101129614B1 (ko) 표시장치를 구비한 전자장치
KR20090071024A (ko) 액정표시장치의 구동장치 및 그 구동방법
US11568781B2 (en) Display panel and display device
US11011247B2 (en) Source driving sub-circuit and driving method thereof, source driving circuit, and display device
TW201301238A (zh) 顯示裝置、液晶顯示裝置及驅動方法
CN110599977A (zh) 关机残影消除电路及显示装置
KR102507332B1 (ko) 게이트 구동부 및 이를 포함하는 표시장치
KR100481108B1 (ko) 표시 장치 및 그 구동 방법
CN114464122B (zh) 显示装置的驱动方法、goa电路的驱动方法、显示装置
CN113744681B (zh) 驱动方法和显示装置
CN112201213B (zh) 像素电路与显示装置
CN110619857B (zh) 驱动电路与显示装置
CN113763866A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant