CN112201213B - 像素电路与显示装置 - Google Patents
像素电路与显示装置 Download PDFInfo
- Publication number
- CN112201213B CN112201213B CN202011138267.9A CN202011138267A CN112201213B CN 112201213 B CN112201213 B CN 112201213B CN 202011138267 A CN202011138267 A CN 202011138267A CN 112201213 B CN112201213 B CN 112201213B
- Authority
- CN
- China
- Prior art keywords
- switch element
- gate
- switching element
- voltage
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Abstract
本发明提供像素电路及显示装置,包括第一开关元件、耦合电容、第二开关元件、存储电容、及液晶电容;第一开关元件的控制端与第一栅极线相连,第一开关元件的第一通路端与第一数据线相连,第二通路端与液晶电容的一端相连,并通过存储电容与公共电压线相连;耦合电容的一端与第一开关元件的第二通路端相连;第二开关元件的控制端与第二栅极线相连,其第一通路端与第二数据线相连,其第二通路端与耦合电容的另一端相连。本发明的像素电路及显示装置通过设置两个开关元件及耦合电容使得在下一帧时能提供较低的电压,从而能降低功耗。
Description
技术领域
本发明涉及显示领域,特别涉及一种像素电路与显示装置。
背景技术
由于液晶显示装置具有轻薄、节能、无辐射等诸多优点,目前广泛应用于电视、个人电脑、平板电脑、个人数字助理(PDA)、手机、数码相机等电子设备中。
如图1所示,现有的液晶显示装置一般包括栅极驱动器11、源极驱动器12和显示面板14。其中,显示面板14上设置有与栅极驱动器11相连的若干条栅极线G1-Gn、与源极驱动器12相连的若干条数据线D1-Dn以及由栅极线和数据线所限定出的若干个像素电路15,每一像素电路15包括一薄膜晶体管T1、一液晶电容Cl以及一存储电容Cst,薄膜晶体管T1的栅极与栅极线相连,源极与数据线相连,漏极与像素电极16相连。栅极驱动器11可依序输出栅极驱动信号至各条栅极线,而源极驱动器12可输出数据驱动信号至各条数据线,进而给相对应的像素电路15内的液晶电容Cl和存储电容Cst充电。现有的液晶显示装置的驱动方式通常包括帧反转方式、线反转方式和点反转方式。
虽然液晶显示装置低功耗的特点使得液晶显示装置仍然占据着一定的份额,但当前市场上显示器的竞争剧烈,如何实现更低功耗,以提高产品的竞争力成为目前亟待解决的技术问题。
发明内容
本发明的目的包括提供一种像素电路,以解决现有技术中功耗不够低的问题。
本发明提供一种像素电路,包括第一开关元件、耦合电容、第二开关元件、存储电容、及液晶电容;所述第一开关元件的控制端与第一栅极线相连,所述第一开关元件的第一通路端与第一数据线相连,所述第一开关元件的第二通路端与所述液晶电容的一端相连,并通过所述存储电容与公共电压线相连;所述耦合电容的一端与所述第一开关元件的第二通路端相连;所述第二开关元件的控制端与第二栅极线相连,所述第二开关元件的第一通路端与第二数据线相连,所述第二开关元件的第二通路端与所述耦合电容的另一端相连。
在一实施方式中,在所述第一栅极线输出高电平的第一栅极驱动信号时,所述第一开关元件导通,所述第一数据线提供高电平的第一数据信号;和/或在所述第二栅极线输出高电平的第二栅极驱动信号时,所述第二开关元件导通,所述第二数据线提供高电平的第二数据信号。
在一实施方式中,所述第一数据线在第一帧提供的第一数据信号的电压的绝对值大于在第二帧提供的第一数据信号的电压的绝对值。
在一实施方式中,所述第一栅极驱动信号的下降沿与所述第二栅极驱动信号的上升沿存在时间差。
在一实施方式中,所述第一数据线在第一帧提供的第一数据信号的电压的绝对值大于所述第二数据线在第一帧提供的第二数据信号的电压的绝对值。
在一实施方式中,所述第一栅极线在第一帧提供的第一栅极驱动信号的电压的绝对值大于第二栅极线在第一帧提供的第二栅极驱动信号的电压的绝对值。
在一实施方式中,所述第一栅极线在第一帧提供的第一栅极驱动信号的电压的绝对值大于在第二帧提供的第二栅极驱动信号的电压的绝对值。
在一实施方式中,所述第一开关元件与所述第二开关元件均为IGZO型TFT。
本发明还提供一种显示装置,所述显示装置包括上述的像素电路。
在一实施方式中,所述显示装置为A-SI型或LTPS型TFT液晶显示装置。
本发明的像素电路及显示装置通过设置两个开关元件及耦合电容,可有效驱动高电位液晶,且使得下一帧第一数据线可提供较低的电位,从而有效降低驱动功耗。
附图说明
图1为现有的液晶显示装置的像素电路的结构示意图。
图2为本发明一实施方式的像素电路的结构示意图。
图3为本发明一实施方式的栅极驱动信号及数据信号时序示意图。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的像素电路与显示装置其具体实施方式、方法、步骤、结构、特征及功效,详细说明如后。
有关本发明的前述及其他技术内容、特点与功效,在以下配合参考图式的较佳实施例的详细说明中将可清楚的呈现。通过具体实施方式的说明,当可对本发明为达成预定目的所采取的技术手段及功效得以更加深入且具体的了解,然而所附图式仅是提供参考与说明之用,并非用来对本发明加以限制。
图2为本发明一实施方式的像素电路的结构示意图。图3为本发明一实施方式的栅极驱动信号及数据信号时序示意图。如图2所示,本发明提供一种像素电路,包括第一开关元件T1、耦合电容Cp、第二开关元件T2、存储电容Cs、及液晶电容LC。
其中,第一开关元件T1的控制端与第一栅极线相连,第一开关元件T1的第一通路端与第一数据线相连,第一开关元件T1的第二通路端与液晶电容LC的一端相连,并通过存储电容Cs与公共电压线VCOM相连。耦合电容Cp的一端与第一开关元件T1的第二通路端相连。第二开关元件T2的控制端与第二栅极线G2相连,第二开关元件T2的第一通路端与第二数据线相连,第二开关元件T2的第二通路端与耦合电容Cp的另一端相连。
其中,耦合电容Cp的一端K通过导通的第一开关元件T1接收第一数据线D1提供的第一数据信号,且第一开关元件T1截止时,耦合电容Cp的另一端W通过导通的第二开关元件T2接收第二数据线D2提供的第二数据信号,耦合电容Cp由于耦合作用,K点的电位Vk由以下等式表示:Vk={CCp·
l(V1-V2)I+(CCs+CClc)·l(V1-V2)I+CCp·Vd1}/(CCp+CCs+CLC);其中,CCp为耦合电容Cp的电容值,CLC为液晶电容LC的电容值,CCs为存储电容Cs的电容值,l(V1-V2)I为第一数据线D1通过导通的第一开关元件T1输入的电压值V1与第二数据线D2通过导通的第二开关元件T2输入的电压值V2的差的绝对值。此时K点电位Vk远高于第一数据线D1提供的第一数据信号Vdl1的电压值Vd1,可有效驱动高电位液晶,且使得下一帧第一数据线D1可提供较低的电位,从而有效降低驱动功耗。
在本实施方式中,以第一栅极线与第二栅极线分别为显示面板上按阵列排序的第一条栅极线与第二条栅极线,第一数据线与第二数据线分别为显示面板上第一条数据线与第二条数据线为例进行说明,也就是说,以第一栅极线G1和第二栅极线G2、第一数据线D1和第二数据线D2为例进行说明,但本发明并不以此为限制,例如还可以是第一栅极线与第二栅极线为第三条栅极线与第四条栅极线,第一数据线与第二数据线为第三条数据线和第四条数据线等等。
在一实施方式中,第一开关元件T1与第二开关元件T2可以为同一种开关元件例如N型薄膜晶体管、P型薄膜晶体管等等,但第一开关元件T1与第二开关元件T2也可以为不同类型的晶体管。以下以第一开关元件T1与第二开关元件T2为N型IGZO型TFT为例进行说明。
请同时参考图2及图3。在一实施方式中,在第一栅极线G1输出高电平的第一栅极驱动信号Vgl1时,第一开关元件T1导通,第一数据线D1提供高电平的第一数据信号Vdl1,在第二栅极线G2输出高电平的第二栅极驱动信号Vgl2时,第二开关元件T2导通,第二数据线D2提供高电平的第二数据信号Vdl2。在其他实施方式中,还可以第一开关元件T1导通时,第一数据线D1提供低电平的第一数据信号Vdl1,在第二开关元件T2导通时,第二数据线D2提供高电平的第二数据信号Vdl2;或者可以第一开关元件T1导通时,第一数据线D1提供高电平的第一数据信号Vdl1,在第二开关元件T2导通时,第二数据线D2提供低电平的第二数据信号Vdl2等等。
在一实施方式中,第一数据线D1在第一帧提供的第一数据信号Vdl1的电压的绝对值大于在第二帧提供的第一数据信号Vdl1的电压的绝对值。
在一实施方式中,第一开关元件T1的导通时间与第二开关元件T2的导通时间存在时间差,例如在本实施方式中,第一栅极驱动信号Vgl1的下降沿与第二栅极驱动信号Vgl2的上升沿存在时间差,例如如图3所示的相差(T2-T1)。
在一实施方式中,第一数据线D1在第一帧提供的第一数据信号Vdl1的电压的绝对值大于第二数据线D2在第一帧提供的第二数据信号Vdl2的电压的绝对值,以进一步地减少功耗。
在一实施方式中,第一栅极线G1在第一帧提供的第一栅极驱动信号Vgl1的电压的绝对值大于在第二栅极线G2在第一帧提供的第二栅极驱动信号Vgl2的电压的绝对值。
在一实施方式中,第一栅极线G1在第一帧提供的第一栅极驱动信号Vgl1的电压的绝对值大于在第二帧提供的第二栅极驱动信号Vgl2的电压的绝对值。
请参考图2及图3,本发明一实施例的像素电路的工作原理如下:
在时刻T1之前,第一栅极驱动信号Vgl1为高电平,第二栅极驱动信号Vgl2为低电平,第一开关元件T1导通,高电平的第一数据信号Vdl1通过导通的第一开关元件T1给耦合电容Cp、存储电容Cs以及液晶电容Clc充电;
在时刻T1之后,时刻T2之前,第一栅极驱动信号Vgl1与第二栅极驱动信号Vgl2均为低电平,第一开关元件T1与第二开关元件T2均截止;
在时刻T2之后,时刻T3之前,第二栅极驱动信号Vgl2由低电平变为为高电平,第一栅极驱动信号Vgl1仍然为低电平,第二开关元件T2导通,高电平的第二数据信号Vdl2通过导通的第二开关元件T2给W点充电,此时由于耦合电容Cp的耦合作用,K点的电位被拉高,这样下一帧时,第一数据线D1可提供较低的电压,从而降低功耗。
本发明还提供一种显示装置,显示装置包括上述的像素电路。在一实施方式中,显示装置为A-SI型或LTPS型TFT液晶显示装置。
本发明的像素电路及显示装置通过设置两个开关元件T1/T2及耦合电容Cp,可有效驱动高电位液晶,且使得下一帧第一数据线D1可提供较低的电位,从而有效降低驱动功耗。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述所揭示的技术内容作出些许变更或修饰等,凡在本发明的精神和原则之内所作的任何修改、等同替换或改进等,均应包含在本发明的保护范围之内。
Claims (7)
1.一种像素电路,其特征在于,包括第一开关元件、耦合电容、第二开关元件、存储电容、及液晶电容;
所述第一开关元件的控制端与第一栅极线相连,所述第一开关元件的第一通路端与第一数据线相连,所述第一开关元件的第二通路端与所述液晶电容的一端相连,并通过所述存储电容与公共电压线相连;
所述耦合电容的一端与所述第一开关元件的第二通路端相连;
所述第二开关元件的控制端与第二栅极线相连,所述第二开关元件的第一通路端与第二数据线相连,所述第二开关元件的第二通路端与所述耦合电容的另一端相连;
其中,所述第一数据线在第一帧提供的第一数据信号的电压的绝对值大于所述第二数据线在第一帧提供的第二数据信号的电压的绝对值;所述第一数据线在第一帧提供的第一数据信号的电压的绝对值大于在第二帧提供的第一数据信号的电压的绝对值;所述第一开关元件的导通时间与所述第二开关元件的导通时间存在时间差,此时第一栅极驱动信号与第二栅极驱动信号均为低电平,所述第一开关元件与所述第二开关元件均截止;
其中,所述第一栅极线在第一帧提供的第一栅极驱动信号的电压的绝对值大于在第二帧提供的第二栅极驱动信号的电压的绝对值。
2.如权利要求1所述的像素电路,其特征在于,在所述第一栅极线输出高电平的第一栅极驱动信号时,所述第一开关元件导通,所述第一数据线提供高电平的第一数据信号;和/或在所述第二栅极线输出高电平的第二栅极驱动信号时,所述第二开关元件导通,所述第二数据线提供高电平的第二数据信号。
3.如权利要求1或2所述的像素电路,其特征在于,所述第一栅极驱动信号的下降沿与所述第二栅极驱动信号的上升沿存在时间差。
4.如权利要求1所述的像素电路,其特征在于,所述第一栅极线在第一帧提供的第一栅极驱动信号的电压的绝对值大于第二栅极线在第一帧提供的第二栅极驱动信号的电压的绝对值。
5.如权利要求1所述的像素电路,其特征在于,所述第一开关元件与所述第二开关元件均为IGZO型TFT。
6.一种显示装置,其特征在于,所述显示装置包括如权利要求1至5任一项所述的像素电路。
7.如权利要求6所述的显示装置,其特征在于,所述显示装置为A-SI型或LTPS型TFT液晶显示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011138267.9A CN112201213B (zh) | 2020-10-22 | 2020-10-22 | 像素电路与显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011138267.9A CN112201213B (zh) | 2020-10-22 | 2020-10-22 | 像素电路与显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112201213A CN112201213A (zh) | 2021-01-08 |
CN112201213B true CN112201213B (zh) | 2022-11-04 |
Family
ID=74010778
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011138267.9A Active CN112201213B (zh) | 2020-10-22 | 2020-10-22 | 像素电路与显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112201213B (zh) |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8378930B2 (en) * | 2004-05-28 | 2013-02-19 | Sony Corporation | Pixel circuit and display device having symmetric pixel circuits and shared voltage lines |
CN1770249A (zh) * | 2004-10-26 | 2006-05-10 | 财团法人工业技术研究院 | 可改善维持呈现型像素的像素等效电路及方法 |
KR101158899B1 (ko) * | 2005-08-22 | 2012-06-25 | 삼성전자주식회사 | 액정표시장치 및 이의 구동방법 |
JP2008191296A (ja) * | 2007-02-02 | 2008-08-21 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
TWI352233B (en) * | 2007-08-21 | 2011-11-11 | Au Optronics Corp | Liquid crystal display with a precharge circuit |
KR101538320B1 (ko) * | 2008-04-23 | 2015-07-23 | 삼성디스플레이 주식회사 | 표시 장치 |
CN201199736Y (zh) * | 2008-05-23 | 2009-02-25 | 上海广电光电子有限公司 | 有机发光显示器的像素电路 |
US8928644B2 (en) * | 2010-02-19 | 2015-01-06 | Semiconductor Energy Laboratory Co., Ltd. | Display device and method for driving display device |
CN104380368B (zh) * | 2012-07-31 | 2016-08-24 | 夏普株式会社 | 显示装置及其驱动方法 |
US9633599B2 (en) * | 2012-07-31 | 2017-04-25 | Sharp Kabushiki Kaisha | Pixel circuit, display device including the same and driving method of the display device |
CN102881256B (zh) * | 2012-10-12 | 2015-04-29 | 京东方科技集团股份有限公司 | 像素驱动电路、显示面板、显示装置和像素驱动方法 |
TWI609222B (zh) * | 2013-01-22 | 2017-12-21 | 友達光電股份有限公司 | 畫素陣列基板及液晶顯示面板 |
CN103413520B (zh) * | 2013-07-30 | 2015-09-02 | 京东方科技集团股份有限公司 | 像素驱动电路、显示装置和像素驱动方法 |
US9390654B2 (en) * | 2014-04-01 | 2016-07-12 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Pixel driving circuit and array substrate of OLED display and the corresponding display |
CN104064148B (zh) * | 2014-06-30 | 2017-05-31 | 上海天马微电子有限公司 | 一种像素电路、有机电致发光显示面板及显示装置 |
CN104537997B (zh) * | 2015-01-04 | 2017-09-22 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法和显示装置 |
CN105405424B (zh) * | 2015-12-16 | 2018-12-28 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、驱动电路、显示装置 |
-
2020
- 2020-10-22 CN CN202011138267.9A patent/CN112201213B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN112201213A (zh) | 2021-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10997936B2 (en) | Shift register unit, gate drive circuit and display device | |
US11011088B2 (en) | Shift register unit, driving method, gate drive circuit, and display device | |
US10497454B2 (en) | Shift register, operation method thereof, gate driving circuit and display device | |
US9685134B2 (en) | Shift register unit, gate driving circuit and display device | |
US10950323B2 (en) | Shift register unit, control method thereof, gate driving device, display device | |
US9886927B2 (en) | Display device, TFT substrate and GOA driving circuit | |
US20200020291A1 (en) | Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel | |
US10089948B2 (en) | Gate driver on array unit, related gate driver on array circuit, display device containing the same, and method for driving the same | |
US9898958B2 (en) | Shift register unit, shift register, gate driver circuit and display apparatus | |
US9779680B2 (en) | Shift register unit, gate driving circuit and display apparatus | |
US20190096307A1 (en) | Shift register unit and method for driving the same, gate driving circuit, array substrate and display apparatus | |
US20140064439A1 (en) | Shift Register Unit, Shift Register And Display Apparatus | |
WO2018209937A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
US10930361B2 (en) | Voltage control circuit, shift register unit and display device | |
US20200273419A1 (en) | Shift register unit and driving method thereof, gate drive circuit and display device | |
US20140079175A1 (en) | Shift Register Driving Apparatus And Display | |
US10553161B2 (en) | Gate driving unit, gate driving circuit, display driving circuit and display device | |
US11107381B2 (en) | Shift register and method for driving the same, gate driving circuit and display device | |
US20170278466A1 (en) | Shift register unit, method for driving the same, related gate driver circuit, and related semiconductor device | |
US20210225312A1 (en) | Shift register unit and driving method thereof, gate driving circuit and display device | |
US11568781B2 (en) | Display panel and display device | |
US10971102B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN112201213B (zh) | 像素电路与显示装置 | |
US11915655B2 (en) | Shift register unit, method for driving shift register unit, gate driving circuit, and display device | |
US10181303B2 (en) | Shift register circuit with two discharging modules |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |