CN1143478C - 在数字微波系统中同步传输本振频率的电路 - Google Patents

在数字微波系统中同步传输本振频率的电路 Download PDF

Info

Publication number
CN1143478C
CN1143478C CNB981057691A CN98105769A CN1143478C CN 1143478 C CN1143478 C CN 1143478C CN B981057691 A CNB981057691 A CN B981057691A CN 98105769 A CN98105769 A CN 98105769A CN 1143478 C CN1143478 C CN 1143478C
Authority
CN
China
Prior art keywords
signal
reference signal
time
distributing
input port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB981057691A
Other languages
English (en)
Other versions
CN1196623A (zh
Inventor
全敏植
金守福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1196623A publication Critical patent/CN1196623A/zh
Application granted granted Critical
Publication of CN1143478C publication Critical patent/CN1143478C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/24Automatic control of frequency or phase; Synchronisation using a reference signal directly applied to the generator

Abstract

一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,谐振器产生传输本振频率,该电路包括:第一和第二基准信号振荡器,第一和第二分配器,第一和第二射频信号发生器,第一基准信号振荡器、第一分配器和第一射频信号发生器都包括在一个模块中,而第二基准信号振荡器、第二分配器和第二射频信号发生器都包括在与模块不同的另一模块中。本发明的电路能够检查同频道的数字微波系统中同步传输本振频率所需的RF电缆连接是否正常。

Description

在数字微波系统中同步传输本振频率的电路
本发明涉及数字微波系统,更具体地说涉及在同频道的微波系统中同步传输本振频率的电路。
在新近的数字微波系统中,广泛地采用同频道来提高效率,其中一个信道的频率被分成垂直极化波模式(以下称为“V”)和水平极化波模式(以下称为“H”),每个数据以V和H模式装入,从而实现各自的功能。
当在同频道下操作的点对点微波系统中传输时,利用上述系统中采用的调制方法将基带信号调制成中频信号。变频器采用在V和H模式都具有良好频率稳定性和相位噪声特性的锁相介电谐振振荡器(以下称为“PLDRO”)作为本机振荡器,然后变频器提高中频信号的频率,并将它作为射频信号输出。上述输出的射频信号的V和H信号在进行功率放大之后,在OMT(直接式收发转换器)中被组合成一个信号。
同时,用于将传输本机振荡器的振荡频率同步的电路一般包括一个基准振荡器、一个相位比较器和一个回路滤波器,对应于V和HPLDRO。但是,上述电路的结构复杂,并且当V或H振荡器的一个基准信号振荡器出现异常时,可能产生系统的误动作。
在题为“同频道数字微波系统中将发射机的本振频率同步的电路”的朝鲜专利申请No.95-26430中提出了解决上述问题的技术,1995年8月24该专利转让给与本申请相同的受让人三星电子有限公司。上述同步电路包括如图1所示的用于同频道操作的两个模块100A和100B,并采用通过检测包括在模块100A和100B中的基准振荡器104和124的振荡信号,控制位于相对的模块中的偏置开关122和102的方法。
然后,如果用户有意操作偏置开关122和102,以便操作上述专利的单一信道的同步电路时,就会出现问题。此外,同步电路的每个模块应具有基准信号振荡控制口REFI和REFO,以及偏置开关控制口VI和VO,这些口通过RF电缆(图1中是四条电缆)相互连接,由此造成控制系统中的不利因素。另外,也不能检查RF电缆是否连接正常。
本发明的一个目的是提供一种高可靠性的在同频道的微波系统中同步传输本振频率的电路。
本发明的另一个目的是提供一种在同频道的微波系统中将传输本振频率分离成H和V模式,以及采用一种模式的一个本振频率将两种模式的所有本振频率同步的电路。
本发明的第三个目的是提供一种减少同频道的数字微波系统中同步传输本振频率所需的RF电缆数量的电路。
本发明的第四个目的是提供一种检查同频道的数字微波系统中同步传输本振频率所需的RF电缆连接是否正常的电路。
为了达到以上目的和其它目的,本发明提供了一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,该谐振器产生传输本振频率,该电路包括:振荡第一基准信号的第一基准信号振荡器;振荡第二基准信号的第二基准信号振荡器;第一分配器,用于第一次和第二次分配第一基准信号的功率,然后输出被分得的功率;第二分配器,用于第一次和第二次分配第二基准信号的功率,然后输出被分得的功率;第一射频信号发生器,用于检测第二次被分得的第二基准信号的输出电平,并根据检测结果,输出第一次被分得的第一基准信号或第二次被分得的第二基准信号,作为垂直极化波锁相介电谐振器振荡的第一射频信号;以及第二射频信号发生器,用于检测第二次被分得的第一基准信号的输出电平,并根据检测结果,输出第一次被分得的第二基准信号或第二次被分得的第一基准信号,作为水平极化波锁相介电谐振器振荡的第二射频信号;其中第一基准信号振荡器、第一分配器和第一射频信号发生器都包括在一个模块中,而第二基准信号振荡器、第二分配器和第二射频信号发生器都包括在与模块不同的另一模块中。
为了达到以上目的和其它目的,本发明提供了一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,该谐振器产生传输本振频率,该电路包括:第一模块,该模块包括第一分配信号输入口、第一分配信号输出口和第一射频信号输出口,用于产生垂直极化波锁相介电谐振器的同步振荡的第一射频信号;以及第二模块,该模块包括第二分配信号输入口、第二分配信号输出口和第二射频信号输出口,用于产生水平极化波锁相介电谐振器的同步振荡的第二射频信号;其中第一模块包括:第一基准信号振荡器,用于振荡第一基准信号;第一偏置开关,用于在给定控制下有选择地切换第一基准信号振荡器的振荡操作所需的第一电源,并将切换的电源输出给第一基准信号振荡器;第一分配器,用于第一次和第二次分配第一基准信号的功率,并输出被分得的功率;以及第一射频信号发生器,用于检测通过第一分配信号输入口提供的信号的输出电平,根据检测结果控制第一偏置开关,和通过第一射频信号输出口输出第一次被分得的第一基准信号或通过第一分配信号输入口提供的信号中的一种信号,作为第一射频信号,第二模块包括:第二基准信号振荡器,用于振荡第二基准信号;第二偏置开关,用于在给定控制下有选择地切换第二基准信号振荡器的振荡操作所需的第二电源,并将切换的电源输出给第二基准信号振荡器;第二分配器,用于第一次和第二次分配第二基准信号的功率,并输出被分得的功率;以及第二射频信号发生器,用于检测通过第二分配信号输入口提供的信号的输出电平,根据检测结果控制第二偏置开关,和通过第二射频信号输出口输出第一次被分得的第二基准信号或通过第二分配信号输入口提供的信号中的一种信号,作为第二射频信号;其中第二次被分得的第一基准信号通过第一分配信号输出口提供给第二分配信号输入口,而第二次被分得的第二基准信号通过第二分配信号输出口提供给第一分配信号输出口。
为了达到以上目的和其它目的,本发明提供了一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,该谐振器产生传输本振频率,该电路包括:第一模块,该模块包括第一分配信号输入口、第一分配信号输出口和第一射频信号输出口,用于产生垂直极化波锁相介电谐振器的同步振荡的第一射频信号;以及第二模块,该模块包括第二分配信号输入口、第二分配信号输出口和第二射频信号输出口,用于产生水平极化波锁相介电谐振器的同步振荡的第二射频信号;其中第一模块包括:第一基准信号振荡器,用于振荡第一基准信号;第一偏置开关,用于在给定控制下有选择地切换第一基准信号振荡器的振荡操作所需的第一电源,并将切换的电源输出给第一基准信号振荡器;第一分配器,用于第一次和第二次分配第一基准信号的功率,并通过第一分配信号输出口输出第二次被分得的第一基准信号;第一射频信号发生器,用于检测通过第一分配信号输入口提供的信号的输出电平,根据检测结果控制第一偏置开关,和通过第一射频信号输出口输出第一次被分得的第一基准信号或通过第一分配信号输入口提供的信号中的一种信号,作为第一射频信号;连接在第一分配器和第一分配信号输出口之间的第一直流电压施加单元,用于向第二次被分得的第一基准信号施加直流电压;以及连接在第一分配信号输入口和第一射频信号发生器之间的第一直流电压提取单元,用于提取包括在第二次被分得的第二基准信号中的直流电压,第二模块包括:第二基准信号振荡器,用于振荡第二基准信号;第二偏置开关,用于在给定控制下有选择地切换第二基准信号振荡器的振荡操作所需的第二电源,并将切换的电源输出给第二基准信号振荡器;第二分配器,用于第一次和第二次分配第二基准信号的功率,并通过第二分配信号输出口输出第二次被分得的第二基准信号;第二射频信号发生器,用于检测通过第二分配信号输入口提供的信号的输出电平,根据检测结果控制第二偏置开关,和通过第二射频信号输出口输出第一次被分得的第二基准信号或通过第二分配信号输入口提供的信号中的一种信号,作为第二射频信号;连接在第二分配器和第二分配信号输出口之间的第二直流电压施加单元,用于向第二次被分得的第二基准信号施加直流电压;以及连接在第二分配信号输入口和第二射频信号发生器之间的第二直流电压提取单元,用于提取包括在第二次被分得的第一基准信号中的直流电压,其中第二次被分得的第一基准信号通过连接在第一分配信号输出口和第二分配信号输入口之间的第一射频电缆,提供给第二分配信号输入口,而第二次被分得的第二基准信号通过连接在第二分配信号输出口和第一分配信号输入口之间的第二射频电缆,提供给第一分配信号输出口。
通过阅读以下结合附图所作的描述,本发明的其它目的和优点将看得很清楚,在附图中相同的参考符号表示相同或类似的部件,其中:
图1表示现有技术的在数字微波系统中同步传输本振频率的电路的结构;
图2表示本发明的在数字微波系统中同步传输本振频率的电路的结构;以及
图3是表示图2所示同步传输本振频率的电路的详细的电路图。
下面参照附图具体描述本发明的最佳实施例。
在附图中,相同的参考符号用来表示具有相同功能的相同或类似的部件。此外在以下描述中,例如电路和频率的具体的数字仅仅是为了更好地理解本发明。然而对本领域的一般技术人员来说,没有这些细节也是可以的。在以下描述中,将省略对已知功能和实现本发明的目的所不必要的结构的描述。
图2表示本发明的在数字微波系统中同步传输本振频率的电路的结构,该电路包括两个模块200A和200B,用于同步V本振频率和H本振频率,作为V PLDRO 2和H PLDRO 12的输出,它们与图1所示的现有技术的电路类似。本发明的第一模块200A是一个V模式传输本振频率同步电路,提供第一射频信号,执行V PLDRO 2的同步振荡操作,而本发明的第二模块200B是一个H模式传输本振频率同步电路,提供第二射频信号,执行H PLDRO 12的同步振荡操作。在这种情况下,第一模块200A和第二模块200B包括执行相同功能的部件。
参照图2,本发明的同步电路同时向V PLDRO 2和H PLDRO 12施加在一个模块中产生的射频基准信号,这与图1所示的现有技术的同步电路类似。例如,当操作第一模块200A的基准信号振荡器(OSC)204从而输出基准信号时,具有相同功率的基准信号提供给第一模块200A的组合器216和第二模块200B的组合器236,其结果是同时向VPLDRO 2和H PLDRO 12施加基准信号。因此,即使一个模块中的基准信号振荡器出现故障,另一个模块中的基准信号振荡器也能提供基准信号。结果,V PLDRO 2和H PLDRO 12正常地振荡传输本振频率。
由于本发明与现有技术的不同的特征,所以第一模块200A和第二模块200B分别包括分配信号输入口REFcIN、分配信号输出口REFcOUT和射频信号输出口RFOUT,每个模块仅通过两条电缆相互连接。这就是说,第一模块200A的分配信号输入口REFcIN和第二模块200B的分配信号输出口REFcOUT通过一条电缆互连,而第一模块200A的分配信号输出口REFcOUT和第二模块200B的分配信号输入口REFcIN通过另一条电缆互连。如上所述,即使第一模块200A和第二模块200B仅通过两条电缆互连,本发明的同步电路也能使两个VPLDRO 2和H PLDRO 12以出现在一个模块中的基准信号振荡。这种振荡操作是由于同步电路中的每个模块在另一模块的基准信号振荡器振荡以后,检测通过RF电缆输入的信号,并根据上述检测的结果控制模块的偏置开关。
用于控制提供给第一模块200A的基准信号振荡器204的电源Vcc的偏置开关202具有电平检测器210、放大器(AMP)212和比较器(COMP)214,其开关操作由上述部件的检测结果控制。电平检测器210检测由第二模块200B的基准信号振荡器224振荡的信号是否通过分配信号输入口REFcIN输入和是否被第二分配器208分配。当通过分配信号输入口REFcIN无信号输入时,即当第二模块200B的基准信号振荡器224不振荡时,比较器214使偏置开关202导通,并控制施加振荡基准信号振荡器204的振荡操作所需的电源Vcc。当通过分配信号输入口REFcIN有信号输入时,即当第二模块200B的基准信号振荡器224振荡时,比较器214使偏置开关202截止,并控制不施加振荡基准信号振荡器204的振荡操作所需的电源Vcc。
用于控制提供给第二模块200B的基准信号振荡器224的电源Vcc的偏置开关222具有电平检测器230、放大器(AMP)232和比较器(COMP)234,其开关操作由上述部件的检测结果控制。电平检测器230检测由第一模块200A的基准信号振荡器204振荡的信号是否通过分配信号输入口REFcIN输入和是否被第二分配器228分配。当通过分配信号输入口REFcIN无信号输入时,即当第一模块200A的基准信号振荡器204不振荡时,比较器234使偏置开关222导通,并控制施加振荡基准信号振荡器224的振荡操作所需的电源Vcc。当通过分配信号输入口REFcIN有信号输入时,即当第一模块200A的基准信号振荡器204振荡时,比较器234使偏置开关222截止,并控制不施加振荡基准信号振荡器224的振荡操作所需的电源Vcc。
本发明的同步电路采用的方法是同步电路的每个模块在由另一模块的基准信号振荡器振荡以后,检测通过RF电缆输入的信号,并根据检测的结果控制模块的偏置开关。在这种情况下,应注意的是本发明的同步电路与现有技术不同,本发明将连接同步电路的每个模块的RF电缆数目减少到2。
此外,根据本发明的特征,可以检查连接每个模块的RF电缆是否出现不正常状态。这时,检查的结果可用电缆告警了表示,是否存在不正常状态可从发光二极管(LED)的驱动状态来检查,该发光二极管用于检查模块中的基准信号振荡器是否被驱动。对RF电缆是否存在不正常状态的检测是由每个模块中的分配信号输出口REFcOUT的前端和分配信号输入口REFcIN的前端的直流电压施加单元219和239以及直流电压提取单元220和240完成的。直流电压施加单元219和239向由第一分配器206和226分得的信号施加给定的直流电压V,直流电压提取单元220和240通过RF电缆提取直流电压施加单元219和239施加的直流电压。因此,直流电压提取单元220和240可以检测RF电缆是否正常。此外,检测结果可由外部的电缆告警表示。
图3是表示图2所示同步传输本振频率的电路的详细的电路图,更具体地说表示第一模块200A的详细电路。应注意的是,图3的结构也适用于第二模块200B,只是参考号不同罢了。
在图2和图3中,参考号202和222表示偏置开关,用来接通/关断提供给基准信号振荡器(OSC)204和224的电源Vcc,并包括晶体管Q1和Q2,电阻R5和R6。偏置开关202和222接通/关断提供给相反的模块中的基准信号振荡器224和204的电源Vcc,这取决于基准信号振荡器204和224操作是否正常。
如果第一模块200A的偏置开关202接通,那么基准信号振荡器204操作正常,由基准信号振荡器204振荡的信号经过第一分配器206、组合器216和放大器218输出,作为振荡V PLDRO 2的第一射频信号RF1。通过第一模块200A的分配信号输出口REFcOUT和第二模块200B的分配信号输入口REFcIN被第二分配器228分配以后,被第一分配器206分配的信号提供给电平检测器230和转换器236。电平检测器230检测由第二分配器228分配的信号的电平,放大器232放大电平检测器230检测的结果,并输出该放大的结果。然后,比较器234输入放大器232的输出,把输入的输出与给定基准电压进行比较,并输出比较结果。这时,根据输入的基准信号振荡器204的振荡信号,比较器234输出低电平的比较结果。
因此,根据低电平的比较结果,偏置开关222关断,基准信号振荡器224不振荡基准信号,由第二基准信号振荡器224振荡的基准信号不提供给比较器236。这时,由于被第二分配器228分配的信号,即由基准信号振荡器204振荡的基准信号,提供给比较器236,所以通过放大器238施加作为H PLDRO 12振荡的第二射频信号RF2的基准信号。
振荡器204是振荡基准信号的振荡器,根据通过偏置开关202施加的电压Vcc,振荡基准信号RF,该信号用于同步V PLDRO 2和H PLDRO12的本振频率。分配器206是第一分配器,将来自基准信号振荡器204和224的基准信号RF分配给第二模块200B中的组合器216和第二分配器228。第一分配器206是不平衡Wilkinson分配器,将施加给组合器216的信号功率和施加给第二分配器228的信号功率分成2比3的比例。第二分配器208也是不平衡Wilkinson分配器,将来自第二模块200B中的第一分配器器206的信号功率分配给电平检测器210和组合器216。分配给电平检测器210和分配给组合器216的信号功率之比为2∶3。因此,被第一分配器206分配的施加给组合器216的信号功率等于被第一分配器206和第二模块200B中的第二分配器228分配以后施加给第二模块200B的组合器236的信号功率。参考号216表示Wilkinson组合器。组合器216具有对第一分配器206的信号或第二分配器208的信号起输入隔离作用的特征。放大器218进行适当的放大,组合器216的输出作为第一射频基准信号RF1提供给VPLDRO 2。
电平检测器210由肖特基二极管D2构成。电平检测器210将来自第二分配器208的信号变成直流电压,并将转换的电压输出至直流电压放大器212。直流电压放大器212包括两路运算放大器U3A和U3B。直流电压放大器212将来自电平检测器210的直流电压放大到适当的幅度,然后将放大的电压输出至比较器214。参考号214是包括运算放大器U3C的比较器。比较器214将直流电压放大器212中放大的信号与非反相端(+)的电压进行比较,并输出高电平或低电平信号。当直流电压放大器212的输出电压大于非反相端(+)的电压2时,比较器214输出低电平。反之,当直流电压放大器212的输出电压小于非反相端(+)的电压2时,比较器214输出高电平。上述低电平信号使偏置开关202关断,而高电平信号使偏置开关202接通。上述非反相端(+)的电压是根据和5伏电压串联的电阻R7与可变电阻VR之比分得的电压({VR/VR+VR}×5V)。
参考号219是直流电压施加单元,包括连接在第一分配器206和分配信号输出口REFcOUT之间的电容C23,与电容C23并联的串接电阻R20,和电感L12。在这种情况下,由于通过电阻R20施加串联电压,所以包括5伏直流电压的信号和由第一分配器206分得的信号在分配信号输出口REFcOUT输出。参考号220是直流电压提取单元,包括连接在第二分配器208和分配信号输入口REFcIN之间的电容C18,和电感L7,该电感的一端与分配信号输入口REFcIN相连。直流电压提取单元220提取包括在通过分配信号输入口REFcIN施加的信号中的直流电压分量,并输出表示提取结果的电缆告警信号。在这种情况下,当基准信号振荡器操作正常时,RF电缆状态正常,提取直流电压装置,当RF电缆状态不正常时,不提取直流电压装置。
从以上描述可以清除地看出,本发明可以处理水平极化波模式或垂直极化波模式的一个基准信号振荡器的输出信号,同时将V和H锁相介电谐振器同步,因此当一个基准信号振荡器操作不正常时,可自动切换另一个振荡器。由于进行上述操作的本发明的模块仅用两条电缆互连,所以本发明适用于这样的条件,即在采用具有单一频道的同步电路的情况下能够移去仅两条外部电缆。同样,在采用具有同频道的同步电路的情况下,可以通过告警信号检测电缆的连接状态,以及检测基准信号振荡器的驱动状态。
以上结合具体实施例描述了本发明,但是应理解,这一切都不构成对本发明的限制。对本领域的一般技术人员来说,在不脱离本发明的精神和范围的前提下,可做各种修改和改进。

Claims (17)

1.一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,所述谐振器产生传输本振频率,所述电路包括:
第一基准信号振荡器,用于振荡第一基准信号;
第二基准信号振荡器,用于振荡第二基准信号;
第一分配器,用于第一次和第二次分配所述第一基准信号的功率,并输出被分得的功率;
第二分配器,用于第一次和第二次分配所述第二基准信号的功率,并输出被分得的功率;
第一射频信号发生器,用于检测所述第二次被分得的第二基准信号的输出电平,并根据检测结果,输出所述第一次被分得的第一基准信号或所述第二次被分得的第二基准信号,作为所述垂直极化波锁相介电谐振器振荡的第一射频信号;以及
第二射频信号发生器,用于检测所述第二次被分得的第一基准信号的输出电平,并根据检测结果,输出所述第一次被分得的第二基准信号或所述第二次被分得的第一基准信号,作为所述水平极化波锁相介电谐振器振荡的第二射频信号;
其中所述第一基准信号振荡器、所述第一分配器和所述第一射频信号发生器都包括在一个模块中,而所述第二基准信号振荡器、所述第二分配器和所述第二射频信号发生器都包括在与所述模块不同的另一模块中。
2.根据权利要求1的电路,其特征在于所述第一射频信号发生器包括:
电平检测器,用于检测所述第二次被分得的第二基准信号的输出电平;
比较器,用于把由所述电平检测器检测的输出与预定的基准电压进行比较,并将比较结果作为有选择地控制所述第一基准信号振荡器的振荡操作的信号输出;以及
组合器,用于把所述第一次被分得的第一基准信号与所述第二次被分得的第二基准信号组合,并将组合结果作为所述第一射频信号输出。
3.根据权利要求2的电路,其特征在于还包括:
分配器,用于将所述第二次被分得的第二基准信号的功率分配给所述电平检测器和所述组合器。
4.根据权利要求1的电路,其特征在于所述第二射频信号发生器包括:
电平检测器,用于检测所述第二次被分得的第一基准信号的输出电平;
比较器,用于把由所述电平检测器检测的输出与预定的基准电压进行比较,并将比较结果作为有选择地控制所述第二基准信号振荡器的振荡操作的信号输出;以及
组合器,用于把所述第一次被分得的第二基准信号与所述第二次被分得的第一基准信号组合,并将组合结果作为所述第二射频信号信号输出。
5.根据权利要求4的电路,其特征在于还包括:
分配器,用于将所述第二次被分得的第一基准信号的功率分配给所述电平检测器和所述组合器。
6.一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,所述谐振器产生传输本振频率,所述电路包括:
第一模块,该模块包括第一分配信号输入口、第一分配信号输出口和第一射频信号输出口,用于产生所述垂直极化波锁相介电谐振器的同步振荡的第一射频信号;以及
第二模块,该模块包括第二分配信号输入口、第二分配信号输出口和第二射频信号输出口,用于产生所述水平极化波锁相介电谐振器的同步振荡的第二射频信号;
其中所述第一模块包括:
第一基准信号振荡器,用于振荡第一基准信号;
第一偏置开关,用于在给定控制下有选择地切换所述第一基准信号振荡器的振荡操作所需的第一电源,并将切换的电源输出给所述第一基准信号振荡器;
第一分配器,用于第一次和第二次分配所述第一基准信号的功率,并输出被分得的功率;以及
第一射频信号发生器,用于检测通过所述第一分配信号输入口提供的信号的输出电平,根据检测结果控制所述第一偏置开关,和通过所述第一射频信号输出口输出所述第一次被分得的第一基准信号或通过所述第一分配信号输入口提供的信号中的一种信号,作为所述第一射频信号,
所述第二模块包括:
第二基准信号振荡器,用于振荡第二基准信号;
第二偏置开关,用于在给定控制下有选择地切换所述第二基准信号振荡器的振荡操作所需的第二电源,并将切换的电源输出给所述第二基准信号振荡器;
第二分配器,用于第一次和第二次分配所述第二基准信号的功率,并输出被分得的功率;以及
第二射频信号发生器,用于检测通过所述第二分配信号输入口提供的信号的输出电平,根据检测结果控制所述第二偏置开关,和通过所述第二射频信号输出口输出所述第一次被分得的第二基准信号或通过所述第二分配信号输入口提供的信号中的一种信号,作为所述第二射频信号;
其中所述第二次被分得的第一基准信号通过所述第一分配信号输出口提供给所述第二分配信号输入口,而所述第二次被分得的第二基准信号通过所述第二分配信号输出口提供给所述第一分配信号输出口。
7.根据权利要求6的电路,其特征在于所述第一射频信号发生器包括:
电平检测器,用于检测通过所述第一分配信号输入口输入的所述第二次被分得的第二基准信号的输出电平;
比较器,用于把由所述电平检测器检测的输出与预定的基准电压进行比较,并将比较结果作为有选择地控制所述第一偏置开关的切换操作的信号输出;以及
组合器,用于把所述第一次被分得的第一基准信号与通过所述第一分配信号输入口输入的所述第二次被分得的第二基准信号组合,并将组合结果作为所述第一射频信号通过所述第一分配信号输出口输出。
8.根据权利要求7的电路,其特征在于还包括:
分配器,用于将通过所述第一分配信号输入口输入的所述第二次被分得的第二基准信号的功率分配给所述电平检测器和所述组合器。
9.根据权利要求6的电路,其特征在于所述第二射频信号发生器包括:
电平检测器,用于检测通过所述第二分配信号输入口输入的所述第二次被分得的第一基准信号的输出电平;
比较器,用于把由所述电平检测器检测的输出与预定的基准电压进行比较,并将比较结果作为有选择地控制所述第二偏置开关的切换操作的信号输出;以及
组合器,用于把所述第一次被分得的第二基准信号与通过所述第二分配信号输入口输入的所述第二次被分得的第一基准信号组合,并将组合结果作为所述第二射频信号通过所述第二分配信号输出口输出。
10.根据权利要求9的电路,其特征在于还包括:
分配器,用于将通过所述第二分配信号输入口输入的所述第二次被分得的第一基准信号的功率分配给所述电平检测器和所述组合器。
11.一种用于同频道数字微波系统中同步水平和垂直极化波锁相介电谐振器的电路,所述谐振器产生传输本振频率,所述电路包括:
第一模块,该模块包括第一分配信号输入口、第一分配信号输出口和第一射频信号输出口,用于产生所述垂直极化波锁相介电谐振器的同步振荡的第一射频信号;以及
第二模块,该模块包括第二分配信号输入口、第二分配信号输出口和第二射频信号输出口,用于产生所述水平极化波锁相介电谐振器的同步振荡的第二射频信号;
其中所述第一模块包括:
第一基准信号振荡器,用于振荡第一基准信号;
第一偏置开关,用于在给定控制下有选择地切换所述第一基准信号振荡器的振荡操作所需的第一电源,并将切换的电源输出给所述第一基准信号振荡器;
第一分配器,用于第一次和第二次分配所述第一基准信号的功率,并通过所述第一分配信号输出口输出第二次被分得的第一基准信号;
第一射频信号发生器,用于检测通过所述第一分配信号输入口提供的信号的输出电平,根据检测结果控制所述第一偏置开关,和通过所述第一射频信号输出口输出所述第一次被分得的第一基准信号或通过所述第一分配信号输入口提供的信号中的一种信号,作为所述第一射频信号;
连接在所述第一分配器和所述第一分配信号输出口之间的第一直流电压施加单元,用于向所述第二次被分得的第一基准信号施加直流电压;以及
连接在所述第一分配信号输入口和所述第一射频信号发生器之间的第一直流电压提取单元,用于提取包括在所述第二次被分得的第二基准信号中的直流电压,
所述第二模块包括:
第二基准信号振荡器,用于振荡第二基准信号;
第二偏置开关,用于在给定控制下有选择地切换所述第二基准信号振荡器的振荡操作所需的第二电源,并将切换的电源输出给所述第二基准信号振荡器;
第二分配器,用于第一次和第二次分配所述第二基准信号的功率,并通过所述第二分配信号输出口输出第二次被分得的第二基准信号;
第二射频信号发生器,用于检测通过所述第二分配信号输入口提供的信号的输出电平,根据检测结果控制所述第二偏置开关,和通过所述第二射频信号输出口输出所述第一次被分得的第二基准信号或通过所述第二分配信号输入口提供的信号中的一种信号,作为所述第二射频信号;
连接在所述第二分配器和所述第二分配信号输出口之间的第二直流电压施加单元,用于向所述第二次被分得的第二基准信号施加直流电压;以及
连接在所述第二分配信号输入口和所述第二射频信号发生器之间的第二直流电压提取单元,用于提取包括在所述第二次被分得的第一基准信号中的直流电压,
其中所述第二次被分得的第一基准信号通过连接在所述第一分配信号输出口和所述第二分配信号输入口之间的第一射频电缆,提供给所述第二分配信号输入口,而所述第二次被分得的第二基准信号通过连接在所述第二分配信号输出口和所述第一分配信号输入口之间的第二射频电缆,提供给所述第一分配信号输出口。
12.根据权利要求11的电路,其特征在于所述第一射频信号发生器包括:
电平检测器,用于检测通过所述第一分配信号输入口输入的所述第二次被分得的第二基准信号的输出电平;
比较器,用于把由所述电平检测器检测的输出与预定的基准电压进行比较,并将比较结果作为有选择地控制所述第一偏置开关的切换操作的信号输出;以及
组合器,用于把所述第一次被分得的第一基准信号与通过所述第一分配信号输入口输入的所述第二次被分得的第二基准信号组合,并将组合结果作为所述第一射频信号通过所述第一分配信号输出口输出。
13.根据权利要求12的电路,其特征在于还包括:
分配器,用于将通过所述第一分配信号输入口输入的所述第二次被分得的第二基准信号的功率分配给所述电平检测器和所述组合器。
14.根据权利要求11至13之一的电路,其特征在于所述第一直流电压提取单元提取包括在施加到所述第一分配信号输入口的所述第二次被分得的第二基准信号中的直流电压,并检测所述第一射频电缆工作是否正常。
15.根据权利要求11的电路,其特征在于所述第二射频信号发生器包括:
电平检测器,用于检测通过所述第二分配信号输入口输入的所述第二次被分得的第一基准信号的输出电平;
比较器,用于把由所述电平检测器检测的输出与预定的基准电压进行比较,并将比较结果作为有选择地控制所述第二偏置开关的切换操作的信号输出;以及
组合器,用于把所述第一次被分得的第二基准信号与通过所述第二分配信号输入口输入的所述第二次被分得的第一基准信号组合,并将组合结果作为所述第二射频信号通过所述第二分配信号输出口输出。
16.根据权利要求15的电路,其特征在于还包括:
分配器,用于将通过所述第二分配信号输入口输入的所述第二次被分得的第一基准信号的功率分配给所述电平检测器和所述组合器。
17.根据权利要求11、15或16的电路,其特征在于所述第二直流电压提取单元提取包括在施加到所述第二分配信号输入口的所述第二次被分得的第一基准信号中的直流电压,并检测所述第二射频电缆工作是否正常。
CNB981057691A 1997-03-20 1998-03-20 在数字微波系统中同步传输本振频率的电路 Expired - Fee Related CN1143478C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR9471/1997 1997-03-20
KR9471/97 1997-03-20
KR1019970009471A KR100206476B1 (ko) 1997-03-20 1997-03-20 디지털 마이크로웨이브 시스템에서 송신용 국부발진주파수를 동기화시키기 위한 회로

Publications (2)

Publication Number Publication Date
CN1196623A CN1196623A (zh) 1998-10-21
CN1143478C true CN1143478C (zh) 2004-03-24

Family

ID=19500189

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB981057691A Expired - Fee Related CN1143478C (zh) 1997-03-20 1998-03-20 在数字微波系统中同步传输本振频率的电路

Country Status (3)

Country Link
US (1) US5982242A (zh)
KR (1) KR100206476B1 (zh)
CN (1) CN1143478C (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6058294A (en) * 1998-03-24 2000-05-02 Microchip Technology Incorporated Adjustable frequency stabilizing internal chip capacitor system
KR100662611B1 (ko) * 2005-01-31 2007-01-02 삼성전자주식회사 바이어스 스위칭과 출력 버퍼의 멀티플렉싱을 이용한이중대역 전압제어 발진기
US7433657B2 (en) * 2005-11-08 2008-10-07 Matsushita Electric Industrial Co., Ltd. Apparatus and method for dynamically clocking a loop filter in a digital communications device
JP4627748B2 (ja) * 2006-08-31 2011-02-09 株式会社日立国際電気 交差偏波対応の伝送方法
TW201316709A (zh) * 2011-10-12 2013-04-16 Transystem Inc 具一擴充模組之多重輸入多重輸出的無線通信系統
TWI439066B (zh) * 2012-02-15 2014-05-21 Transystem Inc 多重輸入多重輸出無線通訊系統之擴充模組
US9490826B1 (en) * 2015-08-19 2016-11-08 Qualcomm Incorporated Methods and apparatus for synchronizing frequency dividers using a pulse swallowing technique
FR3086132B1 (fr) * 2018-09-19 2020-10-09 Commissariat Energie Atomique Dispositif de synthese de frequence a rang de multiplication eleve

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4025874A (en) * 1976-04-30 1977-05-24 Rockwell International Corporation Master/slave clock arrangement for providing reliable clock signal
NL8203921A (nl) * 1982-10-11 1984-05-01 Philips Nv Multipel redundant kloksysteem, bevattende een aantal onderling synchroniserende klokken, en klokschakeling voor gebruik in zo een kloksysteem.
US4598257A (en) * 1983-05-31 1986-07-01 Siemens Corporate Research & Support, Inc. Clock pulse signal generator system
NL8902562A (nl) * 1989-10-16 1991-05-16 Stichting Tech Wetenschapp Gekoppelde-oscillatorschakeling.
KR960015678B1 (ko) * 1990-10-23 1996-11-20 세이꼬 엡슨 가부시끼가이샤 전압 제어형 발진 회로 및 위상 동기 회로
US5059926A (en) * 1991-03-13 1991-10-22 Motorola, Inc. Frequency synchronization apparatus
US5422604A (en) * 1993-12-07 1995-06-06 Nec Corporation Local oscillation frequency synthesizer for vibration suppression in the vicinity of a frequency converging value
DE69315010T2 (de) * 1992-08-20 1998-04-16 Koninkl Philips Electronics Nv Oszillator mit mehrphasigen Ausgängen
US5301171A (en) * 1993-06-01 1994-04-05 Honeywell Inc. Cross-monitored pair of clocks for processor fail-safe operation
US5675620A (en) * 1994-10-26 1997-10-07 At&T Global Information Solutions Company High-frequency phase locked loop circuit
JPH08186490A (ja) * 1994-11-04 1996-07-16 Fujitsu Ltd 位相同期回路及びデータ再生装置
KR0145883B1 (ko) * 1995-08-24 1998-08-17 김광호 공통채널용 디지탈 마이크로파 시스템에 있어서 송신부 국부발진기주파수 동기회로
US5610558A (en) * 1995-11-03 1997-03-11 Motorola, Inc. Controlled tracking of oscillators in a circuit with multiple frequency sensitive elements

Also Published As

Publication number Publication date
CN1196623A (zh) 1998-10-21
KR100206476B1 (ko) 1999-07-01
US5982242A (en) 1999-11-09
KR19980073890A (ko) 1998-11-05

Similar Documents

Publication Publication Date Title
CN1143478C (zh) 在数字微波系统中同步传输本振频率的电路
US5825252A (en) Synthesized oscillation circuit
US5128790A (en) Optical cable television transmission system
TW335575B (en) PLL circuit
CN1118642A (zh) 频率合成器
CN1146273C (zh) 移动电话机
CN1090689A (zh) 在接收期间能够把发射机与接收机隔离的无线电通信设备
CA1290801C (en) Method and apparatus for stabilizing oscillation frequency separation among plural laser devices
US5386311A (en) Clock recovery
CN1083174C (zh) 在同波道应用的数字微波系统中用于同步发射机本地振荡器频率的电路
CN1077759C (zh) 具有射频调制器和电视调谐器的高频器
EP1533936A1 (en) Digital signal transmitting system and method, transmitting apparatus and method, and receiving apparatus and method
WO2003073601A3 (de) Verfahren zum abgleichen eines zwei-punkt-modulators und zwei-punkt-modulator mit einer abgleichvorrichtung
US5099213A (en) Phase-locked oscillator with phase lock detection circuit
CN1659786A (zh) 可选择时钟体系结构
EP1022856A3 (en) Transmitting and receiving apparatus capable of the suppression of the microphonic noise in digital transmission system
Briggmann et al. Clock recovery circuits up to 20 Gbit/s for optical transmission systems
CN1134205C (zh) 双定时同步系统的定时信号供给装置
JPS60240219A (ja) 無線送信機の電力制御方法および回路
KR200348444Y1 (ko) 안정적인전화서비스를위한디지털가입자회선스플리터카드
CN1390389A (zh) 灵活位率时钟恢复单元
KR100910984B1 (ko) 스위칭 노이즈 감소 장치
US7085951B2 (en) Method for generating a signal pulse sequence with a predetermined stable fundamental frequency
MY120737A (en) High- frequency electronic device
CN1282466A (zh) 信号发生电路和使用这种信号发生电路的发射机,接收机和收发机

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee