CN114333660B - Goa电路测试板、测试方法及显示面板 - Google Patents
Goa电路测试板、测试方法及显示面板 Download PDFInfo
- Publication number
- CN114333660B CN114333660B CN202111620062.9A CN202111620062A CN114333660B CN 114333660 B CN114333660 B CN 114333660B CN 202111620062 A CN202111620062 A CN 202111620062A CN 114333660 B CN114333660 B CN 114333660B
- Authority
- CN
- China
- Prior art keywords
- test
- area
- goa circuit
- tested
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 261
- 238000010998 test method Methods 0.000 title abstract description 8
- 239000000758 substrate Substances 0.000 claims abstract description 83
- 230000000694 effects Effects 0.000 claims description 17
- 238000000034 method Methods 0.000 claims description 13
- 238000010276 construction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 12
- 230000002159 abnormal effect Effects 0.000 description 4
- 230000006978 adaptation Effects 0.000 description 3
- 239000004020 conductor Substances 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000002860 competitive effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请属于显示面板技术领域,具体涉及一种GOA电路测试板、测试方法及显示面板。本申请的GOA电路测试板,包括衬底基板,所述衬底基板具有测试面板区,所述测试面板区包括测试显示基板,所述衬底基板还包括位于所述测试面板区至少一侧的待测绑定区、及位于所述测试面板区与所述待测绑定区之间的切割对位区,所述待测绑定区包括测试绑定部,所述测试绑定部与所述测试显示基板电连接,且所述测试绑定部配置电连接待测GOA电路。通过本申请的GOA电路测试板可以简化测试流程,提高了GOA电路的测试效率。同时,本申请在测试完成之后可以将测试面板区与待测绑定区分离,切割后的测试显示基板,可以正常与其它元件进行封装连接,大大的降低了测试的成本。
Description
技术领域
本申请属于显示面板技术领域,具体涉及一种GOA电路测试板、测试方法及显示面板。
背景技术
随着技术的不断进步,窄边框屏已经在市场上具有较强的竞争力。窄边框屏常利用GOA(gate on array)技术来进行驱动。GOA技术是将扫描驱动电路做在基板上的技术,利用GOA技术可以实现无边框设计。而且简化面板的制作流程。
现有对于GOA电路驱动能力和性能的测试,需要通过设计专门的测试用显示面板,而且在测试过程中还需要增加实验光罩,占用实验产能;通常测试完成后,该测试用显示面板无法再投产使用,因此,现有的方案大大的提高了测试的成本,降低了测试的效率。
发明内容
本申请的目的在于提供一种GOA电路测试板、测试方法及显示面板,至少在一定程度上克服相关技术中GOA电路测试成本高,效率低等技术问题。
本申请的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本申请的实践而习得。
根据本申请实施例的第一个方面,本申请提供一种GOA电路测试板,包括衬底基板,所述衬底基板具有测试面板区,所述测试面板区包括测试显示基板,其中,
所述衬底基板还包括位于所述测试面板区至少一侧的待测绑定区、及位于所述测试面板区与所述待测绑定区之间的切割对位区,所述待测绑定区包括测试绑定部,所述测试绑定部与所述测试显示基板电连接,且所述测试绑定部配置电连接待测GOA电路;其中,通过所述测试显示基板的显示效果测试所述待测GOA电路。
在本申请的一些实施例中,基于以上方案,所述待测绑定区还包括驱动绑定部,所述驱动绑定部与所述测试绑定部电连接,所述驱动绑定部与第一驱动电路板电连接;
其中,所述待测GOA电路在所述第一驱动电路板的作用下向所述测试显示基板施加扫描信号。
在本申请的一些实施例中,基于以上方案,所述测试显示基板具有显示区和环绕所述显示区设置的非显示区,所述非显示区包括第一连接子区,所述第一连接子区位于所述切割对位区与所述显示区之间,所述第一连接子区包括与所述显示区内栅线电连接的栅极导电部,所述栅极导电部与所述测试绑定部通过引线电连接。
在本申请的一些实施例中,基于以上方案,所述非显示区包括与所述第一连接子区相交的第二连接子区,所述第二连接子区包括与所述显示区内数据线电连接的源极导电部,所述源极导电部与第二驱动电路板电连接;
其中,所述第二驱动电路板用于向所述测试显示基板施加数据信号。
在本申请的一些实施例中,基于以上方案,所述驱动绑定部位于所述测试绑定部的一侧,并与所述源极导电部相对设置。
在本申请的一些实施例中,基于以上方案,所述第一驱动电路板与所述第二驱动电路板相互独立设置。
在本申请的一些实施例中,基于以上方案,所述第一驱动电路板与所述第二驱动电路板为一体式结构。
在本申请的一些实施例中,基于以上方案,所述驱动绑定部通过覆晶薄膜与第一驱动电路板电连接,所述源极导电部通过覆晶薄膜与第二驱动电路板电连接。
根据本申请实施例的第二个方面,本申请公开了一种显示面板,包括如上所述的GOA电路测试板切割制得测试显示基板,所述测试显示基板的栅极导电部通过覆晶薄膜与GOA电路板连接。
根据本申请实施例的第三个方面,本申请公开了一种GOA电路测试方法,其特征在于,利用如上所述的GOA电路测试板对所述GOA电路进行测试,所述方法包括:
将所述待测GOA电路通过测试绑定部电连接测试显示基板;
通过所述测试显示基板的显示效果测试所述待测GOA电路。
在本申请实施例提供的技术方案中,本申请通过在衬底基板位于测试面板区的至少一侧设置了待测绑定区,并在位于测试面板区与待测绑定区之间设置了切割对位区,利用待测绑定区的测试绑定部实现待测GOA电路与测试显示基板电连接,并通过测试显示基板的显示效果来测试待测GOA电路;通过本申请的GOA电路测试板能够方便对GOA电路进行测试,简化测试流程,提高了GOA电路的测试效率。同时,本申请在测试完成之后可以通过切割对位区将测试面板区与待测绑定区分离,切割后的测试显示基板可以正常与其它元件进行封装连接,不影响该测试面板区再投产使用,大大的降低了测试的成本。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本申请。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示意性地示出了本申请实施例一对应的GOA电路测试板的结构示意图。
图2示意性地示出了本申请实施例一对应的GOA电路测试板连接驱动电路板后的结构示意图。
图3是本申请实施例一对应的GOA电路测试板切割后的结构示意图。
图4示意性地示出了本申请实施例一对应的GOA电路测试板测试连接多组GOA电路第一种方案的结构示意图。
图5示意性地示出了本申请实施例一对应的GOA电路测试板测试连接多组GOA电路第二种方案的结构示意图。
图6示意性地示出了本申请实施例二对应的显示面板的结构示意图。
图7示意性地示出了本申请实施例三对应的GOA电路测试方法的流程图。
图8示意性地示出了本申请实施例四对应的显示面板制作方法的流程图。
图中:100-GOA电路测试板;110-衬底基板;120-测试面板区;121-测试显示基板;111-待测绑定区;112-切割对位区;113-测试绑定部;114-待测GOA电路;115-驱动绑定部;130-第一驱动电路板;160-覆晶薄膜;127-显示区;122-非显示区;123-第一连接子区;124-栅极导电部;125-第二连接子区;126-源极导电部;140-第二驱动电路板;131-信号输出端;1311-第一信号输出端;1312-第二信号输出端;1313-第三信号输出端;132-信号控制端;L1-第一支路;L2-第二支路;L3-第三支路;T1-第一晶体管;T2-第二晶体管;T3-第三晶体管;600-显示面板;610-GOA电路板。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本申请将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本申请的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本申请的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本申请的各方面。
下面结合具体实施方式对本申请提供的GOA电路测试板100、测试方法及显示面板600做出详细说明。
实施例一
如图1所示,图1示意性地示出了本申请实施例一对应的GOA电路测试板的结构示意图。
本申请的实施例一提供一种GOA电路测试板100,包括:
衬底基板110,其中,该衬底基板110具有测试面板区120,测试面板区120包括测试显示基板121。衬底基板110还包括位于测试面板区120至少一侧的待测绑定区111、及位于测试面板区120与待测绑定区111之间的切割对位区112。其中图1中的待测绑定区111位于测试面板区120的右侧,当然,本申请也可以将待测绑定区111设在测试面板区120的左侧,此处不作具体限定。本申请的待测绑定区111包括测试绑定部113,测试绑定部113与测试显示基板121电连接,且测试绑定部113配置电连接待测GOA电路114;其中,通过测试显示基板121的显示效果测试待测GOA电路114。
GOA是Gate on Array的简写,可以理解为将栅极驱动集成在玻璃上,面板就可以不用再外接栅极驱动,其中,窄边框面板大多数都用了GOA技术。而对于窄边框面板,GOA的驱动能力与面板的显像息息相关。而本申请的GOA电路测试板100可以检测待测GOA电路114的驱动能力,以此可以筛除合格的GOA电路114作为窄边框面板的栅极驱动电路。
其中,本申请的测试绑定部113可以是一层金属走线,利用测试绑定部113可以实现待测GOA电路114和测试显示基板121的电连接。在测试时,待测GOA电路114可以通过外置的封装引线外接电路驱动板,其中,电路驱动板是一种印刷电路板,在电路驱动板的作用下,待测GOA电路114向测试显示基板121施加扫描信号。当待测GOA电路114分别连接电路驱动板和测试显示基板121后,通过测试显示基板121的显示效果测试待测GOA电路114。例如,当显示效果均正常时,说明该待测GOA电路114的驱动能力正常,因此,该待测GOA电路114是合格的。如果显示效果会出现闪烁等异常情况时,说明该待测GOA电路114的驱动能力不正常,因此,该待测GOA电路114不合格。
如图2所示,图2示意性地示出了本申请实施例一对应的GOA电路测试板100连接驱动电路板后的结构示意图。
在一个可选的方案中,本申请的待测绑定区111还包括驱动绑定部115,驱动绑定部115与测试绑定部113电连接,驱动绑定部115与第一驱动电路板130电连接,具体的,驱动绑定部115可以通过覆晶薄膜160(COF)与第一驱动电路板130电连接;其中,待测GOA电路114在第一驱动电路板130的作用下向测试显示基板121施加扫描信号。在该可选方案中,本申请在待测绑定区111还设置了驱动绑定部115,驱动绑定部115可以是封装引线,本申请将驱动绑定部115设置在待测绑定区111,有利于直接将第一驱动电路板130和待测GOA电路114进行电连接,而无需再外置封装引线,提高了待测GOA电路114连接的效率。
在一个可选的方案中,本申请的测试显示基板121具有显示区127和环绕显示区127设置的非显示区122,其中,显示区127用于显示测试效果。而非显示区122包括第一连接子区123,第一连接子区123位于切割对位区112与显示区127之间,第一连接子区123包括与显示区127内栅线电连接的栅极导电部124,栅极导电部124与测试绑定部113通过引线电连接。栅极导电部124的作用是建立显示区127内的栅线与外界的连接关系,例如,可以通过栅极导电部124外接一个栅极驱动电路,以控制栅极驱动电路向栅线发送扫描信号。而本申请的栅极导电部124可以是将金属走线和封装引线进行拼接集成来制得。
在一个可选的方案中,本申请的切割对位区112位于栅极导电部124和测试绑定部113之间。本申请的切割对位区112可以是一条切割线,通过分割该切割线可以实现栅极导电部124和测试绑定部113分离。当然,本申请的切割对位区112也可以是连接栅极导电部124和测试绑定部113的一层导电材料,当切割完该导电材料后,对于栅极导电部124不影响正常使用,栅极导电部124仍然可以外接一个栅极驱动电路,以控制栅极驱动电路向栅线发送扫描信号。
在一个可选的方案中,本申请的非显示区122还包括与第一连接子区123相交的第二连接子区125,第二连接子区125包括与显示区127内数据线电连接的源极导电部126,源极导电部126与第二驱动电路板140电连接,具体的,源极导电部126通过覆晶薄膜160(COF)与第二驱动电路板140电连接。其中,第二驱动电路板140用于向测试显示基板121施加数据信号。通过本申请的源极导电部126,可以利用外置的源极驱动电路为测试显示基板121施加数据信号,以控制测试基板展示显示效果。
在一个可选的方案中,本申请的驱动绑定部115位于测试绑定部113的一侧,并与源极导电部126相对设置。继续参考图1,测试绑定部113位于测试显示基板121的右侧,而驱动绑定部115位于测试绑定部113的上侧,对应的源极导电部126位于驱动绑定部115的左侧。其中,测试绑定部113、驱动绑定部115和源极导电部126的位置与测试显示基板121的驱动信号有关,对于测试显示基板121来说,存在源极驱动和栅极驱动,而栅极驱动可以设置在测试显示基板121左右两侧,源极驱动设置在测试显示基板121上下两侧,因此,源极驱动和栅极驱动的方向确定之后,对应的源极导电部126和源极驱动同侧,测试绑定部113与栅极驱动同侧,而驱动绑定部115可以设置在源极驱动和栅极驱动相交的位置上。
在一个可选的方案中,本申请的第一驱动电路板130与第二驱动电路板140可以相互独立设置,例如图2中所示,第一驱动电路板130给源极导电部126提供源极驱动信号,第二电路板给GOA电路114提供控制信号,以控制GOA电路114向栅线发送扫描信号。当然,第一驱动电路板130与第二驱动电路板140也可以为一体式结构。其中,第一驱动电路板130与第二驱动电路板140可以与测试显示基板121的主驱动电路板连接,也可以集成在测试显示基板121的主驱动电路板上。
本申请的衬底基板110可以通过面板制作工艺一体制得,也可以先制作出显示基板,然后再拼接待测绑定区111的测试绑定部113制得。例如,本申请经过流水线生成的衬底基板110可以是图1所示的衬底基板110,此时可以利用该衬底基板110作为GOA电路测试板100,实现GOA电路114测试后,还可以将该衬底基板110的测试绑定部113切除。
通过本申请的GOA电路测试板100,可以实现对GOA电路114驱动能力的检测,当测试完成后,可以沿着切割对位区112进行分割,如图3所示,图3是本申请实施例一对应的GOA电路测试板切割后的结构示意图。切割后的衬底基板110留下了测试面板区120,而右侧的待测绑定区111被切除,而测试过程中连接的源极导电部126与源极驱动电路依旧被保留,因此,切除后,利用测试面板区120上的非显示区122可以通过栅极导电部124与与栅极驱动电路进行连接,就可以实现测试显示基板121正常使用。因此,对于切割后的测试显示基板121,仍然可以正常投入后续的生成和使用,不影响其正常使用。
在一个可选的方案中,本申请GOA电路测试板100可以测试多组GOA电路114,具体的连接方法可以如图2所示,将一组GOA电路114连接GOA电路测试板100后进行测试,测试完成后再换另一组连接进行测试。本申请还可以将多组GOA电路114都连接到GOA电路测试板100上进行测试,具体的方案如下。
如图4所示,图4示意性地示出了本申请实施例一对应的GOA电路测试板100测试连接多组GOA电路114第一种方案的结构示意图。
本申请的测试绑定部113可以分别连接多组GOA电路114,其中一组GOA电路114位于同一列上。每组GOA电路114分别连接测试绑定部113和第一驱动电路板130。在第一驱动电路板130中设置有多组信号输出端131,利用多组信号输出端131来分别控制多组GOA电路114进行测试。
如图4所示,在本申请GOA电路测试板测试连接多组GOA电路的第一种方案中,本申请的测试绑定部113可以分别连接三组GOA电路114,本申请的第一驱动电路板130内设置有三个信号输出端131,分别是第一信号输出端1311、第二信号输出端1312和第三信号输出端1313。利用三个信号输出端131分别给各组GOA电路114提供驱动测试显示基板121显示的控制信号。当需要测试第一组GOA电路114时,第一驱动电路板130控制第一信号输出端1311给第一组GOA电路114上的各个GOA电路114发送控制信号,以实现对该组GOA电路114的测试。当测试完成后,再控制第二信号输出端1312给第二组GOA电路114测试,依次循环。
利用以上方案可以实现为多组GOA电路114进行分别测试,无需人工对GOA电路114进行拆解和更换的过程,大大的提高了测试的效率。
其中,本申请的第一驱动电路板130还可以设置一个信号输出端,具体的方案如下。
如图5所示,图5示意性地示出了本申请实施例一对应的GOA电路测试板测试连接多组GOA电路第二种方案的结构示意图。
本申请的测试绑定部113可以分别连接多组GOA电路114,其中一组GOA电路114位于同一列上。每组GOA电路114分别连接测试绑定部113和第一驱动电路板130。第一驱动电路板130上设置有一组信号输出端131和一个信号控制端132。而在多组GOA电路114与第一驱动电路板130连接的支路上设置有开关晶体管,信号控制端132连接该开关晶体管的控制端,用于控制开关晶体管导通,因此,信号控制端132可以通过控制对应支路上的开关晶体管导通,以实现对不同组的GOA电路114进行测试。
如图5所示,在本申请GOA电路测试板测试连接多组GOA电路的第二种方案中,本申请的测试绑定部113可以分别连接三组GOA电路114,本申请的第一驱动电路板130内设置有一个信号输出端131,信号输出端131通过三条支路分别连接三组GOA电路114,分别为第一支路L1、第二支路L2和第三支路L3。其中,本申请的第一驱动电路板130内还设置有信号控制端132。在三组GOA电路114与第一驱动电路板130连接的支路上设置有三个开关晶体管,分别为第一晶体管T1、第二晶体管T2和第三晶体管T3。信号控制端132连接该开关晶体管的控制端,用于控制开关晶体管导通,因此,信号控制端132可以通过控制对应支路上的开关晶体管导通。当需要测试第一组GOA电路114时,信号控制端132控制第一组GOA电路114对应的第一支路L1上的第一晶体管T1导通,以实现对该组GOA电路114的测试。当测试完成后,再控制第二支路L2上的第二晶体管T2导通,给第二组GOA电路114测试,依次循环,可以实现为多组GOA电路114进行分别测试,无需人工对GOA电路114进行拆解和更换的过程,大大的提高了测试的效率。
本申请的GOA电路测试板100通过在衬底基板110位于测试面板区120的至少一侧设置了待测绑定区111,并在位于测试面板区120与待测绑定区111之间设置了切割对位区112,利用待测绑定区111的测试绑定部113实现待测GOA电路114与测试显示基板121电连接,并通过测试显示基板121的显示效果来测试待测GOA电路114;通过本申请的GOA电路测试板100能够方便对GOA电路114进行测试,简化测试流程,提高了GOA电路114的测试效率。同时,本申请在测试完成之后可以通过切割对位区112将测试面板区120与待测绑定区111分离,切割后的测试面板区120可以正常与其它元件进行封装连接,不影响该测试面板区120再投产使用,大大的降低了测试的成本。
以上介绍了本申请实施例一的内容,接下来继续介绍本申请实施例二的内容。
实施例二
如图6所示,图6示意性地示出了本申请实施例二对应的显示面板的结构示意图。
本申请的实施例二公开了一种显示面板600,包括实施例一中的GOA电路测试板100切割制得测试显示基板121,测试显示基板121的栅极导电部124通过覆晶薄膜160与GOA电路板610连接。
其中,测试显示基板121可以继续参考图3,而本申请的显示面板600是在图3的测试显示基板121的基础上,在栅极导电部124上通过覆晶薄膜160来连接GOA电路板610,利用GOA电路板610和测试显示基板121组成的显示面板600可以实现正常的显像效果,其中,GOA电路板610可以是GOA电路和电路驱动板的集成。
本申请对应的显示面板600可以由测试用的测试显示基板121来制作获得,可以大大的降低面板生成的成本。
以上介绍了本申请实施例二的内容,接下来继续介绍本申请实施例三的内容。
实施例三
如图7所示,图7示意性地示出了本申请实施例三对应的GOA电路测试方法的流程图。
本申请的实施例三公开了一种GOA电路114测试方法,利用如上的GOA电路测试板100对GOA电路114进行测试,该方法包括步骤S710-步骤S720。
步骤S710:将待测GOA电路通过测试绑定部电连接测试显示基板。
本申请在需要进行GOA电路114测试时,将待测GOA电路114通过测试绑定部113电连接测试显示基板121,同时,本申请可以通过驱动绑定部115将与GOA电路114和第一驱动电路板130电连接,开始进行测试。
步骤S720:通过测试显示基板的显示效果测试待测GOA电路。
当测试显示基板121的显示效果均正常时,说明该待测GOA电路114的驱动能力正常,因此,该待测GOA电路114是合格的。当显示效果会出现闪烁等异常情况时,说明该待测GOA电路114的驱动能力不正常,因此,该待测GOA电路114不合格。
继续参考图4和图5,当本申请的GOA电路测试板100连接有多组待测GOA电路114时,GOA电路114测试方法包括:
第一驱动电路板130分别为多组GOA电路114提供控制信号,通过测试显示基板121的显示效果分别测试多组测GOA电路114。
具体的测试步骤已在实施例一种说明,此处不再赘述。
通过本申请的测试方法,可以很便捷的实现GOA电路114的检测,检测方法简单,检测效率高。
以上介绍了本申请实施例三的内容,接下来继续介绍本申请实施例四的内容。
实施例四
如图8所示,图8示意性地示出了本申请实施例四对应的显示面板制作方法的流程图。
本申请的实施例四公开了一种显示面板600制作方法,该方法包括步骤S810-步骤S820.
步骤S810:沿着GOA电路测试板的切割对位区进行切割,制得测试显示基板。
沿着切割对位区112对实施例一对应的GOA电路测试板100进行切割,得到测试显示基板121,其中,测试显示基板121可以参考图3。
步骤S820:将所述测试显示基板的栅极导电部通过覆晶薄膜与GOA电路板连接。
而本申请的显示面板600是在图3的测试显示基板121的基础上,在栅极导电部124上通过覆晶薄膜160来连接GOA电路板610,以此完成显示面板600的制作。
本申请显示面板制作方法可以将测试用的测试显示基板直接用于制作显示面板,可以大大的降低面板生成的成本,提高测试显示基板的利用率。
需要说明的是,本文中所述的“在……上”、“在……上形成”和“设置在……上”可以表示一层直接形成或设置在另一层上,也可以表示一层间接形成或设置在另一层上,即两层之间还存在其它的层。
用语“一个”、“一”、“该”、“所述”和“至少一个”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
需要说明的是,虽然术语“第一”、“第二”等可以在此用于描述各种部件、构件、元件、区域、层和/或部分,但是这些部件、构件、元件、区域、层和/或部分不应受到这些术语限制。而是,这些术语用于将一个部件、构件、元件、区域、层和/或部分与另一个相区分。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本公开旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限制。本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。
Claims (10)
1.一种GOA电路测试板,包括衬底基板,所述衬底基板具有测试面板区,所述测试面板区包括测试显示基板,其特征在于:
所述衬底基板还包括位于所述测试面板区至少一侧的待测绑定区、及位于所述测试面板区与所述待测绑定区之间的切割对位区,所述待测绑定区包括测试绑定部,所述测试绑定部与所述测试显示基板电连接,且所述测试绑定部配置电连接待测GOA电路;其中,通过所述测试显示基板的显示效果测试所述待测GOA电路。
2.根据权利要求1所述的GOA电路测试板,其特征在于,所述待测绑定区还包括驱动绑定部,所述驱动绑定部与所述测试绑定部电连接,所述驱动绑定部与第一驱动电路板电连接;
其中,所述待测GOA电路在所述第一驱动电路板的作用下向所述测试显示基板施加扫描信号。
3.根据权利要求2所述的GOA电路测试板,其特征在于,所述测试显示基板具有显示区和环绕所述显示区设置的非显示区,所述非显示区包括第一连接子区,所述第一连接子区位于所述切割对位区与所述显示区之间,所述第一连接子区包括与所述显示区内栅线电连接的栅极导电部,所述栅极导电部与所述测试绑定部通过引线电连接。
4.根据权利要求3所述的GOA电路测试板,其特征在于,所述非显示区包括与所述第一连接子区相交的第二连接子区,所述第二连接子区包括与所述显示区内数据线电连接的源极导电部,所述源极导电部与第二驱动电路板电连接;
其中,所述第二驱动电路板用于向所述测试显示基板施加数据信号。
5.根据权利要求4所述的GOA电路测试板,其特征在于,
所述驱动绑定部位于所述测试绑定部的一侧,并与所述源极导电部相对设置。
6.根据权利要求4所述的GOA电路测试板,其特征在于,所述第一驱动电路板与所述第二驱动电路板相互独立设置。
7.根据权利要求4所述的GOA电路测试板,其特征在于,所述第一驱动电路板与所述第二驱动电路板为一体式结构。
8.根据权利要求4所述的GOA电路测试板,其特征在于,
所述驱动绑定部通过覆晶薄膜与第一驱动电路板电连接,所述源极导电部通过覆晶薄膜与第二驱动电路板电连接。
9.一种显示面板,其特征在于,包括由权利要求3至7中任一项所述的GOA电路测试板切割制得测试显示基板,所述测试显示基板的栅极导电部通过覆晶薄膜与GOA电路板连接。
10.一种GOA电路测试方法,其特征在于,利用权利要求1-8任一项所述的GOA电路测试板对所述GOA电路进行测试,所述方法包括:
将所述待测GOA电路通过测试绑定部电连接测试显示基板;
通过所述测试显示基板的显示效果测试所述待测GOA电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111620062.9A CN114333660B (zh) | 2021-12-27 | 2021-12-27 | Goa电路测试板、测试方法及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111620062.9A CN114333660B (zh) | 2021-12-27 | 2021-12-27 | Goa电路测试板、测试方法及显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114333660A CN114333660A (zh) | 2022-04-12 |
CN114333660B true CN114333660B (zh) | 2024-06-25 |
Family
ID=81015731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111620062.9A Active CN114333660B (zh) | 2021-12-27 | 2021-12-27 | Goa电路测试板、测试方法及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114333660B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102105923A (zh) * | 2008-09-29 | 2011-06-22 | 夏普株式会社 | 显示面板 |
CN106199091A (zh) * | 2016-07-22 | 2016-12-07 | 京东方科技集团股份有限公司 | 电学功能测试装置、系统及方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060058507A (ko) * | 2004-11-25 | 2006-05-30 | 삼성전자주식회사 | 박막트랜지스터 기판과 그 제조방법 |
CN107658234B (zh) * | 2017-09-21 | 2019-10-25 | 上海天马微电子有限公司 | 显示面板及显示装置 |
CN108565278A (zh) * | 2018-02-28 | 2018-09-21 | 京东方科技集团股份有限公司 | 阵列基板母板、阵列基板、显示装置及其制作方法 |
CN108598142B (zh) * | 2018-06-28 | 2020-11-17 | 上海天马微电子有限公司 | 柔性显示基板、柔性显示面板和柔性显示装置 |
CN111129090B (zh) * | 2019-12-18 | 2022-05-31 | 武汉华星光电半导体显示技术有限公司 | 显示面板及其测试方法 |
CN111369895B (zh) * | 2020-04-23 | 2022-05-13 | 上海中航光电子有限公司 | 显示面板和显示装置 |
CN111681609A (zh) * | 2020-06-11 | 2020-09-18 | 武汉华星光电半导体显示技术有限公司 | 一种显示装置和驱动电路检测方法 |
CN213025153U (zh) * | 2020-10-19 | 2021-04-20 | 京东方科技集团股份有限公司 | 阵列基板和显示面板 |
CN113097094B (zh) * | 2021-04-29 | 2022-11-25 | 云谷(固安)科技有限公司 | 待切割基板、显示面板及其制备方法 |
CN113380656A (zh) * | 2021-06-16 | 2021-09-10 | 京东方科技集团股份有限公司 | 待切割显示基板、显示基板及其显示装置 |
-
2021
- 2021-12-27 CN CN202111620062.9A patent/CN114333660B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102105923A (zh) * | 2008-09-29 | 2011-06-22 | 夏普株式会社 | 显示面板 |
CN106199091A (zh) * | 2016-07-22 | 2016-12-07 | 京东方科技集团股份有限公司 | 电学功能测试装置、系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114333660A (zh) | 2022-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7098989B2 (en) | Liquid crystal display element with a defect repairing function | |
KR101137863B1 (ko) | 박막트랜지스터 어레이 기판 | |
JP3938959B2 (ja) | 修正構造を含むアレイ回路を有する製品及び修正構造を含むアレイ回路を有する製品の生成方法 | |
US6825911B2 (en) | Array testing system on array substrate having multiple cells | |
US10595448B2 (en) | Display apparatus and manufacturing method thereof | |
JPH11305681A (ja) | 表示装置 | |
CN113193017B (zh) | 显示面板和显示装置 | |
JPH10123563A (ja) | 液晶表示装置およびその欠陥修正方法 | |
JP2007219046A (ja) | 液晶表示パネル | |
CN114333660B (zh) | Goa电路测试板、测试方法及显示面板 | |
US8529307B1 (en) | Detection circuit and manufacturing method for LCD panel | |
KR20020094636A (ko) | 액정 표시 장치의 제조 방법 | |
CN101726943B (zh) | 主动元件阵列基板、液晶显示面板及两者的检测方法 | |
US20150179678A1 (en) | Liquid crystal display array substrate, source driving circuit and broken line repairing method | |
CN114122051B (zh) | 显示面板及其制作方法、显示装置 | |
JP2000137239A (ja) | 液晶表示パネル | |
JPH0682815A (ja) | アクティブマトリクス型液晶表示装置 | |
JP2002217237A (ja) | 平面表示装置 | |
JPH05341246A (ja) | マトリクス型表示素子の製造方法 | |
JPH095381A (ja) | 液晶パネルと駆動回路素子の接続検査方法 | |
KR100692691B1 (ko) | 액정표시장치 | |
KR100472172B1 (ko) | 액정표시장치 | |
JP2000075319A (ja) | アクティブマトリクス基板の欠陥修正方法、製造方法及び欠陥修正装置 | |
JPH0850297A (ja) | 基板の電極構造 | |
CN111429796A (zh) | 一种显示面板、显示模组及其制作方法以及电子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |