CN114242659A - 存储器的制造方法和存储器 - Google Patents

存储器的制造方法和存储器 Download PDF

Info

Publication number
CN114242659A
CN114242659A CN202010942805.3A CN202010942805A CN114242659A CN 114242659 A CN114242659 A CN 114242659A CN 202010942805 A CN202010942805 A CN 202010942805A CN 114242659 A CN114242659 A CN 114242659A
Authority
CN
China
Prior art keywords
layer
bit line
forming
side wall
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010942805.3A
Other languages
English (en)
Inventor
平尔萱
周震
张令国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202010942805.3A priority Critical patent/CN114242659A/zh
Priority to PCT/CN2021/106848 priority patent/WO2022052627A1/zh
Priority to US17/456,571 priority patent/US11974427B2/en
Publication of CN114242659A publication Critical patent/CN114242659A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells

Abstract

本发明实施例提供一种存储器的制造方法和存储器,存储器的制造方法包括:提供基底以及位线接触层;在位线接触层的顶部形成伪位线结构;在伪位线结构的侧壁及位线接触层的侧壁形成间隔层;在间隔层的侧壁形成介质层;形成填充相邻伪位线结构之间的区域的牺牲层,且牺牲层覆盖介质层的侧壁;在形成牺牲层之后,去除伪位线结构,形成露出位线接触层的通孔;形成填充通孔且覆盖位线接触层的位线导电部;形成位线导电部后,去除间隔层,形成介质层和位线导电部之间的间隙。本发明实施例中位线导电部与介质层之间具有间隙,能够降低寄生电容,提高存储器的运行速度,降低存储器的功耗。

Description

存储器的制造方法和存储器
技术领域
本发明实施例涉及半导体领域,特别涉及一种存储器的制造方法和存储器。
背景技术
存储器是用来存储程序和各种数据信息的记忆部件,随机存储器分为静态随机存储器和动态随机存储器。动态随机存储器通常包括电容器以及与电容器连接的晶体管,电容器用来存储代表存储信息的电荷,晶体管是控制电容器的电荷流入和释放的开关。在写入数据时字线给出高电平,晶体管导通,位线向电容器充电。读出时字线同样给出高电平,晶体管导通,电容器放电,使位线获得读出信号。
然而,随着存储器工艺节点的不断缩小,存储器的性能有待提高。
发明内容
本发明实施例解决的技术问题为提供一种存储器的制造方法和存储器,以提高存储器的性能。
为解决上述问题,本发明实施例提供一种存储器的制造方法,存储器的制造方法包括:提供基底以及多个分立的位线接触层,所述基底内具有多个有源区,且每一所述位线接触层与所述有源区电连接;在所述位线接触层的顶部形成伪位线结构;在所述伪位线结构的侧壁及位线接触层的侧壁形成间隔层;在所述间隔层的侧壁形成介质层;形成填充相邻所述伪位线结构之间的区域的牺牲层,且所述牺牲层覆盖所述介质层的侧壁;在形成所述牺牲层之后,去除所述伪位线结构,形成露出所述位线接触层的通孔;形成填充所述通孔且覆盖所述位线接触层的位线导电部;形成所述位线导电部后,去除所述间隔层,形成所述介质层和所述位线导电部之间的间隙。
另外,间隔层的材料与所述介质层、所述伪位线结构及所述牺牲层的材料不同。
另外,所述间隔层的材料包括氮化硅、氧化硅、氮氧化硅或碳氮化硅。
另外,所述介质层的材料包括低介电常数材料。
另外,形成所述伪位线结构的步骤包括:在所述基底上形成伪位线层,所述伪位线层覆盖所述位线接触层;在所述伪位线层上形成图形化的掩膜层;以所述图形化的掩膜层为掩膜,刻蚀所述伪位线层,形成伪位线结构。
另外,形成所述图形化的掩膜层步骤包括:在所述伪位线层上形成多个分立的核心部;形成覆盖所述核心部顶部和侧壁以及所述伪位线层的侧墙膜;对所述侧墙膜进行刻蚀处理,形成位于所述核心部的相对的侧壁的侧墙层;去除所述核心部,所述侧墙层作为所述图形化的掩膜层。
另外,去除所述伪位线结构工艺中,所述伪位线结构的材料与所述牺牲层、所述介质层及所述间隔层的材料的刻蚀选择比为5-15。
另外,所述伪位线结构的材料包括氮化硅、氮氧化硅或碳氮化硅。
另外,所述牺牲层的材料包括氧化硅。
另外,所述介质层的材料包括低介电常数材料。
另外,形成所述位线导电部的步骤包括:在所述通孔的底部及侧壁形成阻挡层;在所述阻挡层表面形成填充满所述通孔的导电层。
另外,所述导电层的材料包括钌、钨、金或银中的一种或多种。
另外,所述阻挡层的材料包括氮化钽或氮化钛中的一种或两种。
另外,所述导电层以及所述阻挡层还位于所述牺牲层顶部表面上;形成所述位线导电部的步骤还包括:对所述位线导电部进行平坦化处理,去除高于所述牺牲层顶部表面的所述导电层以及所述阻挡层。
另外,形成所述间隙后,还包括:在所述位线导电部和所述介质层的顶部形成绝缘盖层;形成所述绝缘盖层后,去除所述牺牲层;去除所述牺牲层后,在所述介质层和所述绝缘盖层的表面形成保护层。
另外,去除所述牺牲层的工艺中,所述牺牲层的材料与所述绝缘盖层的材料的刻蚀选择比为5-15。
本发明实施例还提供一种采用如前述的制造方法制造的存储器,存储器包括:基底以及多个分立的位线接触层,所述基底内具有多个有源区,且每一所述位线接触层与所述有源区电连接;位线导电部,所述位线导电部位于所述位线接触层的顶部;介质层,所述介质层位于所述位线导电部的侧壁外围;所述介质层和所述位线导电部之间具有间隙。
与现有技术相比,本发明实施例提供的技术方案具有以下优点:
本发明实施例先在位线接触层的顶部形成伪位线结构,再在伪位线结构之间填充牺牲层;在去除伪位线结构的过程中,牺牲层可以保护基底;并且在去除伪位线结构后,牺牲层之间就形成了通孔,通孔可以作为位线导电部的填充区间,从而避免由刻蚀工艺形成位线导电部时产生的杂质;另外,填充的方法使得位线导电部在形成过程中受到牺牲层的支撑,位线导电部不容易发生倾斜、坍塌;另外,去除位线导电部与介质层之间的间隔层形成间隙,能够减小存储器的寄生电容。如此,存储器的性能得到提升,例如,存储器的运行速率更快、良率更高、使用寿命更长。
另外,间隔层的材料与介质层、伪位线结构及牺牲层的材料不同,因此,在去除间隔层形成间隙的过程中可以使用湿法刻蚀的方法,进而简化工艺,节约成本。
另外,介质层的材料包括低介电常数材料。低介电常数材料可以减小寄生电容,提高存储器的性能。
另外,形成图形化的掩膜层步骤包括:在伪位线层上形成多个分立的核心部;形成覆盖核心部顶部和侧壁以及所述伪位线层的侧墙膜;对侧墙膜进行刻蚀处理,形成所述核心层的相对的侧壁的侧墙层;去除核心部,侧墙层作为图形化的掩膜层。即侧墙膜并不是通过光刻的方法形成的,而是在核心部的侧壁生长出来的;如此,侧墙层的尺寸可以不受光刻工艺的限制,通过缩小侧墙层的尺寸,可以缩小以侧墙层为掩模形成的伪位线结构的尺寸,进而减小存储器的尺寸。
另外,形成位线导电部的步骤包括:在通孔的底部及侧壁形成阻挡层;在阻挡层表面形成填充满通孔的导电层。阻挡层可以阻挡导电层的材料的扩散,提高存储器的性能。
另外,导电层的材料包括钌、钨、金或银中的一种或多种;钌、钨、金或银均为低电阻的材料,可以降低导电层的电阻,进而提高存储器的运行速率。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,除非有特别申明,附图中的图不构成比例限制。
图1至图16为本发明第一实施例提供的存储器的制造方法中各步骤对应的结构示意图;
图17为本发明第二实施例提供的存储器的结构示意图。
具体实施方式
由背景技术可知,现有技术的存储器的性能有待提高。
分析发现,导致上述问题的主要原因包括:随着工艺节点的不断减小,位线之间的间距越来越窄,导致位线之间的寄生电容越来越大,从而影响导致存储器的运行速度慢、功耗高。另外,利用刻蚀的方法形成位线结构时,会在位线结构中残留大量无法挥发的杂质;过多的杂质会增大位线结构的电阻,从而导致存储器的运行速度变慢。另外,位线结构的宽度越来越窄,利用刻蚀方法形成的位线结构容易倾斜、坍塌,从而影响存储器的良率及使用寿命。
为解决上述问题,本发明实施例提供一种存储器的制造方法,通过在位线导电部与介质层之间形成间隙,降低存储器的寄生电容。另外,通过填充通孔中形成位线导电部,避免通过刻蚀的方法形成位线导电部,降低位线导电部中因刻蚀产生的杂质的含量,从而降低位线导电部的电阻。另外,位线导电部在形成的过程中受到牺牲层的支撑,不容易发生倾斜或坍塌,存储器的良率更高、使用寿命更长。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实施例进行详细的阐述。然而,本领域的普通技术人员可以理解,在本发明各实施例中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施例的种种变化和修改,也可以实现本申请所要求保护的技术方案。
本发明第一实施例提供一种存储器的制造方法,图1至图16为该制造方法中各步骤对应的结构示意图。
参考图1,提供基底100以及多个分立的位线接触层101,基底100内具有多个有源区102,且每一位线接触层101与有源区102电连接。
基底100的材料包括硅、锗或者其它半导体材料。
相邻的有源区102之间的区域填充有第一隔离层103,第一隔离层103用于隔离多个有源区102。第一隔离层103的材料为绝缘材料,例如可以为二氧化硅。
在本实施例中,每一位线接触层101一部分位于基底100内,一部分高于基底100表面。位线接触层101部分埋入基底100,能够减小存储器的寄生电容,提高存储器的性能。在其他实施例中,位线接触层也可位于基底表面。
位线接触层101的材料为导电材料,例如可以为多晶硅。
本实施例中,基底100表面还可以形成有第二隔离层104。第二隔离层104填充分立的位线接触层101之间的区域,用于隔离多个位线接触层101;第二隔离层104顶部可以与位线接触层101顶部齐平。
第二隔离层104的材料为绝缘材料,例如可以为氮化硅。
结合参考图1至图6,在位线接触层101的顶部形成伪位线结构117。
伪位线结构117用于定义后续形成的位线结构的位置和尺寸,也就是说,伪位线结构117的尺寸与后续形成的位线结构的尺寸相同。由于伪位线结构117不需要具有导电特性,因此可以采用绝缘材料作为伪位线结构117的材料。
形成伪位线结构117的步骤包括:在基底100上形成伪位线层105,伪位线层105覆盖位线接触层101;在伪位线层105上形成图形化的掩膜层115;以图形化的掩膜层115为掩膜,刻蚀伪位线层105,形成伪位线结构117。
具体的,在本实施例中,以双重图形化(SADP)的方法形成伪位线结构117。以下将结合附图对伪位线结构117的形成方法做详细说明。
参考图1,在基底100上形成伪位线层105,伪位线层105覆盖位线接触层101。
在伪位线层105上形成依次堆叠的底层掩膜层106和核心层109。本实施例中,底层掩膜层106包括:第一底层掩膜层107和第二底层掩模层108。
第一底层掩膜层107与第二底层掩膜层108的材料不同,具体地,第一底层掩膜层107的材料可以为氮氧化硅,第二底层掩膜层108的材料可以为含氢氧化硅。
可以理解的是,在其他实施例中,底层掩膜层也可以为单层结构。
本实施例中,核心层109包括第一核心层110和第二核心层111。第一核心层110的材料包括:氮氧化硅。第二核心层111的材料包括:含氢氧化硅。
在其他实施例中,核心层也可以为单层结构。
在核心层109上形成图形化的光刻胶层112。
参考图2,以图形化的光刻胶层为112(参考图1)为掩膜,刻蚀核心层109(参考图1),形成多个分立的核心部113。核心部113为双层结构,在其他实施例中,核心部也可以为单层结构。
在形成核心部113之后,去除图形化的光刻胶层112。
参考图3,形成覆盖核心部113顶部和侧壁以及底层掩膜层106的侧墙膜114。
在本实施例中,采用原子层沉积技术沉积侧墙膜114;通过原子层沉积技术形成的侧墙膜114厚度更为均匀。在其他实施例中,可采用化学气相沉积、物理气相沉积等方法形成侧墙膜。
侧墙膜114的材料与核心部113的材料不同,例如可以为氧化硅。
参考图4,对侧墙膜114(参考图3)进行刻蚀处理,形成位于核心部113的相对的侧壁的侧墙层115。由于刻蚀负载效应,即刻蚀面积越大,越容易被刻蚀,沉积在核心部113侧壁的侧墙膜114(参考图3)不容易被刻蚀,从而形成了侧墙层115。
参考图5,去除核心部113(参考图4),侧墙层115作为图形化的掩膜层115。
以图形化的掩膜层115为掩膜,刻蚀底层掩膜层106(参考图4),形成图形化的底层掩模层116。本实施例中,图形化的底层掩膜层116为双层结构。在其他实施例中,图形化的底层掩膜层也可以为单层结构。
参考图6,以图形化的底层掩膜层116(参考图5)为掩膜,刻蚀伪位线层105(参考图5),形成伪位线结构117。形成伪位线结构117后,去除图形化的底层掩膜层116。
在本实施例中,图形化的掩膜层115(参考图4)通过图形化的底层掩膜层116,将图案传递给了伪位线结构117。因此,伪位线结构117的宽度与图形化的掩膜层115的宽度一致,图形化的掩膜层115的宽度越小,伪位线结构117的宽度就越小,进而存储器的尺寸也越小。
伪位线结构117的材料包括氮化硅、氮氧化硅或碳氮化硅。
值得注意的是,在其他实施例中,也可以不采用双重图形化工艺形成伪位线结构,例如:直接在伪位线层上形成单层硬掩膜层,对该硬掩膜层进行光刻,形成位于伪位线层上的多个分立的核心部;形成覆盖核心部顶部和侧壁以及伪位线层的侧墙膜;对侧墙膜进行刻蚀处理,形成位于核心部的相对的侧壁的侧墙层;去除核心部,侧墙层为图形化的掩膜层,利用该图形化的掩膜层刻蚀伪位线层,形成伪位线结构。
参考图7,通过沉积的工艺形成初始间隔膜128,初始间隔膜128覆盖位线接触层101的侧壁、伪位线结构117的侧壁和顶部以及第二隔离层104的顶部。
通过沉积的工艺在初始间隔膜128的表面形成初始介质膜129。
参考图8,去除伪位线结构117顶部和第二隔离层104顶部的初始间隔膜128(参考图7),从而在伪位线结构117的侧壁及位线接触层的侧壁形成间隔层130。
去除伪位线结构117顶部和第二隔离层104顶部的初始介质膜129(参考图7),从而在间隔层130的侧壁形成介质层118。
在后续刻蚀去除牺牲层的过程中,间隔层130及介质层118能够保护位线导电部,保证位线导电部的形貌以及尺寸的精确性。
介质层118的材料包括低介电常数材料,低介电常数材料可以减小存储器的寄生电容,提高存储器的运行速率。
参考图9,形成填充相邻伪位线结构117之间的区域的牺牲层119,且牺牲层119覆盖介质层118的侧壁。
牺牲层119还覆盖第二隔离层104的表面。
参考图10,去除伪位线结构117(参考图9),形成露出位线接触层101的通孔。
在本实施例中,伪位线结构117的材料与间隔层130、介质层118及牺牲层119的材料不同,且伪位线结构117的刻蚀速率大于牺牲层119、介质层118以及间隔层130的刻蚀速率,伪位线结构117的材料与牺牲层119、介质层118及间隔层130的材料的刻蚀选择比为5-15,例如8、10、13。采用湿法刻蚀的方法去除伪位线结构117,刻蚀溶剂采用热磷酸溶液。在其他实施例中,也可采用干法刻蚀的方法去除伪位线结构。
参考图11及图12,形成填充通孔且覆盖位线接触层101的位线导电部120。
位线导电部120是位线结构中的导电结构。采用填充通孔的方法形成位线导电部,位线导电部120在形成过程中受到牺牲层119的支撑,因此,即使位线导电部120的宽度窄,也不易发生倾斜或坍塌的现象。另外,由于不采用刻蚀工艺,在位线导电部120中不会残留由刻蚀产生的杂质;从而降低位线导电部120的电阻,提高存储器的运行速度。
形成位线导电部120的步骤包括:在通孔的底部及侧壁形成阻挡层121;在阻挡层121表面形成填充满通孔的导电层122。
在本实施例中,通过原子沉积层沉积技术形成的导电层122以及阻挡层121的厚度更为均匀。在其他实施例,也可采用其他沉积技术。
阻挡层121的材料包括氮化钽或氮化钛中的一种或两种。氮化钽或氮化钛能够导电,且具有良好的阻挡能力,能够阻挡导电层122的扩散。导电层122的材料包括钌、钨、金或银中的一种或多种。钌、钨、金或银都属于低电阻金属,能够进一步降低导电层122的电阻,提高存储器的运行速度。
在其他实施例中,位线导电部也可以为单层结构。
本实施例中,如图11所示,形成导电层122以及阻挡层121还位于牺牲层119、间隔层130及介质层118的顶部表面上;如图12所示,对位线导电部120进行平坦化处理,去除高于牺牲层119、间隔层130及介质层118的顶部表面的导电层122以及阻挡层121(参考图11)。
本实施例中,采用化学机械抛光技术对位线导电部120进行平坦化处理。
参考图13,形成位线填充部120后,去除间隔层130(参考图12),形成介质层118和位线导电部120之间的间隙131。
本实施例中,去除了位于位线接触层101侧壁的间隔层130。在其他实施例中,可以保留位于位线接触层侧壁的间隔层。
间隔层130的材料与介质层118及牺牲层119的材料不同,间隔层130的刻蚀速率大于介质层118及牺牲层119的刻蚀速率,间隔层130与介质层118及牺牲层119的选择刻蚀比为5-15。因此,本实施例中可采用湿法刻蚀的方法去除间隔层130,形成间隙131。在其他实施例中,也可采用干法刻蚀的方法去除间隔层。
间隔层130的材料包括:氮化硅、氧化硅、氮氧化硅或碳氮化硅。
参考图14,在位线导电部120和介质层118的顶部形成绝缘盖层123。
本实施例中,绝缘盖层123还位于间隙131的顶部。由于间隙131窄而细长,在沉积绝缘材料形成绝缘盖层123的过程中,间隙131中也不会残留过多的绝缘材料。
绝缘盖层123作为位线结构中的绝缘结构。
本实施例中,采用双重图形化工艺(SADP)形成的绝缘盖层123,双重图形化工艺(SADP)使得形成的绝缘盖层123的尺寸更加精准。
参考图15,形成绝缘盖层123后,去除牺牲层119(参考图14)。
牺牲层119的刻蚀速率大于绝缘盖层123的刻蚀速率,且牺牲层119的材料与绝缘盖层123的材料的刻蚀选择比为5-15,比如可以为8、10、13。高的刻蚀选择比能够保证在去除牺牲层119的过程中,绝缘盖层123保持原有的形貌和尺寸。本实施例采用湿法刻蚀的方法去除牺牲层119,刻蚀试剂采用氢氟酸溶液。在其他实施例中,也可采用干法刻蚀的方法去除牺牲层。
参考图16,在介质层118和绝缘盖层123的表面形成保护层124。
本实施例中,保护层124还位于第二隔离层104的表面。
在本实施例中,采用原子层沉积技术形成保护层124。
保护层124的材料包括碳氮化硅。
综上所述,本实施例位线导电部120与介质层118之间具有间隙131,能够降低寄生电容,从而提高存储器的反应速度,降低存储器的功耗;另外,位线导电部120的电阻小,存储器的运行速率快;另外,位线导电部120在形成过程中受到牺牲层119的支撑,位线导电部120不易发生倾斜或坍塌,进一步提高了存储器的良率和使用寿命。
本发明第二实施例还提供的一种存储器,该存储器可由第一实施例中的存储器的制造方法制造。图17为本实施例提供的存储器的结构示意图。
参考图17,存储器包括:基底200以及多个分立的位线接触层201,基底200内具有多个有源区202,且每一位线接触层201与有源区202电连接;位线导电部205,位线导电部205位于位线接触层201的顶部;介质层208,介质层208位于位线导电部205的侧壁外围;介质层208和位线导电部205之间具有间隙211。
以下将结合附图对本实施例提供的存储器进行详细说明。
有源区202之间还包括第一隔离层203,第一隔离层203用于隔离有源区202。
基底200表面还包括第二隔离层204,第二隔离层204用于隔离位线接触层201。
位线导电部205还包括:位于位线接触层201顶部的导电层206;位于位线接触层201与导电层206之间的阻挡层207,阻挡层207还覆盖导电层206的侧壁。
导电层206的材料包括钌、钨、金或银中的一种或多种。钌、钨、金或银均为低电阻金属,能够降低导电层206的电阻,提高存储器的运行速度。
阻挡层207的材料为导电材料,例如可以为氮化钽或氮化钛。
阻挡层207的厚度为2.5-6nm,比如可以为3nm,该厚度的阻挡层207具有良好的阻挡导电层206扩散的能力。
介质层208采用低介电常数材料。
位于位线导电部205及介质层208顶部的绝缘盖层209;位于绝缘盖层209及介质层208表面的保护层210,保护层210还位于第二隔离层204的表面上。
综上所述,本实施例的介质层208采用低介电常数材料,能够减小寄生电容。位线导电部205与介质层208之间具有间隙211,间隙211能够进一步减小寄生电容,提高存储器的运行速度,降低存储器的功耗。另外,采用导电层206的材料为钌、钨、金或银等低电阻材料,导电层206的电阻低,存储器的运行速度快。
本领域的普通技术人员可以理解,上述各实施方式是实现本发明的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各自更动与修改,因此本发明的保护范围应当以权利要求限定的范围为准。

Claims (16)

1.一种存储器的制造方法,其特征在于,包括:
提供基底以及多个分立的位线接触层,所述基底内具有多个有源区,且每一所述位线接触层与所述有源区电连接;
在所述位线接触层的顶部形成伪位线结构;
在所述伪位线结构的侧壁及所述位线接触层的侧壁形成间隔层;
在所述间隔层的侧壁形成介质层;
形成填充相邻所述伪位线结构之间的区域的牺牲层,且所述牺牲层覆盖所述介质层的侧壁;
在形成所述牺牲层之后,去除所述伪位线结构,形成露出所述位线接触层的通孔;
形成填充所述通孔且覆盖所述位线接触层的位线导电部;
形成所述位线导电部后,去除所述间隔层,形成所述介质层和所述位线导电部之间的间隙。
2.根据权利要求1所述的存储器的制造方法,其特征在于,所述间隔层的材料与所述介质层、所述伪位线结构及所述牺牲层的材料不同。
3.根据权利要求2所述的存储器的制造方法,其特征在于,所述间隔层的材料包括氮化硅、氧化硅、氮氧化硅或碳氮化硅。
4.根据权利要求2所述的存储器的制造方法,其特征在于,所述介质层的材料包括低介电常数材料。
5.根据权利要求1所述的存储器的制造方法,其特征在于,形成所述伪位线结构的步骤包括:在所述基底上形成伪位线层,所述伪位线层覆盖所述位线接触层;在所述伪位线层上形成图形化的掩膜层;以所述图形化的掩膜层为掩膜,刻蚀所述伪位线层,形成伪位线结构。
6.根据权利要求5所述的存储器的制造方法,其特征在于,形成所述图形化的掩膜层步骤包括:在所述伪位线层上形成多个分立的核心部;形成覆盖所述核心部顶部和侧壁以及所述伪位线层的侧墙膜;对所述侧墙膜进行刻蚀处理,形成位于所述核心部的相对的侧壁的侧墙层;去除所述核心部,所述侧墙层作为所述图形化的掩膜层。
7.根据权利要求1所述的存储器的制造方法,其特征在于,去除所述伪位线结构的工艺中,所述伪位线结构的材料与所述牺牲层、所述介质层及所述间隔层的材料的刻蚀选择比为5-15。
8.根据权利要求7所述的存储器的制造方法,其特征在于,所述伪位线结构的材料包括氮化硅、氮氧化硅或碳氮化硅。
9.根据权利要求7所述的存储器的制造方法,其特征在于,所述牺牲层的材料包括氧化硅。
10.根据权利要求1所述的存储器的制造方法,其特征在于,形成所述位线导电部的步骤包括:在所述通孔的底部及侧壁形成阻挡层;在所述阻挡层表面形成填充满所述通孔的导电层。
11.根据权利要求10所述的存储器的制造方法,其特征在于,所述导电层的材料包括钌、钨、金或银中的一种或多种。
12.根据权利要求10所述的存储器的制造方法,其特征在于,所述阻挡层的材料包括氮化钽或氮化钛中的一种或两种。
13.根据权利要求10所述的存储器的制造方法,其特征在于,所述导电层以及所述阻挡层还位于所述牺牲层、所述间隔层及所述介质层的顶部表面上;形成所述位线导电部的步骤还包括:对所述位线导电部进行平坦化处理,去除高于所述牺牲层、所述间隔层及所述介质层的顶部表面的所述导电层以及所述阻挡层。
14.根据权利要求1所述的存储器的制造方法,其特征在于,形成所述间隙后,还包括:在所述位线导电部和所述介质层的顶部形成绝缘盖层;形成所述绝缘盖层后,去除所述牺牲层;去除所述牺牲层后,在所述介质层和所述绝缘盖层的表面形成保护层。
15.根据权利要求14所述的存储器的制造方法,其特征在于,去除所述牺牲层的工艺中,所述牺牲层的材料与所述绝缘盖层的材料的刻蚀选择比为5-15。
16.一种采用如权利要求1-15任一项所述的制造方法制造的存储器,其特征在于,
包括:
基底以及多个分立的位线接触层,所述基底内具有多个有源区,且每一所述位线接触层与所述有源区电连接;
位线导电部,所述位线导电部位于所述位线接触层的顶部;
介质层,所述介质层位于所述位线导电部的侧壁外围;
所述介质层和所述位线导电部之间具有间隙。
CN202010942805.3A 2020-09-09 2020-09-09 存储器的制造方法和存储器 Pending CN114242659A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010942805.3A CN114242659A (zh) 2020-09-09 2020-09-09 存储器的制造方法和存储器
PCT/CN2021/106848 WO2022052627A1 (zh) 2020-09-09 2021-07-16 存储器的制造方法和存储器
US17/456,571 US11974427B2 (en) 2020-09-09 2021-11-24 Manufacturing method of a memory and a memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010942805.3A CN114242659A (zh) 2020-09-09 2020-09-09 存储器的制造方法和存储器

Publications (1)

Publication Number Publication Date
CN114242659A true CN114242659A (zh) 2022-03-25

Family

ID=80630256

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010942805.3A Pending CN114242659A (zh) 2020-09-09 2020-09-09 存储器的制造方法和存储器

Country Status (2)

Country Link
CN (1) CN114242659A (zh)
WO (1) WO2022052627A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116075153B (zh) * 2023-04-06 2023-08-18 长鑫存储技术有限公司 半导体结构及其制备方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100583732B1 (ko) * 2005-01-06 2006-05-26 삼성전자주식회사 보호막 패턴을 구비하는 디램 소자의 형성 방법 및 이에의해 형성된 디램 소자
JP5711481B2 (ja) * 2010-08-19 2015-04-30 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体装置
KR101748949B1 (ko) * 2015-09-18 2017-06-21 서울대학교산학협력단 반도체 메모리 소자 및 이의 제조 방법
CN108389860B (zh) * 2017-02-03 2021-06-22 联华电子股份有限公司 半导体装置
KR102630510B1 (ko) * 2017-09-19 2024-01-30 삼성전자주식회사 반도체 메모리 장치 및 이의 제조 방법
CN110223982B (zh) * 2018-03-01 2021-07-27 联华电子股份有限公司 动态随机存取存储器及其制作方法

Also Published As

Publication number Publication date
WO2022052627A1 (zh) 2022-03-17

Similar Documents

Publication Publication Date Title
US9514980B2 (en) Semiconductor device with air gap and method for fabricating the same
CN108573926B (zh) 半导体存储装置以及其制作方法
US7101783B2 (en) Method for forming bit-line of semiconductor device
CN108962892B (zh) 半导体元件及其制作方法
US10784265B2 (en) Semiconductor device
KR100583732B1 (ko) 보호막 패턴을 구비하는 디램 소자의 형성 방법 및 이에의해 형성된 디램 소자
CN114420642A (zh) 半导体结构的形成方法以及半导体结构
CN109427786B (zh) 半导体存储装置及其制作工艺
CN116113231A (zh) 半导体结构及其制作方法
CN116133375A (zh) 存储器件及其形成方法
US8164140B2 (en) Method for fabricating semiconductor memory device
CN116133395A (zh) 存储器件及其形成方法
KR100314134B1 (ko) 자기정합 콘택을 갖는 반도체장치 및 그 제조방법
US6709915B2 (en) Methods of fabricating integrated circuit memory devices
CN114242659A (zh) 存储器的制造方法和存储器
CN114420641A (zh) 半导体结构的形成方法以及半导体结构
TWI490952B (zh) 半導體裝置及其製備方法
KR20100110098A (ko) 반도체 소자의 제조 방법
CN114256155B (zh) 存储器的制造方法和存储器
US11974427B2 (en) Manufacturing method of a memory and a memory
CN114121812A (zh) 存储器的制造方法和存储器
US20220085032A1 (en) Manufacturing method of a memory and a memory
US11856758B2 (en) Method for manufacturing memory and same
CN114256156A (zh) 存储器的制造方法和存储器
US20220093607A1 (en) Method for manufacturing memory and same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination