CN1141722C - 高性能低温烧结多层片式电感器制作工艺 - Google Patents

高性能低温烧结多层片式电感器制作工艺 Download PDF

Info

Publication number
CN1141722C
CN1141722C CNB981133118A CN98113311A CN1141722C CN 1141722 C CN1141722 C CN 1141722C CN B981133118 A CNB981133118 A CN B981133118A CN 98113311 A CN98113311 A CN 98113311A CN 1141722 C CN1141722 C CN 1141722C
Authority
CN
China
Prior art keywords
porcelain film
protective layer
coil
porcelain
printing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB981133118A
Other languages
English (en)
Other versions
CN1244718A (zh
Inventor
祝忠勇
刘会冲
陈锦清
熊茂仁
凌志远
段兆祥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
South China University Of Technology Institute Of Materials Science And Engineering
Guangdong Zhaoqing Fenghua Electronic Engineering Development Co Ltd
Original Assignee
South China University Of Technology Institute Of Materials Science And Engineering
Guangdong Zhaoqing Fenghua Electronic Engineering Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by South China University Of Technology Institute Of Materials Science And Engineering, Guangdong Zhaoqing Fenghua Electronic Engineering Development Co Ltd filed Critical South China University Of Technology Institute Of Materials Science And Engineering
Priority to CNB981133118A priority Critical patent/CN1141722C/zh
Publication of CN1244718A publication Critical patent/CN1244718A/zh
Application granted granted Critical
Publication of CN1141722C publication Critical patent/CN1141722C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Coils Or Transformers For Communication (AREA)
  • Manufacturing Cores, Coils, And Magnets (AREA)

Abstract

一种高性能低温烧结多层片式电感器制作工艺,其工艺过程包括烘料、配料、制浆、流延、干湿法印刷成型、干燥、层压、切割、排胶、烧成、倒角、封端、烧银、电镀、测试、分选及包装。本发明通过幕帘或印刷铁氧体浆料的方法在所形成的瓷膜上能实现预留通孔,且其采用干法流延膜和用湿法(幕帘或印刷法)覆盖上的瓷膜能一起良好烧结,而不会因收缩不同而造成开裂或变形。

Description

高性能低温烧结多层片式电感器制作工艺
技术领域
本发明涉及一种片式陶瓷电感器的制作工艺。
背景技术
电子设备日益小型化、轻量化、高性能化的要求,推动了表面组装技术的出现和发展,而表面组装所必需的片式电子元器件也迅速发展起来。作为三大无源元件的片状电阻器和片式电容器,已有较大发展,而在各类通讯设备、办公自动化设备、家用电器中起谐振、耦合、滤波功能的片式电感器,因结构复杂,材料及成型工艺难度较大,则出现相对较晚,发展相对较慢。
片式电感器根据其制作方法,主要分为两大类:多层片式电感器及绕线片式电感器,其中多层片式电感器由于铁氧体与内线圈的独石结构特点,具有磁屏蔽结构、漏磁小、体积小、重量轻、可靠性高等等优点,比绕线型片式电感器更适合表面安装技术的高密度组装要求。
多层片式电感器制作的主要工艺难点在于其成型方法,目前典型的成型方法有三种:以日本TDK为代表的流延穿孔法(干法),这种工艺是将低温烧结铁氧体材料加粘合剂制成浆料,再用陶瓷流延工艺制成瓷膜,在设定的位置用机械方法打通孔,再在铁氧体膜片上用银导体浆料印刷内线圈,同时在通孔处填充满银浆,再将印刷好的膜片精确对位,通过叠压形成一坯块,再精密切割成单个片式电感生坯,经排胶、烧结形成独石结构。其缺点是对设备精度要求高,成本大,且产品易分层。
以Murata为代表的交迭印刷法(湿法),这种工艺是在预先制作的铁氧体基板上印刷1/2(或3/4)周的导体银浆,再用铁氧体浆料印刷覆盖其一半,在露出的导体上再印刷内线圈,然后印刷铁氧体瓷浆。如此不断循环,直至印毕所需内线圈数,再制作上基板。
以美国AEM为代表的印刷穿孔法(湿法),这种工艺在用湿法制得的下基板上先印刷下引出端,再在其上流覆一层铁氧体瓷浆,用化学方法将引出端显露出来,再在其上重复内线圈-→流覆铁氧体瓷浆-→显露连接点的过程,直到所需内线圈制作完毕。再印上引出电极制作上基板,则成型完毕。
上述湿法工艺的共同特点是:效率低、成型环境恶劣、工艺难控制,且成品率较低。
发明内容
本发明的目的是针对上述不足,提出一种高性能低温烧结多层片式电感器的制作工艺,它结合干、湿法成型工艺的优点,具有效率高、工艺简单、易控制、批量大、一致性好、合格率高等特点。
本发明的目的是这样实现的:一种高性能低温烧结多层片式电感器制作工艺,其特征在于其工艺流程包括制浆→流延→干湿法印刷成型→干燥→层压→切割→排胶→烧成→倒角→封端→烧银→电镀→测试→分选→包装。
上述的干湿法印刷成型工艺是a/采用干法流延制成瓷膜;b/将瓷膜叠制成上下保护层;c/在下保护层上印刷引出电极和线圈;d/在其上用湿法履上一层瓷膜,并在瓷膜上预留通孔;e/再印刷通孔浆料,印上一层线圈;f/依次循环d步、e步;g/印完所需圈数线圈再印上引出端电极,最后覆盖上保护层。
本发明通过幕帘或印刷铁氧体浆料的方法在所形成的瓷膜上能实现预留通孔,同时,干法流延膜和用湿法<幕帘或印刷法>覆盖上的瓷膜能一起良好烧结,而不会因收缩不同而造成开裂或变形。
附图说明
图1为本发明的工艺流程图。
图2为本发明的干湿法印刷成型工艺流程图。
图3为本发明的电感器外观结构图。
图4为本发明的电感器内部结构图。
图5为本发明电感器与其它公司样品的性能对比。
具体实施方式
(1)浆料配制:
本发明中的铁氧体材料采用NiCuZn铁氧体。
先将铁氧体磁粉放在专用烘箱内于150±10℃下烘12小时;
将烘好的铁氧体磁粉、树脂和有机溶剂按5∶1∶4比例配制,并将它们均匀混合。通过试验调整浆料中铁氧体瓷粉、树脂、表面
活性剂、增塑剂和有机溶剂的比例,加长混浆的时间,以达到浆料的粘度、固含量、固体颗粒度和挥发等技术参数。配方选定后,用球磨罐,选择适当的球磨时间控制球磨介质的磨损、使浆料均匀混合、颗粒均匀分散,磨球按料∶磨介=1∶3的比例进行球磨,粘度在1.40~1.70Pa.s内。为了达到干湿法相结合的效果,因此,干法与湿法的浆料配方完全一样。
(2)流延
采用多层片式电感器成型工艺中的干法流延制膜工艺,将浆料取一部分在干式流延机上流延成膜片,再将膜片截取一定数量叠压成具有一定厚度的上、下保护层。
(3)成型印刷
将保护层粘贴于一载板上,在其上印刷底引出端;在底保护层上引出电极和线圈,接着在其上用湿法(幕帘或印刷法)覆上一层瓷膜,并在瓷膜上预留通孔,再印刷通孔浆料,然后印上一层线圈,依次循环、印完所需圈数的内电极后可再印上引出端电极,最后,在坯块上叠压一块上保护层。见附图2,1是上保护层,2是引出电极,3是介质膜片,4是内线圈,5是介质膜片,6是引出电极。由于成型过程中上、下保护层的浆料与中间介质浆料配方一致,因此,干湿法相结合的成型工艺制成的坯块,可以形成致密结构,在排胶与烧结过程中不会产生排斥、分层及开裂现象。
本发明的电感器外形结构,如附图3所示,7是瓷体,8是端电极。内结构如附图4所示,9是银端头,10是Ni电镀层,11是Sn·Pb电镀层,12是线圈银层,13是介质。
(4)排胶
设置一条合适的排胶升温曲线,及严格控制排胶箱的进风和抽风速率,将上述生坯中成型时所加的粘合剂及少量残余溶剂缓慢排除。
(5)烧成
经排胶后的坯体,在隧道电炉中于890℃±20℃下烧成。
通过烧结使坯体致密,晶粒均匀成长,最终使芯片形成具有一定电感量、Q值的完美的独石结构,在烧成过程中,严格控制烧成炉温的波动和保持烧成气氛的均匀一致,使产品每一批及批与批之间的电磁性能差异尽量减少。
(6)电镀
采用三层电镀工艺,目的在于使芯片适于表面安装,提高芯片的可焊性和耐焊性,一般要求镍层厚度在1.5~3μm之间,而锡层厚度在3~5μm。
最后,根据技术条件,选择自动分选测试,测试完后,对合格产品封装。
本发明采用上述生产工艺过程研制的样品与其它公司样品性能对比,见附图5所示,其技术指标:芯片尺寸、电感量、阻抗、Q值、自谐振频率、直流电阻、额定电流符合参数要求。

Claims (1)

1.一种高性能低温烧结多层片式电感器制作工艺,其特征在于:其工艺流程包括以下顺序的步骤:(1)制浆;(2)流延;(3)干湿法印刷成型:a/采用干法流延制成瓷膜;b/将瓷膜叠制成上下保护层;c/在下保护层上印刷引出电极和线圈;d/在其上用湿法履上一层瓷膜,并在瓷膜上预留通孔;e/再印刷通孔浆料,印上一层线圈;f/依次循环d步、e步;g/印完所需圈数线圈再印上引出端电极,最后覆盖上保护层;(4)干燥;(5)层压;(6)切割;(7)排胶;(8)烧成;(9)倒角;(10)封端;(11)烧银;(12)电镀;(13)测试;(14)分选;(15)包装。
CNB981133118A 1998-08-10 1998-08-10 高性能低温烧结多层片式电感器制作工艺 Expired - Fee Related CN1141722C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB981133118A CN1141722C (zh) 1998-08-10 1998-08-10 高性能低温烧结多层片式电感器制作工艺

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB981133118A CN1141722C (zh) 1998-08-10 1998-08-10 高性能低温烧结多层片式电感器制作工艺

Publications (2)

Publication Number Publication Date
CN1244718A CN1244718A (zh) 2000-02-16
CN1141722C true CN1141722C (zh) 2004-03-10

Family

ID=5223057

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB981133118A Expired - Fee Related CN1141722C (zh) 1998-08-10 1998-08-10 高性能低温烧结多层片式电感器制作工艺

Country Status (1)

Country Link
CN (1) CN1141722C (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1094240C (zh) * 1999-11-05 2002-11-13 清华大学 一种气氛烧结贱金属内导体制备叠层片式电感的方法
CN101007309B (zh) * 2006-01-26 2010-06-23 深圳振华富电子有限公司 一种片式电感器的筛选方法
DE102007028239A1 (de) * 2007-06-20 2009-01-02 Siemens Ag Monolithisches induktives Bauelement, Verfahren zum Herstellen des Bauelements und Verwendung des Bauelements
CN102231452B (zh) * 2011-04-15 2013-11-20 深圳市麦捷微电子科技股份有限公司 一种ltcc滤波器制作工艺及其制得的ltcc滤波器
CN106653356B (zh) * 2016-11-30 2018-10-16 广东风华邦科电子有限公司 一种叠层片式磁珠的制备方法
CN110911088B (zh) * 2019-11-29 2021-09-10 中国科学院电子学研究所 Ltcc高压变压器

Also Published As

Publication number Publication date
CN1244718A (zh) 2000-02-16

Similar Documents

Publication Publication Date Title
US4573101A (en) LC Composite component
CN100484366C (zh) 多层陶瓷基板的制造方法
CN102231452B (zh) 一种ltcc滤波器制作工艺及其制得的ltcc滤波器
US6241838B1 (en) Method of producing a multi-layer ceramic substrate
JP3601679B2 (ja) 複合積層体の製造方法
KR100462289B1 (ko) 도체 페이스트, 세라믹 다층기판, 및 세라믹 다층기판의제조방법
US4117588A (en) Method of manufacturing three dimensional integrated circuits
CN1141722C (zh) 高性能低温烧结多层片式电感器制作工艺
JPH053131A (ja) 積層セラミツクコンデンサとその製造方法
JPH08130109A (ja) 積層部品用非磁性絶縁材料、積層部品およびその製造法
KR20010015363A (ko) 적층 세라믹 콘덴서
JP5591009B2 (ja) コイル内蔵配線基板
EP1462426A1 (en) Low temperature co-fired ferrite-ceramic composite and the process for manufacturing it
CN1148763C (zh) 卷绕式矩形片式电感器制作工艺
CA1088641A (en) Articles with internal conductors and method of making such articles
JPH05121240A (ja) インダクタンス部品およびその製造方法
JP5230565B2 (ja) 配線基板
JPH09199331A (ja) コイル部品およびその製造方法
JPH11260647A (ja) 複合部品およびその製造方法
JPH11251152A (ja) 複合部品およびその製造方法
KR100490500B1 (ko) 도금 특성이 우수한 칩부품 및 그 제조방법
CN115579211A (zh) 一种多层叠电感器及其制备工艺
JPH09167714A (ja) コイル部品の製造方法
JP2012015173A (ja) ガラスセラミック配線基板およびフェライト内蔵ガラスセラミック配線基板
JPH09275014A (ja) コイル部品およびその製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee