CN114122144A - 显示面板及其制作方法、移动终端 - Google Patents
显示面板及其制作方法、移动终端 Download PDFInfo
- Publication number
- CN114122144A CN114122144A CN202111346119.0A CN202111346119A CN114122144A CN 114122144 A CN114122144 A CN 114122144A CN 202111346119 A CN202111346119 A CN 202111346119A CN 114122144 A CN114122144 A CN 114122144A
- Authority
- CN
- China
- Prior art keywords
- layer
- source
- display panel
- drain
- active
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 18
- 239000004020 conductor Substances 0.000 claims abstract description 51
- 239000000758 substrate Substances 0.000 claims abstract description 50
- 238000000034 method Methods 0.000 claims abstract description 30
- 238000000059 patterning Methods 0.000 claims abstract description 21
- 239000000463 material Substances 0.000 claims description 39
- 239000011149 active material Substances 0.000 claims description 23
- 229920002120 photoresistant polymer Polymers 0.000 claims description 19
- 238000002161 passivation Methods 0.000 claims description 18
- 238000005530 etching Methods 0.000 claims description 8
- 238000004380 ashing Methods 0.000 claims description 3
- 238000002360 preparation method Methods 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 274
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 12
- 229910052802 copper Inorganic materials 0.000 description 12
- 239000010949 copper Substances 0.000 description 12
- 239000010409 thin film Substances 0.000 description 12
- 229910052751 metal Inorganic materials 0.000 description 9
- 239000002184 metal Substances 0.000 description 9
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- 229910001069 Ti alloy Inorganic materials 0.000 description 5
- 239000010408 film Substances 0.000 description 5
- ZPZCREMGFMRIRR-UHFFFAOYSA-N molybdenum titanium Chemical compound [Ti].[Mo] ZPZCREMGFMRIRR-UHFFFAOYSA-N 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical group [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 229910052750 molybdenum Inorganic materials 0.000 description 4
- 239000011733 molybdenum Substances 0.000 description 4
- 229910052719 titanium Inorganic materials 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical group O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 239000002253 acid Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000007613 environmental effect Effects 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000001307 helium Substances 0.000 description 2
- 229910052734 helium Inorganic materials 0.000 description 2
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 238000009832 plasma treatment Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- 238000002310 reflectometry Methods 0.000 description 2
- OFIYHXOOOISSDN-UHFFFAOYSA-N tellanylidenegallium Chemical compound [Te]=[Ga] OFIYHXOOOISSDN-UHFFFAOYSA-N 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 230000002378 acidificating effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 239000011241 protective layer Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78633—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请提供了一种显示面板及其制作方法、移动终端;该显示面板包括衬底、有源层和源漏极层,所述有源层包括沟道部和位于所述沟道部两侧的导体部,源漏极层包括源漏极,源漏极设置于所述导体部远离衬底一侧的表面上;本申请通过利用多段式掩膜版,利用一次光罩工艺同时完成有源层和源漏极层的图案化处理,减少了当前显示面板的光罩次数,简化了显示面板的制备工艺。
Description
技术领域
本申请涉及显示领域,特别涉及一种显示面板及其制作方法、移动终端。
背景技术
IGZO(Indium Gallium Zinc Oxide,铟镓锌氧化物)是目前市场上应用最为广泛的显示产品,由于其具有较低的漏电流和较佳的迁移率,其通常作为顶栅型薄膜晶体管的沟道材料。
在当前的显示面板中,顶栅型薄膜晶体管相比于其他类型的薄膜晶体管,所使用的光罩次数较多,工艺复杂,无法降低生产成本。
因此,目前亟需一种显示面板及其制作方法、移动终端以解决上述问题。
发明内容
本申请提供了一种显示面板及其制作方法、移动终端,以改善现有显示面板光罩次数较多的技术问题。
为解决上述方案,本申请提供的技术方案如下:
本申请提出了一种显示面板,其包括:
衬底;
有源层,设置于所述衬底上,所述有源层包括沟道部和位于所述沟道部两侧的导体部;以及
源漏极层,设置于所述有源层上,所述源漏极层包括源漏极,所述源漏极设置于所述导体部远离所述衬底一侧的表面上。
在本申请的显示面板中,所述显示面板还包括:
栅绝缘层,设置于所述有源层上,所述栅绝缘层覆盖所述沟道部;
栅极层,设置于所述栅绝缘层上;
其中,所述栅极层在所述沟道部上的正投影位于所述沟道部内,所述沟道部在所述栅绝缘层上的正投影位于所述栅绝缘层内。
在本申请的显示面板中,在所述显示面板的俯视图方向上,所述源漏极的面积小于所述导体部的面积,所述源漏极与所述栅绝缘层分离设置。
在本申请的显示面板中,在所述显示面板的俯视图方向上,所述源漏极的面积和所述导体部的面积相等,所述源漏极与所述栅绝缘层具有重叠部分。
在本申请的显示面板中,所述显示面板还包括:
钝化层,设置于所述衬底上,所述钝化层覆盖所述栅极层、所述源漏极层以及部分所述衬底;
端子层,设置于所述钝化层上,所述端子层包括多个端子,多个所述端子通过第一过孔与所述源漏极电连接,所述第一过孔贯穿部分所述钝化层。
在本申请的显示面板中,所述显示面板还包括:
遮光层,设置于所述衬底和所述有源层之间,所述有源层在所述遮光层上正投影位于所述遮光层内;
缓冲层,设置于所述遮光层与所述有源层之间,所述缓冲层覆盖所述遮光层;
其中,部分所述端子通过第二过孔与所述遮光层电连接,所述第二过孔贯穿所述钝化层以及部分所述缓冲层。
在本申请的显示面板中,在所述显示面板的俯视图方向上,所述端子层和所述栅极层具有重叠部。
本申请还提出了一种显示面板的制作方法,其包括:
在衬底依次形成有源材料层和源漏材料层;
利用多段式掩膜版对所述有源材料层和所述源漏材料层进行图案化处理,以使所述有源材料层形成图案化后的有源层,以及使所述源漏材料层形成包括源漏极的源漏极层;
对图案化后的部分所述有源层进行导体化处理,以使与所述源漏极接触的部分所述有源层形成导体部和位于相邻所述导体部之间的沟道部。
在本申请的显示面板的制作方法中,利用多段式掩膜版对所述有源材料层和所述源漏材料层进行图案化处理的步骤,包括:
在所述有源材料层和所述源漏材料层上形成光阻层;
利用多段式掩膜版对所述光阻层图案化处理,以使所述光阻层形成第一光阻图案;
利用第一蚀刻工艺,对所述有源材料层和所述源漏材料层进行第一次图案化处理,以使所述有源材料层形成所述有源层,以及使所述源漏材料层形成源漏中间层;
利用灰化工艺对所述第一光阻图案进行处理,以使所述第一光阻图案形成第二光阻图案;
利用第二蚀刻工艺,对所述源漏中间层进行第二次图案化处理,以及使所述源漏中间层形成包括源漏极的源漏极层。
本申请还提出了一种移动终端,所述移动终端包括终端主体和上述显示面板,所述终端主体和所述显示面板组合为一体。
有益效果:本申请提供了一种显示面板及其制作方法、移动终端;该显示面板包括衬底、设置于所述衬底上的有源层以及设置于所述有源层上的源漏极层,所述有源层包括沟道部和位于所述沟道部两侧的导体部,源漏极层包括源漏极,源漏极设置于所述导体部远离衬底一侧的表面上;本申请通过利用多段式掩膜版,利用一次光罩工艺同时完成有源层和源漏极层的图案化处理,减少了当前显示面板的光罩次数,简化了显示面板的制备工艺。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请显示面板的第一种剖视结构图;
图2为本申请显示面板的第二种剖视结构图;
图3为本申请显示面板的制作方法的工艺流程图;
图4A至图4G为本申请显示面板的制作方法的工艺步骤图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在当前的显示面板中,顶栅型薄膜晶体管相比于其他类型的薄膜晶体管,所使用的光罩次数较多,工艺复杂,无法降低生产成本。本申请提出了下列技术方案以解决上述技术问题。
请参阅图1至图2,本申请提出了一种显示面板100,其包括衬底10、设置于所述衬底10上的有源层20以及设置于所述有源层20上的源漏极层30;
在本实施例中,所述有源层20包括沟道部201和位于所述沟道部201两侧的导体部202;所述源漏极层30包括源漏极31,所述源漏极31设置于所述导体部202远离所述衬底10一侧的表面上,所述源漏极层30和所述有源层20通过一道光罩工艺形成。
本申请提供了一种显示面板100,该显示面板100包括衬底10、设置于所述衬底10上的有源层20以及设置于所述有源层20上的源漏极层30,所述有源层20包括沟道部201和位于所述沟道部201两侧的导体部202,源漏极层30包括源漏极31,源漏极31设置于所述导体部202远离衬底10一侧的表面上;本申请通过利用多段式掩膜版,利用一次光罩工艺同时完成有源层20和源漏极层30的图案化处理,减少了当前显示面板100的光罩次数,简化了显示面板100的制备工艺。
现结合具体实施例对本申请的技术方案进行描述。
在本实施例中,当所述显示面板100为液晶显示面板100时,所述显示面板100还可以包括图1和图2所示的阵列基板、与所述阵列基板相对设置的彩膜基板以及设置于所述阵列基板和所述彩膜基板之间的液晶层,或者所述阵列基板可以为常规的阵列基板或者COA(Color filter on Array,彩膜层设置在阵列上)基板,本申请不作具体限制。当所述显示面板100为OLED显示面板100时,所述显示面板100还可以包括位于所述阵列基板上的发光层。所述显示面板100不限于上述两种,相关显示设备只要包括阵列基板,均可以使用本申请的结构。
请参阅图1,图1所示的结构为显示面板100中阵列基板的相关结构。
在本实施例中,所述衬底10的材料可以为但不限定于玻璃、石英或聚酰亚胺等材料制备。
在本实施例中,由于IGZO具有较低的漏电流和较佳的迁移率,因此所述有源层20的材料为IGZO,所述有源层20的厚度可以为300至1000埃。
在本实施例中,所述源漏极层30的材料可以为铜/钼钛合金,铜/钛等,即上层为铜,下层为钼、钛或二者的合金等。而由于该类材料与IGZO接触时,可以对IGZO夺氧的效果,进一步使与所述源漏极31接触的有源层20导体化。
在本申请的显示面板100中,请参阅图1和图2,所述显示面板100还可以包括:
栅绝缘层40,设置于所述有源层20上,所述栅绝缘层40覆盖所述沟道部201,所述沟道部201在所述栅绝缘层40上的正投影位于所述栅绝缘层40内。在图1的剖视结构图中,沟道部201在所述栅绝缘层40上的正投影与所述栅绝缘层40重合;在图2的剖视结构图中,所述栅绝缘层40在该区域的面积大于对应所述沟道部201的面积。
栅极层50,设置于所述栅绝缘层40上,所述栅极层50在所述沟道部201上的正投影位于所述沟道部201内。在图1和图2的结构中,所述栅极层50在该区域的面积与对应所述沟道部201的面积可以相等。
在本实施例中,在对有源层20的材料进行导体化时,由于沟道部201的材料无需导体化,因此需要进行一定遮挡,例如可以利用栅绝缘层40或者栅绝缘层40和栅极层50共同遮挡。另外,所述有源层20中的导体部202主要通过在惰性气体环境下进行等离子处理,例如氦气等,使得与所述源漏极31对应的有源层20导体化;其次,有源材料的导体化后,导体部202内的载流子将会向沟道部201扩散,因此图1和图2中沟道部201和导体部202的面积区域仅为示意图,实际面积占比大小,需要根据载流子浓度和其他环境条件决定。
在本实施例中,所述栅绝缘层40的厚度可以为1000至3000埃,所述栅绝缘层40的材料可以为氧化硅等。
在本实施例中,所述栅极层50的厚度可以为1000至3000埃,所述栅极的材料可以为铜/钼或者钼钛合金等。
在本实施例中,在第一方向X上,所述导体部202的尺寸可以为0.8~1.2微米。
在本实施例中,在第一方向X上,所述沟道部201的尺寸可以为2.5~3.5微米。
在本申请的显示面板100中,在所述显示面板100的俯视图方向上,所述源漏极31的面积小于所述导体部202的面积,所述源漏极31与所述栅绝缘层40分离设置。
在本实施例中,由于本申请的所述源漏极31与所述有源层20直接接触,以及所述栅极层50设置在栅绝缘层40上,即栅极层50和所述源漏极层30存在短接的风险,导致薄膜晶体管的功能失效。
请参阅图1,在对所述源漏极31进行图案化处理时,使得所述源漏极31的面积小于对应导体部202的面积,在保证所述源漏极31与所述栅绝缘层40分离设置的情况下,进一步增加了所述源漏极31与所述栅极层50的间距,保证了薄膜晶体管功能的有效性。
在图1的结构中,由于所述源漏极31未对所述导体部202进行有效遮挡,因此在对所述有源层20进行导体化时,所述导体部202的面积是非可控的,可能导致沟道部201的面积将减少,导致薄膜晶体管的性能降低。
在本申请的显示面板100中,请参阅图2,在所述显示面板100的俯视图方向上,所述源漏极31的面积和所述导体部202的面积相等,所述源漏极31与所述栅绝缘层40具有重叠部分。
在本实施例中,在图2所示的剖视结构图中,所述源漏极31在该区域的面积和所述导体部202在该区域的面积相等,同时所述栅绝缘层40的厚度比常规的栅绝缘层40的厚度大,例如本实施例中的所述栅绝缘层40的厚度大于所述源漏极层30的厚度,以及所述栅绝缘层40的顶部向所述源漏极层30延伸,且覆盖部分所述源漏极31。
本实施例通过增加栅绝缘层40的厚度,增加源漏极31和所述栅极层50的间距,避免二者的短接;其次,栅绝缘层40的远离所述衬底10的一侧向所述源漏极31延伸,并遮挡了部分所述源漏极31,进一步避免了源漏极31与所述栅极层50的短接,保证了薄膜晶体管功能的稳定性。
在本申请的显示面板100中,请参阅图1和图2,所述显示面板100还包括:
钝化层60,设置于所述衬底10上,所述钝化层60覆盖所述栅极层50、所述源漏极层30以及部分所述衬底10。
端子层70,设置于所述钝化层60上,所述端子层70包括多个端子71,多个所述端子71通过第一过孔72与所述源漏极31电连接,所述第一过孔72贯穿部分所述钝化层60。
在本实施例中,所述端子层70作为绑定端子设置在钝化层60上,该金属层的多个端子71将下层的源漏极31与上次的像素电极串联起来,实现电信号的传输;同时,端子层70的存在,还可以作为保护下层金属层的保护层,避免上次金属的蚀刻液对下层金属进行腐蚀。
在本实施例中,所述钝化层60的厚度可以为2000至4000埃,所述钝化层60的材料可以为氧化硅等。
在本实施例中,所述端子层70的材料可以为钼钛合金等防腐蚀能力较强的金属,避免后续金属图案化处理时,其蚀刻液对下层金属腐蚀。
在本申请的显示面板100中,请参阅图1和图2,所述显示面板100还包括:
遮光层80,设置于所述衬底10和所述有源层20之间,所述有源层20在所述遮光层80上正投影位于所述遮光层80内,以避免内部或者外界光线进入沟道部201,使得沟道部201的因光照的原因降低薄膜晶体管的性能。在本实施例中,所述遮光层80的材料可以为铜等遮光或者反射率较高的金属。
缓冲层90,设置于所述遮光层80与所述有源层20之间,所述缓冲层90覆盖所述遮光层80;所述缓冲的材料可以为氮硅、氮氧化合物或者二者的组合,例如下层为厚度为500至2000埃的氮硅薄膜,上层为厚度为1000至3000埃的氮氧薄膜。
在本实施例中,部分所述端子71通过第二过孔73与所述遮光层80电连接,所述第二过孔73贯穿所述钝化层60以及部分所述缓冲层90。请参阅图1和图2,在第一方向上,所述源漏极层30中的左侧为源极311,右侧为漏极312,即与漏极312连接的端子71通过第一过孔72与所述漏极电连接,以及通过所述第二过孔73与所述遮光层80电连接。
由于外部光线同样可以透光显示面板100的各膜层结构进入阵列基板中,而有源层20的沟道部201受到光照易导致其性能降低。
在本申请的显示面板100中,请参阅图2,在所述显示面板100的俯视图方向上,所述端子层70和所述栅极层50具有重叠部。在原有栅极层50的基础上,通过增加端子层70的面积,使端子层70中端子71向中间的栅极层50延伸,以及覆盖部分所述栅极层50,二者共同的作用,进一步防止外部光线进入所述沟道部201。
在图1和图2的结构中,所述显示面板100还可以包括:
平坦层200,设置于所述端子层70,所述平坦层200覆盖所述端子层70,以保证阵列基板的平整性,所述平坦层200通常为有机材料。
像素电极层300,设置于所述平坦层200上,所述像素电极层300与所述端子层70电连接。在有机发光显示面板100中,该像素电极层300可以作为阳极。
请参阅图3,本申请还提出了一种显示面板100的制作方法,其包括:
S10,在衬底10依次形成有源材料层21和源漏材料层32;
S20,利用多段式掩膜版对所述有源材料层21和所述源漏材料层32进行图案化处理,以使所述有源材料层21形成图案化后的有源层20,以及使所述源漏材料层32形成包括源漏极31的源漏极层30;
S30,对图案化后的部分所述有源层20进行导体化处理,以使与所述源漏极31接触的部分所述有源层20形成导体部202和位于相邻所述导体部202之间的沟道部201。
在本实施例中,请参阅图4A,步骤S10具体包括:
S101,提供一衬底10;
S102,在所述衬底10上形成一遮光层80;
S103,在所述遮光层80上形成一缓冲层90;
S104,在衬底10依次形成有源材料层21和源漏材料层32;
在本实施例中,所述衬底10的材料可以为但不限定于玻璃、石英或聚酰亚胺等材料制备。
在本实施例中,所述遮光层80的材料可以为铜等遮光或者反射率较高的金属。
在本实施例中,所述缓冲的材料可以为氮硅、氮氧化合物或者二者的组合,例如下层为厚度为500至2000埃的氮硅薄膜,上层为厚度为1000至3000埃的氮氧薄膜。
在本实施例中,所述有源层20的材料为IGZO,所述有源层20的厚度可以为300至1000埃。
在本实施例中,所述源漏极层30的材料可以为铜/钼钛合金,铜/钛等,即上层为铜,下层为钼、钛或二者的合金等。而由于该类材料与IGZO接触时,可以对IGZO夺氧的效果,进一步使与所述源漏极31接触的有源层20导体化。
在本实施例中,请参阅图4B至4D,步骤S20具体包括:
S201,在所述有源材料层21和所述源漏材料层32上形成光阻层;
S202,利用多段式掩膜版对所述光阻层图案化处理,以使所述光阻层形成第一光阻图案410;
S203,利用第一蚀刻工艺,对所述有源材料层21和所述源漏材料层32进行第一次图案化处理,以使所述有源材料层21形成所述有源层20,以及使所述源漏材料层32形成源漏中间层33,请参阅图4B;
S204,利用灰化工艺对所述第一光阻图案410进行处理,以使所述第一光阻图案410形成第二光阻图案420,请参阅图4C;
S205,利用第二蚀刻工艺,对所述源漏中间层33进行第二次图案化处理,以及使所述源漏中间层33形成包括源漏极31的源漏极层30,请参阅图4D。
在本步骤中,其主要利用不含氟的铜酸对源漏中间层33进行图案化处理,以避免该酸性液体对沟道部201进行损坏,而不含氟的铜酸可以对源漏中间层33进行图案化处理,同时其将不损伤IGZO。
在本实施例中,请参阅图4E,步骤S30具体包括:
S301,在所述沟道部201上形成栅绝缘层40;
S302,在所述栅绝缘层40行形成栅极层50;
S303,利用等离子体对图案化后的部分所述有源层20进行导体化处理,以使与所述源漏极31接触的部分所述有源层20形成导体部202和位于相邻所述导体部202之间的沟道部201;
在本实施例中,在对有源层20的材料进行导体化时,由于沟道部201的材料无需导体化,因此需要进行一定遮挡,例如可以利用栅绝缘层40或者栅绝缘层40和栅极层50共同遮挡。另外,所述有源层20中的导体部202主要通过在惰性气体环境下进行等离子处理,例如氦气等,使得与所述源漏极31对应的有源层20导体化;其次,有源材料的导体化后,导体部202内的载流子将会向沟道部201扩散,因此图4E中沟道部201和导体部202的面积区域仅为示意图,实际面积占比大小,需要根据载流子浓度和其他环境条件决定。
在本实施例中,所述栅绝缘层40的厚度可以为1000至3000埃,所述栅绝缘层40的材料可以为氧化硅等。
在本实施例中,所述栅极层50的厚度可以为1000至3000埃,所述栅极的材料可以为铜/钼或者钼钛合金等。
在本实施例中,在第一方向X上,所述导体部202的尺寸可以为0.8~1.2微米。
在本实施例中,在第一方向X上,所述沟道部201的尺寸可以为2.5~3.5微米。
在本申请的显示面板100中,在所述显示面板100的俯视图方向上,所述源漏极31的面积小于所述导体部202的面积,所述源漏极31与所述栅绝缘层40分离设置。
由于本申请的所述源漏极31与所述有源层20直接接触,以及所述栅极层50设置在栅绝缘层40上,即栅极层50和所述源漏极层30存在短接的风险,导致薄膜晶体管的功能失效。
请参阅图4E,在对所述源漏极31进行图案化处理时,使得所述源漏极31的面积小于对应导体部202的面积,在保证所述源漏极31与所述栅绝缘层40分离设置的情况下,进一步增加了所述源漏极31与所述栅极层50的间距,保证了薄膜晶体管功能的有效性。
在图4E的结构中,由于所述源漏极31未对所述导体部202进行有效遮挡,因此在对所述有源层20进行导体化时,所述导体部202的面积是非可控的,可能导致沟道部201的面积将减少,导致薄膜晶体管的性能降低。
在本申请的显示面板100中,请参阅图4F,在所述显示面板100的俯视图方向上,所述源漏极31的面积和所述导体部202的面积相等,所述源漏极31与所述栅绝缘层40具有重叠部分。
在本实施例中,在图4F所示的剖视结构图中,所述源漏极31在该区域的面积和所述导体部202在该区域的面积相等,同时所述栅绝缘层40的厚度比常规的栅绝缘层40的厚度大,例如本实施例中的所述栅绝缘层40的厚度大于所述源漏极层30的厚度,以及所述栅绝缘层40的顶部向所述源漏极层30延伸,且覆盖部分所述源漏极31。
本实施例通过增加栅绝缘层40的厚度,增加源漏极31和所述栅极层50的间距,避免二者的短接;其次,栅绝缘层40的远离所述衬底10的一侧向所述源漏极31延伸,并遮挡了部分所述源漏极31,进一步避免了源漏极31与所述栅极层50的短接,保证了薄膜晶体管功能的稳定性。
请参阅图4G,所述显示面板100的制作还包括
S40,在所述缓冲层90上形成钝化层60,已覆盖所述栅极层50、源漏极层30和所述缓冲层90;
S50,在所述钝化层60上形成包括多个端子71的端子层70,多个所述端子71与所述源漏极31电连接;
S60,在所述端子层70上形成平坦层200;
S70,在所述平坦层200上形成像素电极层300。
本申请还提出了一种移动终端,其包括终端主体和上述显示面板,所述终端主体和所述显示面板组合为一体。该终端主体可以为绑定于显示面板的电路板等器件以及覆盖在所述显示面板上的盖板等。所述移动终端可以包括手机、电视机、笔记本电脑等电子设备。
本申请提出了一种显示面板及其制作方法、移动终端;该显示面板包括衬底、设置于所述衬底上的有源层以及设置于所述有源层上的源漏极层,所述有源层包括沟道部和位于所述沟道部两侧的导体部,源漏极层包括源漏极,源漏极设置于所述导体部远离衬底一侧的表面上;本申请通过利用多段式掩膜版,利用一次光罩工艺同时完成有源层和源漏极层的图案化处理,减少了当前显示面板的光罩次数,简化了显示面板的制备工艺。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种显示面板及其制作方法、移动终端进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (10)
1.一种显示面板,其特征在于,包括:
衬底;
有源层,设置于所述衬底上,所述有源层包括沟道部和位于所述沟道部两侧的导体部;以及
源漏极层,设置于所述有源层上,所述源漏极层包括源漏极,所述源漏极设置于所述导体部远离所述衬底一侧的表面上。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括:
栅绝缘层,设置于所述有源层上,所述栅绝缘层覆盖所述沟道部;
栅极层,设置于所述栅绝缘层上;
其中,所述栅极层在所述沟道部上的正投影位于所述沟道部内,所述沟道部在所述栅绝缘层上的正投影位于所述栅绝缘层内。
3.根据权利要求2所述的显示面板,其特征在于,在所述显示面板的俯视图方向上,所述源漏极的面积小于所述导体部的面积,所述源漏极与所述栅绝缘层分离设置。
4.根据权利要求2所述的显示面板,其特征在于,在所述显示面板的俯视图方向上,所述源漏极的面积和所述导体部的面积相等,所述源漏极与所述栅绝缘层具有重叠部分。
5.根据权利要求2所述的显示面板,其特征在于,所述显示面板还包括:
钝化层,设置于所述衬底上,所述钝化层覆盖所述栅极层、所述源漏极层以及部分所述衬底;
端子层,设置于所述钝化层上,所述端子层包括多个端子,多个所述端子通过第一过孔与所述源漏极电连接,所述第一过孔贯穿部分所述钝化层。
6.根据权利要求5所述的显示面板,其特征在于,所述显示面板还包括:
遮光层,设置于所述衬底和所述有源层之间,所述有源层在所述遮光层上正投影位于所述遮光层内;
缓冲层,设置于所述遮光层与所述有源层之间,所述缓冲层覆盖所述遮光层;
其中,部分所述端子通过第二过孔与所述遮光层电连接,所述第二过孔贯穿所述钝化层以及部分所述缓冲层。
7.根据权利要求5所述的显示面板,其特征在于,在所述显示面板的俯视图方向上,所述端子层和所述栅极层具有重叠部。
8.一种显示面板的制作方法,其特征在于,包括:
在衬底依次形成有源材料层和源漏材料层;
利用多段式掩膜版对所述有源材料层和所述源漏材料层进行图案化处理,以使所述有源材料层形成图案化后的有源层,以及使所述源漏材料层形成包括源漏极的源漏极层;
对图案化后的部分所述有源层进行导体化处理,以使与所述源漏极接触的部分所述有源层形成导体部和位于相邻所述导体部之间的沟道部。
9.根据权利要求8所述的显示面板的制作方法,其特征在于,利用多段式掩膜版对所述有源材料层和所述源漏材料层进行图案化处理的步骤,包括:
在所述有源材料层和所述源漏材料层上形成光阻层;
利用多段式掩膜版对所述光阻层图案化处理,以使所述光阻层形成第一光阻图案;
利用第一蚀刻工艺,对所述有源材料层和所述源漏材料层进行第一次图案化处理,以使所述有源材料层形成所述有源层,以及使所述源漏材料层形成源漏中间层;
利用灰化工艺对所述第一光阻图案进行处理,以使所述第一光阻图案形成第二光阻图案;
利用第二蚀刻工艺,对所述源漏中间层进行第二次图案化处理,以及使所述源漏中间层形成包括源漏极的源漏极层。
10.一种移动终端,其特征在于,所述移动终端包括终端主体和如权利要求1至7任一项所述的显示面板,所述终端主体和所述显示面板组合为一体。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111346119.0A CN114122144A (zh) | 2021-11-15 | 2021-11-15 | 显示面板及其制作方法、移动终端 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111346119.0A CN114122144A (zh) | 2021-11-15 | 2021-11-15 | 显示面板及其制作方法、移动终端 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114122144A true CN114122144A (zh) | 2022-03-01 |
Family
ID=80396106
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111346119.0A Pending CN114122144A (zh) | 2021-11-15 | 2021-11-15 | 显示面板及其制作方法、移动终端 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114122144A (zh) |
-
2021
- 2021-11-15 CN CN202111346119.0A patent/CN114122144A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11316000B2 (en) | Array substrate including metal strip, manufacturing method thereof and display device | |
CN107658345B (zh) | 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 | |
US11961848B2 (en) | Display substrate and manufacturing method therefor, and display device | |
US11882716B2 (en) | Display panel, method for manufacturing same, and display apparatus | |
CN104966698B (zh) | 阵列基板、阵列基板的制造方法及显示装置 | |
CN112420739A (zh) | 一种显示面板及其制备方法 | |
CN111293127B (zh) | 一种显示面板及其制备方法 | |
CN111415995B (zh) | 一种显示面板、其制作方法及显示装置 | |
CN112838100A (zh) | 发光面板及其制作方法 | |
CN111308796A (zh) | 显示面板及显示面板的制作方法 | |
CN111276493A (zh) | 显示面板及其制作方法 | |
US20130026473A1 (en) | Pixel Structure and Method for Fabricating the Same | |
CN113948458A (zh) | 阵列基板及其制作方法 | |
CN111463252B (zh) | 一种显示面板及其制备方法、显示装置 | |
CN111710727A (zh) | 一种阵列基板及其制备方法以及显示面板 | |
WO2022148260A1 (zh) | 薄膜晶体管阵列基板及其制备方法、显示面板 | |
US20240196694A1 (en) | Display panel, manufacturing method thereof, and display device | |
CN114122144A (zh) | 显示面板及其制作方法、移动终端 | |
CN114975486A (zh) | 阵列基板、显示面板及阵列基板的制作方法 | |
CN114823914A (zh) | 阵列基板及其制作方法、显示面板 | |
CN112289744B (zh) | 阵列基板及其制作方法 | |
CN115000089A (zh) | 阵列基板及其制造方法、显示装置 | |
US20240234428A9 (en) | Array substrate, manufacturing method thereof, and display panel | |
CN113571587B (zh) | 阵列基板、显示面板及阵列基板的制作方法 | |
EP4362107A1 (en) | Display panel and method of manufacturing same, and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |