CN114067752A - 显示装置和用于驱动显示装置的方法 - Google Patents

显示装置和用于驱动显示装置的方法 Download PDF

Info

Publication number
CN114067752A
CN114067752A CN202110848574.4A CN202110848574A CN114067752A CN 114067752 A CN114067752 A CN 114067752A CN 202110848574 A CN202110848574 A CN 202110848574A CN 114067752 A CN114067752 A CN 114067752A
Authority
CN
China
Prior art keywords
stress
amount
light emitting
emitting element
frame rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110848574.4A
Other languages
English (en)
Inventor
岩内荣二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Design And Development Contract Society
Original Assignee
Joled Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Joled Inc filed Critical Joled Inc
Publication of CN114067752A publication Critical patent/CN114067752A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/048Preventing or counteracting the effects of ageing using evaluation of the usage time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种显示装置,包括:亮度转换器11,其将视频信号中包含的亮度信号所指示的输入灰度值转换为对应于输入灰度值的目标亮度值;校正计算器12,其根据目标亮度值计算输出灰度值,并使用作为指示发光元件劣化程度的指数的效率残留率由输出灰度值计算经校正亮度值;累积应力计算器13,其使用累积应力量更新所述效率残留率,所述累积应力量是通过将根据经校正亮度值计算的发光元件上的应力量转换成参考电流下的第一应力量并且累积通过根据帧速率转换已转换的第一应力量而获得的第二应力量获得的;以及应力量转换器14,其通过将第一应力量乘以对应于从视频信号获得的帧速率的转换系数来将第一应力量转换为第二应力量。

Description

显示装置和用于驱动显示装置的方法
技术领域
本公开涉及一种显示装置以及一种用于驱动显示装置的方法。
背景技术
已知在诸如有机电致发光(EL)元件的自发光元件中,自发光元件中包括的发光层根据发射的光的量、发光时间和温度而劣化。
当由于发光层的劣化例如老化(burn-in)(诸如残像(afterimage)或消隐(fading))而可能发生亮度降低时,在显示器上显示的图像中可能发生色移,或者显示器的一部分的亮度可能降低,从而导致显示器上的显示不均匀。
为了解决这种问题,公开了一种通过校正视频信号来减少显示不均匀性的技术(参见例如专利文献(PTL)1)。
引用列表
专利文献
PTL 1:日本未审查的专利申请公开No.2016-109939
发明内容
技术问题
然而,在上述常规技术中,不考虑视频信号的输入驱动频率(即,帧速率改变)的情况。由于这个原因,当显示器上显示的视频的帧速率(frame rate)改变时,即使视频信号被校正,也会发生校正误差,并且在显示器上可能出现不均匀的可能性。
鉴于上述情况提出了本公开,并且本公开的一个目的是提供一种显示装置和一种用于驱动显示装置的方法,即使在帧速率改变时其也能减少显示不均匀性。
问题的解决方案
根据本公开的显示装置是包括显示屏的显示装置,在所述显示屏中,每个均包含发光元件的多个像素布置在矩阵(matrix)中,所述显示装置包括校正电路,其校正由视频信号中所包含的亮度信号指示的输入灰度值(input gradation value),其中所述校正电路包括:亮度转换器,其将所述输入灰度值转换为对应于所述输入灰度值的目标亮度值;校正计算器,其计算通过根据所述目标亮度值校正所述输入灰度值而获得的输出灰度值,并且计算通过使用效率残留率根据所述输出灰度值校正所述目标亮度值而获得的经校正亮度值,所述效率残留率是指示所述发光元件的劣化程度的指数并且指示所述发光元件的发光效率的残留率;累积应力计算器,其将由所述经校正亮度值计算的所述发光元件上的应力量转换为指示当参考电流流过所述发光元件时的应力量的第一应力量,并且使用累积第二应力量而获得的累积应力量来更新所述效率残留率,所述第二应力量是通过根据从所述视频信号获得的帧速率来转换所述第一应力量而转换和获得的所述第一应力量获得的;以及应力量转换器,其通过获取从所述视频信号获得的所述帧速率并且将所述第一应力量乘以对应于所获取的所述帧速率的转换系数来将所述第一应力量转换为所述第二应力量。
有利效果
根据本公开,可以提供一种显示装置和一种用于驱动显示装置的方法,即使在帧速率改变时其也能够减少显示不均匀性。
附图说明
图1是示出根据一个实施例的显示装置的配置的示意图。
图2是示出根据所述实施例的像素的配置的电路图。
图3是示出根据所述实施例的校正电路的配置的一个示例的框图。
图4是用于说明将根据所述实施例的输入灰度值转换为目标亮度值的方法的图。
图5A是用于说明根据所述实施例的用于由目标亮度值计算经校正灰度值的方法的图。
图5B是用于说明根据所述实施例的用于由经校正灰度值计算经校正亮度值的方法的图。
图6是示出了所经过的应力时间(elapsed stress time)与发光元件的劣化程度之间的关系的图。
图7A是用于说明根据所述实施例的用于计算当使发光元件发出具有经校正亮度值的光时流过的第一电流值的方法的图。
图7B是用于说明根据所述实施例的将当第一电流流过发光元件时的应力量(stress amount)转换成当参考电流流过发光元件时的应力量的方法的示意图。
图7C是用于说明根据所述实施例的当参考电流流过发光元件达累积时间时根据亮度的劣化程度计算效率残留率(efficiency residual rate)的方法的图。
图8是示出用于驱动根据所述实施例的显示装置1的方法的一个示例的流程图。
图9是示出根据所述实施例的示例1的校正电路的配置的一个示例的框图。
图10A是示出根据所述实施例的示例1的查找表的一个示例的图。
图10B是示出根据所述实施例的示例1的查找表的一个示例的图。
图11是示出根据所述实施例的示例1的校正电路的配置的另一示例的框图。
图12是用于说明由竖直同步信号检测帧速率信息的方法的图。
图13是示出根据所述实施例的示例2的校正电路的配置的一个示例的框图。
图14是示出根据所述实施例的示例2的校正电路的配置的另一示例的框图。
具体实施方式
根据本公开的一个方面的显示装置是包括显示屏的显示装置,在所述显示屏中,多个像素布置在矩阵中,每个像素包括发光元件,所述显示装置包括:校正电路,其校正由视频信号所包含的亮度信号指示的输入灰度值,其中所述校正电路包括:亮度转换器,其将所述输入灰度值转换为对应于所述输入灰度值的目标亮度值;校正计算器,其计算通过根据所述目标亮度值校正所述输入灰度值而获得的输出灰度值,并且计算通过使用效率残留率根据所述输出灰度值校正所述目标亮度值而获得的经校正亮度值,所述效率残留率是指示所述发光元件的劣化程度的指数并且指示所述发光元件的发光效率的残留率;累积应力计算器(cumulative stress calculator),其将根据所述经校正亮度值计算的所述发光元件上的应力量转换为指示当参考电流流过所述发光元件时的应力量的第一应力量,并且使用通过累积第二应力量而获得的累积应力量来更新所述效率残留率,所述第二应力量是通过根据从视频信号获得的帧速率来转换所述第一应力量而转换和获得的所述第一应力量获得的;以及应力量转换器,其通过获取从视频信号获得的帧速率并且将所述第一应力量乘以对应于所获取的帧速率的转换系数来将所述第一应力量转换为所述第二应力量。
根据该配置,即使当帧速率改变时,也能减少显示不均匀性。更具体地,即使当帧速率改变时,也能计算适合于改变的帧速率的应力量,使得能准确地计算累积应力量。因为这个原因,由于能够使用效率残留率来准确地预测发光元件的劣化程度,因此能够计算考虑了发光元件的劣化程度的经校正输入灰度值(即,输出灰度值)。利用这一点,可能将每个发光元件校正到均匀的发光亮度,而不管每个发光元件的劣化程度,从而能够减少显示不均匀性。
此外,根据经校正亮度值计算的应力量是当使发光元件发出具有经校正亮度值的光时流过发光元件的第一电流下的应力量,第一电流下的应力量是第一电流流过发光元件的时间期间,参考电流下的应力量是参考电流流过发光元件的时间期间,累积应力计算器通过将第一电流流过发光元件的时间期间转换为参考电流流过发光元件的时间期间来将根据经校正亮度值计算的应力量转换为第一应力量,并且可通过计算通过累积对应于帧速率的时间而获得的累积时间来计算累积应力量,对应于帧速率的时间是参考电流流过发光元件的时间期间,其是第二应力量。
根据该配置,由于通过参考电流流过发光元件的时间期间来评估应力量,因此即使帧速率改变,也能够计算适合于改变的帧速率的应力量,并且能够准确地计算累积应力量。
此外,效率残留率由发光元件劣化之后的发射亮度与发光元件的初始发射亮度的比率表示,并且累积应力计算器可通过将所述效率残留率设定为新的效率残留率来更新所述效率残留率,所述新的效率残留率是通过利用发光元件的亮度与参考电流流过发光元件的累积时间期间之间的关系根据被计算为累积应力量的累积时间而计算得到的。
此外,所述应力量转换器可包括:查找表,其预先存储多个帧速率以及与所述多个帧速率中的每一个帧速率相关联的转换系数;以及帧速率转换器,其通过获取从视频信号获得的帧速率,并从所述查找表选择对应于所获取的帧速率的转换系数,并将所述第一应力量乘以所述转换系数,从而将所述第一应力量转换为所述第二应力量。
另外,所述应力量转换器可包括:存储装置,其存储用于计算所述转换系数的计算公式,所述计算公式由所述帧速率作为分母的比率表示;转换系数计算器,其通过获取从视频信号获得的帧速率,并通过将所获取的帧速率应用于所述计算公式而获得对应于所述帧速率的转换系数,并将所述第一应力量乘以所述转换系数,从而将所述第一应力量转换为所述第二应力量。
另外,根据本公开的一个方面的用于驱动显示装置的方法是一种用于驱动包括显示屏的显示装置的方法,在所述显示屏中,多个像素布置在矩阵中并且每个像素包括发光元件,所述方法包括:校正由视频信号中包含的亮度信号指示的输入灰度值,其中所述校正包括:将所述输入灰度值转换为对应于所述输入灰度值的目标亮度值;计算通过根据所述目标亮度值校正所述输入灰度值而获得的输出灰度值,并且计算通过使用效率残留率根据所述输出灰度值校正所述目标亮度值而获得的经校正亮度值,所述效率残留率是指示所述发光元件的劣化程度的指数并且指示所述发光元件的发光效率的残留率;通过将根据所述经校正亮度值计算的所述发光元件上的应力量转换为指示当参考电流流过所述发光元件时的应力量的第一应力量并累积第二应力量来更新所述效率残留率,所述第二应力量是通过根据从视频信号获得的帧速率转换所述第一应力量而被转换和获得的第一应力量所获得的;以及通过获取从所述视频信号获得的帧速率并且将所述第一应力量乘以对应于所获取的所述帧速率的转换系数来将所述第一应力量转换为所述第二应力量。
在下文中,将参考附图描述本公开的实施例。下文描述的实施例中的每一者展示本公开的优选特定示例。因此,以下实施例中所示的数值、形状、材料、部件、部件的布置位置和连接形式等等都是示例并且不旨在限制本公开。因此,在以下实施例中的组件当中,在指示本公开的最高级别概念的独立权利要求中未描述的部件将被描述为任选的部件。
应当注意的是,每个附图都是示意图,并且不一定是精确地示出的。此外,在每个附图中,相同的附图标记被给予基本上相同的配置,并且重复的描述将被省略或简化。
实施例
[显示装置的配置]
根据本公开的显示装置1是包括显示屏的显示装置,在显示屏中,多个像素被布置在矩阵中,每个像素包括发光元件。
在下文中,将描述根据本实施例的显示装置1的配置。
图1是示出根据本实施例的显示装置1的配置的示意图。
在本实施例中,如图1所示,显示装置1包括显示屏3、栅极驱动器电路(gatedriver circuit)4、源极驱动器电路(source driver circuit)5、和校正电路10。
<显示屏3>
显示屏3基于从外部输入到显示装置1的视频信号来显示视频。这里,视频信号至少包括亮度信号、竖直同步信号(vertical synchronization signal)和水平同步信号(horizontal synchronization signal)。视频信号还可以包括帧速率信息。应当注意,在本实施例中,亮度信号把包括在显示屏3中的每个像素的每个子像素的亮度指示为灰度值。在下文中,由亮度信号指示的灰度值被称为输入灰度值。
此外,如图1所示,显示屏3包括被布置在矩阵中的多个像素2,并且行形状的扫描线7和列形状的数据线8被连线(wired)。
<像素2>
图2是示出根据本实施例的像素2的配置的电路图。
多个像素2中的每一个像素电连接到扫描线7和数据线8。更具体地,如图1所示,多个像素2中的每一个像素被布置在扫描线7和数据线8相交的位置处。此外,多个像素2被布置在例如N行和M列中。N和M是正整数,并且根据显示屏3的尺寸和分辨率而不同。
在本实施例中,如图2所示,参考电源线Vref、EL阳极电源线Vtft、EL阴极电源线Vel、初始化电源线(initialization power supply line)Vini、参考电压控制线ref、初始化控制线ini和使能线(enable line)enb在像素2中布线。这里,EL阳极电源线Vtft提供被施加到发光元件20的阳极电压。应当注意,EL阴极电源线Vel提供被施加到发光元件20的阴极电压。应当注意,EL阴极电源线Vel可以接地。初始化电源线Vini提供用于初始化电容元件22的初始化电压。
此外,如图2所示,像素2包括发光元件20、电容元件22、驱动晶体管24a、和开关晶体管(switching transistors)24b至24e。
发光元件20的阴极连接到EL阴极电源线Vel,并且其阳极连接到驱动晶体管24a的源极(source)。发光元件20通过使与从驱动晶体管24a提供的视频信号(亮度信号)的信号电压对应的电流流动来发射具有对应于信号电压的亮度的光。在本实施例中,对应于视频信号的信号电压的电流是对应于由校正电路10校正的视频信号的信号电压的电流。尽管细节将稍后描述,但是对应于由校正电路10校正的视频信号的信号电压的电流是对应于已经由校正电路10校正的视频信号中包含的亮度信号指示的亮度的灰度值(输出灰度值)的电流。
发光元件20是有机EL元件,例如有机发光二极管(OLED)等。应当注意,发光元件20不限于有机EL元件,其可以是自发光元件,诸如无机EL元件或QLED,或者可以不是自发光元件,只要它是由电流驱动控制的元件即可。
在驱动晶体管24a中,栅极(gate)连接到电容元件22等的一个电极,漏极(drain)连接到开关晶体管24e的源极,并且源极(source)连接到发光元件20的阳极。在图2中,源极进一步连接到电容元件22的另一电极等。驱动晶体管24a将施加在栅极与源极之间的信号电压转换成对应于信号电压的电流(称为漏极与源极之间的电流)。然后,当驱动晶体管24a被接通时,在漏极与源极之间的电流被施加(供应)到发光元件20以使发光元件20发光。驱动晶体管24a由例如n型薄膜晶体管(n型TFT)配置。
在开关晶体管24e中,栅极连接到使能线enb,源极和漏极中的一个连接到EL阳极电源线Vtft,并且源极和漏极中的另一个连接到驱动晶体管24a的漏极。开关晶体管24e根据从使能线enb提供的猝灭信号(quenching signal)而接通或关断。当开关晶体管24e接通时,驱动晶体管24a连接到EL阳极电源线Vtft,并且驱动晶体管24a的漏极与源极之间的电流被提供给发光元件20。开关晶体管24e由例如n型薄膜晶体管(n型TFT)配置。
在开关晶体管24b中,栅极连接到扫描线7,源极和漏极之一连接到数据线8,源极和漏极中的另一个连接到电容元件22的一个电极。开关晶体管24b根据从扫描线7提供的控制信号而接通或关断。当接通开关晶体管24b时,从数据线8提供的视频信号的信号电压被施加到电容元件22的所述电极,并且对应于信号电压的电荷被累积在电容元件22中。开关晶体管24e由例如n型薄膜晶体管(n型TFT)配置。
在开关晶体管24d中,栅极连接到参考电压控制线ref,源极和漏极中的一个连接到参考电源线Vref,并且源极和漏极中的另一个连接到电容元件22等的一个电极。开关晶体管24d根据从参考电压控制线ref提供的控制信号而接通或关断。当开关晶体管24d接通时,电容元件22的电极被设置到由参考电源线Vref提供的电压。开关晶体管24d由例如n型薄膜晶体管(n型TFT)配置。
在开关晶体管24c中,栅极连接到初始化控制线ini,源极和漏极中的一个连接到驱动晶体管24a的源极,并且源极和漏极中的另一个连接到初始化电源线Vini。开关晶体管24c根据从初始化控制线ini提供的控制信号而接通或关断。当驱动晶体管24a处于接通状态时,开关晶体管24e处于关断状态,并且与EL阳极电源线Vtft的连接被切断,开关晶体管24c被接通以将发光元件20的阳极设置到由初始化电源线Vini提供的初始化电压(参考电压)。开关晶体管24c由例如n型薄膜晶体管(n型TFT)配置。
电容元件22是电容器,其中一个电极连接到驱动晶体管24a的栅极、开关晶体管24b的源极和开关晶体管24d的源极,并且另一个电极连接到驱动晶体管24a的源极。电容元件22累积对应于从数据线8提供的信号电压的电荷。电容元件22稳定地保持驱动晶体管24a的栅极与源极之间的电压,例如,在开关晶体管24b和开关晶体管24d关断之后。以这种方式,当开关晶体管24b和开关晶体管24d处于关断状态时,电容元件22根据因累积电荷引起的信号电势在驱动晶体管24a的栅极与源极之间施加电压。
利用这些配置,电流能稳定地流过发光元件20。
应注意,像素2的配置不限于图2中所示的配置,且可为另一配置。作为能够至少用作像素2的最小配置,仅需要包括发光元件20、电容元件22、驱动晶体管24a和开关晶体管24b。
扫描线7被布置用于多个像素2中的每一行。扫描线7的一端连接到像素2,并且扫描线7的另一端连接到栅极驱动器电路4。在图2所示的示例中,扫描线7连接到布置在像素2中的开关晶体管24b的栅极。
数据线8被布置用于多个像素2的每一列。数据线8的一端连接到像素2,并且数据线8的另一端连接到源极驱动器电路5。在图2中所示的示例中,数据线8连接到开关晶体管24b的源极或漏极。
<栅极驱动器电路4>
扫描线7连接到栅极驱动器电路4,并且通过向扫描线7输出控制信号,控制被包括在像素2中的每个晶体管的接通和关断。在图2所示的示例中,栅极驱动器电路4经由扫描线7向布置在像素2中的开关晶体管24b的栅极提供扫描信号。
<源极驱动器电路5>
数据线8连接到源极驱动器电路5,且通过将由校正电路10校正的视频信号输出到数据线8,将视频信号提供给每一像素2。源极驱动器电路5通过数据线8写入表示由用于每个像素2的电流值或电压值形式的视频信号所指示的亮度的输出灰度值。在图2中所示的示例中,源极驱动器电路5经由数据线8将对应于视频信号输入的电压供应到布置于像素2中的开关晶体管24b的源极或漏极。
<校正电路10>
校正电路10校正从外部输入的视频信号,并将其输出到源极驱动器电路5。更具体地,校正电路10校正由视频信号中包含的亮度信号所指示的输入灰度值,并输出该输出灰度值。由此,该输出灰度值作为由视频信号中包含的亮度信号所指示的灰度而被输出到源极驱动器电路5。
换句话说,校正电路10是用于校正由包括在视频信号中的亮度信号所指示的亮度的灰度值(输入灰度值)的电路,使得发光元件20发射目标亮度(即,目标亮度值)的光。应当注意,所述目标亮度值对应于与未劣化的初始发光元件20中的输入灰度值相对应的发射亮度值。因此,当发光元件20劣化时,即使发光元件20通过提供与由视频信号中包含的亮度信号所指示的输入灰度值相对应的电流值的电流来发光,也不能实现目标亮度值。因此,校正电路10校正由包括在视频信号中的亮度信号所指示的输入灰度值,使得能够实现目标亮度值。由此,被提供与经校正输入灰度值(输出灰度值)相对应的电流的发光元件20能够实现目标亮度,即,目标亮度值。
在下文中,将描述校正电路10的配置。
[校正电路10的配置]
图3是示出根据本实施例的校正电路10的配置的示例的框图。
校正电路10包括亮度转换器11、校正计算器12、累积应力计算器13、和应力量转换器14。校正电路10能够通过使用存储器执行预定程序的处理器来实现。在下文中,将描述每个部件。
<亮度转换器11>
亮度转换器11将输入灰度值转换为对应的目标亮度值。在本实施例中,亮度转换器11将包括在从显示装置1的外部输入的视频信号中的亮度信号所指示的输入灰度值转换为对应的目标亮度值。
这将参照图4进行解释。
图4是用于说明将根据本实施例的输入灰度值转换为目标亮度值的方法的图。图4示出了灰度亮度特性,其示出了初始发光元件20中的灰度值与亮度值之间的关系。
使用由图4中的灰度亮度特性所表示的关系,亮度转换器11可以将由包括在从显示装置1的外部输入的视频信号中的亮度信号所指示的输入灰度值转换为对应的目标亮度值。
<校正计算器12>
校正计算器12计算通过根据目标亮度值校正输入灰度值而获得的输出灰度值,并且计算通过使用效率残留率根据计算的输出灰度值校正目标亮度值而获得的经校正亮度值,效率残留率是指示发光元件的劣化程度的指数且指示发光元件的发光效率的残留率。这里,效率残留率由发光元件20劣化之后的发射亮度与发光元件20的初始发射亮度的比率来表示。
在本实施例中,校正计算器12通过使用从累积应力计算器13获得的效率残留率来根据从亮度转换器11输出的目标亮度值计算输出灰度值。这里,输出灰度值是通过校正由从显示装置1的外部输入的视频信号中包含的亮度信号所表示的输入灰度值而获得的经校正灰度值。校正计算器12输出所计算的输出灰度值。由此,校正计算器12可将计算出的输出灰度值作为视频信号中包含的亮度信号所指示的灰度输出到源极驱动器电路5。
另外,校正计算器12计算通过根据计算的输出灰度值校正目标亮度值而获得的经校正亮度值。校正计算器12将所计算的目标亮度值输出到累积应力计算器13。
在下文中,将参考图5A和图5B描述用于计算输出灰度值和经校正亮度值的方法。
图5A是用于说明根据本实施例的用于根据目标亮度值计算经校正灰度值的方法的图。图5B是用于说明根据本实施例的用于根据经校正灰度值计算经校正亮度值的方法的图。图5A和图5B示出了灰度亮度特性,该灰度量度特性示出了在发光元件20的初始阶段与劣化之后的灰度值和亮度值之间的关系。劣化之后的灰度亮度特性可通过将初始阶段的灰度亮度特性乘以效率残留率Rt而获得。
通过使用由在图5A中的劣化之后的灰度亮度特性表示的关系,校正计算器12能够计算与从亮度转换器11输出的目标亮度值相对应的灰度值作为通过校正由包括在视频信号中的亮度信号所指示的输入灰度值而获得的经校正灰度值。然后,校正计算器12将计算出的经校正灰度值输出为输出灰度值。由此,由从显示装置1的外部输入的视频信号中所包含的亮度信号表示的输入灰度值被校正到输出灰度值并且被输入到源极驱动器电路5。
此外,通过使用图5B中的劣化之后的灰度亮度特性所表示的关系,校正计算器12能够计算对应于所计算的经校正灰度值的亮度值作为通过校正从亮度转换器11输出的目标亮度值而获得的经校正亮度值。然后,校正计算器12将计算出的经校正亮度值输出到累积应力计算器13。
<累积应力计算器13>
累积应力计算器13使用累积应力量来更新效率残留率,累积应力量是通过将根据经校正亮度值计算的发光元件20上的应力量转换成指示当参考电流流过发光元件20时的应力量的第一应力量以及累积从已转换的第一应力量获得的第二应力量而获得的。这里,第二应力量是通过在应力量转换器14中根据从视频信号获得的帧速率转换第一应力量来获得的,以及通过将第一应力量转换成适合于该帧速率的应力量来获得的。
此外,根据经校正亮度值计算的应力量是当使发光元件20发出具有经校正亮度值的光时,流过发光元件20的第一电流下的应力量,并且是第一电流流过发光元件20的时间。类似地,参考电流下的应力量是参考电流流过发光元件20的时间。
为此,更具体地,累积应力计算器13能够通过将第一电流流过发光元件20的时间转换为参考电流流过发光元件20的时间,从而将根据经校正亮度值计算的应力量转换为第一应力量。此外,累积应力计算器13能够通过计算累积时间来计算累积应力量,该累积时间是通过累积参考电流流过发光元件20的时间而获得的,该累积时间是第二应力量。
此外,累积应力计算器13能够通过将效率残留率设置为新的效率残留率来更新效率残留率,所述新的效率残留率是通过使用发光元件20的亮度与参考电流流过发光元件20的累积时间之间的关系根据计算为累积应力量的累积时间计算的。
图6是示出了所经过的应力时间与发光元件的劣化程度之间的关系的图。
如上所述,在诸如有机EL元件的自发光元件中,已知包括在自发光元件中的发光层根据发射的光的量、发光时间和温度而恶化。图6示出了在将恒定电流连续地施加到发光元件的所经过时间中的劣化程度,其中施加到发光元件的电流作为应力。施加到发光元件的电流在应力A和应力B之间是不同的,并且应力A>应力B,即(施加为应力A的电流)>(施加为应力B的电流)。
如图6所示,可以看出,当发光元件受到应力时,劣化随着时间的推移而发展。另外,可以看出,当应力A被施加到发光元件时相比于当应力B被施加到发光元件时,劣化更严重地发展。也就是说,如图6中的虚线框所示,可以看出,即使所经过的时间是相同的,劣化程度根据应力而不同,并且劣化随着更大的应力而发展。
应该注意的是,由于提供给发光元件20的电流的大小根据视频信号中包含的亮度信号所指示的输入灰度值而不同,也就是说,它不是恒定的,所以想容易地表达经过的时间与发光元件20的劣化程度之间的关系是困难的。
因此,在本实施例中,利用在恒定电流(即,参考电流)被提供给发光元件20的时间的累积时间(经过时间)引起的劣化程度,评估因发光元件20上的应力量引起的劣化程度。以这种方式,能够通过将施加(提供)给发光元件20的各种电流(第一电流)的时间转换为参考电流流过发光元件20的时间来计算应力量,使得能够通过计算累积时间来计算累积应力量,累积时间通过累加转换的时间而获得。
图7A是说明根据本实施例的用于计算当发光元件20发出具有经校正亮度值的光时流过的第一电流值的方法的图。图7A示出了显示初始发光元件20中的流动电流值与亮度值之间的关系的曲线。
累积应力计算器13使用图7A中的曲线所示的初始发光元件20中的流过电流值与亮度值之间的关系,计算当使发光元件20以从由校正计算器12输出的经校正亮度值得到的亮度值发射光时流过的第一电流。
图7B是用于说明根据本实施例的当第一电流流过发光元件20时的应力量转换成当参考电流流过发光元件20时的应力量的方法的图。图7B中所示的曲线示出当参考电流和第一电流作为应力流过发光元件20时所经过时间与发光元件20的亮度的劣化程度之间的关系。应注意,在图7B中,在没有任何应力的情况下,初始发光元件20的亮度的劣化程度被归一化为1。此外,图7B中所示的两条曲线中的每一条曲线示出了当帧速率恒定时所经过时间与发光元件20的亮度的劣化程度之间的关系,并且提前准备。
累积应力计算器13将第一电流流动的时间转换成参考电流流过发光元件20的时间,使得所述应力量等于当计算的第一电流被施加到发光元件20时的应力量。更具体地,使用图7B中所示的曲线,累积应力计算器13将第一电流流过的时间T1转换为参考电流流过的时间T2,使得亮度的劣化程度等于当所述计算的第一电流施加到发光元件20达到时间T1时亮度的劣化程度。也就是说,如图7B所示,应力I1下的时间T1(第一电流流过发光元件20的时间T1)可以转换为应力Iref下的时间T2(参考电流流过发光元件20的时间T2)。以这种方式,累积应力计算器13能将由经校正亮度值计算出的应力量转换为第一应力量。
图7C是用于说明根据本实施例的当参考电流流过发光元件20达累积时间时根据亮度的劣化程度计算效率残留率的方法的图。图7C中所示的曲线示出当参考电流流过发光元件20作为当帧速率恒定时的应力时所经过时间(累积时间)与发光元件20的亮度的劣化程度之间的关系。
累积应力计算器13将已转换的时间T2输出到应力量转换器14,并获取通过从应力量转换器14根据帧速率进一步转换已转换的时间T2获得的时间T3。累积应力计算器13通过将获取的时间T3进一步增加到先前获取的累积的时间∑T3来计算所获取的时间T3的累积时间∑T3。然后,累积应力计算器13使用图7C中所示的曲线由累积时间∑T3计算效率残留率Rt。
在图7C所示的曲线中,由于当累积时间∑T3为0时的发射亮度没有劣化,所以其对应于初始发光元件20的发射亮度。因为这个原因,发光元件20在累积时间∑T3中的发射亮度能够通过发光元件20劣化之后的发射亮度与发光元件20的初始发射亮度的比率来表示。也就是说,累积应力计算器13能够使用图7C中所示的曲线由累积时间∑T3计算效率残留率Rt。应当注意,在图7C中,初始发光元件20的未退化(undegraded)的发射亮度被归一化为1。
<应力量转换器14>
应力量转换器14通过获取从视频信号获得的帧速率并将第一应力量乘以对应于所获取的帧速率的转换系数来将第一应力量转换为第二应力量。也就是说,应力量转换器14将由累积应力计算器13计算的第一应力量转换成适合于所获取的帧速率的第二应力量。
在本实施例中,当使发光元件20发出具有经校正亮度值的光时,应力量转换器14获取在显示屏3上显示的屏幕(视频信号)的帧速率。此外,发光元件20上的应力量被视为施加到发光元件20的电流流过的时间。为此,应力量转换器14将时间T2(其为由累积应力计算器13计算的第一应力量)转换成适合于所获取的帧速率的时间T3。
顺便提及,近年来,帧速率已经开始根据显示在显示屏3上的视频的内容而改变。此外,假设帧速率恒定,作为第一应力量的时间T2是由累积应力计算器13计算的应力量。
因此,当帧速率改变时,作为第一应力量的时间T2包括从恒定帧速率改变的量的误差。为此,应力量转换器14转换作为由累积应力计算器13计算的第一应力量的时间T2,使得时间T2是考虑从恒定帧速率改变的量的时间,即,适合于改变的帧速率的时间。在本实施例中,应力量转换器14通过将作为由累积应力计算器13计算的第一应力量的时间T2乘以根据帧速率的转换系数,将时间T2转换成适合于改变的帧速率的时间T3。
[用于驱动显示装置1的方法]
接下来,将描述用于驱动如上所述配置的显示装置1的方法。
图8是示出用于驱动根据本实施例的显示装置1的方法的示例的流程图。图8示出被包含在显示装置1中的校正电路10的处理,作为用于驱动显示装置1的方法的一个示例。
首先,校正电路10把由包括在从显示装置1的外部输入的视频信号中的亮度信号所指示的输入灰度值转换为对应的目标亮度值(S10)。
接下来,校正电路10计算通过使用效率残留率根据在步骤S10中转换的目标亮度值校正输入灰度值而获得的输出灰度值,并且计算通过根据输出灰度值校正目标亮度值而获得的经校正亮度值(S11)。此效率残留率是由累积应力计算器13在先前过程等中计算的。
接下来,校正电路10使用通过将根据在步骤S11中计算的经校正亮度值计算的发光元件20上的应力量转换成参考电流下的第一应力量并累积从已转换的第一应力量获得的第二应力量而获得的累积应力量来更新效率残留率(S12)。这里,参考电流下的第一应力量是当参考电流流过发光元件20时的应力量,并且在本实施例中,通过参考电流流过发光元件20的时间来评估。应该注意的是,在下一步骤S13中,通过转换第一应力量以便适合于从视频信号获得的帧速率来获得第二应力量。
然后,当执行步骤S12时,通过获取从视频信号获得的帧速率并将第一应力量乘以对应于所获取的帧速率的转换系数,校正电路10将第一应力量转换为适合于帧速率的第二应力量(S13)。
[效果等]
如上所述,根据本实施例的显示装置,即使当帧速率改变时,也能够减少显示的不均匀性。更具体地,即使当帧速率改变时,也能够计算适合于改变的帧速率的应力量,使得能够准确地计算累积应力量。由于这个原因,由于能够使用效率残留率准确地预测发光元件20的劣化程度,所以能够计算考虑了发光元件20的劣化程度而校正的输入灰度值,即输出灰度值。利用这一点,由于不管每个发光元件20的劣化程度如何,每个发光元件20都能够被校正为均匀的发光亮度,所以能够减少显示的不均匀。
此外,根据本实施例的显示装置,通过参考电流流过发光元件20的时间来评估应力量,使得即使帧速率改变,也能够计算适合改变的帧速率的应力量,并且能够准确地计算累积应力量。
在下文中,将参照示例1和示例2描述根据本实施例的包括在校正电路10中的应力量转换器14的具体方面。
示例1
首先,在示例1中,将描述应力量转换器14使用预先准备的查找表(look-uptable,简称LUT)根据所获取的帧速率来选择转换系数的情况。
[根据示例1的校正电路10等的配置]
图9是示出根据本实施例的示例1的校正电路10的配置的示例的框图。图9示出当视频信号包含帧速率信息时的配置,并且该配置还包含视频信号检测器30。应当注意的是,与图3中的元件相同的元件由相同的附图标记表示,并且将省略其详细描述。
[视频信号检测器30]
视频信号检测器30获取视频信号,从所获取的视频信号中提取帧速率信息,并将帧速率信息输出到应力量转换器14。另外,视频信号检测器30将由所获取的视频信号中包含的亮度信号所指示的输入灰度值输出到亮度转换器11。
[应力量转换器14]
应力量转换器14通过获取从视频信号获得的帧速率并将第一应力量乘以对应于所获取的帧速率的转换系数,从而将第一应力量转换为第二应力量。在本示例中,如图9所示,应力量转换器14包括LUT141和帧速率转换器142。
<LUT 141>
LUT 141是对应于各种帧速率的查找表,并且预先存储多个帧速率和与多个帧速率中的每一个帧速率相关联的转换系数。
图10A和图10B是示出根据本实施例的示例1的查找表的示例的图。图10A和图10B示出了当帧速率是每秒20帧(frames per second,简称FPS)、30FPS、40FPS、48FPS、50FPS、60FPS、120FPS、196FPS和240FPS时的转换系数的示例。
图10A示出了当指示第一应力量的时间T2以1秒作为基准进行计算时的转换系数的值的示例。图10B示出了当使用例如60FPS作为参考来计算指示第一应力量的时间T2时的转换系数的值的示例。
<帧速率转换器142>
帧速率转换器142获取从视频信号获得的帧速率,并从查找表选择对应于所获取的帧速率的转换系数。更具体地,帧速率转换器142通过从视频信号检测器30获取帧速率信息来获取从视频信号获得的帧速率。帧速率转换器142从LUT 141选择对应于所获取的帧速率的转换系数。
此外,帧速率转换器142通过将第一应力量乘以选择的转换系数将第一应力量转换为第二应力量。
应注意,在图9中所示的示例中,目标亮度值由Lt指示,经校正亮度值由L't指示,且由帧速率转换器142从LUT 141选择的转换系数由α指示。在这种情况下,通过作为第一应力量的时间T2乘以选择的转换系数α,帧速率转换器142将作为第一应力量的时间T2转换为作为适合所获取的帧速率的第二应力量的时间αT2,即时间T3。
[效果等]
如上所述,根据本示例的显示装置1,能够通过使用查找表来准确地计算在适合于改变的帧速率的参考电流下的应力量(第二应力量)。据此,即使在帧速率改变时,根据本示例的显示装置1能够通过使用适合于改变的帧速率的参考电流下的第二应力量来准确地计算累积应力量。因为这个原因,由于根据本示例的显示装置1能够通过效率残留率准确地预测发光元件的劣化程度,所以能够计算考虑了发光元件的劣化程度而校正的输入灰度值,即输出灰度值。由此,无论每个发光元件的劣化程度如何,每个发光元件都能够被校正到均匀的发光亮度,能够减少显示的不均匀性。
此外,在本示例中,根据本示例的显示装置1通过使用查找表能够在小的电路尺度上实现。
应当注意,在以上情况下,视频信号包括帧速率信息的情况已经作为示例进行了描述,但是本公开不限于此。类似地,即使当视频信号不包括帧速率信息时,也能够减少显示不均匀性。这将参照图11进行描述。
图11是示出根据本实施例的示例1的校正电路10的配置的另一示例的框图。应当注意的是,与图3和图9中的元件相同的元件由相同的附图标记表示,并且将省略其详细描述。图12是用于说明由竖直同步信号检测帧速率信息的方法的图。
图11示出当视频信号不包含帧速率信息时的配置。与图9中所示的配置相比,在图11中所示的配置中增加了帧速率检测器31,并且视频信号检测器30A的配置是不同的。
视频信号检测器30A获取视频信号并将所获取的视频信号分为亮度信号和竖直同步信号。视频信号检测器30A将竖直同步信号输出到应力量转换器14,并将由亮度信号指示的输入灰度值输出到亮度转换器11。
帧速率检测器31从视频信号检测帧速率信息。帧速率检测器31将检测到的帧速率信息输出到应力量转换器14。
更具体来说,如图12中所示,帧速率检测器31通过对从视频信号检测器30A输入的竖直同步信号的数目进行计数一秒来检测帧速率(FPS)的数目。帧速率检测器31将所检测到的帧速率数目作为帧速率信息输出到帧速率转换器142。应注意,当从视频信号检测器30A输入的竖直同步信号的帧速率频繁改变时,帧速率检测器31可能使用几秒的平均值作为帧速率信息。这能够减少误差。另外,即使当从视频信号检测器30A输入的竖直同步信号的帧速率改变时,帧速率检测器31也可以忽略该误差,只要它在例如几分钟或更长时间不改变。
帧速率转换器142通过获取由帧速率检测器31从视频信号检测到的帧速率信息来获取从视频信号获得的帧速率。其他方式如上所述,并且下面的描述将被省略。
示例2
接下来,在示例2中,将描述应力量转换器14通过将所获取的帧速率应用于预先准备的计算公式来根据所获取的帧速率获得转换系数的情况。
[根据示例2的校正电路10等的配置]
图13是示出根据本实施例的示例2的校正电路10的配置的示例的框图。应当注意的是,与图3和图9中的元件相同的元件由相同的附图标记表示,并且将省略其详细描述。图13示出当视频信号包含帧速率信息时的配置。与图9所示的校正电路10相比,图13中所示的校正电路10具有不同配置的应力量转换器14A。
[应力量转换器14A]
应力量转换器14A通过获取从视频信号获得的帧速率并将第一应力量乘以对应于所获取的帧速率的转换系数,将第一应力量转换为第二应力量。在本示例中,如图13所示,应力量转换器14A包括存储装置143和转换系数计算器144。
<存储装置143>
存储装置143存储由帧速率作为分母的比率所表示的用于计算转换系数的计算公式。
这里,将描述计算公式。假设转换系数是α并且视频信号的帧速率是FR1,计算公式能够通过以下公式1或公式2来表示。
[公式1]
转换系数α=1/FR1(公式1)
[公式2]
转换系数α=60/FR1(公式2)
应注意,当指示第一应力量的时间T2以1秒作为基准来计算时,使用公式1。另一方面,当指示第一应力量的时间T2使用例如60FPS作为参考来计算时,使用公式2。
<转换系数计算器144>
转换系数计算器144通过获取从视频信号获得的帧速率并将所获取的帧速率应用于计算公式来根据帧速率获得转换系数。更具体地,转换系数计算器144通过从视频信号检测器30获取帧速率信息来获取从视频信号获得的帧速率。转换系数计算器144可通过将所获取的帧速率应用于存储在存储装置143中的计算公式来根据帧速率获得转换系数。
此外,转换系数计算器144通过将第一应力量乘以从计算公式获得的转换系数,从而将第一应力量转换为第二应力量。
应注意,还在图13中所示的示例中,目标亮度值由Lt指示,经校正亮度值由L't指示,并且由转换系数计算器144使用计算公式获得的转换系数由α指示。在这种情况下,转换系数计算器144将作为第一应力量的时间T2转换为时间αT2,时间αT2是通过作为第一应力量的时间T2乘以从计算公式获得的转换系数α的适合于所获取的帧速率的第二应力量,即,时间T3。
[效果等]
如上所述,根据本示例的显示装置1,能够通过使用预先存储的计算公式来准确地计算适合于改变的帧速率的参考电流下的应力量(第二应力量)。据此,即使在帧速率改变时,根据本示例的显示装置1也能够通过使用适合于改变的帧速率的参考电流下的第二应力量来准确地计算累积应力量。由于这个原因,由于根据本示例的显示装置1能够通过效率残留率准确地预测发光元件的劣化程度,所以能够计算考虑了发光元件的劣化程度而校正的输入灰度值,即输出灰度值。由此,无论每个发光元件的劣化程度如何,每个发光元件都可以被校正到均匀的发光亮度,并且能够减少显示不均匀性。
另外,在本示例中,通过使用预先存储的计算公式,能够被响应的帧速率不是离散的,并且能够被响应的帧速率不受限制,使得能够实现根据本示例的能够无缝地响应帧速率的改变的显示装置1。
应当注意,上面已经作为示例描述了视频信号包括帧速率信息的情况,但是本公开不限于此。类似地,即使当视频信号不包括帧速率信息时,也能够减少显示不均匀性。这将参照图14进行描述。
图14是示出根据本实施例的示例2的校正电路10的配置的另一示例的框图。应当注意,与图3、图9和图13中的元件相同的元件由相同的附图标记表示,并且将省略其详细描述。
图11示出了当视频信号不包含帧速率信息时的配置。与图13中所示的配置相比,在图14中所示的配置中增加了帧速率检测器31并且视频信号检测器30A的配置是不同的。
应注意,视频信号检测器30A如参考示例1中的图11所描述的,且因而此处将省略其描述。将针对与示例1不同的那些方面描述帧速率检测器31。
帧速率检测器31从视频信号检测帧速率信息。帧速率检测器31将检测到的帧速率信息输出到应力量转换器14A。
如参考图12所描述的,帧速率检测器31通过对从视频信号检测器30A输入的竖直同步信号的数目进行计数一秒来检测帧速率(FPS)的数目。帧速率检测器31将所检测到的帧速率数目作为帧速率信息输出到转换系数计算器144。
转换系数计算器144通过获取由帧速率检测器31从视频信号检测到的帧速率信息来获取从视频信号获得的帧速率。其他方式如上所述,并且下面的描述将被省略。
虽然已经借助于上面的实施例和示例描述了显示装置1,但是显示装置1不限于上述实施例。
举例来说,上面所描述的校正电路10具备例如增益计算器,且当由累积应力计算器获得的效率残留率较小时,可通过由增益计算器计算的增益来放大效率残留率。
此外,在不脱离本公开的精神的情况下,通过对本实施例进行各种修改而获得的形式以及通过在不同实施例中组合结构部件而构造的形式也被包括在本公开的范围内。
虽然已经详细地描述和说明了本发明,但是可以清楚地理解,这仅仅是作为示例而不是作为限制,本发明的范围仅由所附权利要求的术语限制。
工业实用性
本公开能够用于显示装置和用于显示装置的驱动方法,并且具体地,能够用于诸如具有自发光元件和需要大屏幕和高分辨率的平板电视机和个人计算机显示器的技术领域中的显示装置和显示装置的驱动方法。
附图标记列表
1 显示装置
2 像素
3 显示屏
4 栅极驱动器电路
5 源极驱动器电路
7 扫描线
8 数据线
10 校正电路
11 亮度转换器
12 校正计算器
13 累积应力计算器
14、14A 应力量转换器
20 发光元件
22 电容元件
24a 驱动晶体管
24b、24c、24d、24e 开关晶体管
30、30A 视频信号检测器
31 帧速率检测器
141 LUT
142 帧速率转换器
143 存储器
144 转换系数计算器。

Claims (6)

1.一种包括显示屏的显示装置,在所述显示屏中,多个像素被布置在矩阵中,每个像素均包括发光元件,所述显示装置包括:
校正电路,其校正由视频信号中包含的亮度信号所指示的输入灰度值,
其中,所述校正电路包括:
亮度转换器,其将所述输入灰度值转换为对应于所述输入灰度值的目标亮度值;
校正计算器,其计算通过根据所述目标亮度值校正所述输入灰度值而获得的输出灰度值,并且计算通过使用效率残留率根据所述输出灰度值校正所述目标亮度值而获得的经校正亮度值,所述效率残留率是指示所述发光元件的劣化程度的指数并且指示所述发光元件的发光效率的残留率;
累积应力计算器,其使用累积应力量来更新所述效率残留率,所述累积应力量是通过将根据所述经校正亮度值计算的所述发光元件上的应力量转换成指示当参考电流流过所述发光元件时的所述应力量的第一应力量且累积第二应力量获得的,所述第二应力量是通过根据从所述视频信号获得的帧速率转换所述第一应力量转换和获得的所述第一应力量获得的;及
应力量转换器,其通过获取从所述视频信号获得的帧速率并将所述第一应力量乘以对应于所获取的所述帧速率的转换系数,将所述第一应力量转换为所述第二应力量。
2.根据权利要求1所述的显示装置,
其中,根据所述经校正亮度值计算的应力量是当使所述发光元件发射具有所述经校正亮度值的光时,流过所述发光元件的第一电流下的应力量,
所述第一电流下的应力量是所述第一电流流过所述发光元件的时间,
所述参考电流下的应力量是所述参考电流流过所述发光元件的时间,
所述累积应力计算器通过将所述第一电流流过所述发光元件的时间转换为所述参考电流流过所述发光元件的时间来将根据所述经校正亮度值计算出的应力量转换为第一应力量,并通过计算累积时间来计算累积应力量,所述累积时间是通过累加对应于所述帧速率的时间而获得的,所述时间为所述参考电流流过所述发光元件的时间且为第二应力量。
3.根据权利要求2所述的显示装置,
其中所述效率残留率由所述发光元件劣化之后的发射亮度与所述发光元件的初始发射亮度的比率表示,并且
所述累积应力计算器通过将所述效率残留率设置为新的效率残留率来更新所述效率残留率,所述新的效率残留率是利用所述发光元件的亮度与所述参考电流流过所述发光元件的累积时间之间的关系根据计算为累积应力量的所述累积时间计算的。
4.如权利要求1至3中任一项所述的显示装置,
其中,所述应力量转换器包括:
查找表,其预先存储多个帧速率和与所述多个帧速率中的每一个相关联的转换系数;以及
帧速率转换器,其通过获取从所述视频信号获得的所述帧速率,从所述查找表选择对应于所获取的帧速率的所述转换系数,并将所述第一应力量乘以所述转换系数,从而将所述第一应力量转换为所述第二应力量。
5.如权利要求1至3中任一项所述的显示装置,
其中,所述应力量转换器包括:
存储装置,其存储用于计算所述转换系数的计算公式,所述计算公式由所述帧速率作为分母的比率表示;以及
转换系数计算器,其通过获取从所述视频信号获得的帧速率,通过将所获取的帧速率应用到所述计算公式而获得对应于所述帧速率的转换系数,并将所述第一应力量乘以所述转换系数,从而将所述第一应力量转换为所述第二应力量。
6.一种用于驱动包括显示屏的显示装置的方法,在所述显示屏中,多个像素布置在矩阵中,每个像素均包括发光元件,所述方法包括:
校正由视频信号中包含的亮度信号所指示的输入灰度值;
其中,所述校正包括:
将所述输入灰度值转换为对应于所述输入灰度值的目标亮度值;
计算通过根据所述目标亮度值校正所述输入灰度值而获得的输出灰度值,并计算通过使用效率残留率根据所述输出灰度值校正所述目标亮度值而获得的经校正亮度值,所述效率残留率是指示所述发光元件的劣化程度的指数并且指示所述发光元件的发光效率的残留率;
通过将根据所述经校正亮度值计算的所述发光元件上的应力量转换为指示在参考电流流过所述发光元件时所述应力量的第一应力量并且累积第二应力量来更新所述效率残留率,所述第二应力量是通过根据从所述视频信号获得的帧速率转换所述第一应力量而转换并获得的所述第一应力量获得的;以及
通过获取从所述视频信号获得的帧速率并将所述第一应力量乘以对应于所获取的帧速率的转换系数,将所述第一应力量转换为所述第二应力量。
CN202110848574.4A 2020-07-30 2021-07-27 显示装置和用于驱动显示装置的方法 Pending CN114067752A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020129650A JP7466400B2 (ja) 2020-07-30 2020-07-30 表示装置及び表示装置の駆動方法
JP2020-129650 2020-07-30

Publications (1)

Publication Number Publication Date
CN114067752A true CN114067752A (zh) 2022-02-18

Family

ID=76890852

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110848574.4A Pending CN114067752A (zh) 2020-07-30 2021-07-27 显示装置和用于驱动显示装置的方法

Country Status (4)

Country Link
US (1) US11373595B2 (zh)
EP (1) EP3945516A1 (zh)
JP (1) JP7466400B2 (zh)
CN (1) CN114067752A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7443201B2 (ja) * 2020-09-03 2024-03-05 JDI Design and Development 合同会社 表示装置及び表示装置の駆動方法
US11908361B2 (en) * 2020-10-08 2024-02-20 Sharp Kabushiki Kaisha Display device and driving method therefor
KR20220050634A (ko) * 2020-10-16 2022-04-25 엘지디스플레이 주식회사 데이터 구동 회로, 컨트롤러 및 디스플레이 장치
KR20230131411A (ko) * 2022-03-04 2023-09-13 삼성디스플레이 주식회사 구동 컨트롤러, 그것을 포함하는 표시 장치 및 표시 장치의 동작 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106847185A (zh) * 2015-11-11 2017-06-13 株式会社日本有机雷特显示器 显示装置、显示装置的校正方法、制造方法、及显示方法
US20170270855A1 (en) * 2014-08-21 2017-09-21 Joled Inc. Display device and method of driving display device
CN110796986A (zh) * 2018-08-02 2020-02-14 三星显示有限公司 显示装置及补偿其劣化的方法
EP3852094A1 (en) * 2020-01-14 2021-07-21 Samsung Display Co., Ltd. Display device and method of compensating for degradation of the display device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005055880A (ja) * 2003-07-24 2005-03-03 Sharp Corp 液晶表示装置およびその駆動方法
JP2016109939A (ja) 2014-12-08 2016-06-20 株式会社Joled 表示装置および表示装置の駆動方法
KR102552932B1 (ko) 2016-01-19 2023-07-10 삼성디스플레이 주식회사 어플리케이션 프로세서 및 이를 포함하는 표시 장치
KR102582027B1 (ko) * 2016-09-13 2023-09-25 삼성디스플레이 주식회사 보상 어플리케이션 프로세서, 이를 포함하는 표시 장치 및 표시 장치의 구동 방법
KR102666116B1 (ko) * 2019-12-30 2024-05-13 엘지디스플레이 주식회사 표시 장치 및 표시 장치의 제어 방법
US10943531B1 (en) * 2020-06-03 2021-03-09 Novatek Microelectronics Corp. Decay factor accumulation method and decay factor accumulation module using the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170270855A1 (en) * 2014-08-21 2017-09-21 Joled Inc. Display device and method of driving display device
CN106847185A (zh) * 2015-11-11 2017-06-13 株式会社日本有机雷特显示器 显示装置、显示装置的校正方法、制造方法、及显示方法
CN110796986A (zh) * 2018-08-02 2020-02-14 三星显示有限公司 显示装置及补偿其劣化的方法
EP3852094A1 (en) * 2020-01-14 2021-07-21 Samsung Display Co., Ltd. Display device and method of compensating for degradation of the display device

Also Published As

Publication number Publication date
EP3945516A1 (en) 2022-02-02
US20220036823A1 (en) 2022-02-03
US11373595B2 (en) 2022-06-28
JP7466400B2 (ja) 2024-04-12
JP2022026269A (ja) 2022-02-10

Similar Documents

Publication Publication Date Title
US11373595B2 (en) Display device and method for driving display device
KR101489016B1 (ko) 표시 장치, 영상 신호 처리 방법, 및 기록 매체
TWI417836B (zh) A display device, a driving method of a display device, and a computer-readable medium
US7916102B2 (en) Pixel and organic light emitting display device including the same
US8791882B2 (en) Display device of active matrix type
JP4844602B2 (ja) 表示装置、表示制御装置、および表示制御方法、並びにプログラム
KR101471225B1 (ko) 표시 장치, 영상 신호 처리 방법 및 기록 매체
KR100707637B1 (ko) 발광 표시장치 및 그 제어 방법
US8797311B2 (en) Organic light emitting display and image compensating method thereof
US9208721B2 (en) Organic EL display apparatus and method of fabricating organic EL display apparatus
US8269702B2 (en) Organic light emitting display device and method of driving the same
KR101594189B1 (ko) 표시 장치, 영상 신호 처리 방법, 및 기록 매체
JP2008536181A (ja) 発光デバイス・ディスプレイ内の非一様性を補償するための方法およびシステム
KR20100016387A (ko) 표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램
JP7443201B2 (ja) 表示装置及び表示装置の駆動方法
JP2016109939A (ja) 表示装置および表示装置の駆動方法
JP2008046157A (ja) 表示駆動装置及びその駆動制御方法、並びに、表示装置及びその駆動制御方法
CN114241995B (zh) 显示装置及显示装置驱动方法
WO2015029337A1 (ja) 表示制御装置
JP5814705B2 (ja) 表示装置
US20120062623A1 (en) Organic light emitting display and method of driving the same
KR20100046458A (ko) 디스플레이 장치 및 그의 계조 데이터 보정 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20240130

Address after: Tokyo, Japan

Applicant after: Japan Display Design and Development Contract Society

Country or region after: Japan

Address before: Tokyo, Japan

Applicant before: JOLED Inc.

Country or region before: Japan