CN113965195B - 一种通用输入输出接口防漏电电路、芯片和电子设备 - Google Patents

一种通用输入输出接口防漏电电路、芯片和电子设备 Download PDF

Info

Publication number
CN113965195B
CN113965195B CN202111576462.4A CN202111576462A CN113965195B CN 113965195 B CN113965195 B CN 113965195B CN 202111576462 A CN202111576462 A CN 202111576462A CN 113965195 B CN113965195 B CN 113965195B
Authority
CN
China
Prior art keywords
node
type switch
switch tube
pole
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111576462.4A
Other languages
English (en)
Other versions
CN113965195A (zh
Inventor
许佳婧
朱磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Mobile Communications Group Co Ltd
China Mobile IoT Co Ltd
Original Assignee
XINSHENG TECHNOLOGY CO LTD
China Mobile Communications Group Co Ltd
China Mobile IoT Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XINSHENG TECHNOLOGY CO LTD, China Mobile Communications Group Co Ltd, China Mobile IoT Co Ltd filed Critical XINSHENG TECHNOLOGY CO LTD
Priority to CN202111576462.4A priority Critical patent/CN113965195B/zh
Publication of CN113965195A publication Critical patent/CN113965195A/zh
Application granted granted Critical
Publication of CN113965195B publication Critical patent/CN113965195B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00315Modifications for increasing the reliability for protection in field-effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/007Fail-safe circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

本发明提供一种通用输入输出接口防漏电电路、芯片和电子设备。在本发明实施例中,通用输入输出接口防漏电电路包括驱动电路、上下拉控制电路和衬底选择电路。驱动电路与第一节点连接,驱动电路用于向第一节点提供驱动信号;上下拉控制电路与第二节点连接,上下拉控制电路用于向第二节点提供上拉信号或下拉信号;驱动电路和上下拉控制电路均包括开关管,衬底选择电路与目标开关管的衬底连接,目标开关管为至少部分开关管,衬底选择电路用于根据电源信号线提供的电源信号和第二节点的信号生成衬底选择信号,并将衬底选择信号通过衬底选择信号端提供至目标开关管的衬底。本发明有助于提高防漏电电路的可靠性。

Description

一种通用输入输出接口防漏电电路、芯片和电子设备
技术领域
本发明实施例涉及电路技术领域,尤其涉及一种通用输入输出接口防漏电电路、芯片和电子设备。
背景技术
芯片通常需要依赖GPIO(General-purpose input/output,通用输入输出)接口与PAD端相连,以实现数据的传输,这里,PAD端通常指的是电路板的布线区。在芯片的电源信号端没有电的情况下,会有大电流流过GPIO接口,因此,需要为GPIO接口设置防漏电电路。然而现有的GPIO接口防漏电电路的可靠性较差。
发明内容
本发明实施例提供一种通用输入输出接口防漏电电路、芯片和电子设备,以解决现有的GPIO接口防漏电电路的可靠性较差的问题。
为解决上述问题,本发明是这样实现的:
第一方面,本发明实施例提供了一种通用输入输出接口防漏电电路,包括:
驱动电路,与第一节点连接,所述驱动电路用于向所述第一节点提供驱动信号;
上下拉控制电路,与第二节点连接,所述上下拉控制电路用于拉高所述第二节点的电位或拉低所述第二节点的电位;
衬底选择电路,与电源信号线、参考信号线、衬底选择信号端和所述第二节点连接,所述驱动电路和所述上下拉控制电路均包括开关管,所述衬底选择电路与目标开关管的衬底连接,所述目标开关管为至少部分所述开关管,所述衬底选择电路用于根据所述电源信号线提供的电源信号和所述第二节点的信号生成衬底选择信号,并将所述衬底选择信号通过所述衬底选择信号端提供至所述目标开关管的衬底;
所述第一节点和所述第二节点连接,所述第一节点和所述第二节点中的一者为输入节点,另一者为输出节点。
在一些实施例中,所述驱动电路还与驱动控制信号端连接,所述驱动控制信号端包括第一驱动控制端、第二驱动控制端、第三驱动控制端和第四驱动控制端;
所述驱动电路包括:
第一P型开关管,控制端与所述第一驱动控制端连接,第一极与所述电源信号线连接,第二极与所述第一节点连接;
第二P型开关管,控制端与所述第二驱动控制端连接,第一极与所述电源信号线连接,第二极与所述第一节点连接;
第一N型开关管,控制端与所述第三驱动控制端连接,第一极与所述第一节点连接,第二极与所述参考信号线连接;
第二N型开关管,控制端与所述第四驱动控制端连接,第一极与所述第一节点连接,第二极与所述参考信号线连接。
在一些实施例中,所述衬底选择电路包括:
第三P型开关管,控制端与第三节点连接,第一极与所述电源信号线连接,第二极与第四节点连接;
第四P型开关管,控制端与第一固定信号端连接,第一极与所述电源信号线连接,第二极与第五节点连接;
第五P型开关管,控制端与所述第二节点连接,第一极与所述第五节点连接,第二极与第六节点连接;
第六P型开关管,控制端与所述第五节点连接,第一极与所述第六节点连接,第二极与所述第二节点连接;
第七P型开关管,控制端与所述第五节点连接,第一极与所述第二节点连接,第二极与第七节点连接;
第八P型开关管,控制端与所述第七节点连接,第一极与所述第五节点连接,第二极与所述第六节点连接;
第九P型开关管,控制端与所述第六节点连接,第一极与所述第五节点连接,第二极与所述第六节点连接;
第三N型开关管,控制端与所述第三节点连接,第一极与所述第四节点连接,第二极与所述参考信号线连接;
第四N型开关管,控制端与所述第四节点连接,第一极与所述第七节点连接,第二极与所述参考信号线连接;
第五N型开关管,控制端与输出使能关联信号端连接,第一极与所述第七节点连接,第二极与所述参考信号线连接;
所述第三节点与反向信号端连接,所述反向信号端连用于提供与上拉控制信号或下拉控制信号相反的反向信号;所述第六节点与所述衬底选择信号端连接,并向所述衬底选择信号端提供衬底选择信号;所述衬底选择信号端还与所述第五P型开关管、所述第六P型开关管、所述第七P型开关管、所述第八P型开关管和所述第九P型开关管的衬底连接。
在一些实施例中,所述第一P型开关管和所述第二P型开关管的衬底与所述衬底选择信号端连接。
在一些实施例中,所述上下拉控制电路包括上拉子电路和下拉子电路;
所述上拉子电路包括:第十P型开关管,控制端与所述上拉控制信号端连接,第一极与所述电源信号线连接,第二极与所述第二节点连接;
所述下拉子电路包括:第六N型开关管,控制端与所述下拉控制信号端连接,第一极与所述第二节点连接,第二极与所述参考信号线连接。
在一些实施例中,所述上下拉控制电路还包括安全控制子电路,所述安全控制子电路连接于所述第十P型开关管的第二极和所述第二节点之间;
所述安全控制子电路包括:
第十一P型开关管,控制端与所述第七节点连接,第一极与所述第十P型开关管的第二极连接,第二极与所述第二节点连接;
所述第十一P型开关管的衬底与所述衬底选择信号端连接。
在一些实施例中,还包括防护电路,所述第一节点和所述第二节点之间通过所述防护电路连接。
在一些实施例中,所述防护电路包括:
防护电阻,连接于所述第一节点和所述第二节点之间;
第十二P型开关管,控制端与第二固定信号端连接,第一极与所述电源信号线连接,第二极与所述第一节点连接;
第七N型开关管,控制端与所述第一固定信号端连接,第一极与所述第一节点连接,第二极与所述参考信号线连接;
第八N型开关管,控制端与所述第一固定信号端连接,第一极与所述第二节点连接,第二极与所述参考信号线连接。
第二方面,本发明实施例还提供一种芯片,包括第一方面中任一项所述的通用输入输出接口防漏电电路。
第三方面,本发明实施例还提供一种电子设备,包括上述的芯片。
在本发明实施例中,包括驱动电路、上下拉控制电路和衬底选择电路,通过设置衬底选择电路,并利用衬底选择电路控制驱动电路和上下拉控制电路中的目标开关管的衬底的电位,从而能够为目标开关管提供正确的衬底电压,以提供良好的衬底偏置,有助于提高防漏电电路的可靠性。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的芯片连接示意图;
图2是本发明一实施例提供的GPIO接口防漏电电路的整体结构图;
图3是本发明一实施例提供的GPIO接口防漏电电路的电路图;
图4是本发明一实施例提供的衬底选择电路的电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。此外,本申请中使用“和/或”表示所连接对象的至少其中之一,例如A和/或B和/或C,表示包含单独A,单独B,单独C,以及A和B都存在,B和C都存在,A和C都存在,以及A、B和C都存在的7种情况。
本发明提供了一种GPIO接口防漏电电路。
本实施例的技术方案可以应用于芯片的GPIO接口,以实现防漏电功能,如图1所示,需要理解的是,每一电路板上可能会设置多个芯片101,芯片101通过GPIO接口与电路板(即PAD端)连接,部分芯片101会公用外部总线102,当某一芯片A关闭时,需要保证没有动态漏电流流过该芯片A,因此,需要设置相应的GPIO接口防漏电电路。
如图2所示,在一个实施例中,该GPIO接口防漏电电路包括驱动电路、上下拉控制电路和衬底选择电路。
驱动电路与电源信号线VDDIO、参考信号线RS、驱动控制信号端和第一节点N1连接,驱动电路用于在驱动控制信号端提供的驱动控制信号的控制下,将电源信号线VDDIO提供的电源信号转换为驱动信号,并将驱动信号提供至第一节点N1。
上下拉控制电路与电源信号线VDDIO、参考信号线RS、上拉控制信号端Pu、下拉控制信号端Pd和第二节点N2连接,上下拉控制电路用于在上拉控制信号端Pu提供的上拉控制信号的控制下根据电源信号线VDDIO提供的电源信号生成上拉信号,并将上拉信号提供至第二节点N2,以拉高第二节点N2的电位。参考信号线RS用于提供一个低点位的参考信号,在一些实施例中,参考信号线RS可以接地处理。
上下拉控制电路也可以在下拉控制信号端Pd提供的下拉控制信号的控制下,拉低第二节点N2的电位。
驱动电路和上下拉控制电路均包括开关管,开关管具体可以选择场效应晶体管等开关管,示例性的,以是MOS管(金属-氧化物半导体场效应晶体管),进一步的,开关管具体可以是P型开关管(PMOS,正沟道MOS管),也可以是N型开关管(NMOS,负沟道MOS管)。
每一开关管均包括控制极、第一极和第二极,其中,控制极也可以称作开关管的栅极,第一极和第二极中的一者为开关管的源极,另一者为开关管的漏极。一般来说,开关管的源极和漏极是对称设置且可以互换的。在一些实施例中,为了保护开关管,会在第一极和第二极之间设置一个二极管,以保证电流单向流动,此时,开关管的源极和漏极无法互换,电流方向由源极流向漏极。
本实施例中,仅以各开关管的第一极为源极,第二极为漏极做示例性说明。
衬底选择电路与电源信号线VDDIO、参考信号线RS、衬底选择信号端SS和第二节点N2连接,衬底选择电路与至少部分开关管的衬底连接,衬底选择电路用于生成衬底选择信号,并将衬底选择信号通过衬底选择信号端SS提供至开关管的衬底。
本实施例中,第一节点N1和第二节点N2连接,这里,第一节点N1和第二节点N2可以直接连接,也可以通过其他电路间接电连接,如图2所示,示例性的,可以是通过防护电路连接。需要理解的是,GPIO接口可以实现输入或输出功能,因此,其信号传递方向并非固定的,其中,第一节点N1和第二节点N2中的一者为输入节点,另一者为输出节点。
在本发明实施例中,包括驱动电路、上下拉控制电路和衬底选择电路,通过设置衬底选择电路,并利用衬底选择电路控制驱动电路和上下拉控制电路中的目标开关管的衬底的电位,从而能够为目标开关管提供正确的衬底电压,以提供良好的衬底偏置,有助于提高防漏电电路的可靠性。
如图3所示,在一些实施例中,驱动控制信号端包括第一驱动控制端PG1、第二驱动控制端PG2、第三驱动控制端NG1和第四驱动控制端NG2。
请继续参阅图3,驱动电路包括:第一P型开关管PM1,控制端与第一驱动控制端PG1连接,第一极与电源信号线VDDIO连接,第二极与第一节点N1连接;
第二P型开关管PM2,控制端与第二驱动控制端PG2连接,第一极与电源信号线VDDIO连接,第二极与第一节点N1连接;
第一N型开关管NM1,控制端与所述第三驱动控制端NG1连接,第一极与所述第一节点N1连接,第二极与所述参考信号线RS连接;
第二N型开关管NM2,控制端与所述第四驱动控制端NG2连接,第一极与所述第一节点N1连接,第二极与所述参考信号线RS连接。
本实施例中,驱动电路用于向第一节点N1提供驱动信号,本实施例中,通过两组级联的驱动子电路以提供三种不同的驱动信号。具体的,第一P型开关管PM1和第一N型开关管NM1构成第一驱动子电路,第二P型开关管PM2和第二N型开关管NM2构成第二驱动子电路。在驱动控制信号端提供的驱动信号的控制下,当第一驱动子电路中的两个开关管导通时,能够提供一种大小的驱动信号,当第二驱动子电路工作时,能够提供又一驱动信号,当第一驱动子电路和第二驱动子电路同时工作时,又能够提供一种不同大小的驱动信号。
需要注意的是,一般来说,PM当栅极电压处于低电平时,PM的源极和漏极导通,而NM当栅极处于高电平时导通,因此,需要控制不同的开关管导通时,需要使用相应的控制信号。示例性的,为了控制第一P型开关管PM1导通,需要通过第一驱动控制端PG1提供低电平的控制信号,为了控制第一N型开关管NM1导通,需要通过第三驱动控制端提供高电平的控制信号。实施时,需要根据所需的导通或截止状态提供相应的控制信号,本实施例中对信号的高低电平不再赘述。
实施时,当今需要一种驱动信号时,可以仅设置一级驱动子电路,当需要提供更多的驱动信号时,可以根据需要设置更多级驱动子电路,此处不做进一步限定。
如图4所示,在一些实施例中,衬底选择电路包括:
第三P型开关管PM3,控制端与第三节点N3连接,第一极与电源信号线VDDIO连接,第二极与第四节点N4连接;
第四P型开关管PM4,控制端与第一固定信号端Ti1连接,第一极与电源信号线VDDIO连接,第二极与第五节点N5连接。
第五P型开关管PM5,控制端与第二节点N2连接,第一极与第五节点N5连接,第二极与第六节点N6连接;
第六P型开关管PM6,控制端与第五节点N5连接,第一极与第六节点N6连接,第二极与第二节点N2连接;
第七P型开关管PM7,控制端与第五节点N5连接,第一极与第二节点N2连接,第二极与第七节点N7连接;
第八P型开关管PM8,控制端与第七节点N7连接,第一极与第五节点N5连接,第二极与第六节点N6连接;
第九P型开关管PM9,控制端与第六节点N6连接,第一极与第五节点N5连接,第二极与第六节点N6连接;
第三N型开关管NM3,控制端与第三节点N3连接,第一极与第四节点N4连接,第二极与参考信号线RS连接;
第四N型开关管NM4,控制端与第四节点N4连接,第一极与第七节点N7连接,第二极与参考信号线RS连接;
第五N型开关管NM5,控制端与输出使能关联信号端oe连接,第一极第七节点N7与连接,第二极与参考信号线RS连接。
第三节点N3与反向信号端连接,反向信号端连用于提供与上拉控制信号或下拉控制信号相反的反向信号;第六节点N6与衬底选择信号端SS连接,并向衬底选择信号端SS提供衬底选择信号;衬底选择信号端SS还与第五P型开关管PM5、第六P型开关管PM6、第七P型开关管PM7、第八P型开关管PM8和第九P型开关管PM9的衬底连接。
本实施例中,衬底选择电路用于向开关管的衬底提供电信号,这样,无论是否有电源信号,都能使相应的PM的衬底始终位于高电位,从而避免PM的漏级和衬底的PN结导通,从而提高对于PM的保护效果。
如图3所示,第一P型开关管PM1和第二P型开关管PM2的衬底与衬底选择信号端SS连接,各NM的衬底接地,第三P型开关管PM3的衬底与源极连接,第四P型开关管PM4的衬底与第二极连接。
第四P型开关管PM4作为开关使用,其控制端连接的第一固定信号端Ti1提供一固定的信号,本实施例中,具体为一个低电平的信号,从而使得第四P型开关管PM4保持常开状态。这样,能够将电源信号通过第四P型开关管PM4提供至第五P型开关管PM5的第一极、第八P型开关管PM8的第一极、第九P型开关管PM9的第一极、第六P型开关管PM6的控制极和第七P型开关管PM7的控制极。
第五P型开关管PM5的第二极和第六P型开关管PM6的第一极连接,且连接至衬底选择信号端SS,同时,第五P型开关管PM5和第六P型开关管PM6的衬底也均连接至衬底选择信号端SS。
这样,相当于对第五P型开关管PM5和第六P型开关管PM6的控制极电压进行比较,且第五P型开关管PM5和第六P型开关管PM6中控制极电压较低的一者导通,实现将第二节点N2的信号和电源信号中电位较高的一者传递至衬底选择信号端SS。
第二节点N2的信号是来自第一节点N1的,也可以理解为PAD端的电位。电源信号端的电源信号和PAD端的信号存在三种情况,即电源信号端有信号而PAD端悬空、电源信号端没有信号而PAD端有信号、PAD端和电源信号端均有信号且PAD端的电位高于电源信号的电位。这样,无论哪一种情况,衬底选择信号端SS均能够将电源信号和PAD端信号中电位较高的一者作为衬底选择信号提供。
第七P型开关管PM7可以理解为一个故障安全监测开关,当电源信号端没有信号而PAD端有信号时,第七P型开关管PM7由于控制极处于低电平而导通。
第七节点N7可以理解为安全控制信号端,用于提供的安全控制信号,将高电平的安全控制信号提供至第二节点N2,相当于提供了高电平的PAD端信号。
当电源信号端正常提供电源信号时,安全控制信号端提供的安全控制信号为低电平,第八P型开关管PM8导通,能够将电源信号提供至衬底选择信号端SS,当PAD端悬空时,第九P型开关管PM9导通,仍然能够保证衬底选择信号端SS提供的衬底选择信号为高电位的电源信号。
第七节点N7的安全控制信号是反向信号和输出使能关联信号通过第三P型开关管PM3、第三N型开关管NM3、第四N型开关管NM4、第五N型开关管NM5产生的。其中,当电源信号的正常提供电源信号时,能够提供相应的反向信号和输出使能关联信号。
第三P型开关管PM3和第三N型开关在反向信号的控制下,能够控制第四节点N4的电位,进一步通过第四节点N4的电位控制第四N型开关管NM4的导通和截止。
在反向信号和输出使能关联信号的联合控制下,能够调节第七节点N7的电位,作为安全控制信号。
如图3所示,在一些实施例中,上下拉控制电路包括上拉子电路和下拉子电路。
请继续参阅图4,上拉子电路包括:第十P型开关管PM10,控制端与上拉控制信号端Pu连接,第一极与电源信号线VDDIO连接,第二极与第二节点N2连接;
下拉子电路包括:第六N型开关管NM6,控制端与所述下拉控制信号端Pd连接,第一极与所述第二节点N2连接,第二极与所述参考信号线RS连接。
如图3所示,在一些实施例中,上下拉控制电路还包括安全控制子电路,安全控制子电路连接于第十P型开关管PM10的第二极和第二节点N2之间。
安全控制子电路包括:第十一P型开关管PM11,控制端与第七节点N7连接,第一极与第十P型开关管PM10的第二极连接,第二极与第二节点N2连接;
第十一P型开关管PM11的衬底与衬底选择信号端SS连接。
由于PAD端有输入输出双向功能,因此输入的上下拉电路也与PAD端相连。输入的上下拉功能只在电源信号端正常提供电源信号时使用。当电源信号端没有信号而PAD端有信号时,安全控制信号端提供的安全控制信号为高电压,此时第十一P型开关管PM11截止,保证不会从PAD向电源信号线VDDIO或者参考信号线RS有大电流漏电。
如图2和图3所示,在一些实施例中,还包括防护电路,第一节点N1和第二节点N2之间通过防护电路连接。
如图3所示,在一些实施例中,防护电路包括:防护电阻R,连接于第一节点N1和第二节点N2之间;
第十二P型开关管PM12,控制端与第二固定信号端Ti2连接,第一极与电源信号线VDDIO连接,第二极与第一节点N1连接;
第七N型开关管NM7,控制端与所述第一固定信号端Ti1连接,第一极与所述第一节点N1连接,第二极与所述参考信号线RS连接;
第八N型开关管NM8,控制端与所述第一固定信号端Ti1连接,第一极与所述第二节点N2连接,第二极与所述参考信号线RS连接。
本实施例中,第十二P型开关管PM12的栅极接地,形成GGPMOS(Grounded-gatePMOS,栅极接地PMOS),同样的,第七N型开关管NM7和第八N型开关管NM8的栅极接地形成GGNMOS(Grounded-gate NMOS,栅极接地NMOS),以起到防止ESD(Electro-Staticdischarge,静电释放)的效果。
本实施例中的防护电路可以理解为提供了一条低阻抗放电通道,避免大ESD瞬态电流产生高热量,烧毁器件或者金属互连线,其次,该防护电路应能钳制ESD电压,避免薄介质层被击穿;最后,该防护电路应不干扰芯片的正常工作。
不同功能的多颗芯片会共用总线,当其中一颗芯片没电而其他芯片仍正常供电的情况下,与共用总线相连的PAD端仍有电压,这时没电的芯片容易从PAD端到电源或者地产生毫安级漏电,进而影响所有芯片系统功能。
本提案的防漏电电路能够使漏电极低,能够有效的保护芯片自身器件安全,也使其他芯片信号不受干扰和影响,同时能够满足低功耗的要求。
本实施例的技术方案能够满足不同条件下的安全需求,应用范围广泛。
本实施例的衬底选择电路功能完备,考虑到了故障安全产生的各种条件,且均能有效防护芯片不产生大规模百毫安级漏电,漏电量级在1nA(纳安)左右,符合芯片低功耗要求。在本提案衬底选择电路基础上增加的其他逻辑电路,开关电路等均不影响电路功能,应用范围更加广泛,更加贴合实际应用。本实施例的技术方案中,电源可以完全掉电,即使PAD端有电也不会在GPIO内部产生大的漏电,保护了芯片内部器件安全并且符合低功耗要求,增加了芯片可靠性。
本实施例的电路结构功能划分清晰明了,能够满足更广泛的故障安全应用需求,同时,功能性和完整性显著提高。
本发明实施例还提供了一种芯片,包括以上任一项的GPIO接口防漏电电路。本发明实施例还提供了一种包括上述芯片的电子设备。
由于本实施例的芯片和电子设备包括了上述GPIO接口防漏电电路实施例的全部技术方案,因此至少能够实现上述全部技术效果,此处不再赘述。
以上所述是本发明实施例的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种通用输入输出接口防漏电电路,其特征在于,包括:
驱动电路,与第一节点连接,所述驱动电路用于向所述第一节点提供驱动信号;
上下拉控制电路,与第二节点连接,所述上下拉控制电路用于拉高所述第二节点的电位或拉低所述第二节点的电位;
衬底选择电路,与电源信号线、参考信号线、衬底选择信号端和所述第二节点连接,所述驱动电路和所述上下拉控制电路均包括开关管,所述衬底选择电路与目标开关管的衬底连接,所述目标开关管为至少部分所述开关管,所述衬底选择电路用于根据所述电源信号线提供的电源信号和所述第二节点的信号生成衬底选择信号,并将所述衬底选择信号通过所述衬底选择信号端提供至所述目标开关管的衬底;
所述第一节点和所述第二节点连接,所述第一节点和所述第二节点中的一者为输入节点,另一者为输出节点。
2.根据权利要求1所述的通用输入输出接口防漏电电路,其特征在于,所述驱动电路还与驱动控制信号端连接,所述驱动控制信号端包括第一驱动控制端、第二驱动控制端、第三驱动控制端和第四驱动控制端;
所述驱动电路包括:
第一P型开关管,控制端与所述第一驱动控制端连接,第一极与所述电源信号线连接,第二极与所述第一节点连接;
第二P型开关管,控制端与所述第二驱动控制端连接,第一极与所述电源信号线连接,第二极与所述第一节点连接;
第一N型开关管,控制端与所述第三驱动控制端连接,第一极与所述第一节点连接,第二极与所述参考信号线连接;
第二N型开关管,控制端与所述第四驱动控制端连接,第一极与所述第一节点连接,第二极与所述参考信号线连接。
3.根据权利要求2所述的通用输入输出接口防漏电电路,其特征在于,所述衬底选择电路包括:
第三P型开关管,控制端与第三节点连接,第一极与所述电源信号线连接,第二极与第四节点连接;
第四P型开关管,控制端与第一固定信号端连接,第一极与所述电源信号线连接,第二极与第五节点连接;
第五P型开关管,控制端与所述第二节点连接,第一极与所述第五节点连接,第二极与第六节点连接;
第六P型开关管,控制端与所述第五节点连接,第一极与所述第六节点连接,第二极与所述第二节点连接;
第七P型开关管,控制端与所述第五节点连接,第一极与所述第二节点连接,第二极与第七节点连接;
第八P型开关管,控制端与所述第七节点连接,第一极与所述第五节点连接,第二极与所述第六节点连接;
第九P型开关管,控制端与所述第六节点连接,第一极与所述第五节点连接,第二极与所述第六节点连接;
第三N型开关管,控制端与所述第三节点连接,第一极与所述第四节点连接,第二极与所述参考信号线连接;
第四N型开关管,控制端与所述第四节点连接,第一极与所述第七节点连接,第二极与所述参考信号线连接;
第五N型开关管,控制端与输出使能关联信号端连接,第一极与所述第七节点连接,第二极与所述参考信号线连接;
所述第三节点与反向信号端连接,所述反向信号端连用于提供与上拉控制信号或下拉控制信号相反的反向信号;所述第六节点与所述衬底选择信号端连接,并向所述衬底选择信号端提供衬底选择信号;所述衬底选择信号端还与所述第五P型开关管、所述第六P型开关管、所述第七P型开关管、所述第八P型开关管和所述第九P型开关管的衬底连接。
4.根据权利要求3所述的通用输入输出接口防漏电电路,其特征在于,所述第一P型开关管和所述第二P型开关管的衬底与所述衬底选择信号端连接。
5.根据权利要求3所述的通用输入输出接口防漏电电路,其特征在于,所述上下拉控制电路包括上拉子电路和下拉子电路;
所述上拉子电路包括:第十P型开关管,控制端与上拉控制信号端连接,第一极与所述电源信号线连接,第二极与所述第二节点连接;
所述下拉子电路包括:第六N型开关管,控制端与下拉控制信号端连接,第一极与所述第二节点连接,第二极与所述参考信号线连接。
6.根据权利要求5所述的通用输入输出接口防漏电电路,其特征在于,所述上下拉控制电路还包括安全控制子电路,所述安全控制子电路连接于所述第十P型开关管的第二极和所述第二节点之间;
所述安全控制子电路包括:
第十一P型开关管,控制端与所述第七节点连接,第一极与所述第十P型开关管的第二极连接,第二极与所述第二节点连接;
所述第十一P型开关管的衬底与所述衬底选择信号端连接。
7.根据权利要求3所述的通用输入输出接口防漏电电路,其特征在于,还包括防护电路,所述第一节点和所述第二节点之间通过所述防护电路连接。
8.根据权利要求7所述的通用输入输出接口防漏电电路,其特征在于,所述防护电路包括:
防护电阻,连接于所述第一节点和所述第二节点之间;
第十二P型开关管,控制端与第二固定信号端连接,第一极与所述电源信号线连接,第二极与所述第一节点连接;
第七N型开关管,控制端与所述第一固定信号端连接,第一极与所述第一节点连接,第二极与所述参考信号线连接;
第八N型开关管,控制端与所述第一固定信号端连接,第一极与所述第二节点连接,第二极与所述参考信号线连接。
9.一种芯片,其特征在于,包括权利要求1至8中任一项所述的通用输入输出接口防漏电电路。
10.一种电子设备,其特征在于,包括权利要求9所述的芯片。
CN202111576462.4A 2021-12-22 2021-12-22 一种通用输入输出接口防漏电电路、芯片和电子设备 Active CN113965195B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111576462.4A CN113965195B (zh) 2021-12-22 2021-12-22 一种通用输入输出接口防漏电电路、芯片和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111576462.4A CN113965195B (zh) 2021-12-22 2021-12-22 一种通用输入输出接口防漏电电路、芯片和电子设备

Publications (2)

Publication Number Publication Date
CN113965195A CN113965195A (zh) 2022-01-21
CN113965195B true CN113965195B (zh) 2022-03-25

Family

ID=79473507

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111576462.4A Active CN113965195B (zh) 2021-12-22 2021-12-22 一种通用输入输出接口防漏电电路、芯片和电子设备

Country Status (1)

Country Link
CN (1) CN113965195B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117242509A (zh) * 2022-04-14 2023-12-15 京东方科技集团股份有限公司 显示驱动电路及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101097782A (zh) * 2006-06-29 2008-01-02 恩益禧电子股份有限公司 非易失性半导体存储装置及其字线驱动方法
CN101795132A (zh) * 2010-04-02 2010-08-04 日银Imp微电子有限公司 一种集成电路的i/o口的电位上拉电路和下拉电路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102709975B (zh) * 2012-06-01 2014-09-03 张家港市泓溢电源科技有限公司 基于igbt应用的高频正负脉冲充放电电源设备
CN103001475B (zh) * 2012-11-19 2015-04-22 西安三馀半导体有限公司 应用于同步升压型dc-dc转换器的短路保护电路
KR102131812B1 (ko) * 2013-03-13 2020-08-05 삼성전자주식회사 소스라인 플로팅 회로, 이를 포함하는 메모리 장치 및 메모리 장치의 독출 방법
CN105096812B (zh) * 2015-09-24 2017-10-27 京东方科技集团股份有限公司 预充电电路、扫描驱动电路、阵列基板和显示装置
CN110048476B (zh) * 2019-04-02 2023-05-16 西安稳先半导体科技有限责任公司 一种电池保护驱动电路和电池保护驱动系统
CN110429689A (zh) * 2019-08-28 2019-11-08 南京微盟电子有限公司 一种锂电保护芯片零伏电池充电电路的优化控制系统
CN214100893U (zh) * 2020-11-10 2021-08-31 上海裕芯电子科技有限公司 一种低待机功耗的太阳能草坪灯控制电路
CN113793570A (zh) * 2021-09-27 2021-12-14 合肥京东方卓印科技有限公司 移位寄存器、扫描驱动电路及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101097782A (zh) * 2006-06-29 2008-01-02 恩益禧电子股份有限公司 非易失性半导体存储装置及其字线驱动方法
CN101795132A (zh) * 2010-04-02 2010-08-04 日银Imp微电子有限公司 一种集成电路的i/o口的电位上拉电路和下拉电路

Also Published As

Publication number Publication date
CN113965195A (zh) 2022-01-21

Similar Documents

Publication Publication Date Title
EP0740344B1 (en) Method and apparatus for coupling multiple independent on-chip Vdd busses to an ESD core clamp
US8139330B2 (en) Semiconductor integrated circuit
US7307822B2 (en) Semiconductor integrated circuit apparatus
JPH06163824A (ja) 半導体集積回路
KR20170044357A (ko) Esd 보호 기능을 갖는 집적 회로와 이를 포함하는 전자 시스템
CN106817122B (zh) 一种用于宽i/o电源电压范围的输入输出接口电路
CN113965195B (zh) 一种通用输入输出接口防漏电电路、芯片和电子设备
KR100349199B1 (ko) 보호전기회로수단및그에대한전력공급방법
CN102055458B (zh) 保险和容限驱动器架构和方法
CN104867922B (zh) 半导体集成电路装置以及使用该装置的电子设备
CN105575960A (zh) 用于芯片上静电放电保护方案的方法及电路
JP3400294B2 (ja) プル・アップ回路及び半導体装置
US6064231A (en) CMOS input buffer protection circuit
US6765772B2 (en) Electrostatic discharge protection device
US20240007106A1 (en) Interface circuit, control method thereof, chip, and terminal device
CN115275954A (zh) 防倒灌gpi电路
KR19990083514A (ko) Cmos기준전압발생기
CN111525533B (zh) 具有过冲及下冲电压保护及esd保护功能的驱动器电路
CN112600167B (zh) 一种高压稳压器的过流保护电路
CN101236965A (zh) 半导体集成电路装置
CN101515799B (zh) 用于单电压供电cmos的自动检测输入电路
US5952866A (en) CMOS output buffer protection circuit
KR20020084446A (ko) 전압 인터페이스 회로를 구비한 반도체 집적 회로 장치
KR100735629B1 (ko) 디지털/아날로그 혼합 모드 ic의 정전기 방전 보호 회로
CN104467799A (zh) 输入输出电路装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220728

Address after: 401336 Yuen Road, Nanan District, Chongqing City, No. 8

Patentee after: CHINA MOBILE IOT Co.,Ltd.

Patentee after: CHINA MOBILE COMMUNICATIONS GROUP Co.,Ltd.

Address before: 211800 floor 16, tower C, Tengfei building, No. 88, Jiangmiao Road, Nanjing area, China (Jiangsu) pilot Free Trade Zone, Nanjing, Jiangsu

Patentee before: Xinsheng Technology Co.,Ltd.

Patentee before: CHINA MOBILE IOT Co.,Ltd.

Patentee before: CHINA MOBILE COMMUNICATIONS GROUP Co.,Ltd.