CN113889170A - 用于半导体器件的编程方法及半导体器件 - Google Patents
用于半导体器件的编程方法及半导体器件 Download PDFInfo
- Publication number
- CN113889170A CN113889170A CN202111181318.0A CN202111181318A CN113889170A CN 113889170 A CN113889170 A CN 113889170A CN 202111181318 A CN202111181318 A CN 202111181318A CN 113889170 A CN113889170 A CN 113889170A
- Authority
- CN
- China
- Prior art keywords
- programmed
- memory
- dummy
- word line
- cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 50
- 238000000034 method Methods 0.000 title claims abstract description 36
- 238000010586 diagram Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 3
- 238000007667 floating Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005036 potential barrier Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3418—Disturbance prevention or evaluation; Refreshing of disturbed memory data
- G11C16/3427—Circuits or methods to prevent or reduce disturbance of the state of a memory cell when neighbouring cells are read or written
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/102—External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0433—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
- G11C16/28—Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/32—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Read Only Memory (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
本发明公开了一种用于半导体器件的编程方法及半导体器件。所述半导体器件包括存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元,每个所述第一存储单元与一个字线对应连接,所述第一虚设单元的栅极与第一虚设字线连接;所述方法包括:在预充电阶段,向所述多个第一存储单元中的已编程存储单元对应的字线输入预充电电压,所述已编程存储单元为所述多个第一存储单元中的待编程存储单元与所述第一虚设单元之间的存储单元;在编程阶段,向所述待编程存储单元对应的字线输入编程电压。本发明实施例能够降低编程干扰,且提高升压电势。
Description
技术领域
本发明涉及半导体技术领域,尤其涉及一种用于半导体器件的编程方法及半导体器件。
背景技术
半导体器件中的存储串一般包括存储单元和虚设单元,虚设单元的沟道中可能存在残余电子。在对存储串中的存储单元进行编程时,需向存储单元对应的字线输入编程电压,而编程电压较高,会吸引虚设单元沟道中的电子,导致存储单元处受到编程干扰。
发明内容
本发明提供一种用于半导体器件的编程方法及半导体器件,能够降低编程干扰,且提高升压电势。
本发明提供了一种用于半导体器件的编程方法,所述半导体器件包括存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元,每个所述第一存储单元的栅极与一个字线对应连接,所述第一虚设单元的栅极与第一虚设字线连接;
所述方法包括:
在预充电阶段,向所述多个第一存储单元中的已编程存储单元对应的字线输入预充电电压,所述已编程存储单元为所述多个第一存储单元中的待编程存储单元与所述第一虚设单元之间的存储单元;
在编程阶段,向所述待编程存储单元对应的字线输入编程电压。
进一步优选地,所述方法还包括:
在编程阶段,在向所述待编程存储单元对应的字线输入编程电压之前,向第一未编程存储单元对应的字线输入第一导通电压,所述第一未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第一预设个数的未编程存储单元。
进一步优选地,所述方法还包括:
在向所述待编程存储单元对应的字线输入编程电压时,向所述已编程存储单元对应的字线输入第一导通电压,并向第二未编程存储单元对应的字线输入第二导通电压,所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
进一步优选地,所述第一预设个数包括2个和3个中的至少一种。
进一步优选地,所述第二预设个数包括1个和2个中的至少一种。
进一步优选地,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述方法还包括:
在预充电阶段,向所述第二虚设单元对应的第二虚设字线输入所述预充电电压;
在向所述待编程存储单元对应的字线输入编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线输入第一导通电压。
进一步优选地,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程存储单元。
相应地,本发明还提供了一种半导体器件,包括:
存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元;
多个字线,每个所述第一存储单元的栅极与一个字线对应连接;
与所述第一虚设单元的栅极连接的第一虚设字线;以及,
与所述多个字线和所述第一虚设字线连接的控制模块,所述控制模块包括预充电单元和编程单元;
所述预充电单元用于在预充电阶段,向所述多个第一存储单元中的已编程存储单元对应的字线输入预充电电压,所述已编程存储单元为所述多个第一存储单元中的待编程存储单元与所述第一虚设单元之间的存储单元;
所述编程单元用于在编程阶段,向所述待编程存储单元对应的字线输入编程电压。
进一步优选地,所述编程单元还用于在编程阶段,在向所述待编程存储单元对应的字线输入编程电压之前,向第一未编程存储单元对应的字线输入第一导通电压,所述第一未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第一预设个数的未编程存储单元。
进一步优选地,所述编程单元还用于在向所述待编程存储单元对应的字线输入编程电压时,向所述已编程存储单元对应的字线输入第一导通电压,并向第二未编程存储单元对应的字线输入第二导通电压,所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
进一步优选地,所述第一预设个数包括2个和3个中的至少一种。
进一步优选地,所述第二预设个数包括1个和2个中的至少一种。
进一步优选地,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述预充电单元还用于在预充电阶段,向所述第二虚设单元对应的第二虚设字线输入所述预充电电压;
所述编程单元还用于在向所述待编程存储单元对应的字线输入编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线输入第一导通电压。
进一步优选地,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程存储单元。
本发明的有益效果为:在预充电阶段,向待编程存储单元与第一虚设单元之间的已编程存储单元输入预充电电压,使第一虚设单元的沟道中的电子从存储串底部漂移扩散出去,改善待编程存储单元编程时的编程干扰问题;在编程阶段,先向与待编程存储单元间隔第一预设个数的第一未编程存储单元输入第一导通电压,使第一未编程存储单元周围的沟道电子向第一未编程存储单元处迁移,降低待编程存储单元附近沟道的电子浓度,进一步改善待编程存储单元编程时的编程干扰问题;在编程阶段,向与待编程存储单元间隔第二预设个数的第二未编程存储单元输入第二导通电压,第二导通电压低于第一导通电压,以阻止存储串底部的沟道电子扩散至待编程存储单元处,有利于待编程存储单元周围形成耗尽区,提高待编程存储单元的升压电势。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的半导体器件的结构示意图。
图2为本发明实施例提供的半导体器件中存储串的结构示意图。
图3为本发明实施例提供的半导体器件在编程过程中的时序图。
图4为现有技术与本发明编程时的沟道电势曲线图。
图5为本发明实施例提供的用于半导体器件的编程方法的流程示意图。
具体实施方式
这里所公开的具体结构和功能细节仅仅是代表性的,并且是用于描述本发明的示例性实施例的目的。但是本发明可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。
在本发明的描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。另外,术语“包括”及其任何变形,意图在于覆盖不排他的包含。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
本发明实施例提供一种用于半导体器件的编程方法及半导体器件。
参见图1,图1是本发明实施例提供的半导体器件的结构示意图。所述半导体器件包括存储器阵列1和与该存储器阵列1电性连接的控制模块2。存储器阵列1可以为非易失性存储器阵列,在断电时保持其状态,例如存储器阵列1可以为NAND闪存、NOR闪存等。
存储器阵列1包括多个纵向延伸的存储串11。存储器阵列1可以为单堆栈结构,也可以为双堆栈结构。在存储器阵列1为单堆栈结构时,存储串11可以包括依次堆叠设置在衬底上的源极选择晶体管、第二虚设单元、多个第一存储单元、第一虚设单元和漏极选择晶体管。其中,第二虚设单元的个数可以为0个或至少1个,第一虚设单元的个数可以为1个或多个。
下面以存储器阵列1为双堆栈结构为例,对本发明所提供的半导体器件进行详细说明。
如图2所示,在存储器阵列1为双堆栈结构时,存储串11可以包括依次堆叠设置在衬底3上的源极选择晶体管13、第二虚设单元15、多个第一存储单元12、第一虚设单元16、多个第二存储单元17、第三虚设单元18和漏极选择晶体管14。其中,第二虚设单元15和第三虚设单元18的个数可以为0个或至少1个,第一虚设单元16的个数可以为1个或多个,此处不做具体限定。衬底3的一侧设有P型阱区HVPW,第一存储单元12、第二存储单元17可以是包括浮栅晶体管的“浮栅”类型的存储单元,也可以是包括电荷捕获晶体管的“电荷捕获”类型的存储单元。
源极选择晶体管13和漏极选择晶体管14可以通过输入适当的电压来激活选择存储串11。在一些实施例中,如图1所示,同一存储块中的存储串11的源极选择晶体管13通过同一个源极线(例如,公共源极线)连接至地。每个存储串11的漏极选择晶体管14连接至相应的位线BL。
虚设单元和存储单元的栅极分别与对应的字线连接。其中,第二虚设单元15连接的字线为第二虚设字线DWL1,第一虚设单元16连接的字线为第一虚设字线DWL2,第三虚设单元18连接的字线为第三虚设字线DWL3,多个第二存储单元17连接的字线分别为字线WL1、WL2、…、WLp,多个第一存储单元12连接的字线分别为字线WLp+1、WLp+2、…、WLn。
控制模块2为存储器阵列1的外围电路,控制模块2用于对存储器阵列1执行读取、写入、擦除和验证操作等。虚设单元和存储单元分别通过对应的字线与控制模块2电性连接。如图1所示,第二虚设单元15的栅极通过对应的虚设字线DWL1与控制模块2连接,第一虚设单元16的栅极通过对应的虚设字线DWL2与控制模块2连接,第三虚设单元18的栅极通过对应的虚设字线DWL3与控制模块2连接,多个第二存储单元17的栅极分别通过对应的字线WL1、WL2、…、WLp与控制模块2连接,多个第一存储单元12的栅极分别通过对应的字线WLp+1、WLp+2、…、WLn与控制模块2连接。
本实施例中,控制模块2包括预充电单元21和编程单元22,预充电单元21用于在编程操作之前,对存储串11中的存储单元进行预充电,编程单元22用于对存储串11中的存储单元进行编程操作。存储串11中的每个第一存储单元12、每个第二存储单元17、第一虚设单元16、第二虚设单元15、第三虚设单元18分别与预充电单元21电性连接,且存储串11中的每个第一存储单元12、每个第二存储单元17、第一虚设单元16、第二虚设单元15、第三虚设单元18分别与编程单元22电性连接。
另外,控制模块2还可以包括用于促进半导体器件的操作的任何适当数字、模拟和/或混合信号电路。例如,控制模块2还可以包括以下一种或多种:数据缓冲器(如位线页缓冲器)、解码器(如行解码器或列解码器)、感测放大器、电荷泵、电流或电压基准、或者电路的任何有源或无源部件(如晶体管、二极管、电阻器或电容器)。
现有的存储器阵列1中堆叠的存储单元越来越多,存储容量越来越大,存储密度越来越高,容易导致严重的耦合(coupling)问题,因此本实施例采用从上往下的编程方式对存储单元进行编程,以抑制耦合问题。但是,存储单元在编程后沟道关闭,采用从上往下的编程方式容易导致位于已编程存储单元上方的虚设单元的沟道电子无法扩散出去,进而导致在对已编程存储单元下方的存储单元进行编程时会吸引虚设单元的沟道电子,从而造成编程干扰。
基于此,本发明提出在对存储串11中的待编程存储单元进行编程前,向待编程存储单元与虚设单元之间的已编程存储单元输入预充电电压,以将虚设单元的沟道中的电子漂移扩散出去。
具体地,预充电单元21在预充电阶段,向多个第一存储单元12中的已编程存储单元对应的字线输入预充电电压,已编程存储单元为多个第一存储单元12中的待编程存储单元与第一虚设单元16之间的存储单元。
例如,结合图2,采用从上往下的编程方式对多个第一存储单元12中的第m个存储单元(第m个存储单元连接字线WLm,p+1<m≤n)进行编程时,多个第二存储单元17已编程,第m个存储单元为待编程存储单元,第m个存储单元与第一虚设单元16之间的存储单元均已完成编程,即第p+1个存储单元至第m-1个存储单元为已编程存储单元,沟道已关闭,第m个存储单元下方的存储单元为未编程存储单元。在预充电阶段,如图3所示,T1时刻至T2时刻,采用预充电单元21向第p+1个存储单元至第m-1个存储单元(已编程存储单元)对应的字线WLp+1、…、WLm-1输入预充电电压Vc,已编程存储单元导通,打开已编程存储单元的沟道,第一虚设单元16沟道中的电子通过已编程存储单元的沟道、待编程存储单元的沟道、未编程存储单元的沟道、P型阱区HVPW漂移扩散出去。
在存储串11还包括第二虚设单元15时,预充电单元21向字线WLp+1、…、WLm-1输入预充电电压Vc的同时,向第二虚设单元15对应的虚设字线DWL1输入预充电电压Vc,以导通第二虚设单元15,第一虚设单元16沟道中的电子通过已编程存储单元的沟道、待编程存储单元的沟道、未编程存储单元的沟道、第二虚设单元15的沟道、P型阱区HVPW漂移扩散出去。
然后,编程单元22在编程阶段,向待编程存储单元对应的字线输入编程电压。例如,第m个存储单元为待编程存储单元时,在编程阶段向第m个存储单元对应的字线WLm输入编程电压Vp,以对第m个存储单元进行编程操作。由于此时第一虚设单元16沟道中的电子已漂移扩散出去,因此在对待编程存储单元进行编程操作时,第一虚设单元16沟道中不具有电子吸引至待编程单元处,从而降低编程干扰。
为了进一步降低编程干扰,在编程阶段,且在向待编程存储单元对应的字线输入编程电压之前,编程单元22向第一未编程存储单元对应的字线输入第一导通电压,所述第一未编程存储单元为所述多个第一存储单元12中与所述待编程存储单元间隔第一预设个数的未编程存储单元。优选地,第一预设个数包括2个和3个中的至少一种,第一导通电压可以为9V。
例如,结合图2,第m个存储单元为待编程存储单元时,第m+3和/或m+4个存储单元为第一未编程存储单元,第m+3个存储单元连接字线WLm+3,第m+4个存储单元连接字线WLm+4。在编程阶段,如图3所示,在T3时刻,向第m+3和/或m+4个存储单元对应的字线WLm+3和/或WLm+4输入第一导通电压Vpass1,以导通第m+3和/或m+4个存储单元,此时其他第一存储单元12还未导通,因此第m+3和/或m+4个存储单元周围的沟道电子向第m+3和/或m+4个存储单元处迁移,从而降低待编程存储单元(第m个存储单元)附近沟道的电子浓度。
然后,在T4时刻,向第m个存储单元对应的字线WLm输入编程电压Vp,以对第m个存储单元进行编程操作。由于此时待编程存储单元(第m个存储单元)附近沟道的电子浓度降低,因此在对待编程存储单元进行编程操作时,吸引至待编程存储单元处的电子较少,从而降低编程干扰。另外,待编程存储单元与第一未编程单元之间至少间隔两个存储单元,以避免第一未编程单元导通时吸引待编程存储单元沟道中的电子,从而导致待编程存储单元电势的降低。
另外,在向待编程存储单元对应的字线输入编程电压时,编程单元22还向所述已编程存储单元对应的字线输入第一导通电压,向第二未编程存储单元对应的字线输入第二导通电压,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。所述第二导通电压为阻止电子扩散的电压,所述第二导通电压小于所述第一导通电压,优选地,第二预设个数包括1个和2个中的至少一种。
例如,结合图2,第m个存储单元为待编程存储单元时,第m+2和/或m+3个存储单元为第二未编程存储单元,第m+2个存储单元连接字线WLm+2,第m+3个存储单元连接字线WLm+3,第p+1个存储单元至第m-1个存储单元为已编程存储单元,分别对应连接字线WLp+1、…、WLm-1。在编程阶段,如图3所示,在T4时刻,向第p+1至m-1个存储单元(已编程存储单元)对应的字线WLp+1、…、WLm-1输入第一导通电压Vpass1,以导通第p+1至m-1个存储单元,并向第m+2和/或m+3个存储单元(第二未编程存储单元)对应的字线WLm+2和/或WLm+3输入第二导通电压Vpass2,以导通第m+2和/或m+3个存储单元。第二导通电压Vpass2小于第一导通电压Vpass1,例如,第一导通电压Vpass1为9V,第二导通电压Vpass2大于或等于3V,且小于9V。
由于第m+2和/或m+3个存储单元输入的导通电压小于其他存储单元输入的导通电压,使得第m+2和/或m+3个存储单元沟道的势障(band gap)较大,有效阻止第m+2和/或m+3个存储单元下方沟道的电子扩散到第m个存储单元处,有利于在第m个存储单元周围形成耗尽区,提高待编程存储单元的升压电势(boosting potential)。
需要说明的是,第m+3个存储单元不能同时为第一未编程存储单元和第二未编程存储单元,即在第m+3个存储单元为第一未编程存储单元时,第m+3个存储单元不为第二未编程存储单元;在第m+3个存储单元为第二未编程存储单元时,第m+3个存储单元不为第一未编程存储单元。
如图4所示的曲线图,横轴表示到衬底3的距离,纵轴表示沟道电势,D1表示待编程存储单元的沟道位置。由图4可以看出,采用现有技术的编程方法,待编程存储单元的沟道电势为11V,采用本发明提供的第一实施方式(在预充电阶段,对第一存储单元12中的已编程存储单元进行预充电),待编程存储单元的沟道电势为11.3V,采用本发明提供的第二实施方式(在预充电阶段,对第一存储单元12中的已编程存储单元进行预充电,在编程阶段,先对第一未编程存储单元输入第一导通电压,然后对第二未编程存储单元输入第二导通电压),待编程存储单元的沟道电势为11.7V,因此本发明提供的编程方法有效提高待编程存储单元的升压电势。
由上述可知,本发明实施例在预充电阶段,向待编程存储单元与第一虚设单元之间的已编程存储单元输入预充电电压,使第一虚设单元的沟道中的电子从存储串底部漂移扩散出去,改善待编程存储单元编程时的编程干扰问题;在编程阶段,先向与待编程存储单元间隔第一预设个数的第一未编程存储单元输入第一导通电压,使第一未编程存储单元周围的沟道电子向第一未编程存储单元处迁移,降低待编程存储单元附近沟道的电子浓度,进一步改善待编程存储单元编程时的编程干扰问题;在编程阶段,向与待编程存储单元间隔第二预设个数的第二未编程存储单元输入第二导通电压,第二导通电压低于第一导通电压,以阻止存储串底部的沟道电子扩散至待编程存储单元处,有利于待编程存储单元周围形成耗尽区,提高待编程存储单元的升压电势。
如图5所示,本发明实施例还提供一种用于半导体器件的编程方法,所述半导体器件包括存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元,每个所述第一存储单元的栅极与一个字线对应连接,所述第一虚设单元的栅极与第一虚设字线连接。所述用于半导体器件的编程方法可以包括步骤501至步骤502,具体如下:
步骤501、在预充电阶段,向所述多个第一存储单元中的已编程存储单元对应的字线输入预充电电压,所述已编程存储单元为所述多个第一存储单元中的待编程存储单元与所述第一虚设单元之间的存储单元。
步骤502、在编程阶段,向所述待编程存储单元对应的字线输入编程电压。
可选地,所述方法还包括:
在编程阶段,在向所述待编程存储单元对应的字线输入编程电压之前,向第一未编程存储单元对应的字线输入第一导通电压,所述第一未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第一预设个数的未编程存储单元。
可选地,所述方法还包括:
在向所述待编程存储单元对应的字线输入编程电压时,向所述已编程存储单元对应的字线输入第一导通电压,并向第二未编程存储单元对应的字线输入第二导通电压,所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
可选地,所述第一预设个数包括2个和3个中的至少一种。
可选地,所述第二预设个数包括1个和2个中的至少一种。
可选地,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述方法还包括:
在预充电阶段,向所述第二虚设单元对应的第二虚设字线输入所述预充电电压;
在向所述待编程存储单元对应的字线输入编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线输入第一导通电压。
可选地,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程存储单元。
由上述可知,本发明实施例在预充电阶段,向待编程存储单元与第一虚设单元之间的已编程存储单元输入预充电电压,使第一虚设单元的沟道中的电子从存储串底部漂移扩散出去,改善待编程存储单元编程时的编程干扰问题;在编程阶段,先向与待编程存储单元间隔第一预设个数的第一未编程存储单元输入第一导通电压,使第一未编程存储单元周围的沟道电子向第一未编程存储单元处迁移,降低待编程存储单元附近沟道的电子浓度,进一步改善待编程存储单元编程时的编程干扰问题;在编程阶段,向与待编程存储单元间隔第二预设个数的第二未编程存储单元输入第二导通电压,第二导通电压低于第一导通电压,以阻止存储串底部的沟道电子扩散至待编程存储单元处,有利于待编程存储单元周围形成耗尽区,提高待编程存储单元的升压电势。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (20)
1.一种用于半导体器件的编程方法,其特征在于,所述半导体器件包括存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元,每个所述第一存储单元的栅极与一个字线对应连接,所述第一虚设单元的栅极与第一虚设字线连接;
所述方法包括:
在编程阶段,向第一未编程存储单元对应的字线施加第一导通电压,所述第一未编程存储单元为所述多个第一存储单元中与待编程存储单元间隔第一预设个数的未编程存储单元;
在向所述第一未编程存储单元对应的字线施加第一导通电压之后,向所述待编程存储单元对应的字线施加编程电压。
2.根据权利要求1所述的用于半导体器件的编程方法,其特征在于,所述第一预设个数包括2个和3个中的至少一种。
3.根据权利要求1所述的用于半导体器件的编程方法,其特征在于,所述方法还包括:
在向所述待编程存储单元对应的字线施加编程电压时,向已编程存储单元对应的字线施加第一导通电压,并向第二未编程存储单元对应的字线施加第二导通电压;所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述已编程存储单元为所述多个第一存储单元中的所述待编程存储单元与所述第一虚设单元之间的存储单元,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
4.根据权利要求3所述的用于半导体器件的编程方法,其特征在于,所述第二预设个数包括1个和2个中的至少一种。
5.根据权利要求1所述的用于半导体器件的编程方法,其特征在于,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述方法还包括:
在向所述待编程存储单元对应的字线施加编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线施加第一导通电压。
6.根据权利要求1所述的用于半导体器件的编程方法,其特征在于,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程的存储单元。
7.一种用于半导体器件的编程方法,其特征在于,所述半导体器件包括存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元,每个所述第一存储单元的栅极与一个字线对应连接,所述第一虚设单元的栅极与第一虚设字线连接;
所述方法包括:
在编程阶段,向所述多个第一存储单元中的待编程存储单元对应的字线施加编程电压,同时向已编程存储单元对应的字线施加第一导通电压,向第二未编程存储单元对应的字线施加第二导通电压;所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述已编程存储单元为所述多个第一存储单元中的所述待编程存储单元与所述第一虚设单元之间的存储单元,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
8.根据权利要求7所述的用于半导体器件的编程方法,其特征在于,所述第二预设个数包括1个和2个中的至少一种。
9.根据权利要求7所述的用于半导体器件的编程方法,其特征在于,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述方法还包括:
在向所述待编程存储单元对应的字线施加编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线施加第一导通电压。
10.根据权利要求7所述的用于半导体器件的编程方法,其特征在于,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程的存储单元。
11.一种半导体器件,其特征在于,包括:
存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元;
多个字线,每个所述第一存储单元的栅极与一个所述字线对应连接;
与所述第一虚设单元的栅极连接的第一虚设字线;以及,
与所述多个字线和所述第一虚设字线连接的控制模块,所述控制模块包括编程单元;
所述编程单元用于在编程阶段,向第一未编程存储单元对应的字线施加第一导通电压,所述第一未编程存储单元为所述多个第一存储单元中与待编程存储单元间隔第一预设个数的未编程存储单元;在向所述第一未编程存储单元对应的字线施加第一导通电压之后,向所述待编程存储单元对应的字线施加编程电压。
12.根据权利要求11所述的半导体器件,其特征在于,所述第一预设个数包括2个和3个中的至少一种。
13.根据权利要求11所述的半导体器件,其特征在于,所述编程单元还用于在向所述待编程存储单元对应的字线施加编程电压时,向已编程存储单元对应的字线施加第一导通电压,并向第二未编程存储单元对应的字线施加第二导通电压;所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述已编程存储单元为所述多个第一存储单元中的所述待编程存储单元与所述第一虚设单元之间的存储单元,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
14.根据权利要求13所述的半导体器件,其特征在于,所述第二预设个数包括1个和2个中的至少一种。
15.根据权利要求11所述的半导体器件,其特征在于,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述编程单元还用于在向所述待编程存储单元对应的字线施加编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线施加第一导通电压。
16.根据权利要求11所述的半导体器件,其特征在于,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程的存储单元。
17.一种半导体器件,其特征在于,包括:
存储串,所述存储串包括依次堆叠设置的多个第一存储单元和第一虚设单元;
多个字线,每个所述第一存储单元的栅极与一个所述字线对应连接;
与所述第一虚设单元的栅极连接的第一虚设字线;以及,
与所述多个字线和所述第一虚设字线连接的控制模块,所述控制模块包括编程单元;
所述编程单元用于在编程阶段,向所述多个第一存储单元中的待编程存储单元对应的字线施加编程电压,同时向已编程存储单元对应的字线施加第一导通电压,向第二未编程存储单元对应的字线施加第二导通电压;所述第二导通电压为小于所述第一导通电压且用以阻止电子向所述待编程存储单元扩散的电压,所述已编程存储单元为所述多个第一存储单元中的所述待编程存储单元与所述第一虚设单元之间的存储单元,所述第二未编程存储单元为所述多个第一存储单元中与所述待编程存储单元间隔第二预设个数的未编程存储单元。
18.根据权利要求17所述的半导体器件,其特征在于,所述第二预设个数包括1个和2个中的至少一种。
19.根据权利要求17所述的半导体器件,其特征在于,所述存储串还包括位于所述多个第一存储单元远离所述第一虚设单元一侧的第二虚设单元,所述第二虚设单元的栅极与第二虚设字线连接;
所述编程单元还用于在向所述待编程存储单元对应的字线施加编程电压时,向所述第一虚设单元对应的第一虚设字线和所述第二虚设单元对应的第二虚设字线施加第一导通电压。
20.根据权利要求17所述的半导体器件,其特征在于,所述存储串还包括堆叠设置在所述第一虚设单元上的多个第二存储单元,所述多个第二存储单元为已编程的存储单元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111181318.0A CN113889170A (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110010729.7A CN112614533B (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
CN202111181318.0A CN113889170A (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110010729.7A Division CN112614533B (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113889170A true CN113889170A (zh) | 2022-01-04 |
Family
ID=75253332
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110010729.7A Active CN112614533B (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
CN202111181318.0A Pending CN113889170A (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
CN202180007287.9A Pending CN116391228A (zh) | 2021-01-06 | 2021-10-25 | 用于半导体器件的编程方法及半导体器件 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110010729.7A Active CN112614533B (zh) | 2021-01-06 | 2021-01-06 | 用于半导体器件的编程方法及半导体器件 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202180007287.9A Pending CN116391228A (zh) | 2021-01-06 | 2021-10-25 | 用于半导体器件的编程方法及半导体器件 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230162798A1 (zh) |
CN (3) | CN112614533B (zh) |
WO (1) | WO2022148102A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022148102A1 (zh) * | 2021-01-06 | 2022-07-14 | 长江存储科技有限责任公司 | 用于半导体器件的编程方法及半导体器件 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11658655B2 (en) | 2021-06-29 | 2023-05-23 | Analog Devices International Unlimited Company | Precharge buffer stage circuit and method |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120069110A (ko) * | 2010-12-20 | 2012-06-28 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 동작 방법 |
US20140089570A1 (en) * | 2012-09-25 | 2014-03-27 | Fujitsu Semiconductor Limited | Semiconductor memory |
CN110945591A (zh) * | 2019-10-23 | 2020-03-31 | 长江存储科技有限责任公司 | 对存储器件进行编程的方法及相关存储器件 |
CN110945592A (zh) * | 2019-11-13 | 2020-03-31 | 长江存储科技有限责任公司 | 执行编程操作的方法及相关的存储器件 |
CN111968691A (zh) * | 2020-08-23 | 2020-11-20 | 南京优存科技有限公司 | 一种用于存储器阵列的编程方法及装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7218552B1 (en) * | 2005-09-09 | 2007-05-15 | Sandisk Corporation | Last-first mode and method for programming of non-volatile memory with reduced program disturb |
US7468918B2 (en) * | 2006-12-29 | 2008-12-23 | Sandisk Corporation | Systems for programming non-volatile memory with reduced program disturb by removing pre-charge dependency on word line data |
KR20160135055A (ko) * | 2015-05-15 | 2016-11-24 | 에스케이하이닉스 주식회사 | 더미 메모리 셀들을 포함하는 반도체 메모리 장치 및 그것의 동작 방법 |
US9460805B1 (en) * | 2015-10-19 | 2016-10-04 | Sandisk Technologies Llc | Word line dependent channel pre-charge for memory |
KR102677515B1 (ko) * | 2016-12-14 | 2024-06-21 | 삼성전자주식회사 | 더미 셀을 가지는 불휘발성 메모리 장치 및 이를 포함하는 메모리 시스템 |
US10297323B2 (en) * | 2017-10-06 | 2019-05-21 | Sandisk Technologies Llc | Reducing disturbs with delayed ramp up of dummy word line after pre-charge during programming |
US10373697B1 (en) * | 2018-02-15 | 2019-08-06 | Sandisk Technologies Llc | Programming dummy memory cells in erase operation to reduce threshold voltage downshift for select gate transistors |
US10438671B1 (en) * | 2018-06-22 | 2019-10-08 | Sandisk Technologies Llc | Reducing program disturb by modifying word line voltages at interface in two-tier stack during programming |
US10770157B1 (en) * | 2019-05-21 | 2020-09-08 | Sandisk Technologies Llc | Method of reducing injection type of program disturb during program pre-charge in memory device |
CN110959177B (zh) * | 2019-10-22 | 2021-06-22 | 长江存储科技有限责任公司 | 非易失性存储器件和控制方法 |
KR102655678B1 (ko) * | 2019-12-09 | 2024-04-09 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 메모리 디바이스의 프로그램 교란을 감소시키는 방법 및 이를 이용한 메모리 디바이스 |
CN112614533B (zh) * | 2021-01-06 | 2021-11-02 | 长江存储科技有限责任公司 | 用于半导体器件的编程方法及半导体器件 |
-
2021
- 2021-01-06 CN CN202110010729.7A patent/CN112614533B/zh active Active
- 2021-01-06 CN CN202111181318.0A patent/CN113889170A/zh active Pending
- 2021-10-25 CN CN202180007287.9A patent/CN116391228A/zh active Pending
- 2021-10-25 WO PCT/CN2021/126181 patent/WO2022148102A1/zh active Application Filing
-
2022
- 2022-12-28 US US18/090,444 patent/US20230162798A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120069110A (ko) * | 2010-12-20 | 2012-06-28 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 동작 방법 |
US20140089570A1 (en) * | 2012-09-25 | 2014-03-27 | Fujitsu Semiconductor Limited | Semiconductor memory |
CN110945591A (zh) * | 2019-10-23 | 2020-03-31 | 长江存储科技有限责任公司 | 对存储器件进行编程的方法及相关存储器件 |
CN110945592A (zh) * | 2019-11-13 | 2020-03-31 | 长江存储科技有限责任公司 | 执行编程操作的方法及相关的存储器件 |
CN111968691A (zh) * | 2020-08-23 | 2020-11-20 | 南京优存科技有限公司 | 一种用于存储器阵列的编程方法及装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022148102A1 (zh) * | 2021-01-06 | 2022-07-14 | 长江存储科技有限责任公司 | 用于半导体器件的编程方法及半导体器件 |
Also Published As
Publication number | Publication date |
---|---|
US20230162798A1 (en) | 2023-05-25 |
WO2022148102A1 (zh) | 2022-07-14 |
CN112614533A (zh) | 2021-04-06 |
CN112614533B (zh) | 2021-11-02 |
CN116391228A (zh) | 2023-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10090053B2 (en) | Apparatus, systems, and methods to operate a memory | |
US6657894B2 (en) | Apparatus and method for programming virtual ground nonvolatile memory cell array without disturbing adjacent cells | |
US11742032B2 (en) | Semiconductor memory device | |
US7561469B2 (en) | Programming method to reduce word line to word line breakdown for NAND flash | |
US7742338B2 (en) | Local self-boost inhibit scheme with shielded word line | |
US20020159297A1 (en) | Eeprom erasing method | |
US8995192B2 (en) | Method of programming selection transistors for NAND flash memory | |
US20110007572A1 (en) | Nand flash memory | |
KR19990044225A (ko) | 반도체 불휘발성 기억장치 및 그것을 사용한 컴퓨터시스템 | |
US20030218913A1 (en) | Stepped pre-erase voltages for mirrorbit erase | |
US20140133238A1 (en) | Method and system for programming non-volatile memory with junctionless cells | |
CN112614533B (zh) | 用于半导体器件的编程方法及半导体器件 | |
KR20220055023A (ko) | 비휘발성 메모리 장치 및 비휘발성 메모리 장치의 프로그램 방법 | |
CN111725211B (zh) | 半导体存储装置 | |
US20110075489A1 (en) | Non-volatile semiconductor memory device | |
US20030189843A1 (en) | Refresh scheme for dynamic page programming | |
US8508993B2 (en) | Method and apparatus of performing an erase operation on a memory integrated circuit | |
JP2000243094A (ja) | 不揮発性半導体記憶装置およびそのプログラミング方法 | |
KR100481830B1 (ko) | 플레이트셀구조를갖는불휘발성반도체메모리장치및그장치의독출방법 | |
JP2024113993A (ja) | メモリデバイス | |
CN116884458A (zh) | 分栅存储器阵列及其操作方法 | |
CN116825165A (zh) | 分栅存储器阵列及其操作方法 | |
KR20110119977A (ko) | 반도체 메모리 장치의 프로그램 방법 | |
JPH02112286A (ja) | 不揮発性半導体メモリ | |
JP2001015615A (ja) | 不揮発性半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |