CN113884763A - 检波电路及相关电子装置 - Google Patents

检波电路及相关电子装置 Download PDF

Info

Publication number
CN113884763A
CN113884763A CN202111160124.2A CN202111160124A CN113884763A CN 113884763 A CN113884763 A CN 113884763A CN 202111160124 A CN202111160124 A CN 202111160124A CN 113884763 A CN113884763 A CN 113884763A
Authority
CN
China
Prior art keywords
switch
detector circuit
sampling mode
operational amplifier
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111160124.2A
Other languages
English (en)
Other versions
CN113884763B (zh
Inventor
杜灿鸿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Goodix Technology Co Ltd
Original Assignee
Shenzhen Goodix Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Goodix Technology Co Ltd filed Critical Shenzhen Goodix Technology Co Ltd
Priority to CN202111160124.2A priority Critical patent/CN113884763B/zh
Publication of CN113884763A publication Critical patent/CN113884763A/zh
Application granted granted Critical
Publication of CN113884763B publication Critical patent/CN113884763B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/16Spectrum analysis; Fourier analysis

Landscapes

  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)

Abstract

本申请公开了一种检波电路及相关电子装置。检波电路用来判断接收器接收输入信号后产生的接收信号的幅度,包括:运算放大器,具有正端、负端与输出端;电容单元,耦接于所述运算放大器的所述输出端与所述负端之间;重置开关,与所述电容单元并联设置;第一开关,耦接于参考电压及所述接收器的输出端之间;以及第二开关,耦接于所述接收器的所述输出端及所述运算放大器的所述负端之间;其中在一般阶段,接收信号包含周期为T的多个波,检波电路在对应多个波中的第一及第二特定波的周期T中,有T*R的时间被设置为采样模式,以及有T*(1‑R)的时间被设置为非采样模式。

Description

检波电路及相关电子装置
技术领域
本申请涉及一种电路,尤其涉及一种检波电路及相关电子装置。
背景技术
现代电子传感技术中,经常使用正弦波作为检测电路的载波,通过检测正弦波的幅度达到感测变量的目的,检测正弦波的幅度需要用到检波电路。
常见的检波电路是二极管检波电路,但其缺点是要求输入信号幅度较强,不适合微弱信号检波。另外业内现有还有峰值检波电路、同步检波电路、相敏检波电路等,不一一赘述,这些检波电路存在检波灵敏度低或者电路结构复杂的缺点。因此如何解决上述问题,已成为本领域亟需解决的问题之一。
发明内容
本申请的目的之一在于公开一种检波电路及相关电子装置,来解决上述问题。
本申请的一实施例公开了一种检波电路,用来判断接收器接收输入信号后产生的接收信号的幅度,所述检波电路包括:运算放大器,具有正端、负端与输出端;电容单元,耦接于所述运算放大器的所述输出端与所述负端之间;重置开关,与所述电容单元并联设置;第一开关,耦接于参考电压及所述接收器的输出端之间;以及第二开关,耦接于所述接收器的所述输出端及所述运算放大器的所述负端之间;其中:在重置阶段,所述重置开关导通及所述第二开关不导通,所述运算放大器的所述输出端输出所述参考电压;以及在一般阶段,所述重置开关不导通,以及所述接收信号包含周期为T的多个波,所述检波电路在对应所述多个波中的第一特定波的周期T中,有T*R的时间被设置为采样模式,以及有T*(1-R)的时间被设置为非采样模式,其中R大于0且小于1;以及所述检波电路在对应所述多个波中的第二特定波的周期T中,有T*R的时间被设置为所述采样模式,以及有T*(1-R)的时间被设置为所述非采样模式,其中:在所述采样模式,所述第一开关不导通且所述第二开端导通,使所述接收信号在所述采样模式期间的幅度改变依特定比例反应且累加在所述运算放大器的所述输出端;以及在所述非采样模式,所述第一开关导通且所述第二开端不导通,使所述接收器产生的所述接收信号在所述非采样模式的幅度改变不反应且不累加在所述运算放大器的所述输出端,使所述运算放大器的所述输出端的电压在所述非采样模式维持不变。
本申请的一实施例公开了一种电子装置,包括上述的检波电路。
相较于现有技术,本申请的检波电路及相关电子装置能够利用简单的电路达到高灵敏度的效果。
附图说明
图1为本申请的检波电路的第一实施例的示意图。
图2为图1的检波电路操作上的第一实施例的时序图。
图3为图1的检波电路操作上的第二实施例的时序图。
图4为图1的检波电路操作上的第三实施例的时序图。
图5为图1的检波电路操作上的第四实施例的时序图。
图6为本申请的检波电路的第二实施例的示意图。
图7为本申请的检波电路的第三实施例的示意图。
图8为本申请的检波电路的控制电路的第一实施例的示意图。
图9为本申请的检波电路的控制电路的第二实施例的示意图。
具体实施方式
以下揭示内容提供了多种实施方式或例示,其能用以实现本揭示内容的不同特征。下文所述之组件与配置的具体例子系用以简化本揭示内容。当可想见,这些叙述仅为例示,其本意并非用于限制本揭示内容。举例来说,在下文的描述中,将一第一特征形成于一第二特征上或之上,可能包括某些实施例其中所述的第一与第二特征彼此直接接触;且也可能包括某些实施例其中还有额外的组件形成于上述第一与第二特征之间,而使得第一与第二特征可能没有直接接触。此外,本揭示内容可能会在多个实施例中重复使用组件符号和/或标号。此种重复使用乃是基于简洁与清楚的目的,且其本身不代表所讨论的不同实施例和/或组态之间的关系。
虽然用以界定本申请较广范围的数值范围与参数皆是约略的数值,此处已尽可能精确地呈现具体实施例中的相关数值。然而,任何数值本质上不可避免地含有因个别测试方法所致的标准偏差。在此处,「约」通常系指实际数值在一特定数值或范围的正负10%、5%、1%或0.5%之内。或者是,「约」一词代表实际数值落在平均值的可接受标准误差之内,视本申请所属技术领域中具有通常知识者的考虑而定。当可理解,除了实验例之外,或除非另有明确的说明,此处所用的所有范围、数量、数值与百分比(例如用以描述材料用量、时间长短、温度、操作条件、数量比例及其他相似者)均经过「约」的修饰。因此,除非另有相反的说明,本说明书与附随申请专利范围所揭示的数值参数皆为约略的数值,且可视需求而更动。至少应将这些数值参数理解为所指出的有效位数与套用一般进位法所得到的数值。在此处,将数值范围表示成由一端点至另一端点或介于二端点之间;除非另有说明,此处所述的数值范围皆包括端点。
图1为本申请的检波电路的第一实施例的示意图。检波电路102用来判断接收器104接收输入信号RX后产生的接收信号Vs的幅度。检波电路102包括运算放大器106、电容单元108、重置开关112、第一开关114及第二开关116。其中运算放大器106具有正端(+)、负端(-)与输出端。电容单元108耦接于运算放大器106的输出端与负端(-)之间。重置开关112与电容单元108并联设置。第一开关114耦接于参考电压Vx及接收器104的输出端之间。第二开关116耦接于接收器104的所述输出端及运算放大器106的负端(-)之间。运算放大器106的正端(+)耦接于参考电压Vx。其中重置开关112受信号rst控制,第一开关114受信号ck1控制,以及第二开关116受信号ck2控制。在本实施例中,重置开关112、第一开关114以及第二开关116可以使用N型晶体管来实现,但本申请不以此为限。其中电容单元的电容值为CI。
接收器104等效地包含信号产生器120及接收器电容118。信号产生器120用来依据输入信号RX产生接收信号Vs。接收器电容118耦接至信号产生器120,用来接收接收信号Vs。其中接收器电容118的电容值为CS。
请同时参考图2,图2为图1的检波电路操作上的第一实施例的时序图。接收信号Vs包含周期为T(例如时间点T0至时间点T2)的多个波。如图所示,接收信号Vs为正弦波。本申请的检波电路102可用来对接收信号Vs的幅度进行采样,由于接收信号Vs的幅度可能很小,因此为了增加检波电路102的灵敏度,检波电路102会针对多个周期的接收信号Vs以积分的方式进行幅度采样,并将多个周期的采样结果累积起来。本申请的检波电路102不仅适用于接收信号Vs为正弦波的情况。在某些实施例中,接收信号Vs也可以是三角波或梯型波等态样。只要接收信号Vs由波谷升至波峰的上升沿的斜率小于90度,及接收信号Vs由波峰降至波谷的下降沿的斜率大于-90度即可。
在时间点T0之前及时间点T7之后,检波电路102进入重置阶段。在所述重置阶段,信号rst为高电压电平使重置开关112导通,信号ck2为低电压电平使第二开关116不导通,由于运算放大器106形成负反馈,运算放大器106的输出端及负端(-)电压会被限制和正端(+)电压相同,即参考电压Vx。且电容单元108两端电压相同使其电容值被清零。此外,在所述重置阶段,信号ck1可以为高电压电平使第一开关114导通,以顺便对接收器104的等效电容118进行重置。
在时间点T0及时间点T7之间为一般阶段,重置开关112不导通。在图2所示的操作实施例中,时间点T0、时间点T2、时间点T4及时间点T6对齐接收信号Vs的连续四个波谷;时间点T1、时间点T3及时间点T5对齐接收信号Vs的连续三个波峰。换句话说,时间点T0至时间点T2的时间长度、时间点T2至时间点T4的时间长度以及时间点T4至时间点T6的时间长度都等于接收信号Vs的周期T。
具体来说,在所述一般阶段若要对接收信号Vs进行幅度的采样,第一开关114和第二开关116需要依据接收信号Vs的频率进行开关。在图2所示的操作实施例中,在时间点T1至时间点T2之间的时间、时间点T3至时间点T4之间的时间、以及时间点T5至时间点T6之间的时间,信号ck1为低电压电平使第一开关114不导通,信号ck2为高电压电平使第二开关116导通,使检波电路102进入采样模式。在所述一般阶段的其馀时间,第一开关114导通且第二开关116不导通,使检波电路102进入非采样模式。因此,对时间点T0开始的连续三个周期来说,各周期中有一半的时间(T*0.5)检波电路102在所述采样模式,以及另一半的时间(T*0.5)检波电路102在所述非采样模式。
如图2所示,在每次采样模式中,接收信号Vs的电压改变量会依特定比例反应且累加在运算放大器106的输出端,并贡献ΔVout。以时间点T1至时间点T2之间的时间为例,若接收信号Vs的幅度为VA,接收信号Vs由波峰降至波谷,即接收信号Vs在时间点T1至时间点T2的电压改变量为-2*VA,则ΔVout=2*VA*CS/CI,使运算放大器106的输出端的电压Vout由参考电压Vx往上累积。由于ΔVout和接收信号Vs的幅度VA正比,因此可以实现检波作用,并且每重复一次所述采样模式的过程,运算放大器106的输出端的电压Vout都会增加ΔVout,可以重复针对N个周期进行N次所述采样模式,使输出电压Vout=Vx+N*ΔVout,不断累积上升。经过多次积分,以提高检波电路102的灵敏度。其中N为整数,图2中N为3仅为示意,本申请不限制N的范围,只要为大于0的整数即可。但为体现本申请的优势,N可以被提高,例如在100到1000的数量级范围。
在每次非采样模式中,接收信号Vs的电压改变量不会反应且不会累加在运算放大器106的输出端,使运算放大器106的输出端的电压Vout在所述非采样模式维持不变。以时间点T2至时间点T3之间的时间为例,接收信号Vs由波谷升至波峰,但因第一开关114导通且第二开关116不导通,因此接收信号Vs的电压改变量2*VA不会影响运算放大器106的输出端的电压Vout。因此不会抵销掉时间点T1至时间点T2接收信号Vs的电压改变量对电压Vout累加的量。
请参考图3,图3为图1的检波电路操作上的第二实施例的时序图。图3和图2的差别在于,图3中的采样模式是在接收信号Vs由波谷升至波峰的时间进行,即图3中的采样模式下,接收信号Vs的电压改变量为2*VA,则ΔVout=-2*VA*CS/CI。也就是使运算放大器106的输出端的电压Vout由参考电压Vx往下以负的方式累积。
请参考图4,图4为图1的检波电路操作上的第三实施例的时序图。图4和图2的差别在于,图4中的采样模式是从接收信号Vs的波峰之后一段时间才开始进行,并在波谷来到之前便结束。因此,对时间点T0开始的连续三个周期来说,各周期中有不到一半的时间(例如T*0.3)检波电路102在所述采样模式,以及超过一半的时间(例如T*0.7)检波电路102在所述非采样模式。这样一来,图4中的采样模式下,接收信号Vs的电压改变量不会再是-2*VA,而是为-2*X*VA,其中X的值小于1且大于0,则ΔVout=2*X*VA*CS/CI。也就是使运算放大器106的输出端的电压Vout由参考电压Vx往上累积,但累积的量相较于图2小。
请参考图5,图5为图1的检波电路操作上的第四实施例的时序图。图5所要表达的场景为,当预先得知在接收信号Vs的某些周期中,接收信号Vs会有干扰或信号不连续的情况(例如如图5所示,在时间点T3至时间点T4之间,接收信号Vs有出现干扰的状况;在时间点T7至时间点T8之间,接收信号Vs有不连续的状况),则避开让检波电路102在接收信号Vs有干扰或信号不连续时进入采样模式。因此,本申请的好处在于可以通过灵活地控制检波电路102,来选择性地对目标周期进行检波积分,且多个目标周期可以是不连续的,藉此来提高检测结果的精度。以达到有效抗干扰,提高检波结果的信噪比的最终目的。
在某些实施例中,由于非理想性因素,例如器件失调、寄生电容等原因,会使运算放大器106的输出端的电压Vout带有静态噪声,造成检波电路102的动态范围被占用。图6为本申请的检波电路的第二实施例的示意图,图6的检波电路602和图1的检波电路102的差异在于,检波电路602中额外包含校正电容122、第一校正开关124以及第二校正开关126。校正电容122的一端耦接于接收器104的输出端。第一校正开关124耦接于校正电容122的另一端以及第一校正电压V1之间,其中第一校正开关124受信号ck1控制,使第一校正开关124的导通状态同步于第一开关114。第二校正开关126耦接于校正电容122的所述另一端以及第二校正电压V2之间,其中第二校正开关126受信号ck2控制,使第二校正开关126的导通状态同步于第二开关116。其中校正电容122的电容值为CB。
图6的检波电路602在每次采样模式中,第一校正开关124以及第二校正开关126受到信号ck1和ck2的控制,会贡献CB/CI*(V1-V2)的电压并累加在运算放大器106的输出端。通过调整校正电容122的电容值CB、第一校正电压V1及/或第二校正电压V2,可以使CB/CI*(V1-V2)刚好抵销非理想性因素导致运算放大器106的输出端的电压Vout带有的静态噪声的值,使静态噪声不会在多次采样模式下不断地积累。
图7为本申请的检波电路的第三实施例的示意图,图7的检波电路702和图1的检波电路102的差异在于,图7的检波电路702的运算放大器106的的正输入端(+)耦接至第三校正电压Vc。上述变化的目的和图6的检波电路602的目的相同,都是为了抵销非理想性因素导致运算放大器106的输出端的电压Vout带有的静态噪声。
具体来说,在每次采样模式中,第三校正电压Vc和参考电压Vx的电压差会依特定比例反应且累加在运算放大器106的输出端,即贡献CS/CI*(Vc-Vx)的电压并累加在运算放大器106的输出端。通过调整第三校正电压Vc,可以使CS/CI*(Vc-Vx)刚好抵销非理想性因素导致运算放大器106的输出端的电压Vout带有的静态噪声的值,使静态噪声不会在多次采样模式下不断地积累。
图8为本申请的检波电路的控制电路的第一实施例的示意图。控制电路105可被包含在检波电路102、检波电路602及/或检波电路702中。控制电路105依据参考时脉(未绘示于图中)产生第一控制信号ck1、第二控制信号ck2以及重置信号rst。
在本实施例中,控制电路105还用来产生第三控制信号ck3以控制传送器107产生输出信号TX,其中第三控制信号ck3为周期性,周期为T,其中输出信号TX经过通道后成为输入信号RX进入接收器104。
在某些实施例中,传送器107可以是第一换能器,接收器104则可以是第二换能器。换能器是将一种形式的能量转化成另一种形式的器件。这些能量形式可能包括电能、机械能、电磁能、光能、化学能、声能和热能等,本申请并不多做限制,换能器可包括任何能够转化能量的器件。
所述第一换能器以及所述第二换能器可用于流量计中,用来感测气体、液体的流速及/或流量。举例来说,所述第一换能器和所述第二换能器可安装于管路中,且所述第一换能器的发射方向面对所述第二换能器。所述第一换能器和所述第二换能器之间的距离为L,且L大于零。具有流速v的流体(例如液体或是气体)沿所述管路的设置方向依序流过所述第一换能器和所述第二换能器。
所述第一换能器的输出信号TX经过具有流速v的流体,并经所述管路的管壁反射后,成为输入信号RX,并且被所述第二换能器所接收并转换为接收信号Vs。而本申请的检波电路102、检波电路602及/或检波电路702可以在多个采样模式下对接收信号Vs的幅度进行多次采样,并累加采样结果。其详细操作如前所述。
图9为本申请的检波电路的控制电路的第二实施例的示意图。控制电路905和图8的控制电路105的差异在于,控制电路905依据接收信号Vs产生第一控制信号ck1、第二控制信号ck2以及重置信号rst。控制电路905可被包含在检波电路102、检波电路602及/或检波电路702中。通过以上的说明可知,控制电路105应用于可同时控制传送器与接收器的系统;控制电路905则应用于单纯控制接收器的系统,因无法预知传送器的信息,因此需要依据接收信号Vs产生第一控制信号ck1、第二控制信号ck2以及重置信号rst。
在本申请中,无论是图8或图9的控制器配置方式,第一控制信号ck1、第二控制信号ck2和接收信号Vs的波峰和波谷的对齐方式可以采用统计的方式得到。例如针对第一控制信号ck1及第二控制信号ck2的多种不同的相位,对接收信号Vs的幅度进行采样,并找出能使运算放大器106的输出端的电压Vout累积结果最显著的相位,当作最佳的相位。
本申请还提出一种包含检波电路102、检波电路602及/或检波电路702的电子装置。具体的,所述电子装置包括但不限于移动通信设备、超移动个人计算机设备、便携式娱乐设备和其他具有数据交互功能的电子设备。移动通信设备的特点是具备移动通信功能,并且以提供话音、数据通信为主要目标。这类终端包括:智能手机(例如iPhone)、多媒体手机、功能性手机,以及低端手机等。超移动个人计算机设备属于个人计算机的范畴,有计算和处理功能,一般也具备移动上网特性。这类终端包括:PDA、MID和UMPC设备等,例如iPad。便携式娱乐设备可以显示和播放多媒体内容。该类设备包括:音频、视频播放器(例如iPod),掌上游戏机,电子书,以及智能玩具和便携式车载导航设备。
上文的叙述简要地提出了本申请某些实施例之特征,而使得本申请所属技术领域具有通常知识者能够更全面地理解本揭示内容的多种态样。本申请所属技术领域具有通常知识者当可明了,其可轻易地利用本揭示内容作为基础,来设计或更动其他工艺与结构,以实现与此处所述之实施方式相同的目的和/或达到相同的优点。本申请所属技术领域具有通常知识者应当明白,这些均等的实施方式仍属于本揭示内容之精神与范围,且其可进行各种变更、替代与更动,而不会悖离本揭示内容之精神与范围。

Claims (15)

1.一种检波电路,用来判断接收器接收输入信号后产生的接收信号的幅度,其特征在于,所述检波电路包括:
运算放大器,具有正端、负端与输出端;
电容单元,耦接于所述运算放大器的所述输出端与所述负端之间;
重置开关,与所述电容单元并联设置;
第一开关,耦接于参考电压及所述接收器的输出端之间;以及
第二开关,耦接于所述接收器的所述输出端及所述运算放大器的所述负端之间;
其中:
在重置阶段,所述重置开关导通及所述第二开关不导通,所述运算放大器的所述输出端输出所述参考电压;以及
在一般阶段,所述重置开关不导通,以及所述接收信号包含周期为T的多个波,所述检波电路在对应所述多个波中的第一特定波的周期T中,有T*R的时间被设置为采样模式,以及有T*(1-R)的时间被设置为非采样模式,其中R大于0且小于1;以及所述检波电路在对应所述多个波中的第二特定波的周期T中,有T*R的时间被设置为所述采样模式,以及有T*(1-R)的时间被设置为所述非采样模式,其中:
在所述采样模式,所述第一开关不导通且所述第二开端导通,使所述接收信号在所述采样模式期间的幅度改变依特定比例反应且累加在所述运算放大器的所述输出端;以及
在所述非采样模式,所述第一开关导通且所述第二开端不导通,使所述接收器产生的所述接收信号在所述非采样模式的幅度改变不反应且不累加在所述运算放大器的所述输出端,使所述运算放大器的所述输出端的电压在所述非采样模式维持不变。
2.如权利要求1所述的检波电路,其特征在于,所述接收器等效地包含:
信号产生器,用来依据所述输入信号产生所述接收信号;以及
接收器电容,耦接至所述信号产生器,用来接收所述接收信号,其中所述电容单元的电容值为CI,所述接收器电容的电容值为CS。
3.如权利要求2所述的检波电路,其特征在于,R为1/2,且:
所述检波电路在所述第一特定波的波峰降至波谷的T/2的时间中,被设置为所述采样模式;
所述检波电路在所述第一特定波的波谷升至波峰的T/2的时间中,被设置为所述非采样模式;
所述检波电路在所述第二特定波的波峰降至波谷的T/2的时间中,被设置为所述采样模式;以及
所述检波电路在所述第二特定波的波谷升至波峰的T/2的时间中,被设置为所述非采样模式。
4.如权利要求3所述的检波电路,其特征在于,所述第一特定波的波峰和波谷的电压差为2*VA,所述第一特定波的波峰降至波谷,使所述运算放大器的所述输出端的电压增加2*VA*CS/CI。
5.如权利要求2所述的检波电路,其特征在于,R为1/2,且:
所述检波电路在所述第一特定波的波谷升至波峰的T/2的时间中,被设置为所述采样模式;
所述检波电路在所述第一特定波的波峰降至波谷的T/2的时间中,被设置为所述非采样模式;
所述检波电路在所述第二特定波的波谷升至波峰的T/2的时间中,被设置为所述采样模式;以及
所述检波电路在所述第二特定波的波峰降至波谷的T/2的时间中,被设置为所述非采样模式。
6.如权利要求5所述的检波电路,其特征在于,所述第一特定波的波峰和波谷的电压差为2*VA,所述第一特定波的波谷升至波峰,使所述运算放大器的所述输出端的电压降低2*VA*CS/CI。
7.如权利要求1所述的检波电路,其特征在于,在所述一般阶段,所述检波电路在对应所述多个波中的第三特定波的周期T中,整个周期T的时间被设置为非采样模式,其中所述第三特定波位于所述第一特定波和所述第二特定波之间。
8.如权利要求1所述的检波电路,其特征在于,所述运算放大器的所述正端耦接至所述参考电压。
9.如权利要求8所述的检波电路,其特征在于,所述检波电路另包含:
校正电容,一端耦接于所述接收器的所述输出端;
第一校正开关,耦接于所述校正电容的另一端以及第一校正电压之间,其中所述第一校正开关的导通状态同步于所述第一开关;以及
第二校正开关,耦接于所述校正电容的所述另一端以及第二校正电压之间,其中所述第二校正开关的导通状态同步于所述第二开关。
10.如权利要求1所述的检波电路,其特征在于,所述运算放大器的所述正端耦接至第三校正电压。
11.如权利要求1所述的检波电路,其特征在于,所述接收信号包含周期为T的多个正弦波或三角波。
12.如权利要求1所述的检波电路,其特征在于,另包括:
控制电路,依据参考时脉产生:
第一控制信号以控制所述第一开关;
第二控制信号以控制所述第二开关;
重置信号以控制所述重置开关;以及
第三控制信号以控制传送器产生输出信号,其中所述第三控制信号为周期性,周期为T,其中所述输出信号经过通道后成为所述输入信号进入所述接收器。
13.如权利要求12所述的检波电路,其特征在于,所述传送器包含第一换能器,所述接收器包含第二换能器。
14.如权利要求1所述的检波电路,其特征在于,另包括:
控制电路,依据所述接收信号产生:
第一控制信号以控制所述第一开关;
第二控制信号以控制所述第二开关;以及
重置信号以控制所述重置开关。
15.一种电子装置,其特征在于,包括:
如权利要求1至14中任一项所述的检波电路。
CN202111160124.2A 2021-09-30 2021-09-30 检波电路及相关电子装置 Active CN113884763B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111160124.2A CN113884763B (zh) 2021-09-30 2021-09-30 检波电路及相关电子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111160124.2A CN113884763B (zh) 2021-09-30 2021-09-30 检波电路及相关电子装置

Publications (2)

Publication Number Publication Date
CN113884763A true CN113884763A (zh) 2022-01-04
CN113884763B CN113884763B (zh) 2022-09-30

Family

ID=79004758

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111160124.2A Active CN113884763B (zh) 2021-09-30 2021-09-30 检波电路及相关电子装置

Country Status (1)

Country Link
CN (1) CN113884763B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114640096A (zh) * 2022-02-15 2022-06-17 深圳市汇顶科技股份有限公司 一种esd保护电路、检波电路及相关电子装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0660689A (ja) * 1992-08-13 1994-03-04 Nec Corp サンプル・ホールド回路
TW200939098A (en) * 2008-03-12 2009-09-16 Tpo Displays Corp Systems for displaying images
US20090302934A1 (en) * 2008-06-06 2009-12-10 Dolphin Integration Low-consumption switched-capacitor circuit
CN103097994A (zh) * 2010-05-14 2013-05-08 津尼蒂克斯有限公司 具有反相积分器和非反相积分器的积分器电路
CN106775143A (zh) * 2015-12-31 2017-05-31 深圳市汇顶科技股份有限公司 积分电路及电容感测电路
CN109074202A (zh) * 2017-03-14 2018-12-21 深圳市汇顶科技股份有限公司 电容检测电路及电子装置
CN109643139A (zh) * 2018-11-16 2019-04-16 深圳市汇顶科技股份有限公司 一种阻抗调整电路、芯片及参考电压产生电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0660689A (ja) * 1992-08-13 1994-03-04 Nec Corp サンプル・ホールド回路
TW200939098A (en) * 2008-03-12 2009-09-16 Tpo Displays Corp Systems for displaying images
US20090302934A1 (en) * 2008-06-06 2009-12-10 Dolphin Integration Low-consumption switched-capacitor circuit
CN103097994A (zh) * 2010-05-14 2013-05-08 津尼蒂克斯有限公司 具有反相积分器和非反相积分器的积分器电路
CN106775143A (zh) * 2015-12-31 2017-05-31 深圳市汇顶科技股份有限公司 积分电路及电容感测电路
CN107615226A (zh) * 2015-12-31 2018-01-19 深圳市汇顶科技股份有限公司 积分电路及电容感测电路
CN109074202A (zh) * 2017-03-14 2018-12-21 深圳市汇顶科技股份有限公司 电容检测电路及电子装置
CN109643139A (zh) * 2018-11-16 2019-04-16 深圳市汇顶科技股份有限公司 一种阻抗调整电路、芯片及参考电压产生电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114640096A (zh) * 2022-02-15 2022-06-17 深圳市汇顶科技股份有限公司 一种esd保护电路、检波电路及相关电子装置
WO2023155317A1 (zh) * 2022-02-15 2023-08-24 深圳市汇顶科技股份有限公司 一种esd保护电路、检波电路及相关电子装置

Also Published As

Publication number Publication date
CN113884763B (zh) 2022-09-30

Similar Documents

Publication Publication Date Title
CN111164558B (zh) 电容检测电路、触控芯片及电子设备
US20100141275A1 (en) Electrostatic capacitance detection device, electrostatic capacitance detection circuit, electrostatic capacitance detection method, and initialization method
CN109496273B (zh) 电容检测电路、触摸检测装置和终端设备
US8497711B2 (en) Envelope detector and associated method
CN113884763B (zh) 检波电路及相关电子装置
JP5814707B2 (ja) タッチパネルの容量検出回路、容量検出方法、およびそれを用いたタッチパネル入力装置、電子機器
US20110084711A1 (en) Capacitance sensing circuit with anti-electromagnetic interference capability
US10990215B2 (en) Integrating circuit and capacitance sensing circuit
US11029777B2 (en) Touch sensing device and display apparatus including the same
CN112601966B (zh) 电容检测电路、触摸检测装置和电子设备
KR101964539B1 (ko) 캐패시턴스 감지 회로
CN108572781B (zh) 检测指示器的设备和方法
US11159171B1 (en) Digital slope analog to digital converter device and signal conversion method
CN113295930B (zh) 一种微瓦级微电容测量方法及电路
Ouh et al. A programmable mutual capacitance sensing circuit for a large-sized touch panel
CN118019991A (zh) 检波电路及相关电子装置
CN115996056A (zh) 纳米功率架构增强
US11326907B2 (en) Circuit and method for capacitance detection, touch chip and electronic device
JP2012164133A (ja) タッチパネルの容量検出回路およびそれを用いたタッチパネル入力装置、電子機器
WO2023050291A1 (zh) 超声波图像传感器及相关电子装置
CN113920551B (zh) 超声波图像传感器及相关电子装置
WO2020014977A1 (zh) 电容检测电路、触摸检测装置和终端设备
Al-Hamry et al. Low-cost portable system for capacitance measurement based on active bridge and relaxation oscillator
TWI729588B (zh) 多模式處理電路及其多模式控制方法
JP2012080382A (ja) スイッチトキャパシター回路、フィルター回路、物理量測定装置及び電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant