CN113823671B - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN113823671B
CN113823671B CN202111322278.7A CN202111322278A CN113823671B CN 113823671 B CN113823671 B CN 113823671B CN 202111322278 A CN202111322278 A CN 202111322278A CN 113823671 B CN113823671 B CN 113823671B
Authority
CN
China
Prior art keywords
signal line
display panel
negative power
power supply
auxiliary wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111322278.7A
Other languages
English (en)
Other versions
CN113823671A (zh
Inventor
庞玉乾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202111322278.7A priority Critical patent/CN113823671B/zh
Publication of CN113823671A publication Critical patent/CN113823671A/zh
Application granted granted Critical
Publication of CN113823671B publication Critical patent/CN113823671B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请提供了一种显示面板和显示装置,解决了现有技术中屏体亮度均一性较差、功耗较大的问题。其中,显示面板包括:显示区,设置有像素驱动电路和辅助走线;和环绕显示区的边框区,边框区设置有负电源信号线,负电源信号线与像素驱动电路连接,并与辅助走线并联。

Description

显示面板和显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板和显示装置。
背景技术
近年来,随着柔性有源矩阵有机发光二极体(Active Matrix Organic LightEmitting Diode,AMOLED)技术的飞速发展,给手机产业带来了形态上的无限可能,从而为AMOLED屏幕提供了巨大的发展空间。然而,目前的AMOLED屏幕存在显示亮度均一性较差,同时功耗较大的问题,制约了柔性AMOLED屏幕在电子终端产品中的应用进程。
申请内容
有鉴于此,本申请实施例致力于提供一种显示面板和显示装置,以解决现有技术中屏体亮度均一性较差、功耗较大的问题。
本申请第一方面提供了一种显示面板,包括:显示区,设置有像素驱动电路和辅助走线;和环绕显示区的边框区,边框区设置有负电源信号线,负电源信号线与像素驱动电路连接,并与辅助走线并联。
在一个实施例中,显示区还设置有发光器件,发光器件包括阳极,阳极经连接电极连接像素驱动电路;连接电极和辅助走线位于同一金属布线层。
在一个实施例中,显示区还设置有与像素驱动电路连接的初始化信号线;辅助走线包括初始化信号线。
在一个实施例中,初始化信号线复用为辅助走线。
在一个实施例中,辅助走线和负电源信号线同层设置。
在一个实施例中,辅助走线在显示面板的出光方向上的正投影为网状。
在一个实施例中,显示区包括像素开口区和位于像素开口区之间的像素间隔区;至少部分辅助走线在显示面板的出光方向上的正投影位于像素间隔区。
在一个实施例中,辅助线包括多个外端子;负电源信号线和辅助走线通过至少一条连接线连接;至少一条连接线分别连接一个外端子和负电源信号线;或至少一条连接线分别连接多个外端子和负电源信号线。
在一个实施例中,至少一条连接线包括多条连接线,边框区包括扇出区,多条连接线沿逐渐远离扇出区的方向间隔排布。
在一个实施例中,至少一条连接线分别与负电源信号线和辅助走线搭接。
本申请第二方面提供了一种显示装置,包括上述任一实施例提供的显示面板。
根据本申请提供的显示面板和显示装置,通过在显示区设置有辅助走线,边框区的负电源信号线与辅助走线并联。一方面,增加了驱动芯片输出的负电源信号到像素驱动电路的流经通路,从而减小了电流损耗,降低了功耗;与此同时,削弱了不同发光器件的负电源信号线和正电源信号线之间的跨压差异,从而提高了屏体亮度均一性;另一方面,可以将辅助走线和显示区中现有的至少一个金属布线层同层制备,而无需增加额外的工艺步骤。
附图说明
图1为现有技术中的显示面板的局部结构示意图。
图2为现有技术中的一种像素驱动电路的结构示意图。
图3为本申请一实施例提供的显示面板的截面结构示意图。
图4为本申请一实施例提供的图3所示显示面板中的金属布线层的结构示意图。
图5为本申请一实施例提供的显示面板中的金属布线层的结构示意图。
图6为本申请另一实施例提供的显示面板中的金属布线层的结构示意图。
图7为本申请一实施例提供的显示面板中的负电源信号线和辅助走线的连接关系示意图。
图8为本申请另一实施例提供的显示面板中的负电源信号线和辅助走线的连接关系示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
图1为现有技术中的显示面板的局部结构示意图。如图1所示,显示面板10包括阵列基板11和叠置在阵列基板11上的发光器件层12。其中,阵列基板11包括多个像素驱动电路110,发光器件层12包括多个发光器件120,像素驱动电路110和发光器件120之间一对一连接或一对多连接,像素驱动电路110驱动与之连接的至少一个发光器件120发光。
如图1所示,像素驱动电路110在图1所示的显示面板10中以多个功能膜层叠置的方式实现,该多个功能膜层包括多个金属布线层和位于相邻金属布线层之间的绝缘层。像素驱动电路110的具体结构可以是7T1C,9T1C等。下面以7T1C像素驱动电路为例,对像素驱动电路110的具体结构进行说明。
图2为现有技术中的一种像素驱动电路的结构示意图。该像素驱动电路110为7T1C电路。如图2所示,像素驱动电路110具体包括:第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和电容C。
其中,电容C的第一极连接正电源信号线VDD,第二极连接第六晶体管T6的第二极。
第六晶体管T6的栅极与第一复位信号线reset1电连接,第六晶体管T6的第一电极与第一初始化信号线Vref1电连接,第六晶体管T6的第二极与第一晶体管T1的栅极电连接。
第三晶体管T3的栅极与栅线gate电连接,第三晶体管T3的第一极与第一晶体管T1的第二极电连接,第三晶体管T3的第二极与第一晶体管T1的栅极电连接。
第一晶体管T1的第一极与第二晶体管T2的第二极电连接,第二晶体管T2的栅极与栅线gate电连接,第二晶体管T2的第一极与数据线Vdata电连接。
第四晶体管T4的栅极与发光控制信号线EM电连接,第四晶体管T4的第一极与正电源信号线VDD电连接,第四晶体管T4的第二极与第一晶体管T1的第一极电连接。
第五晶体管T5的栅极与发光控制信号线EM电连接,第五晶体管T5的第一极与第一晶体管T1的第二极电连接,第五晶体管T5的第二极与对应的发光器件120,例如OLED的阳极电连接。
第七晶体管T7的栅极与第二复位信号线reset2电连接,第七晶体管T7的第一极与第二初始化信号线Vref2电连接,第七晶体管T7的第二极与发光器件120电连接。
发光器件120的阴极连接负电源信号线VSS。
需要说明的是,第一初始化信号线Vref1上传输的第一初始化信号、第二初始化信号线Vref2上传输的第二初始化信号,以及负电源信号线VSS上传输的负电源信号均为固定电位信号,三者的电压值可以相同。
在图2所示像素驱动电路110中,第四晶体管T4、第一晶体管T1和第五晶体管T5构成发光通路。从图中可以看出,经过发光器件120的电流与正电源信号线VDD和负电源信号线VSS之间的跨压相关。
通常,图1所示显示面板10被划分为显示区域AA和环绕显示区域AA的边框区域NA。像素驱动电路110和发光器件120均位于显示区域AA,边框区域NA设置有一些传输走线,例如负电源信号线VSS。负电源信号线VSS上的负电源信号S通常由驱动芯片提供,例如负电源信号为-5V,该负电源信号经过负电源信号线VSS提供给像素驱动电路110。由于负电源信号线VSS自身的电阻损耗,导致提供给像素驱动电路110的负电源信号在逐渐远离驱动芯片的方向上呈现下降趋势,例如,靠近驱动芯片的像素驱动电路110接收到的负电源信号为-5V,远离驱动芯片的像素驱动电路110接收到的负电源信号为-3.5V。这种情况下,当像素驱动电路110接收到的由正电源信号线VDD传输的正电源信号一定时,将导致不同位置的发光器件120接收到的正电源信号线VDD和负电源信号线VSS之间的跨压不同,从而导致发光亮度不均。与此同时,负电源信号线VSS上的电流损耗,增大了显示面板的功耗。
为了解决上述问题,本申请实施例提供了一种显示面板,在该显示面板中,显示区AA设置有辅助走线,边框区NA的负电源信号线VSS与辅助走线并联。通过在显示区AA设置辅助走线,并将辅助走线和负电源信号线VSS并联,一方面,增加了驱动芯片输出的负电源信号到像素驱动电路110的流经通路,从而减小了电流损耗,降低了功耗;与此同时,削弱了不同发光器件的负电源信号线和正电源信号线之间的跨压差异,从而提高了屏体亮度均一性;另一方面,可以将辅助走线和显示区中现有的至少一个金属布线层同层制备,而无需增加额外的工艺步骤。
下面结合附图具体描述本申请实施例提供的显示面板。
图3为本申请一实施例提供的显示面板的截面结构示意图。如图3所示,发光器件120包括阳极121,阳极121依次通过第一过孔、连接电极21和第二过孔连接像素驱动电路110。像素驱动电路110包括第一金属布线层M1,辅助走线22和连接电极21均位于第一金属布线层M1,即辅助走线22和连接电极21位于同一金属布线层。这种情况下,辅助走线22可以和连接电极21同步制备,无需增加额外的工艺步骤,易于实现。
在一个实施例中,像素驱动电路110还包括第二金属布线层M2,第二金属布线层M2位于第一金属布线层M1远离阳极121的一侧。第二金属布线层M2包括正电源信号线VDD。第二金属布线层M2和第一金属布线层M1相邻。这种情况下,正电源信号线VDD仅由一层金属布线层中的走线构成,相比于图1所示常规的正电源信号线VDD由相邻两层金属布线层中的走线通过过孔连接形成而言,可以节省出一个金属布线层,例如第一金属布线层M1,以为辅助走线22预留空间。
在一个实施例中,辅助走线22直接采用常规用于形成部分正电源信号线VDD的布线方式,即第一金属布线层M1包括辅助走线22,该辅助走线22是指常规显示面板中与第二金属布线层M2中的走线通过过孔连接以形成正电源信号线VDD的区段;在本实施例中,辅助走线22不再与第二金属布线层M2中的走线连接,而是与负电源信号线VSS连接。在另一实施例中,辅助走线22通过对常规第一金属布线层M1中形成正电源信号线VDD的走线进行改进得到。
图4为本申请一实施例提供的图3所示显示面板中的金属布线层的结构示意图。结合图3和图4所示,在本实施例中,辅助走线22包括多条第一子走线221和多条第二子走线222。多条第一子走线221沿第一方向,例如图4所示的水平方向排布,每条第一子走线221沿第二方向延伸,第二方向和第一方向交叉,例如第二方向为图4所示的竖直方向。在一示例中,该多条第一子走线221即为常规第一金属布线层M1中用于形成正电源信号线VDD的走线。第二子走线222连接相邻两条第一子走线221。这种情况下,在垂直于衬底111的方向上,辅助走线22的正投影呈网状。网状结构的辅助走线22可以尽可能地增加电流通路,从而进一步降低电流损失。
如图4所示,发光器件层12包括多个像素开口区QA,在垂直于衬底11的方向上,第二子走线222的正投影和像素开口区QA不重叠。在其它实施例中,还可以进一步设置第一子走线221的正投影和像素开口区QA不重叠。即,辅助走线22的正投影位于多个像素开口区QA之间的像素间隔区。这样,可以避免辅助走线22对像素开口区QA的平整度产生影响。
根据上述任一实施例提供的显示面板,辅助走线22可以和连接电极21同层制备,无需增加额外工艺步骤,易于实现。
如针对图1和图2所示实施例所述,第一初始化信号线Vref1上传输的第一初始化信号、第二初始化信号线Vref2上传输的第二初始化信号,以及负电源信号线VSS上传输的负电源信号的电压值可以相同,因此可以将第一初始化信号线Vref1和/或第二初始化信号线Vref2进一步作为辅助走线,以和负电源信号线VSS连接。即,将显示区的负电源信号复用为初始化信号,进一步简化像素电路结构。下面结合附图进行详细说明。
图5为本申请一实施例提供的显示面板中的金属布线层的结构示意图。结合图2和图5所示,辅助走线22包括第二初始化信号线Vref2。这样,相当于将第二初始化信号线Vref2作为辅助走线,与负电源信号线VSS连接。这种情况下,可以省略第二初始化信号线Vref2末端形成的焊盘,同时省略输入到第二初始化信号线Vref2的第二初始化信号。
在一个实施例中,第二初始化信号线Vref2包括分别位于不同金属布线层的多段走线,相邻两个金属布线层中的走线通过过孔连接。以7T1C像素驱动电路为例,如图3所示,7T1C像素驱动电路包括依次叠置的四个金属布线层,从上到下依次为第一金属布线层M1、第二金属布线层M2、第三金属布线层M3和第四金属布线层M4。第二初始化信号线Vref2包括第一段走线和第二段走线,第一段走线位于第一金属布线层M1,第二段走线位于第二金属布线层M2;或者第一段走线位于第二金属布线层M2,第二段走线位于第三金属布线层M3。
应当理解,还可以将第一初始化信号线Vref1作为辅助走线,与负电源信号线VSS连接,从而省略输入到第一初始化信号线Vref1的第一初始化信号。
图6为本申请另一实施例提供的显示面板中的金属布线层的结构示意图。结合图2和图6所示,显示区AA设置有一条初始化信号线Vref,初始化信号线Vref同时为发光器件120的阳极和存储电容C1提供刷新电压,即将图2所示的第一初始化信号线Vref1和第二初始化信号线Vref2合二为一。初始化信号线Vref作为辅助走线,与负电源信号线VSS连接。
初始化信号线Vref可以采用图5所示第二初始化信号线Vref2的布线方式。
图7为本申请一实施例提供的显示面板中的负电源信号线VSS和辅助走线22的连接关系示意图。如图7所示,显示面板包括显示区AA和环绕显示区AA的非显示区NA。非显示区NA包括扇出区SA。负电源信号线位于非显示区NA的除了扇出区SA之外的区域,例如上边框区、左边框区和右边框区。在一示例中,负电源信号线包括第一负电源信号线VSS1和第二负电源信号线VSS2,第一负电源信号线VSS1和第二负电源信号线VSS2分别位于左边框区和右边框区。在另一示例中,负电源信号线的数量为1条,负电源信号线沿左边框区、上边框区、右边框区的顺序延伸。
辅助走线22位于显示区AA,辅助走线22为横纵交叉的网状结构。辅助走线22和负电源信号线通过间隔设置的多条连接线51连接,多条连接线51位于非显示区NA。多条连接线51可以分别连接辅助走线22和负电源信号线的任意位置,不同连接线51连接辅助走线22的不同位置。在一示例中,多条连接线51沿逐渐远离扇出区SA的方向等间隔排布。连接线51的数量可以根据实际需要合理设置。
在一个实施例中,连接线51的宽度介于负电源信号线和辅助走线22之间。
在一个实施例中,辅助走线22和负电源信号线同层设置。这样,无需制备过孔,简化工艺。
在一个实施例中,连接线51位于发光驱动信号线EMGIP和扫描驱动信号线SCANGIP之上。
图8为本申请另一实施例提供的显示面板中的负电源信号线和辅助走线的连接关系示意图。如图8所示,在图8所示显示面板中,辅助走线22和负电源信号线通过至少一条连接线61连接,连接线61包括相对设置的第一侧和第二侧,第一侧与辅助走线22搭接,第二侧与负电源信号线VSS搭接,同一连接线61连接辅助走线22的多个不同位置。这里提到的搭接是指两个金属层叠置以形成电连接。
为了例示和描述的目的已经给出了以上描述。此外,此描述不意图将本申请的实施例限制到在此公开的形式。尽管以上已经讨论了多个示例方面和实施例,但是本领域技术人员将认识到其某些变型、修改、改变、添加和子组合。

Claims (8)

1.一种显示面板,其特征在于,包括:
显示区,设置有像素驱动电路和辅助走线;和
环绕所述显示区的边框区,所述边框区设置有负电源信号线,所述负电源信号线与所述像素驱动电路连接,并与所述辅助走线并联;
所述辅助走线和所述负电源信号线同层设置,且所述负电源信号线和所述辅助走线通过至少一条连接线搭接;
所述辅助走线包括多个外端子,所述至少一条连接线分别连接多个所述外端子和所述负电源信号线。
2.根据权利要求1所述的显示面板,其特征在于,所述显示区还设置有发光器件,所述发光器件包括阳极,所述阳极经连接电极连接所述像素驱动电路;所述连接电极和所述辅助走线位于同一金属布线层。
3.根据权利要求1所述的显示面板,其特征在于,所述显示区还设置有与所述像素驱动电路连接的初始化信号线;所述辅助走线包括所述初始化信号线。
4.根据权利要求3所述的显示面板,其特征在于,所述初始化信号线复用为所述辅助走线。
5.根据权利要求1-4中任一所述的显示面板,其特征在于,所述辅助走线在所述显示面板的出光方向上的正投影为网状。
6.根据权利要求5所述的显示面板,其特征在于,所述显示区包括像素开口区和位于所述像素开口区之间的像素间隔区;至少部分所述辅助走线在所述显示面板的出光方向上的正投影位于所述像素间隔区。
7.根据权利要求1所述的显示面板,其特征在于,所述至少一条连接线包括多条连接线;所述边框区包括扇出区,所述多条连接线沿逐渐远离所述扇出区的方向间隔排布。
8.一种显示装置,其特征在于,包括权利要求1-7中任一所述的显示面板。
CN202111322278.7A 2021-11-09 2021-11-09 显示面板和显示装置 Active CN113823671B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111322278.7A CN113823671B (zh) 2021-11-09 2021-11-09 显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111322278.7A CN113823671B (zh) 2021-11-09 2021-11-09 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113823671A CN113823671A (zh) 2021-12-21
CN113823671B true CN113823671B (zh) 2023-10-31

Family

ID=78919501

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111322278.7A Active CN113823671B (zh) 2021-11-09 2021-11-09 显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN113823671B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023122888A1 (zh) * 2021-12-27 2023-07-06 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
CN117322161A (zh) * 2022-01-21 2023-12-29 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
WO2024178663A1 (zh) * 2023-03-01 2024-09-06 京东方科技集团股份有限公司 显示基板和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103700694A (zh) * 2013-12-31 2014-04-02 京东方科技集团股份有限公司 Amoled阵列基板及显示装置
CN110599955A (zh) * 2019-09-19 2019-12-20 昆山工研院新型平板显示技术中心有限公司 一种显示面板和显示装置
CN113327546A (zh) * 2020-02-28 2021-08-31 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103700694A (zh) * 2013-12-31 2014-04-02 京东方科技集团股份有限公司 Amoled阵列基板及显示装置
CN110599955A (zh) * 2019-09-19 2019-12-20 昆山工研院新型平板显示技术中心有限公司 一种显示面板和显示装置
CN113327546A (zh) * 2020-02-28 2021-08-31 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置

Also Published As

Publication number Publication date
CN113823671A (zh) 2021-12-21

Similar Documents

Publication Publication Date Title
CN113823671B (zh) 显示面板和显示装置
CN112117320B (zh) 一种显示面板和显示装置
CN113078174B (zh) 阵列基板、显示面板及显示装置
US20230320146A1 (en) Display device and method for manufacturing the same
CN112711349B (zh) 触控显示屏、触控显示装置
CN115152030B (zh) 显示面板及显示装置
CN113870713B (zh) 显示面板及显示装置
US20220206606A1 (en) Touch display screen and touch display device
US11955075B2 (en) Array substrate, display panel and display device
CN114127836B (zh) 阵列基板、显示面板以及显示装置
JP2020529097A (ja) 配線構造及びその製造方法、oledアレイ基板及び表示装置
WO2024032403A1 (zh) 显示面板和显示装置
CN115346486B (zh) 显示面板及显示装置
CN113035134A (zh) 显示面板和显示装置
CN115398631A (zh) 阵列基板和显示装置
CN211265478U (zh) 显示基板和显示装置
CN115812233A (zh) 一种显示面板及显示装置
CN113498534A (zh) 显示基板及其驱动方法、显示装置
CN215266306U (zh) 显示面板及显示装置
EP4319536A1 (en) Display device
CN112530292A (zh) 显示面板和显示装置
CN219228311U (zh) 显示基板和显示装置
CN115802829A (zh) 显示面板及显示方法、显示装置
CN114649394A (zh) 显示面板及显示装置
EP4141858A1 (en) Display panel and display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant