CN113707098A - 数据驱动电路和使用该数据驱动电路的显示装置 - Google Patents

数据驱动电路和使用该数据驱动电路的显示装置 Download PDF

Info

Publication number
CN113707098A
CN113707098A CN202110527015.3A CN202110527015A CN113707098A CN 113707098 A CN113707098 A CN 113707098A CN 202110527015 A CN202110527015 A CN 202110527015A CN 113707098 A CN113707098 A CN 113707098A
Authority
CN
China
Prior art keywords
voltage
color
data
output
dac
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110527015.3A
Other languages
English (en)
Other versions
CN113707098B (zh
Inventor
吴大惜
赵镕完
尹勈又
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN113707098A publication Critical patent/CN113707098A/zh
Application granted granted Critical
Publication of CN113707098B publication Critical patent/CN113707098B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种数据驱动电路包括:第一分压器电路,被配置为输出用于第一颜色的伽马补偿电压;第二分压器电路,被配置为输出用于第二颜色的伽马补偿电压;第三分压器电路,被配置为输出用于第三颜色的伽马补偿电压;第一数模转换器(DAC),其配置为使用用于第一颜色的伽马补偿电压来转换用于第一颜色的输入数据,以输出第一通道的数据电压;第二DAC,其被配置为使用用于第二颜色的伽马补偿电压来转换用于第二颜色的输入数据,以输出第二通道的数据电压;以及第三DAC,其被配置为使用用于第三颜色的伽马补偿电压来转换用于第三颜色的输入数据,以输出第三通道的数据电压。

Description

数据驱动电路和使用该数据驱动电路的显示装置
相关申请的交叉引用
本申请要求于2020年5月22日提交的韩国专利申请No.10-2020-0061711的优先权和权益,通过引用将该韩国专利申请的全部公开内容并入本文中。
技术领域
本公开涉及一种用于驱动像素的数据驱动电路和使用该数据驱动电路的显示装置。
背景技术
作为平板显示装置,已知液晶显示(LCD)装置、电致发光显示装置、场发射显示(FED)装置、等离子体显示面板(PDP)装置等。
电致发光显示装置根据发光层的材料可以大致分为无机发光显示装置和有机发光显示装置。有源矩阵型有机发光显示装置包括有机发光二极管(以下称为“OLED”),有机发光二极管自身发光并且具有快速的响应速度以及高发光效率、高亮度和宽视角的优点。有机发光显示装置具有在每个像素中形成的OLED。有机发光显示装置可以将黑色灰度级表示为完美的黑色,并且具有快速响应时间、高发光效率、高亮度和宽视角,并且因此具有优异的对比度和颜色再现特性。
发明内容
在显示装置中,已经根据应用领域以各种方式开发了子像素渲染。根据子像素渲染设计数据驱动电路。可以将数据驱动电路开发为针对特定的子像素布置结构进行优化。在这种情况下,数据驱动电路与具有不同子像素布置结构的模型不兼容,因此难以共享部件。
可以将公共伽马补偿电压施加到数据驱动电路。在这种情况下,再现的图像的某些颜色的图像质量可能会下降。
本公开的目的是解决上述需求和/或问题。本公开旨在提供一种可在不降低图像质量的情况下适用于各种子像素布置的数据驱动电路,以及使用该数据驱动电路的显示装置。
应当注意,本公开的目的不限于上述目的,并且根据以下描述,本公开的其他目的对于本领域技术人员将是显而易见的。
根据本公开的一方面,提供了一种数据驱动电路,该数据驱动电路包括:第一分压器电路,其被配置为输出用于第一颜色的伽马补偿电压;第二分压器电路,其被配置为输出用于第二颜色的伽马补偿电压;第三分压器电路,其被配置为输出用于第三颜色的伽马补偿电压;第一数模转换器(DAC),其连接到第一分压器电路并被配置为使用用于第一颜色的伽马补偿电压来转换用于第一颜色的输入数据以输出第一通道的数据电压;第二DAC,其连接到第二分压器电路并被配置为使用用于第二颜色的伽马补偿电压来转换第二颜色的输入数据以输出用于第二通道的数据电压;以及第三DAC,其连接到第三分压器电路并被配置为使用用于第三颜色的伽马补偿电压来转换用于第三颜色的输入数据以输出第三通道的数据电压。
一些通道可以通过多路复用器连接到显示面板的数据线,并且至少一个通道可以直接连接到显示面板的对应数据线。
本公开的显示装置包括由数据驱动电路驱动的显示面板。
附图说明
通过参考附图详细描述本公开的示例性实施例,本公开的上述和其他目的、特征和优点对于本领域普通技术人员将变得更加显而易见,在附图中:
图1是示出根据本公开的实施例的显示装置的框图;
图2至图4是示出以各种方式执行子像素渲染的情况的示图;
图5是示出解复用器的开关元件的电路图;
图6是示出本公开的像素电路的示意图;
图7和图8是详细示出根据本公开的实施例的可应用于显示装置的像素电路的电路图;
图9是示出数据驱动单元的电路构造的示意性框图;
图10是示出使用公共伽马参考电压将数据电压供应给两种颜色的子像素的示例的示图;
图11是示出每种颜色的伽马曲线的曲线图;
图12A和图12B是示出根据本公开的第一实施例的数据驱动单元、多路复用器和像素阵列的示图;
图13是示出根据本公开的第二实施例的数据驱动单元、多路复用器和像素阵列的示图;
图14是示出根据本公开的第三实施例的数据驱动单元、多路复用器和像素阵列的示图;
图15是示出根据本公开的第四实施例的数据驱动单元、多路复用器和像素阵列的示图;
图16是示出从主机系统到显示面板的数据流的示图;
图17至图19是示出其中具有相同电路构造的数据驱动单元驱动各种显示面板的数据线的示例的示图;
图20是示出图15中示出的多路复用器的另一实施例的示图;以及
图21是示出其中集成了数据驱动单元和触摸传感器驱动单元的公共驱动器集成电路(IC)的电路构造的示意图。
具体实施方式
通过下面结合附图详细描述的实施例,本公开的优点、特征及其实施方法将变得显而易见。然而,本公开不限于本文公开的实施例,并且可以以各种不同的形式来实施。提供实施例是为了使本公开的公开内容透彻并且将本公开的范围充分传达给本领域技术人员。要注意的是,本公开的范围由权利要求限定。
在附图中公开的用于描述本公开的实施例的图、尺寸、比率、角度、数量等仅是示例性的,并且不限于本公开中示出的内容。贯穿全文,相似的附图标记指代相似的元件。此外,在描述本公开时,当确定公知技术的详细描述可能不必要地使本公开的要点模糊时,将省略公知技术的详细描述。
本文使用的诸如“包括”和“具有”的术语旨在允许添加其他元件,除非该术语与术语“仅”一起使用。除非另有明确说明,否则对单数的任何引用均可以包括复数。
即使没有明确说明,部件也被解释为包括普通的误差范围。
为了描述位置关系,例如,当将两个部分之间的位置关系描述为“上”、“上方”、“下方”、“旁边”等时,一个或多个部分可以介于它们之间,除非在表达中使用术语“紧接”或“直接”。
尽管可以使用诸如“第一”、“第二”等的术语来描述各种部件,但是这些部件必须不受以上术语的限制。以上术语仅用于区分一个部件和另一个部件。
为了描述时间关系,例如,当将时间关系描述为“之后”、“随后”、“下一个”、“之前”等时,可以包括非连续的情况,除非在表达式中使用术语“紧接”或“直接”。
本公开的各种实施例的特征可以部分或全部彼此结合或组合。实施例可以在技术上以各种方式互操作和执行,并且可以彼此独立或关联地执行。
每个像素可以包括用于颜色实施的具有不同颜色的多个子像素,并且每个子像素可以包括用作开关元件或驱动元件的晶体管。这样的晶体管可以被实施为薄膜晶体管(TFT)。
显示装置的驱动电路将输入图像的像素数据写入像素。驱动电路可以包括将数据信号供应给数据线的数据驱动器,以及将栅极信号供应给栅极线的栅极驱动器。
像素电路和栅极驱动器中的每个可以包括多个晶体管,并且可以直接形成在显示面板的基板上。
晶体管可以被实施为包括氧化物半导体的氧化物薄膜晶体管(TFT),包括低温多晶硅(LTPS)的LTPS TFT等。每个晶体管可以被实施为p沟道TFT或n沟道TFT。在实施例中,主要描述像素电路的晶体管作为被实施为p沟道TFT的示例,但是本公开不限于此。
晶体管是包括栅极、源极和漏极的三电极元件。源极是用于向晶体管供应载流子的电极。在晶体管中,载流子从源极开始流出。漏极是其中载流子从晶体管向外部放电的电极。在晶体管中,载流子从源极流到漏极。在n沟道晶体管的情况下,由于载流子是电子,所以源极电压低于漏极电压,从而允许电子从源极流向漏极。在n沟道晶体管中,电流在从漏极到源极的方向上流动。在p沟道晶体管(p型金属氧化物半导体(PMOS))的情况下,由于载流子是空穴,因此源极电压高于漏极电压,从而允许空穴从源极流向漏极。在p沟道晶体管中,由于空穴从源极流向漏极,所以电流从源极流向漏极。应当注意,晶体管的源极和漏极不是固定的。例如,可以根据施加的电压来改变源极和漏极。因此,本公开不因晶体管的源极和漏极而受到限制。在下面的描述中,将晶体管的源极和漏极分别称为第一电极和第二电极。
栅极信号在栅极导通电压和栅极截止电压之间摆动。栅极导通电压被设置为高于晶体管的阈值电压的电压,并且栅极截止电压被设置为低于晶体管的阈值电压的电压。晶体管响应于栅极导通电压而接通,而晶体管响应于栅极截止电压而关断。在n沟道晶体管的情况下,栅极导通电压可以是栅极高电压(VGH,VEH),并且栅极截止电压可以是栅极低电压(VGL,VEL)。在p沟道晶体管的情况下,栅极导通电压可以是VGL和VEL,并且栅极截止电压可以是VGH和VEH。
在以下实施例中,应当注意,尽管描述了将像素电路的晶体管实施为p沟道晶体管的示例,但是本发明不限于此。
在下文中,将参考附图详细描述本公开的各种实施例。在以下实施例中,显示装置主要被描述为有机发光显示装置,但是本公开不限于此。
参考图1至图4,根据本公开实施例的显示装置包括显示面板100、被配置为将像素数据写入显示面板100的像素的显示面板驱动单元、以及被配置为生成驱动像素和显示面板驱动单元所需的电力的电源单元140。
显示面板驱动单元可以包括被配置为执行本文所述的显示面板驱动特征的各种操作的任何电路、特征、部件、电子部件的组件等。在一些实施例中,显示面板驱动单元可以被包括在处理电路中或以其他方式由处理电路来实施,所述处理电路例如是微处理器、微控制器、集成电路、芯片、微芯片等。类似地,电源单元可以包括被配置为执行如本文所述的电源特征的各种操作的任何电路、特征、部件、电子部件的组件等。在一些实施例中,电源单元可以被包括在处理电路中或以其他方式由处理电路来实施,所述处理电路例如是微处理器、微控制器、集成电路、芯片。
显示面板100包括被配置为在屏幕上显示输入图像的像素阵列。像素阵列包括多条数据线102、与数据线102相交的多条栅极线103以及以矩阵形式布置的像素。显示面板100可以还包括共同连接到像素的电源线。
像素阵列包括多条像素线L1至Ln。像素线L1至Ln中的每个包括在显示面板100的像素阵列中沿着线方向X布置的一行像素。布置在一个像素行中的像素共享栅极线103。沿着数据线方向在列方向Y上布置的子像素共享同一数据线102。一个水平时段1H是通过将一个帧时段除以像素线L1至Ln的总数而获得的时段。
显示面板100可以被实施为非透射显示面板或透射显示面板。透射显示面板适用于其中在屏幕上显示图像并且真实的背景物体可见的透明显示装置。
显示面板可以被制造为柔性显示面板。柔性显示面板可以被实施为使用塑料基板的有机发光二极管(OLED)面板。塑料OLED面板可以包括像素阵列和发光元件,该像素阵列和发光元件设置在粘附到背板上的有机薄膜上。
塑料OLED面板的背板可以是聚对苯二甲酸乙二酯(PET)基板。有机薄膜设置在背板上。像素电路和发光元件可以堆叠在有机薄膜上,并且可以在其上形成触摸传感器阵列。背板阻止湿气渗透到有机薄膜,使得像素阵列不暴露于湿气。有机薄膜可以是薄聚酰亚胺(PI)膜基板。由绝缘材料制成的多层缓冲膜(未示出)可以形成在有机薄膜上。可以将用于供应施加到像素阵列和触摸传感器阵列的电力或信号的像素阵列行形成在有机薄膜上。
像素101中的每个可以被划分为红色子像素、绿色子像素和蓝色子像素以用于颜色实施。每个像素可以还包括白色子像素。每个子像素包括像素电路。在下文中,像素可以被认为与子像素同义。在下文中,第一颜色是指红色、绿色和蓝色中的任一种,并且第二和第三颜色是指除第一颜色以外的两种颜色。
如图2所示,在透明显示装置中,每个子像素可以包括透射部分101T、发光部分101E以及不透射且不发光部分101N。透射部分101T是使发光元件的诸如发光层、滤色器、像素电路等的防止光透射的元件减小或最小化的部分。透射部分101T是透明部分,其中包括显示面板100外部的真实物体的真实背景物体按原样出现。信号线可以设置在透射部分101T中。在这种情况下,信号线可以由透明信号线形成,以减少透射部分101T的透射率的降低。为了防止透射部分101T的透射率由于信号线而降低,信号线可以不设置在透射部分101T中。为此,信号线可以形成为绕过透射部分101T的图案。信号线可以包括数据线102、栅极线103、电源线等。
发光部分101E是包括发光元件的发光层并发出与像素数据的灰度级对应的光的部分。发光层可以是OLED的发光层EML。发光部分101E可以与像素阵列的水平线重叠。水平线可以包括栅极线103。发光部分101E可以包括滤色器。发光部分101E可以包括透射部分,光透射通过该透射部分,但是发光部分101E的透射率低于透射部分101T的透射率。
不透射且不发光部分101N是被黑矩阵BM覆盖的部分,并且其中不存在发光元件EL的发光层。不透射且不发光部分101N可以包括垂直线。垂直线可以包括数据线102和电源线。电源线可以是ELVDD线、Vref线和Vini线中的一条或多条。
像素可以被布置为真实颜色像素或pentile像素。通过使用预设的pentile像素渲染算法,如图2和图3所示,通过将具有不同颜色的两个子像素作为一个像素101驱动,pentile像素可以实施比真实颜色像素更高的分辨率。pentile像素渲染算法可以用从相邻像素发出的光的颜色来补偿每个像素中缺少的颜色表示。在真实颜色像素的情况下,一个像素101包括第一至第三颜色的子像素,如图4所示。在图2至图4中,“Vdata”是施加到数据线102的数据电压,并且“GATE”是施加到栅极线103的栅极信号。
触摸传感器可以布置在显示面板100上。可以使用单独的触摸传感器或通过像素来感测触摸输入。触摸传感器可以被实施为布置在显示面板的屏幕上的单元上型或附加型触摸传感器,或者可以被实施为嵌入在像素阵列中的单元内型触摸传感器。
电源单元140使用DC-DC转换器生成驱动显示面板驱动单元和显示面板100的像素阵列所需的直流(DC)电力。DC-DC转换器可以包括电荷泵、调节器、降压转换器、升压转换器等。电源单元140可以通过调节从主机系统(未示出)接收的DC输入电压的电平来生成DC电压,例如伽马参考电压VGMA、栅极导通电压VGL和VEL、栅极截止电压VGH和VEH、像素驱动电压ELVDD、低电位电源电压ELVSS以及参考/初始化电压Vref和Vini。伽马参考电压VGMA被供应给数据驱动单元110。栅极导通电压VGL和VEL以及栅极截止电压VGH和VEH被供应给栅极驱动单元120。像素驱动电压ELVDD、低电位电源电压ELVSS以及参考/初始化电压Vref和Vini可以被共同供应给像素。
显示面板驱动单元在时序控制器(TCON)130的控制下将输入图像的像素数据写入显示面板100的像素。
显示面板驱动单元包括数据驱动单元110和栅极驱动单元120。显示面板驱动单元还可以包括设置在数据驱动单元110和数据线102之间的多路复用器阵列112。
多路复用器阵列112使用多个多路复用器(MUX)将从数据驱动单元110的通道输出的数据电压顺序地连接至数据线102。多路复用器阵列112可以包括设置在显示面板100上的多个开关元件。
显示面板驱动单元还可以包括用于驱动触摸传感器的触摸传感器驱动单元。图1中省略了触摸传感器驱动单元。数据驱动单元和触摸传感器驱动单元可以被集成到一个集成电路(IC)中。在移动装置或可穿戴装置中,时序控制器130、电源单元140和数据驱动单元110可以集成到单个驱动器IC中。
显示面板驱动单元可以在时序控制器130的控制下以低速驱动模式操作。当输入图像没有改变预设帧数那么多时,可以通过分析输入图像而设置低速驱动模式以减小显示装置的功耗。在低速驱动模式下,通过降低输入静止图像达一时序间或更长时间的像素的刷新速率,可以减小显示面板100和显示面板驱动单元的功耗。低速驱动模式不限于输入静止图像时。例如,当显示装置在待机模式下操作时或者当用户命令或输入图像在预定时段或更长时间内未输入到显示面板驱动单元时,显示面板驱动单元可以在低速驱动模式下操作。
数据驱动单元110使用数模转换器(DAC)使用伽马补偿电压来转换输入图像的像素数据并输出数据电压,该输入图像的像素数据在每个帧时段作为数字信号从时序控制器130接收。伽马参考电压VGMA通过分压器电路被划分为用于每个灰度级的伽马补偿电压。将用于每个灰度级的伽马补偿电压提供给数据驱动单元110的DAC。数据电压通过数据驱动单元110的每个通道中的输出缓冲器输出。
栅极驱动单元120可以被实施为与薄膜晶体管(TFT)阵列和像素阵列行一起直接形成在显示面板100上的面板内栅极(GIP)电路。GIP电路可以设置在边框区域BZ上,该边框区域BZ是显示面板100的非显示区域,或者可以通过分布在其中再现输入图像的像素阵列中来设置GIP电路。栅极驱动单元120在时序控制器130的控制下顺序地将栅极信号输出到栅极线103。栅极驱动单元120可以使用移位寄存器来移位栅极信号,以将结果信号顺序地供应给栅极线103。在有机发光显示装置中,栅极信号可以包括扫描信号和发光控制信号(以下称为“EM信号”)。扫描信号包括在栅极导通电压VGL和栅极截止电压VGH之间摆动的扫描脉冲。EM信号可以包括在栅极导通电压VEL和栅极截止电压VEH之间摆动的EM脉冲。
扫描脉冲与数据电压同步,以选择要写入数据的行的像素。EM信号限定了像素的发光时间。
栅极驱动单元120可以包括第一栅极驱动单元121和第二栅极驱动单元122。第一栅极驱动单元121响应于从时序控制器130接收的起始脉冲和移位时钟而输出扫描脉冲,并且根据移位时钟时序将扫描脉冲移位。第二栅极驱动单元122响应于从时序控制器130接收的起始脉冲和移位时钟而输出EM脉冲,并根据移位时钟顺序地将EM脉冲移位。
时序控制器130从主机系统接收输入图像的数字视频数据DATA和与数字视频数据同步的时序信号。时序信号可以包括垂直同步信号Vsync、水平同步信号Hsync、时钟CLK、数据使能信号DE等。由于可以通过对数据使能信号DE进行计数的方法来获得垂直时段和水平时段,因此可以省略垂直同步信号Vsync和水平同步信号Hsync。数据使能信号DE具有一个水平时段1H的时段。
主机系统可以是电视系统、机顶盒、导航系统、个人计算机(PC)、家庭影院系统、移动装置、可穿戴装置和车辆系统中的一个。
时序控制器130可以将输入帧频率乘以i(这里,i是大于零的整数),以将显示面板驱动单元的操作时序控制在输入帧频率×i Hz的帧频率。国家电视标准委员会(NTSC)的输入帧频率为60Hz,并且相位交替线(PAL)的输入帧频率为50Hz。时序控制器130可以通过将帧频率降低到1Hz和30Hz之间的频率来降低显示面板驱动单元的驱动频率,以便在低速驱动模式下降低像素的刷新速率。
时序控制器130可以生成用于控制数据驱动单元110的操作时序的数据时序控制信号,用于控制多路复用器阵列112的操作时序的MUX信号MUX1和MUX2,以及用于基于从主机系统接收的时序信号Vsync、Hsync和DE控制栅极驱动单元120的操作时序的栅极时序控制信号。时序控制器130通过控制显示面板驱动单元的操作时序来使数据驱动单元110、多路复用器阵列112、触摸传感器驱动单元、和栅极驱动单元120同步。
从时序控制器130输出的栅极时序控制信号的电压电平可以通过电平移位器(未示出)转换为栅极导通电压VGL和VEL以及栅极截止电压VGH和VEH,并供应给栅极驱动单元120。电平移位器将栅极时序控制信号的低电平电压转换为栅极低电压VGL,并将栅极时序控制信号的高电平电压转换为栅极高电压VGH。栅极时序控制信号包括起始脉冲和移位时钟。
解复用器(DEMUX)可以连接在数据驱动单元和数据线之间。解复用器可以通过将从数据驱动单元110的一个通道输出的数据电压时分地分配到数据线102来减少数据驱动单元110的通道数。在本公开中,像素阵列的数据线通过多路复用器连接到数据驱动单元而不使用解复用器,以便共享数据驱动单元的部件并确保像素的充电时间而不会降低图像质量。
图5是示出解复用器的开关元件的电路图。
参考图5,解复用器21和22可以是具有一个输入节点和N(N是大于或等于2的正整数)个输出节点的1:N解复用器。解复用器21和22中的每个可以包括第一开关元件M1和第二开关元件M2。
第一开关元件M1响应于第一DEMUX信号DEMUX1的栅极导通电压VGL而接通。在这种情况下,数据驱动单元110的第一通道CH1通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第一开关元件M1而施加到第一数据线1021。同时,数据驱动单元110的第二通道CH2通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第一开关元件M1而施加到第三数据线1023。因此,在半个水平时段期间,数据电压Vdata被充电到第一数据线1021和第三数据线1023中的每个的电容器中。
随后,第二开关元件M2响应于第二DEMUX信号DEMUX2的栅极导通电压VGL而接通。在这种情况下,数据驱动单元110的第一通道CH1通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第二开关元件M2而施加到第二数据线1022。同时,数据驱动单元110的第二通道CH2通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第二开关元件M2而施加到第四数据线1024。因此,第二数据线1022和第四数据线1024中的每个的电容器在半个水平时段期间被数据电压充电。
图6是示出本公开的像素电路的示意图。
参考图6,像素电路包括发光元件EL、驱动元件DT以及电路单元10、20和30。驱动元件DT以及电路单元10、20和30中的每个的每个开关元件可以被实施为晶体管。像素电路的晶体管可以均实施为p沟道TFT,但是本公开不限于此。
第一电路单元10将像素驱动电压ELVDD供应给驱动元件DT。驱动元件DT包括栅极DRG、源极DRS和漏极DRD。第二电路单元20对连接至驱动元件DT的栅极DRG的电容器进行充电,并在一个帧时段期间维持该电容器的电压。第三电路单元30将从像素驱动电压ELVDD供应的电流通过驱动元件DT提供给发光元件EL。第一连接单元12连接第一电路单元10和第二电路单元20。第二连接单元23连接第二电路单元20和第三电路单元30。第三连接单元13连接第三电路单元30和第一电路单元10。
电路单元10、20和30可以均包括内部补偿电路,该内部补偿电路被配置为感测驱动元件DT的阈值电压Vth并且通过阈值电压Vth补偿数据电压Vdata。
图7和图8是详细示出可应用于本公开的像素电路的电路图。
显示面板100可以包括:第一电源线41,其用于将像素驱动电压ELVDD供应给像素P;第二电源线42,其用于将低电位电源电压ELVSS供应给像素101;以及第三电源线43和44,其用于将用于初始化像素电路的参考/初始化电压Vref和Vini供应给像素P。从电源单元140输出的DC电压通过电源线共同施加到像素101。
在图7和图8中,发光元件EL可以被实施为OLED。OLED包括形成在阳极和阴极之间的有机化合物层。有机化合物层可以包括空穴注入层HIL、空穴传输层HTL、发光层EML、电子传输层ETL和电子注入层EIL。当将电压施加到OLED的阳极和阴极时,穿过空穴传输层HTL的空穴和穿过电子传输层ETL的电子移动到发光层EML以创建激子,并且因此,可见光从发光层EML发出。
参考图7,发光元件EL的阳极通过第四节点n4连接到第四和第五开关元件T4和T5。发光元件EL的阴极连接到第二电源线42,通过该第二电源线42施加低电位电源电压ELVSS。驱动元件DT根据其栅极-源极电压Vgs控制流过发光元件EL的电流量,以驱动发光元件EL。可以通过第四开关元件T4来切换流过发光元件EL的电流。电容器Cst连接在第一节点n1和第二节点n2之间。
第一开关元件T1响应于第二扫描信号SCAN2将数据电压Vdata供应给第一节点n1。第一开关元件T1包括连接至第二栅极线1032的栅极、连接至数据线102的第一电极以及连接至第一节点n1的第二电极。
第二扫描信号SCAN2通过第二栅极线1032供应给像素P。第二扫描信号SCAN2生成为栅极导通电压VGL的脉冲。第二扫描信号SCAN2的脉冲限定感测操作Ts。第二扫描信号SCAN2的脉冲宽度可以被设置为大约一个水平时段1H。第二扫描信号SCAN2比第一扫描信号SCAN1更晚地被反相到栅极导通电压VGL,并且与第一扫描信号SCAN1同时被反相到栅极截止电压VGH。这里,第二扫描信号SCAN2的脉冲宽度被设置为小于第一扫描信号SCAN1的脉冲宽度。在初始化操作Ti和发光操作Tem期间,第二扫描信号SCAN2的电压维持在栅极截止电压VGH。
第二开关元件T2响应于第一扫描信号SCAN1而将驱动元件DT的栅极与驱动元件DT的第二电极连接,使得驱动元件DT用作二极管。第二开关元件T2包括连接至第一栅极线1031的栅极、连接至第二节点n2的第一电极以及连接至第三节点n3的第二电极。
第一扫描信号SCAN1通过第一栅极线1031供应给像素P。第一扫描信号SCAN1可以生成为栅极导通电压VGL的脉冲。第一扫描信号SCAN1的脉冲限定初始化操作Ti和感测操作Ts。在发光操作Tem期间,第一扫描信号SCAN1的电压维持在栅极截止电压VGH。
第三开关元件T3响应于EM信号EM(N)向第一节点n1供应预定的参考电压Vref。参考电压Vref通过第三电源线43供应给像素P。第三开关元件T3包括连接至第三栅极线1033的栅极、连接至第一节点n1的第一电极以及连接至第三电源线43的第二电极。EM信号EM(N)限定发光元件EL的导通/截止时间。
EM信号EM(N)的脉冲可以生成为栅极截止电压VEH,以便在感测操作Ts期间阻挡第一节点n1和第三电源线43之间的电流路径,并且阻挡发光元件EL的电流路径。当第二扫描信号SCAN2被反相到栅极导通电压VGL时,EM信号EM(N)可以被反相到栅极截止电压VEH,并且在第一扫描信号SCAN1和第二扫描信号SCAN2被反相到栅极截止电压VGH之后,EM信号EM(N)可以被反相到栅极导通电压VEL。为了精确地表示低灰度级亮度,在发光操作Tem期间,EM信号EM(N)可以以预定的占空比在栅极导通电压VEL和栅极截止电压VEH之间摆动。
第四开关元件T4响应于EM信号EM(N)而开关发光元件EL的电流路径。第四开关元件T4的栅极连接到第三栅极线1033。第四开关元件T4的第一电极连接到第三节点n3,并且第四开关元件T4的第二电极连接到第四节点n4。
第五开关元件T5根据第一扫描信号SCAN1的栅极导通电压VGL而接通,以在初始化操作Ti和感测操作Ts期间将参考电压Vref供应给第四节点n4。在初始化操作Ti和感测操作Ts期间,发光元件EL的阳极电压被放电至参考电压Vref。在这种情况下,由于发光元件EL的阳极和阴极之间的电压小于发光元件EL的阈值电压,所以发光元件EL不发光。第五开关元件T5包括连接至第一栅极线1031的栅极、连接至第三电源线43的第一电极、以及连接至第四节点n4的第二电极。
驱动元件DT根据其栅极-源极电压Vgs控制流过发光元件EL的电流以驱动发光元件EL。驱动元件DT包括连接至第二节点n2的栅极、连接至第一电源线41的第一电极、以及连接至第三节点n3的第二电极。像素驱动电压ELVDD通过第一电源线41供应给像素P。
图7所示的像素电路包括内部补偿电路。内部补偿电路的操作可以分为初始化操作Ti、感测操作Ts、发光操作Tem。
在初始化操作Ti中,第一扫描信号SCAN1和EM信号EM(N)中的每个的电压是栅极导通电压VGL。在初始化操作Ti中,第二至第五开关元件T2至T5接通以将第一节点n1、第二节点n2和第四节点n4中的每个的电压放电至参考电压Vref。结果,在初始化操作Ti中,电容器Cst、驱动元件DT的栅极电压和发光元件EL的阳极电压被初始化为参考电压Vref。
在感测操作Ts中,第一、第二和第五开关元件T1、T2和T5根据扫描信号SCAN1和SCAN2中的每个的栅极导通电压VGL而接通。此时,数据电压Vdata被施加到第一节点n1,并且第二节点n2的电压被改变为ELVDD+Vth。结果,在感测操作Ts中感测驱动元件DT的阈值电压Vth,并将该阈值电压Vth充电到第二节点n2。在感测操作Ts期间,由驱动元件DT的阈值电压Vth补偿的数据电压Vdata被充电到电容器Cst中。
在发光操作Tem中,EM信号EM(N)的电压被反相到栅极导通电压VGL。在发光操作Tem中,第三开关元件T3和第四开关元件T4接通。此时,第一节点n1的电压改变为参考电压Vref,并且第二节点n2的电压改变为Vref-Vdata+ELVDD+Vth。在发光操作Tem中,发光元件EL由通过驱动元件DT提供的电流驱动以发光。根据驱动元件DT的栅极-源极电压Vgs来调节流过发光元件EL的电流。在发光操作Tem期间,驱动元件DT的栅极-源极电压Vgs等于Vref-Vdata+Vth。
参考图8,施加到该像素电路的栅极信号包括第N-1扫描信号SCAN(N-1)、第N扫描信号SCAN(N)和EM信号EM(N)。第N-1扫描信号SCAN(N-1)与第N-1像素线的数据电压Vdata同步。第N扫描信号SCAN(N)与第N像素线的数据电压Vdata同步。以与第N-1扫描信号SCAN(N-1)相同的脉冲宽度生成第N扫描信号SCAN(N)的脉冲,并且在第N-1扫描信号SCAN(N-1)的脉冲之后生成第N扫描信号SCAN(N)的脉冲。
电容器Cst连接在第一节点n11和第二节点n12之间。像素驱动电压ELVDD通过第一电源线41供应给像素电路。第一节点n11连接至第一电源线41、第三开关元件T13的第一电极、以及电容器Cst的第一电极。
第一开关元件T11根据第N扫描信号SCAN(N)的栅极导通电压VGL而接通,以将驱动元件DT的栅极和第二电极连接。第一开关元件T11包括连接至第二栅极线1035的栅极、连接至第二节点n12的第一电极以及连接至第三节点n13的第二电极。第N扫描信号SCAN(N)通过第二栅极线1035供应给像素P。第三节点n13连接至驱动元件DT的第二电极、第一开关元件T11的第二电极和第四开关元件T14的第一电极。
第二开关元件T12根据第N扫描信号SCAN(N)的栅极导通电压VGL而接通,以将数据电压Vdata施加至驱动元件DT的第一电极。第二开关元件T12包括连接至第二栅极线1035的栅极、连接至第五节点n15的第一电极以及连接至数据线102的第二电极。第五节点n15连接至驱动元件DT的第一电极、第二开关元件T12的第一电极和第三开关元件T13的第二电极。
第三开关元件T13响应于EM信号EM(N)将像素驱动电压ELVDD供应给驱动元件DT的第一电极。第三开关元件T13包括连接至第三栅极线1036的栅极、连接至第一电源线41的第一电极以及连接至第五节点n15的第二电极。EM信号EM(N)通过第三栅极线1036供应给像素P。
第四开关元件T14根据EM信号EM(N)的栅极导通电压VGL而接通,以将驱动元件DT的第二电极连接至发光元件EL的阳极。第四开关元件T14的栅极连接到第三栅极线1036。第四开关元件T14的第一电极连接到第三节点n13,并且第四开关元件T14的第二电极连接到第四节点n14。第四节点n14连接至发光元件EL的阳极、第四开关元件T14的第二电极和第六开关元件T16的第二电极。
第五开关元件T15根据第N-1扫描信号SCAN(N-1)的栅极导通电压VGL而接通,以将第二节点n12连接至第三电源线44,以在初始化操作Ti期间初始化电容器Cst和驱动元件DT的栅极。第五开关元件T15包括连接至第一栅极线1034的栅极、连接至第二节点n12的第一电极以及连接至第三电源线44的第二电极。
第N-1扫描信号SCAN(N-1)通过第一栅极线1034供应给像素P。初始化电压Vini通过第三电源线44供应给像素P。
在初始化操作Ti期间,第六开关元件T16根据第N-1扫描信号SCAN(N-1)的栅极导通电压VGL而接通,以将第三电源线44连接至发光元件EL的阳极。在初始化操作Ti期间,发光元件EL的阳极电压通过第六开关元件T16放电至初始化电压Vini。在这种情况下,由于发光元件EL的阳极和阴极之间的电压小于发光元件EL的阈值电压,因此发光元件EL不发光。第六开关元件T16包括连接至第一栅极线1034的栅极、连接至第三电源线44的第一电极以及连接至第四节点n14的第二电极。
驱动元件DT根据其栅极-源极电压Vgs控制流过发光元件EL的电流以驱动发光元件EL。驱动元件DT包括连接至第二节点n12的栅极、连接至第五节点n15的第一电极以及连接至第三节点n13的第二电极。
图8所示的像素电路包括内部补偿电路。内部补偿电路的操作可以分为初始化操作Ti、感测操作Ts和发光操作Tem。
在初始化操作Ti中,第四开关元件T14和第五开关元件T15根据第N-1扫描信号SCAN(N-1)的栅极导通电压VGL而接通。此时,第二节点n12和第四节点n14中的每个的电压被放电至初始化电压Vini。结果,在初始化操作Ti中,电容器Cst、驱动元件DT的栅极电压、和发光元件EL的阳极电压被初始化为初始化电压Vini。
在感测操作Ts中,第一开关元件T11和第二开关元件T12根据第N扫描信号SCAN(N)的栅极导通电压VGL而接通。此时,数据电压Vdata施加到第五节点n15,并且第二节点n12的电压改变为Vdata+Vth。结果,在感测操作Ts中感测驱动元件DT的阈值电压Vth,并将其充电到第二节点n12。在感测操作Ts期间,由驱动元件DT的阈值电压Vth补偿的数据电压Vdata被充电到电容器Cst中。
在发光操作Tem中,EM信号EM(N)的电压被反相到栅极导通电压VEL。在发光操作Tem中,第三开关元件T13和第四开关元件T14接通。在发光操作Tem期间,电流可以流过驱动元件DT到达发光元件EL,使得发光元件EL可以发光。
根据驱动元件DT的栅极-源极电压Vgs来调节流过发光元件EL的电流。在发光操作Tem期间,驱动元件DT的栅极-源极电压Vgs等于Vdata+Vth-ELVDD。
电源单元140包括:第一伽马参考电压生成电路,其被配置为根据第一寄存器设置值输出用于第一颜色的伽马参考电压R1-n;第二伽马参考电压生成电路,其被配置为根据第二寄存器设置值输出用于第二颜色的伽马参考电压G1-n;以及第三伽马参考电压生成电路,其被配置为根据第三寄存器设置值输出用于第三颜色的伽马参考电压B1-n。因此,电源单元140为每种颜色生成独立的伽马参考电压。发光元件的发光层由于其材料特性而对每种颜色具有不同的效率,因此,必须为每种颜色独立地设置伽马补偿电压,以实现最佳图像质量。用于每种颜色的独立的伽马参考电压R1-n、G1-n和B1-n被供应给图9所示的数据驱动单元110的分压器电路91至93。
图9是示出数据驱动单元110的电路构造的示意性框图。数据驱动单元110可以实施为一个或多个驱动器IC,每个驱动器IC具有图9所示的电路构造。
数据驱动单元110包括串并转换器94、时钟恢复单元97、DAC 95、输出单元96以及多个分压器电路91至93。
时序控制器130可以将串行数据SDATA作为差分信号的数字信号传送到数据驱动单元110。串行数据SDATA可以包括输入图像的像素数据、未被写入像素的非显示数据、以及时钟。
时钟恢复单元97使用锁相环(PLL)或延迟锁相环(DLL)将从时序控制器130接收的时钟相乘,生成用于数据采样的时钟,并将所生成的时钟提供给串并转换器94。串并转换器94根据从时钟恢复单元97接收的时钟对从时序控制器130接收的串行数据SDATA进行采样,并将采样的串行数据转换成并行数据。串并转换器94可以包括移位寄存器和锁存器。锁存器响应于从时序控制器130接收的源极输出使能信号SOE同时从多个通道输出数据。
分压器电路91至93均使用串联连接的多个电阻器对伽马参考电压进行分压,并且输出用于每种颜色的每个灰度级的伽马补偿电压。在每种颜色中,伽马参考电压可以生成为10个不同电压电平的电压。伽马参考电压可以通过分压器电路91至93分压成用于256个或1024个灰度级中的每个的伽马补偿电压。第一分压器电路91对用于第一颜色的伽马参考电压R1-n进行分压并将用于第一颜色的每个灰度级的伽马补偿电压供应给DAC 95。第二分压器电路92对用于第二颜色的伽马参考电压G1-n进行分压,并且将用于第二颜色的每个灰度级的伽马补偿电压供应给DAC 95。第三分压器电路93对用于第三颜色的伽马参考电压B1-n进行分压,并且将用于第三颜色的每个灰度级的伽马补偿电压供应给DAC 95。
DAC 95使用由分压器电路91至93提供的、对于每种颜色独立的伽马补偿电压来转换从串并转换器94输入的数字数据,并输出被设置为每个灰度级的目标电压的数据电压Vdata。可以使用多路复用器阵列112通过输出单元96将数据电压Vdata传送到数据线102,或者可以将数据电压Vdata直接施加到数据线102。输出单元96通过与用于每个通道的DAC95的输出节点连接的输出缓冲器AMP输出数据电压。
当通过解复用器将不同颜色的数据电压分配到数据线以减少数据驱动单元的通道数时,可能发生图像质量下降。将参考图10至图11对此进行描述。
图10是示出使用公共伽马参考电压将数据电压供应给两种颜色的子像素的示例的示图。
参考图10,公共分压器电路98可以连接至DAC 95。公共分压器电路98对公共伽马参考电压CREF进行分压并且向DAC 95提供公共伽马补偿电压。从公共分压器电路98输出的伽马补偿电压被转换成用于两种颜色的数据电压。
要写入第一颜色的子像素101G的第一数据G和要写入第二颜色的子像素101B的第二数据B顺序输入到DAC 95。DAC 95使用公共伽马补偿电压转换第一和第二数据G和B以输出第一数据电压,并且然后输出第二数据电压。
解复用器DEMUX将第一数据电压供应给数据线102,然后将第二数据电压供应给数据线102。因此,在将使用公共伽马补偿电压转换的第一数据电压施加到用于第一颜色的子像素101G之后,将第二数据电压施加到用于第二颜色的子像素101B。
如图11所示,由于发光层的效率对于每种颜色是不同的,为了获得理想的光学补偿,应该根据每种颜色的数据DATA的灰度级来不同地设置数据电压。在图11中,“RGMA”是用于红色的伽马曲线,“GGMA”是用于绿色的伽马曲线。图11中的“BGMA”是用于蓝色的伽马曲线。同时,基于两种颜色的伽马曲线中具有较高值的伽马参考电压来生成公共伽马补偿电压。在参考图10所示的示例中,要施加到蓝色和绿色子像素的数据电压是从公共伽马补偿电压获得的,因此在相同的灰度级下具有相同的电压电平。在这种情况下,由于绿色子像素不发出具有理想伽马曲线的亮度的光,因此图像质量下降。
本公开的数据驱动单元110在每种颜色中施加独立的伽马补偿电压,以与以各种方式执行的子像素渲染兼容,而不会引起图像质量的下降。因此,根据本公开,在具有不同子像素布置结构的显示装置的各种模型中,可以共享数据驱动单元110的部件而不会引起图像质量的下降。
图12A和图12B是示出根据本公开的第一实施例的数据驱动单元、多路复用器和像素阵列的示图。在图12A和图12B中,省略了串并转换器94、时钟恢复单元97等,并且对于像素阵列,仅简要示出了一些子像素。在图12A和图12B中,“D-IC”表示其中集成了数据驱动单元的驱动器IC。“PANEL”表示显示面板100。在图12A和图12B中的子像素布置中,一个像素可以包括用于两种颜色的子像素。在这种情况下,时序控制器130可以将数据转换成相邻像素中相同颜色的数据的平均值,并将转换后的数据传送至数据驱动单元110。
参考图12A,数据驱动单元110包括:第一分压器电路91,其被配置为输出用于第一颜色的每个灰度级的伽马补偿电压;第二分压器电路92,其被配置为输出用于第二颜色的每个灰度级的伽马补偿电压;第三分压器电路93,其被配置为输出用于第三颜色的每个灰度级的伽马补偿电压;第一DAC 95R,其连接到第一分压器电路91;第二DAC 95G,其连接到第二分压器电路92;第三DAC 95B,其连接到第三分压器电路93,等等。
在图12A中,“R1”和“G1”可以是要输入到第一像素线L1的奇数像素的第一像素数据。“R3”和“B3”可以是要输入到第二像素线L2的奇数像素的第三像素数据。
数据驱动单元110的第二和第三通道CH2和CH3连接到多路复用器201。多路复用器201可以设置在显示面板PANEL上。应当注意,在上述实施例中,多路复用器201与用于减少通道数量的解复用器的输入/输出结构不同。多路复用器201具有i个(其中i是正整数)输入节点和j个(其中j是正整数)输出节点。在图中,多路复用器201被示为2:1多路复用器,但是本公开不限于此。解复用器通过划分一个水平时段来输出N个数据电压,因此将数据电压充电到每个像素的时间减少到1/N。相反,由于多路复用器201在一个水平时段期间对数据电压充电,因此可以充分确保将数据电压充电到每个像素的时间。
多路复用器201可以包括第一开关元件M01和第二开关元件M02。第一开关元件M01连接在数据驱动单元110的第二通道CH2和第二数据线S2之间。第一开关元件M01响应于第一MUX信号MUX1的脉冲而接通,以在第一水平时段期间将通过第二通道CH2接收的数据电压供应给第二数据线S2。第二开关元件M02响应于第二MUX信号MUX2的脉冲而接通,以在第二水平时段期间将通过第三通道CH3接收的数据电压供应给第二数据线S2。MUX信号MUX1和MUX2中的每个的脉冲被生成为栅极导通电压VGL。MUX信号MUX1和MUX2中的每个的脉冲宽度W可以近似地设置为通过从一个水平时段1H减去水平空白时段HB而获得的时间。第二MUX信号MUX2相对于第一MUX信号MUX1被相位延迟。第一开关元件M01和第二开关元件M02可以响应于MUX信号MUX1和MUX2以一个水平时段为单位交替地接通和关断。
应当注意,在上述实施例中,多路复用器201与用于减少通道数量的解复用器的输入/输出结构不同。多路复用器201具有N个输入节点和一个输出节点。在附图中,多路复用器201被示为2:1多路复用器,但是本公开不限于此。
第一DAC 95R设置在数据驱动单元110的第一通道CH1中。第一DAC95R使用从第一分压器电路91接收的用于第一颜色的伽马补偿电压对从串并转换器94输入的用于第一颜色的第一和第二数据R1和R3进行转换以在第一水平时段期间输出第一R数据电压,然后在第二水平时段期间输出第二R数据电压。从第一DAC 95R输出的第一和第二R数据电压通过第一通道CH1的输出缓冲器而直接施加到第一数据线S1。在第一水平时段期间,第一像素线L1的R子像素10R1被第一R数据电压充电。在第二水平时段期间,第二像素线L2的R子像素10R3被第二R数据电压充电。
第二DAC 95G设置在数据驱动单元110的第二通道CH2中。第三DAC95B设置在数据驱动单元110的第三通道CH3中。数据驱动单元110的第二通道CH2和第三通道CH3连接到多路复用器201。
第二DAC 95G使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对从串并转换器94输入的用于第二颜色的数据G1和非显示数据NC进行转换,以在第一水平时段期间输出G数据电压,然后在第二水平时段期间输出无效数据电压。在第一水平时段期间,从第二DAC 95G输出的G数据电压通过多路复用器201的第一开关元件M01而施加到第二数据线S2。在第一水平时段期间,G数据电压被充电到第一像素线L1的G子像素10G1。另一方面,无效数据电压由于第一开关元件M01在第二水平时段中处于关断状态而没有被传送至第二数据线S2,并且改变为在第三水平时段期间输出的G数据电压。因此,输入到第二DAC95G的非显示数据不从数据驱动单元110输出,并且被下一个有效数据覆盖并被丢弃。
第三DAC 95B使用从第三分压器电路93接收的用于第三颜色的伽马补偿电压对从串并转换器94输入的非显示数据NC和用于第三颜色的数据B3进行转换,以在第一水平时段期间输出无效数据电压,然后在第二水平时段期间输出B数据电压。在第二水平时段期间,从第三DAC 95B输出的B数据电压通过多路复用器201的第二开关元件M02而施加到第二数据线S2。另一方面,无效数据电压由于第二开关元件M02在第一水平时段中处于关断状态而不被传送至第二数据线S2,并且改变为在第二水平时段期间输出的B数据电压。因此,输入到第三DAC 95B的非显示数据不从数据驱动单元110输出,并且被下一个有效数据覆盖并被丢弃。
图12B中所示的数据驱动单元110、多路复用器201和子像素具有与参考图12A描述的实施例的结构基本相同的结构,但是颜色不同。在图12B中将省略与上述实施例的部件基本相同的部件的详细描述。
参考图12B,第一分压器电路91对用于第一颜色的伽马参考电压G1-n进行分压,以将用于第一颜色的每个灰度级的伽马补偿电压供应给第一DAC 95G。第二分压器电路92对用于第二颜色的伽马参考电压R1-n进行分压,以将用于第二颜色的每个灰度级的伽马补偿电压供应给第二DAC95R。第三分压器电路93对用于第三颜色的伽马参考电压B1-n进行分压,以将用于第三颜色的每个灰度级的伽马补偿电压供应给第三DAC 95B。可以根据可编程伽马IC的寄存器设置值来调节用于每种颜色的伽马参考电压的电平,并且可以将该伽马参考电压改变为用于另一种颜色的伽马参考电压。
第一DAC 95G设置在数据驱动单元110的第一通道CH1中。第一DAC95G使用从第一分压器电路91接收的用于第一颜色的伽马补偿电压对从串并转换器94输入的用于第一颜色的第一数据G1和第二数据G3进行转换,以在第一水平时段期间输出第一G数据电压,然后在第二水平时段期间输出第二G数据电压。从第一DAC 95G输出的第一和第二G数据电压通过第一通道CH1的输出缓冲器而直接施加到第一数据线S1。在第一水平时段期间,第一像素线L1的G子像素10G1被第一G数据电压充电。在第二水平时段期间,第二像素线L2的G子像素10G3被第二G数据电压充电。
第二DAC 95R使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对从串并转换器94输入的用于第二颜色的数据R1和非显示数据NC转换,以在第一水平时段期间输出R数据电压,然后在第二水平时段期间输出无效数据电压。在第一水平时段期间,从第二DAC 95R输出的R数据电压通过多路复用器201的第一开关元件M01而施加到第二数据线S2。在第一水平时段期间,第一像素线L1的R子像素10R1被R数据电压充电。另一方面,无效数据电压由于第一开关元件M01在第二水平时段中处于关断状态而没有被传送至第二数据线S2。
第三DAC 95B使用从第三分压器电路93接收的用于第三颜色的伽马补偿电压对从串并转换器94输入的非显示数据NC和用于第三颜色的数据B3进行转换,以在第一水平时段期间输出无效数据电压,然后在第二水平时段期间输出B数据电压。在第二水平时段期间,从第三DAC 95B输出的B数据电压通过多路复用器201的第二开关元件M02而施加到第二数据线S2。另一方面,无效数据电压由于第二开关元件M02在第一水平时段中处于关断状态而没有被传送至第二数据线S2。
根据本公开,利用用于每种颜色的伽马补偿电压来驱动像素,该伽马补偿电压针对每种颜色的伽马特性进行了优化,从而可以改善图像质量并且可以增加像素的充电时间。此外,根据本公开,即使当水平时段由于显示面板的分辨率的增加而减小时,也可以确保像素的充电时间。
图13是示出根据本公开的第二实施例的数据驱动单元、多路复用器和像素阵列的示图。在图13中,省略了串并转换器94、时钟恢复单元97等,并且对于像素阵列,仅简要示出了一些子像素。在图13中,一个像素可以包括两种颜色的子像素。在这种情况下,时序控制器130可以将数据转换成相邻像素中相同颜色的数据的平均值,并将转换后的数据传送至数据驱动单元110。
参考图13,数据驱动单元110包括:第一分压器电路91,其被配置为输出用于第一颜色的每个灰度级的伽马补偿电压;第二分压器电路92,其被配置为输出用于第二颜色的每个灰度级的伽马补偿电压;第三分压器电路93,其被配置为输出用于第三颜色的每个灰度级的伽马补偿电压;第一DAC 95R,其连接到第一分压器电路91;第二和第四DAC 95G1和95G2,其连接到第二分压器电路92;第三DAC 95B,其连接到第三分压器电路93,等等。
第一分压器电路91对用于第一颜色的伽马参考电压R1-n进行分压,以将用于第一颜色的每个灰度级的伽马补偿电压供应给第一DAC 95R。第二分压器电路92对用于第二颜色的伽马参考电压G1-n进行分压,并将用于第二颜色的每个灰度级的伽马补偿电压供应给第二和第四DAC 95G1和95G2。第三分压器电路93对用于第三颜色的伽马参考电压B1-n进行分压,以将用于第三颜色的每个灰度级的伽马补偿电压供应给第三DAC 95B。
数据驱动单元110的第一和第三通道CH1和CH3分别连接到多路复用器51和52。多路复用器51和52可以设置在显示面板PANEL上。
第一多路复用器51可以包括第一开关元件M11和第二开关元件M12。第一开关元件M11连接在数据驱动单元110的第一通道CH1和第一数据线S1之间。在第一水平时段期间,第一开关元件M11响应于第一MUX信号MUX1的脉冲而接通,以将通过第一通道CH1接收的数据电压供应给第一数据线S1。第二开关元件M12连接在数据驱动单元110的第三通道CH3和第一数据线S1之间。在第二水平时段期间,第二开关元件M12响应于第二MUX信号MUX2的脉冲而接通,以将通过第三通道CH3接收的数据电压供应给第一数据线S1。第二MUX信号MUX2相对于第一MUX信号MUX1被相位延迟。第一开关元件M11和第二开关元件M12可以响应于MUX信号MUX1和MUX2以一个水平时段为单位交替地接通和关断。
第二多路复用器52可以包括第三和第四开关元件M13和M14。第三开关元件M13连接在数据驱动单元110的第三通道CH3和第三数据线S3之间。在第一水平时段期间,第三开关元件M13响应于第一MUX信号MUX1的脉冲而接通,以将通过第三通道CH3接收的数据电压供应给第三数据线S3。第四开关元件M14连接在数据驱动单元110的第一通道CH1和第三数据线S3之间。在第二水平时段期间,第四开关元件M14响应于第二MUX信号MUX2的脉冲而接通,以将通过第一通道CH1接收的数据电压供应给第三数据线S3。
第一DAC 95R设置在数据驱动单元110的第一通道CH1中。第一DAC95R使用从第一分压器电路91接收的用于第一颜色的伽马补偿电压对用于第一颜色的第一数据R1和第二数据R4进行转换,以在第一水平时段期间输出第一R数据电压,然后在第二水平时段期间输出第二R数据电压。在第一水平时段期间,从第一DAC 95R输出的第一R数据电压通过第一开关元件M11而施加到第一数据线S1。在第二水平时段期间,从第一DAC 95R输出的第二R数据电压通过第四开关元件M14而施加到第三数据线S3。在第一水平时段期间,第一像素线L1的R子像素10R1被第一R数据电压充电。在第二水平时段期间,第二像素线L2的R子像素10R4被第二R数据电压充电。
第二DAC 95G1设置在数据驱动单元110的第二通道CH2中。第二DAC 95G1使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对从串并转换器94输入的用于第二颜色的第一数据G1和第二数据G3进行转换,以在第一水平时段期间输出第一G数据电压,然后在第二水平时段期间输出第二G数据电压。从第二DAC 95G1输出的第一和第二G数据电压通过第二通道CH2的输出缓冲器而直接施加到第二数据线S2。在第一水平时段期间,第一像素线L1的G子像素10G1被第一G数据电压充电。在第二水平时段期间,第二像素线L2的G子像素10G3被第二G数据电压充电。
第三DAC 95B设置在数据驱动单元110的第三通道CH3中。第三DAC95B使用从第三分压器电路93接收的用于第三颜色的伽马补偿电压来转换用于第三颜色的第一数据B2和第二数据B3,以在第一水平时段期间输出第一B数据电压,然后在第二水平时段期间输出第二B数据电压。在第一水平时段期间,从第三DAC 95B输出的第一B数据电压通过第三开关元件M13而施加到第三数据线S3。在第二水平时段期间,从第三DAC 95B输出的第二B数据电压通过第二开关元件M12而施加到第一数据线S1。在第一水平时段期间,第一像素线L1的B子像素10B2被第一B数据电压充电。在第二水平时段期间,第二像素线L2的B子像素10B3被第二B数据电压充电。
第四DAC 95G2设置在数据驱动单元110的第四通道CH4中。第四DAC 95G2使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对从串并转换器94输入的用于第二颜色的第一数据G2和第二数据G4进行转换,以在第一水平时段期间输出第一G数据电压,然后在第二水平时段期间输出第二G数据电压。从第四DAC 95G2输出的第一和第二G数据电压通过第四通道CH4的输出缓冲器而直接施加到第四数据线S4。在第一水平时段期间,第一像素线L1的G子像素10G2被第一G数据电压充电。在第二水平时段期间,第二像素线L2的G子像素10G4被第二G数据电压充电。
在图13中,颜色可以改变。例如,绿色(G)可以改变为红色(R),并且蓝色(B)和红色(R)可以分别改变为绿色(G)和蓝色(B)。
图14是示出根据本公开的第三实施例的数据驱动单元、多路复用器和像素阵列的示图。
参考图14,数据驱动单元110包括:第一分压器电路91,其被配置为输出用于第一颜色的每个灰度级的伽马补偿电压;第二分压器电路92,其被配置为输出用于第二颜色的每个灰度级的伽马补偿电压;第三分压器电路93,其被配置为输出用于第三颜色的每个灰度级的伽马补偿电压;第一和第四DAC 95R1到95R2,其连接到第一分压器电路91;第二和第五DAC95B1到95B2,其连接到第二分压器电路92;第三和第六DAC 95G1到95G2,其连接到第三分压器电路93,等等。
第一分压器电路91对用于第一颜色的伽马参考电压R1-n进行分压,以将用于第一颜色的每个灰度级的伽马补偿电压供应给第一和第四DAC95R1到95R2。第二分压器电路92对用于第二颜色的伽马参考电压B1-n进行分压,并将用于第二颜色的每个灰度级的伽马补偿电压供应给第二和第五DAC 95B1到95B2。第三分压器电路93对用于第三颜色的伽马参考电压G1-n进行分压,以将用于第三颜色的每个灰度级的伽马补偿电压供应给第三和第六DAC 95G1到95G2。可以根据可编程伽马IC的寄存器设置值来调节用于每种颜色的伽马参考电压的电平,并且可以将其改变为用于另一种颜色的伽马参考电压。
数据驱动单元110的第一和第二通道CH1和CH2连接到第一多路复用器61,并且第四和第五通道CH4和CH5连接到第二多路复用器62。多路复用器61和62可以设置在显示面板PANEL上。
第一多路复用器61可以包括第一开关元件M21和第二开关元件M22。第一开关元件M21连接在数据驱动单元110的第一通道CH1和第一数据线S1之间。在第一水平时段期间,第一开关元件M11响应于第一MUX信号MUX1的脉冲而接通,以将通过第一通道CH1接收的数据电压供应给第一数据线S1。第二开关元件M22连接在数据驱动单元110的第二通道CH2和第一数据线S1之间。在第二水平时段期间,第二开关元件M12响应于第二MUX信号MUX2的脉冲而接通,以将通过第二通道CH2接收的数据电压供应给第一数据线S1。
第二多路复用器62可以包括第三和第四开关元件M23和M24。第三开关元件M23连接在数据驱动单元110的第五通道CH5和第三数据线S3之间。在第一水平时段期间,第三开关元件M23响应于第一MUX信号MUX1的脉冲而接通,以将通过第五通道CH5接收的数据电压供应给第三数据线S3。第四开关元件M24连接在数据驱动单元110的第四通道CH4和第三数据线S3之间。在第二水平时段期间,第四开关元件M24响应于第二MUX信号MUX2的脉冲而接通,以将通过第四通道CH4接收的数据电压供应给第三数据线S3。
第一DAC 95R1设置在数据驱动单元110的第一通道CH1中。第一DAC95R1使用从第一分压器电路91接收的用于第一颜色的伽马补偿电压对用于第一颜色的数据R1和非显示数据NC进行转换,以在第一水平时段期间输出R数据电压,然后在第二水平时段期间输出无效数据电压。从第一DAC95R1输出的R数据电压在第一水平时段期间通过第一开关元件M21而施加到第一数据线S1。在第一水平时段期间,第一像素线L1的R子像素10R1被R数据电压充电。无效数据电压由于第一开关元件M21在第二水平时段中处于关断状态而没有被传送到第一数据线S1。
第二DAC 95B1设置在数据驱动单元110的第二通道CH2中。第二DAC95B1使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对从串并转换器94输入的非显示数据NC和用于第二颜色的数据B3进行转换,以在第一水平时段中输出无效数据电压,然后在第二水平时段中输出B数据电压。无效数据电压由于第二开关元件M22在第一水平时段中处于关断状态而没有被传送到第一数据线S1。从第二DAC 95B1输出的B数据电压通过第二通道CH2的输出缓冲器和第二开关元件M22而施加到第一数据线S1。在第二水平时段期间,第二像素线L2的B子像素10B3被B数据电压充电。
第三DAC 95G1设置在数据驱动单元110的第三通道CH3中。第三DAC 95G1使用从第三分压器电路93接收的用于第三颜色的伽马补偿电压对用于从串并转换器94输入的用于第三颜色的第一和第二数据G1和G3进行转换,以在第一水平时段期间输出第一G数据电压,然后在第二水平时段期间输出第二G数据电压。从第三DAC 95G1输出的第一和第二G数据电压通过第三通道CH3的输出缓冲器而直接施加到第二数据线S2。在第一水平时段期间,第一像素线L1的G子像素10G1被第一G数据电压充电。在第二水平时段期间,第二像素线L2的G子像素10G3被第二G数据电压充电。
第四DAC 95R2设置在数据驱动单元110的第四通道CH4中。第四DAC95R2使用从第一分压器电路91接收的用于第一颜色的伽马补偿电压对用于第一颜色的数据R4和非显示数据NC进行转换,以在第一水平时段期间输出无效数据电压,然后在第二水平时段期间输出R数据电压。无效数据电压由于第四开关元件M24在第一水平时段期间处于关断状态而没有被传送到第三数据线S3。在第二水平时段期间,从第四DAC 95R2输出的R数据电压通过第四开关元件M24而施加到第三数据线S3。在第二水平时段期间,第二像素线L2的R子像素10R4被从第四DAC 95R2输出的R数据电压充电。
第五DAC 95B2设置在数据驱动单元110的第五通道CH5中。第五DAC95B2使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对用于第二颜色的数据B2和非显示数据NC进行转换,以在第一水平时段期间输出B数据电压,然后在第二水平时段期间输出无效数据电压。在第一水平时段期间,从第五DAC 95B2输出的B数据电压通过第三开关元件M23而施加到第三数据线S3。在第一水平时段期间,第一像素线L1的B子像素10B2被从第五DAC 95B2输出的B数据电压充电。无效数据电压由于第三开关元件M23在第二水平时段期间处于关断状态而没有被传送到第三数据线S3。
第六DAC 95G2设置在数据驱动单元110的第六通道CH6中。第六DAC 95G2使用从第三分压器电路93接收的用于第三颜色的伽马补偿电压对从串并转换器94输入的用于第三颜色的第一和第二数据G2和G4进行转换第三颜色,以在第一水平时段期间输出第一G数据电压,然后在第二水平时段期间输出第二G数据电压。从第六DAC 95G2输出的第一和第二G数据电压通过第六通道CH6的输出缓冲器而直接施加到第四数据线S4。在第一水平时段期间,第一像素线L1的G子像素10G2被从第六DAC 95G2输出的第一G数据电压充电。在第二水平时段期间,第二像素线L2的G子像素10G4被第二G数据电压充电。
图15是示出根据本公开的第四实施例的数据驱动单元、多路复用器和像素阵列的示图。
参考图15,数据驱动单元110包括:第一分压器电路91,其被配置为输出用于第一颜色的每个灰度级的伽马补偿电压;第二分压器电路92,其被配置为输出用于第二颜色的每个灰度级的伽马补偿电压;第三分压器电路93,其被配置为输出用于第三颜色的每个灰度级的伽马补偿电压;第一DAC 95R,其连接到第一分压器电路91;第二DAC 95G,其连接到第二分压器电路92;第三DAC 95B,其连接到第三分压器电路93;第一多路复用器99,其被配置为开关分别从第一和第三通道CH1和CH3的DAC 95R和95B输出的数据电压的路径。
第一分压器电路91对用于第一颜色的伽马参考电压R1-n进行分压,以将用于第一颜色的每个灰度级的伽马补偿电压供应给第一DAC 95R。第二分压器电路92对用于第二颜色的伽马参考电压G1-n进行分压,以将用于第二颜色的每个灰度级的伽马补偿电压供应给第二DAC 95G。第三分压器电路93对用于第三颜色的伽马参考电压B1-n进行分压,以将用于第三颜色的每个灰度级的伽马补偿电压供应给第三DAC 95B。可以根据可编程伽马IC的寄存器设置值来调节用于每种颜色的伽马参考电压的电平,并且可以将该伽马参考电压改变为用于另一种颜色的伽马参考电压。
第一DAC 95R设置在数据驱动单元110的第一通道CH1中。第一DAC95R使用从第一分压器电路91接收的用于第一颜色的伽马补偿电压对用于第一颜色的数据R进行转换。第二DAC 95G设置在数据驱动单元110的第二通道CH2中。第二DAC 95G使用从第二分压器电路92接收的用于第二颜色的伽马补偿电压对用于第二颜色的数据G进行转换。第三DAC 95B设置在数据驱动单元110的第三通道CH3中。第三DAC 95B使用从第三分压器电路93接收的用于第三颜色的伽马补偿电压对用于第三颜色的数据B进行转换。
第一多路复用器99嵌入在集成有数据驱动单元110的驱动器IC D-IC中。第一多路复用器99与设置在显示面板PANEL上的第二多路复用器70同步。在时序控制器130的控制下,第一多路复用器99在第二水平时段的前半时段t03中将从第三DAC 95B输出的用于第三颜色的数据电压供应给第一通道CH1的输出缓冲器,并且在第二水平时段的后半时段t04中将从第一DAC 95R输出的用于第一颜色的数据电压供应给第三通道CH3的输出缓冲器。
第二多路复用器70响应于从时序控制器130生成的MUX信号MUX1和MUX2,将从数据驱动单元110的通道CH1、CH2和CH3输出的数据电压供应给对应的数据线S1至S4。MUX信号MUX1和MUX2中的每个的脉冲宽度W可以被设置为通过从一个水平时段1H减去水平空白时段HB而获得的剩余时段的半时段。在第一水平时段的前半时段t01期间,生成第一MUX信号MUX1的第一脉冲71作为栅极导通电压VGL。在第二水平时段的前半时段t03期间,生成第一MUX信号MUX1的第二脉冲73作为栅极导通电压VGL。第二MUX信号MUX2相对于第一MUX信号MUX1被相位延迟。在第一水平时段的后半时段t02期间,生成第二MUX信号MUX2的第一脉冲72作为栅极导通电压VGL。在第二水平时段的后半时段t04期间,生成第二MUX信号MUX2的第二脉冲74作为栅极导通电压VGL。
第二多路复用器70包括将数据驱动单元110的第一至第三通道CH1至CH3连接到对应的数据线S1、S2、S3和S4的第一至第四开关元件M31、M32、M33和M34。
第一开关元件M31连接在数据驱动单元110的第一通道CH1和第一数据线S1之间。在第一水平时段的前半时段t01中,第一开关元件M31响应于第一MUX信号MUX1的第一脉冲71而接通。此时,从第一DAC 95R输出的用于第一颜色的数据电压被供应给第一数据线S1并且被充电至R子像素10R1。随后,在第二水平时段的前半时段t03中,第一开关元件M31响应于第一MUX信号MUX1的第二脉冲73而接通。此时,第一多路复用器99将从第三DAC 95B输出的用于第三颜色的数据电压供应给第一通道CH1的输出缓冲器AMP,并且将该数据电压通过第一开关元件M31供应给第一数据线S1以充电到B子像素10B3。
第二开关元件M32连接在数据驱动单元110的第二通道CH2和第二数据线S2之间。在第一水平时段的前半时段t01中,第二开关元件M32响应于第一MUX信号MUX1的第一脉冲71而接通。此时,从第二DAC 95G输出的用于第二颜色的数据电压被供应给第二数据线S2以充电到G子像素10G1。随后,在第二水平时段的前半时段t03中,第二开关元件M32响应于第一MUX信号MUX1的第二脉冲73而接通。此时,从第二DAC 95G输出的用于第二颜色的另一数据电压被供应给第二数据线S2以充电到G子像素10G3。
第三开关元件M33连接在数据驱动单元110的第三通道CH3和第三数据线S3之间。在第二水平时段的前半时段t03中,第三开关元件M33响应于第二MUX信号MUX2的第一脉冲72而接通。此时,从第三DAC 95B输出的用于第三颜色的数据电压被供应给第三数据线S3以充电到B子像素10B2。随后,在第二水平时段的后半时段t04中,第三开关元件M33响应于第二MUX信号MUX2的第二脉冲74而接通。此时,第一多路复用器99将从第一DAC 95R输出的用于第一颜色的数据电压供应给第三通道CH3的输出缓冲器AMP,并且该数据电压通过第三开关元件M33供应给第三数据线S3以充电到R子像素10R4。
第四开关元件M34连接在数据驱动单元110的第二通道CH2和第四数据线S4之间。在第二水平时段的前半时段t03中,第四开关元件M34响应于第二MUX信号MUX2的第一脉冲72而接通。此时,从第二DAC 95G输出的用于第二颜色的数据电压被供应给第四数据线S4以充电到G子像素10G2。随后,在第二水平时段的后半时段t04中,第四开关元件M34响应于第二MUX信号MUX2的第二脉冲74而接通。此时,从第二DAC 95G输出的用于第二颜色的另一数据电压被供应给第四数据线S4以充电到G子像素10G4。
为了提高第二多路复用器70中的开关元件M31和M32的响应速度,MUX信号MUX1和MUX2的脉冲之间的上升沿和下降沿可以重叠。
尽管在图15中省略了,但是数据驱动单元的输出通道中的至少一个可以直接连接到对应的数据线,如参考图20所示的示例中那样,因此DAC95R、95G或95B的输出电压可以直接施加到对应的数据线。在图15中,可以在执行子像素渲染的同时改变子像素的颜色,并且可以根据子像素的改变的颜色来改变施加到DAC的用于每种颜色的伽马参考电压。同时,数据驱动单元的第一多路复用器99与图20所示的多路复用器基本相同。
图16是示出从主机系统到显示面板的数据流的示图。在图16中,“PC”代表主机系统,“T_CON”代表时序控制器,“D-IC”代表数据驱动单元,并且“PANEL”代表显示面板。
参考图16,主机系统PC可以通过第一端口将奇数像素数据ODD DATA传送到时序控制器T_CON,同时通过第二端口将偶数像素数据EVEN DATA传送到时序控制器T_CON。奇数像素数据ODD DATA包括要写入到显示面板PANEL的奇数像素P1和P3的数据R1、G1和B1。偶数像素数据EVEN DATA包括要写入到显示面板PANEL的偶数像素P2和P4的数据R2、G2和B2。奇数像素P1和P3以及偶数像素P2和P4中的每个可以包括两个子像素。
时序控制器T_CON根据子像素布置重新布置从主机系统输入的像素数据ODD DATA和EVEN DATA,并根据预设的子像素渲染算法来调制用于某些颜色的数据。例如,时序控制器T_CON将相邻像素数据中的R数据R1和R2调制为R数据R1和R2的平均值Ra,并将相邻像素数据中的B数据B1和B2调制为B数据B1和B2的平均值Ba。时序控制器T_CON可以将预设的非显示数据NC添加到由于将两个数据调制为一个值而生成的空数据的位置,并且布置该数据。非显示数据NC的值可以被设置为特定值,例如零,但是本公开不限于此。
图17至图19是示出其中具有相同电路构造的数据驱动单元驱动各种显示面板的数据线的示例的示图。这里,各种显示面板是指其中根据应用领域而不同地设计子像素渲染的显示面板。该示图示出了这样的示例,其中,其中集成有数据驱动单元的驱动器IC D-IC驱动其中通过子像素渲染来布置像素的显示面板的数据线。在图17中,一个像素PIX包括R、G和B子像素10R、10G和10B。在图18和图19中,一个像素P1或P3包括具有不同颜色的两个子像素。在图17至图19中,驱动器IC D-IC具有基本相同的电路构造,并且可以驱动显示面板的数据线,在该显示面板上以各种方式执行子像素渲染而不会降低图像质量。因此,驱动器IC D-IC通常可以用于显示装置的各种模型中。
图20是示出图15中示出的多路复用器的另一实施例的示图。图15和图20所示的驱动器IC可以用基本相同的电路构造来实施,并且在将子像素渲染应用于不同显示面板时,通常可以用于各种模型中。
参考图20,数据驱动单元110包括第一多路复用器991和第二多路复用器992。第一多路复用器991可以在时序控制器130的控制下将第四DAC95B的输出电压供应给设置在第二通道CH2中的放大器AMP的输入端子。第二多路复用器992可以在时序控制器130的控制下将第二DAC 95G的输出电压供应给设置在第四通道CH4中的放大器AMP的输入端子。因此,从第四DAC 95B输出的数据电压可以通过连接到第二通道CH2的第二数据线S2被充电到B子像素10B3。从第二DAC 95G输出的数据电压可以通过连接到第四通道CH4的第四数据线S4被充电到G子像素10G4。
图21是示出其中集成有数据驱动单元和触摸传感器驱动单元的公共驱动器IC的电路构造的示意图。在图21中,“DATA CH”代表数据驱动单元的通道,数据电压通过该通道输出。“TOUCH CH”代表触摸传感器的通道。
参考图21,驱动器IC SRIC包括数据信号处理单元3000、触摸传感器驱动单元2100、伽马补偿电压生成单元1000、输入/输出接口单元1100和触摸通道单元2000。
输入/输出接口单元1100可以包括:接收电路,通过其接收输入图像的像素数据;以及传送电路,通过其输出触摸传感器的坐标数据。伽马补偿电压生成单元1000包括分压器电路,该分压器电路如上所述独立地生成用于每种颜色的伽马补偿电压。数据信号处理单元3000包括数据驱动单元110的数字信号处理单元和模拟信号处理单元。数字信号处理单元包括串并转换器的数字电路。模拟信号处理单元包括DAC和输出缓冲器。第一DAC R-DAC使用从第一分压器电路接收的伽马补偿电压输出第一颜色R的数据电压。第二DAC G-DAC使用从第二分压器电路接收的伽马补偿电压输出用于第二颜色G的数据电压。第三DACB-DAC使用从第三分压器电路接收的伽马补偿电压输出用于第三颜色B的数据电压。
触摸传感器驱动单元2100包括电路,该电路生成触摸传感器驱动信号并利用预设的触摸识别算法来分析触摸传感器的输出信号以生成触摸坐标数据。在触摸通道单元2000中布置有连接到触摸传感器的触摸板,该触摸板布置在显示面板PNL的像素阵列上。
上述实施例可以单独应用或以其组合应用。
根据本公开,可以通过使用公共数据驱动单元来驱动各种模型的显示面板,而不会降低图像质量,该公共数据驱动单元包括:多个分压器电路,每个分压器电路输出用于每种颜色的最佳伽马补偿电压;以及多个数模转换器(DAC),每个数模转换器使用从分压器电路输入的伽马补偿电压输出数据电压。因此,根据本发明,其中集成有数据驱动单元的驱动IC通常可以用于其中以不同方式执行子像素渲染的各种显示装置中。
根据本公开,利用用于每种颜色的伽马补偿电压来驱动像素,该伽马补偿电压针对每种颜色的伽马特性进行了优化,从而可以改善图像质量并且可以增加像素的充电时间。此外,根据本公开,即使当水平时段由于显示面板的分辨率增加而减小时,也可以确保像素的充电时间。
通过本公开可以实现的效果不限于上述效果。即,本公开所属领域的技术人员从以下描述中可以清楚地理解未提及的其他目的。
本领域技术人员从以上描述的内容可以理解,在不脱离本公开的技术思想的情况下,可以进行各种改变和修改。因此,本公开的技术范围不应限于说明书的详细描述中描述的内容,而应由所附权利要求的范围来确定。
可以将上述各种实施例组合以提供其他实施例。可以修改实施例的各方面(如果需要)以采用各种专利、申请和出版物的概念来提供其他实施例。
可以根据以上详细描述对实施例进行这些和其他改变。通常,在以下权利要求书中,所使用的术语不应解释为将权利要求限制于说明书和权利要求中所公开的具体实施例,而应解释为包括所有可能的实施例以及为这种权利要求赋予权利的等同物的全部范围。因此,权利要求不受本公开的限制。

Claims (18)

1.一种数据驱动电路,包括:
第一分压器电路,被配置为输出用于第一颜色的伽马补偿电压;
第二分压器电路,被配置为输出用于第二颜色的伽马补偿电压;
第三分压器电路,被配置为输出用于第三颜色的伽马补偿电压;
第一数模转换器(DAC),其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的输入数据,以输出第一通道的数据电压;
第二DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的输入数据,以输出第二通道的数据电压;以及
第三DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的输入数据,以输出第三通道的数据电压,
其中,一些所述通道通过多路复用器连接到显示面板的数据线,并且
所述通道中的至少一个直接连接到所述显示面板的对应数据线。
2.根据权利要求1所述的数据驱动电路,还包括:
第一输出缓冲器,处于所述第一通道中,并被配置为将所述第一DAC的输出电压输出至所述显示面板;
第二输出缓冲器,处于所述第二通道中,并被配置为将所述第二DAC的输出电压输出到所述显示面板;以及
第三输出缓冲器,处于所述第三通道中,并被配置为将所述第三DAC的输出电压输出到所述显示面板,
其中,所述多路复用器将所述第一DAC的所述输出电压传送到另一通道的输出缓冲器,并且将所述第三DAC的所述输出电压传送到另一通道的输出缓冲器。
3.一种显示装置,包括:
显示面板,包括多条数据线、用于第一颜色的多个子像素、用于第二颜色的多个子像素和用于第三颜色的多个子像素;以及
数据驱动单元,包括:第一分压器电路,被配置为输出用于所述第一颜色的伽马补偿电压;第二分压器电路,被配置为输出用于所述第二颜色的伽马补偿电压;第三分压器电路,被配置为输出用于所述第三颜色的伽马补偿电压;第一数模转换器(DAC),其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的输入数据,以输出第一通道的数据电压;第二DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的输入数据,以输出第二通道的数据电压;以及第三DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的输入数据,以输出第三通道的数据电压,
其中,用于所述第一颜色的所述子像素被从所述第一通道输出的所述数据电压充电,
用于所述第二颜色的所述子像素被从所述第二通道输出的所述数据电压充电,并且
用于所述第三颜色的所述子像素被从所述第三通道输出的所述数据电压充电。
4.根据权利要求3所述的显示装置,还包括:多路复用器,其被配置为将所述数据驱动单元的所述通道中的一些通道连接至所述显示面板的所述数据线,其中,所述数据驱动单元的所述通道中的至少一个通道直接连接至所述显示面板的对应数据线。
5.根据权利要求3所述的显示装置,其中:
所述数据驱动单元还包括:第一输出缓冲器,设置于所述第一通道中以将所述第一DAC的输出电压输出到所述显示面板;第二输出缓冲器,设置于所述第二通道中以将所述第二DAC的输出电压输出到所述显示面板;以及第三输出缓冲器,设置于所述第三通道中以将所述第三DAC的输出电压输出到所述显示面板,并且
所述多路复用器将所述第一DAC的所述输出电压传送到另一通道的输出缓冲器,并将所述第三DAC的所述输出电压传送到另一通道的输出缓冲器。
6.一种显示装置,包括:
显示面板,其包括连接到第一数据线的用于第一颜色的子像素、以及连接到第二数据线的用于第二颜色和第三颜色的子像素;
数据驱动单元,其包括:第一分压器电路,被配置为输出用于所述第一颜色的伽马补偿电压;第二分压器电路,被配置为输出用于所述第二颜色的伽马补偿电压;第三分压器电路,被配置为输出用于所述第三颜色的伽马补偿电压;第一数模转换器(DAC),其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的输入数据,以输出第一通道的数据电压;第二DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的输入数据,以输出第二通道的数据电压;以及第三DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的输入数据,以输出第三通道的数据电压;以及
多路复用器,其被配置为将所述数据驱动单元的所述通道中的一些通道连接至对应数据线,
其中,所述数据驱动单元的所述通道中的至少一个通道直接连接至对应数据线。
7.根据权利要求6所述的显示装置,其中,所述数据驱动单元的所述第一通道连接到所述第一数据线,使得在第一水平时段和第二水平时段期间从所述第一DAC输出的用于所述第一颜色的数据电压被连续施加到所述第一数据线。
8.根据权利要求7所述的显示装置,其中,所述多路复用器包括:
第一开关元件,其连接在所述第二通道和所述第二数据线之间,并且被配置为在所述第一水平时段期间响应于第一MUX信号,将从所述第二DAC输出的用于所述第二颜色的数据电压施加到所述第二数据线;以及
第二开关元件,其连接在所述第三通道和所述第二数据线之间,并且被配置为在所述第二水平时段期间响应于第二MUX信号,将从所述第三DAC输出的用于所述第三颜色的数据电压施加到所述第二数据线。
9.根据权利要求8所述的显示装置,其中:
所述第一DAC使用用于所述第一颜色的所述伽马补偿电压转换在所述第一水平时段中接收的用于第一-第一颜色的数字数据,以输出用于所述第一-第一颜色的数据电压,并且然后使用用于所述第一颜色的所述伽马补偿电压转换在所述第二水平时段中接收的用于第一-第二颜色的数字数据,以输出所述第一-第二颜色的数据电压,
所述第二DAC使用用于所述第二颜色的所述伽马补偿电压转换在所述第一水平时段中接收的用于所述第二颜色的数字数据,以输出用于所述第二颜色的所述数据电压,并且然后使用用于所述第二颜色的所述伽马补偿电压转换在所述第二水平时段中接收的非显示数字数据,以输出无效数据电压,
所述第三DAC使用用于所述第三颜色的所述伽马补偿电压转换在所述第一水平时段中接收的所述非显示数字数据,以输出用于所述第三颜色的所述数据电压,并且然后使用用于所述第三颜色的所述伽马补偿电压转换在所述第二水平时段中接收的用于所述第三颜色的数字数据,以输出所述无效数据电压,并且
所述无效数据电压的传输路径被所述多路复用器阻挡。
10.一种显示装置,包括:
显示面板,其包括连接到第一数据线的用于第一颜色的第一子像素和用于第三颜色的第一子像素,连接到第二数据线的用于第二颜色的第一子像素和第二子像素,连接到第三数据线的用于所述第三颜色的第二子像素和用于所述第一颜色的第二子像素,以及连接到第四数据线的用于所述第二颜色的第三子像素和第四子像素;
数据驱动单元,其包括:第一分压器电路,被配置为输出用于所述第一颜色的伽马补偿电压;第二分压器电路,被配置为输出用于所述第二颜色的伽马补偿电压;第三分压器电路,被配置为输出用于所述第三颜色的伽马补偿电压;第一数模转换器(DAC),其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的输入数据,以输出第一通道的数据电压;第二DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的输入数据,以输出第二通道的数据电压;第三DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的输入数据,以输出第三通道的数据电压;以及第四DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的所述输入数据,以输出第四通道的数据电压;以及
第一多路复用器和第二多路复用器,其被配置为将所述数据驱动单元的一些所述通道连接到对应数据线,
其中,所述数据驱动单元的至少一个所述通道直接连接到对应数据线。
11.根据权利要求10所述的显示装置,其中:
所述第二通道连接到所述第二数据线,使得在第一水平时段和第二水平时段期间从所述第二DAC输出的用于所述第二颜色的数据电压被连续地施加到所述第二数据线,并且
所述第四通道连接到所述第四数据线,使得在所述第一水平时段和所述第二水平时段期间从所述第四DAC输出的用于所述第二颜色的数据电压被连续地施加到所述第四数据线。
12.根据权利要求11所述的显示装置,其中:
所述第一多路复用器包括:第一开关元件,其连接在所述第一通道和所述第一数据线之间,并且被配置为在所述第一水平时段期间响应于第一MUX信号,将从所述第一DAC输出的用于所述第一颜色的数据电压施加到所述第一数据线;以及第二开关元件,其连接在所述第三通道和所述第一数据线之间,并且被配置为在所述第二水平时段期间响应于第二MUX信号,将从所述第三DAC输出的用于所述第三颜色的数据电压施加到所述第一数据线,并且
第二多路复用器包括:第三开关元件,其连接在所述第三通道和所述第三数据线之间,并且被配置为在所述第一水平时段期间响应于所述第一MUX信号,将从所述第三DAC输出的用于所述第三颜色的所述数据电压施加到所述第三数据线;以及第四开关元件,其连接在所述第一通道和所述第三数据线之间,并且被配置为在所述第二水平时段期间响应于所述第二MUX信号,将从所述第一DAC输出的用于所述第一颜色的所述数据电压施加到所述第三数据线。
13.一种显示装置,包括:
显示面板,其包括连接到第一数据线的用于第一颜色的第一子像素和用于第二颜色的第一子像素,连接到第二数据线的用于第三颜色的第一子像素和第二子像素,连接到第三数据线的用于所述第二颜色的第二子像素和用于所述第一颜色的第二子像素,以及连接到第四数据线的用于所述第三颜色的第三子像素和第四子像素;
数据驱动单元,其包括:第一分压器电路,被配置为输出用于所述第一颜色的伽马补偿电压;第二分压器电路,被配置为输出用于所述第二颜色的伽马补偿电压;第三分压器电路,被配置为输出用于所述第三颜色的伽马补偿电压;第一数模转换器(DAC),其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的输入数据,以输出第一通道的数据电压;第二DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的输入数据,以输出第二通道的数据电压;第三DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的输入数据,以输出第三通道的数据电压;第四DAC,其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的所述输入数据,以输出第四通道的数据电压;第五DAC,其连接到所述第二分压器电路,并配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的所述输入数据,以输出第五通道的数据电压;以及第六DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的所述输入数据以输出第六通道的数据电压;以及
第一多路复用器和第二多路复用器,其被配置为将所述数据驱动单元的一些所述通道连接到对应数据线,
其中,所述数据驱动单元的至少一个所述通道直接连接到对应数据线。
14.根据权利要求13所述的显示装置,其中:
所述第三通道连接到所述第二数据线,使得在第一水平时段和第二水平时段期间从所述第三DAC输出的用于所述第三颜色的数据电压被连续施加到所述第二数据线,并且
所述第六通道连接到所述第四数据线,使得在所述第一水平时段和所述第二水平时段期间从所述第六DAC输出的用于所述第三颜色的数据电压被连续地施加到所述第四数据线。
15.根据权利要求14所述的显示装置,其中:
所述第一多路复用器包括:第一开关元件,其连接在所述第一通道和所述第一数据线之间,并且被配置为在所述第一水平时段期间响应于第一MUX信号,将从所述第一DAC输出的用于所述第一颜色的数据电压施加到所述第一数据线;以及第二开关元件,其连接在所述第二通道和所述第一数据线之间,并且被配置为在所述第二水平时段期间响应于第二MUX信号,将从所述第二DAC输出的用于所述第二颜色的数据电压施加到所述第一数据线,并且
第二多路复用器包括:第三开关元件,其连接在所述第三通道和所述第三数据线之间,并且被配置为在所述第一水平时段期间响应于所述第一MUX信号,将从所述第五DAC输出的用于所述第二颜色的数据电压施加到所述第三数据线;以及第四开关元件,其连接在所述第四通道和所述第三数据线之间,并且被配置为在所述第二水平时段期间响应于所述第二MUX信号,将从所述第四DAC输出的用于所述第一颜色的所述数据电压施加到所述第三数据线。
16.一种显示装置,包括:
显示面板,其包括连接到第一数据线的用于第一颜色的第一子像素和用于第三颜色的第一子像素,连接到第二数据线的用于第二颜色的第一子像素和第二子像素,连接到第三数据线的用于所述第三颜色的第二子像素和用于所述第一颜色的第二子像素,以及连接到第四数据线的用于所述第三颜色的第三子像素和第四子像素;
数据驱动单元,其包括:第一分压器电路,被配置为输出用于所述第一颜色的伽马补偿电压;第二分压器电路,被配置为输出用于所述第二颜色的伽马补偿电压;第三分压器电路,被配置为输出用于所述第三颜色的伽马补偿电压;第一数模转换器(DAC),其连接到所述第一分压器电路,并被配置为使用用于所述第一颜色的所述伽马补偿电压来转换用于所述第一颜色的输入数据,以输出要通过第一通道和第三通道输出的数据电压;第二DAC,其连接到所述第二分压器电路,并被配置为使用用于所述第二颜色的所述伽马补偿电压来转换用于所述第二颜色的输入数据,以输出要通过第二通道输出的数据电压;第三DAC,其连接到所述第三分压器电路,并被配置为使用用于所述第三颜色的所述伽马补偿电压来转换用于所述第三颜色的输入数据,以输出要通过所述第一通道和所述第三通道输出的数据电压;以及第一多路复用器,其被配置为将所述第一DAC的输出电压供应给所述第三通道,并且将所述第三DAC的输出电压供应给所述第一通道。
17.根据权利要求16所述的显示装置,还包括第二多路复用器,所述第二多路复用器被配置为将所述数据驱动单元的至少一些所述通道连接到对应数据线。
18.根据权利要求17所述的显示装置,其中,所述第二多路复用器包括连接在所述第一通道和所述第一数据线之间的第一开关元件,连接在所述第二通道和所述第二数据线之间的第二开关元件,连接在所述第三通道和所述第三数据线之间的第三开关元件,以及连接在所述第二通道和所述第四数据线之间的第四开关元件,
其中,所述第一开关元件根据第一MUX信号的第一脉冲而接通以将所述第一DAC的输出电压供应给所述第一数据线,并且然后根据所述第一MUX信号的第二脉冲而接通以将所述第三DAC的输出电压供应给所述第一数据线,所述第一MUX信号的第二脉冲是在第二MUX信号的第一脉冲之后生成的,所述第三DAC的输出电压是通过所述第一多路复用器输入的,
其中,所述第二开关元件根据所述第一MUX信号的所述第一脉冲而接通以将所述第二DAC的输出电压供应给所述第二数据线,并且然后根据所述第一MUX信号的所述第二脉冲而接通以将所述第二DAC的所述输出电压供应给所述第二数据线,
其中,所述第三开关元件根据所述第二MUX信号的所述第一脉冲而接通以将所述第三DAC的所述输出电压供应给所述第三数据线,并且然后根据所述第二MUX信号的第二脉冲而接通以将所述第一DAC的所述输出电压供应给所述第三数据线,所述第二MUX信号的第二脉冲是在所述第一MUX信号的所述第二脉冲之后生成的,所述第一DAC的所述输出电压是通过所述第一多路复用器输入的,以及
其中,所述第四开关元件根据所述第二MUX信号的所述第一脉冲而接通以将所述第二DAC的所述输出电压供应给所述第四数据线,并且然后根据所述第二MUX信号的所述第二脉冲而接通以将所述第二DAC的所述输出电压供应给所述第四数据线。
CN202110527015.3A 2020-05-22 2021-05-14 数据驱动电路和使用该数据驱动电路的显示装置 Active CN113707098B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0061711 2020-05-22
KR1020200061711A KR20210144402A (ko) 2020-05-22 2020-05-22 데이터 구동회로와 이를 이용한 표시장치

Publications (2)

Publication Number Publication Date
CN113707098A true CN113707098A (zh) 2021-11-26
CN113707098B CN113707098B (zh) 2024-05-31

Family

ID=

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114255696A (zh) * 2021-12-16 2022-03-29 深圳市华星光电半导体显示技术有限公司 驱动电路、显示面板及显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101388670A (zh) * 2007-09-12 2009-03-18 三星电子株式会社 数模转换器和驱动数模转换器的方法
CN103137060A (zh) * 2011-11-24 2013-06-05 三星电子株式会社 减少伽马设置时间的数据驱动器驱动方法和显示驱动设备
CN106097958A (zh) * 2015-04-29 2016-11-09 乐金显示有限公司 四基色有机发光显示器及其驱动电路和驱动方法
US20170046993A1 (en) * 2015-08-10 2017-02-16 Novatek Microelectronics Corp. Display driving circuit
CN107305761A (zh) * 2016-04-25 2017-10-31 三星电子株式会社 数据驱动器、显示驱动电路和显示驱动电路的操作方法
CN107886912A (zh) * 2016-09-30 2018-04-06 乐金显示有限公司 显示装置及其驱动方法
US20180268780A1 (en) * 2017-03-14 2018-09-20 Samsung Electronics Co., Ltd. Operating method using gamma voltage corresponding to display configuration and electronic device supporting the same
CN109817141A (zh) * 2017-11-20 2019-05-28 三星电子株式会社 源极驱动电路和包括该源极驱动电路的显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101388670A (zh) * 2007-09-12 2009-03-18 三星电子株式会社 数模转换器和驱动数模转换器的方法
CN103137060A (zh) * 2011-11-24 2013-06-05 三星电子株式会社 减少伽马设置时间的数据驱动器驱动方法和显示驱动设备
CN106097958A (zh) * 2015-04-29 2016-11-09 乐金显示有限公司 四基色有机发光显示器及其驱动电路和驱动方法
US20170046993A1 (en) * 2015-08-10 2017-02-16 Novatek Microelectronics Corp. Display driving circuit
CN107305761A (zh) * 2016-04-25 2017-10-31 三星电子株式会社 数据驱动器、显示驱动电路和显示驱动电路的操作方法
CN107886912A (zh) * 2016-09-30 2018-04-06 乐金显示有限公司 显示装置及其驱动方法
US20180268780A1 (en) * 2017-03-14 2018-09-20 Samsung Electronics Co., Ltd. Operating method using gamma voltage corresponding to display configuration and electronic device supporting the same
CN109817141A (zh) * 2017-11-20 2019-05-28 三星电子株式会社 源极驱动电路和包括该源极驱动电路的显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114255696A (zh) * 2021-12-16 2022-03-29 深圳市华星光电半导体显示技术有限公司 驱动电路、显示面板及显示装置
CN114255696B (zh) * 2021-12-16 2023-05-02 深圳市华星光电半导体显示技术有限公司 驱动电路、显示面板及显示装置

Also Published As

Publication number Publication date
US20210366343A1 (en) 2021-11-25
US11423821B2 (en) 2022-08-23
KR20210144402A (ko) 2021-11-30

Similar Documents

Publication Publication Date Title
EP3422336B1 (en) Display panel and electroluminescent display using the same
US11423821B2 (en) Data driving circuit and display device using the same
US11195473B2 (en) Display device using inverted signal and driving method thereof
US11430368B2 (en) Data driving device and display device using the same
KR20220051619A (ko) 표시패널과 이를 이용한 표시장치
KR102608779B1 (ko) 표시장치와 그 구동 방법
KR102383564B1 (ko) 표시패널과 이를 이용한 전계 발광 표시장치
KR20200034477A (ko) 전계 발광 표시장치
US20230178033A1 (en) Data driving circuit and display device including the same
TWI828189B (zh) 像素電路及包含該像素電路的顯示裝置
JP2023051763A (ja) ピクセル回路および表示装置
CN115909962A (zh) 栅极驱动电路和包括该栅极驱动电路的显示装置
KR20190125008A (ko) 표시패널과 이를 이용한 전계 발광 표시장치
CN115762415A (zh) 像素电路和包括像素电路的显示装置
CN113707098B (zh) 数据驱动电路和使用该数据驱动电路的显示装置
KR20220032767A (ko) 게이트 구동 장치와 이를 이용한 표시장치
KR20190136400A (ko) 전계 발광 표시장치
US11854480B2 (en) Pixel circuit, method for driving pixel circuit and display device
KR20230009254A (ko) 게이트 구동 회로와 이를 포함한 표시장치
CN115602122A (zh) 栅极驱动电路以及包括栅极驱动电路的显示装置
KR20230009257A (ko) 픽셀 회로와 이를 포함한 표시장치
GB2611619A (en) Pixel circuit and display device including the same
CN115862549A (zh) 栅极驱动电路以及包括栅极驱动电路的显示面板
KR20230034821A (ko) 픽셀 회로와 이를 포함한 표시장치
CN115762419A (zh) 栅极驱动器以及包括栅极驱动器的显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant