CN113539317A - 存储器及存储器的读写方法 - Google Patents

存储器及存储器的读写方法 Download PDF

Info

Publication number
CN113539317A
CN113539317A CN202010299470.8A CN202010299470A CN113539317A CN 113539317 A CN113539317 A CN 113539317A CN 202010299470 A CN202010299470 A CN 202010299470A CN 113539317 A CN113539317 A CN 113539317A
Authority
CN
China
Prior art keywords
memory
source line
bit line
current
storage element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010299470.8A
Other languages
English (en)
Other versions
CN113539317B (zh
Inventor
吴保磊
吴玉雷
王晓光
平尔萱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202010299470.8A priority Critical patent/CN113539317B/zh
Priority to US17/310,385 priority patent/US11875835B2/en
Priority to PCT/CN2020/130383 priority patent/WO2021208436A1/zh
Priority to EP20931052.3A priority patent/EP4009325A4/en
Publication of CN113539317A publication Critical patent/CN113539317A/zh
Application granted granted Critical
Publication of CN113539317B publication Critical patent/CN113539317B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • G11C11/1655Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • G11C11/1657Word-line or row circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1693Timing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1697Power supply circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)

Abstract

该发明涉及一种存储器及存储器的读写方法,能够避免MRAM在使用过程中容易由于过大的写入电流而毁损或退化,并具有较大的存储器集成密度。所述存储器包括:存储单元,包括存储元件;源极线,电连接所述存储元件的第一端;所述存储器被配置为通过第一电流和第二电流改变所述存储元件的存储状态,所述第一电流流经所述存储元件,所述第二电流流经所述源极线,而不流经所述存储元件。

Description

存储器及存储器的读写方法
技术领域
本发明涉及存储器领域,具体涉及一种存储器及存储器的读写方法。
背景技术
MRAM(Magnetic Random Access Memory:磁性随机存储器)是可高速动作的非易失性的磁存储器。由于具有非易失性、随机访问、访问速度快等优点,MRAM被大量地研究。
现有技术中的MRAM至少存在以下难以克服的问题:MRAM在使用过程中容易由于过大的写入电流而毁损磁隧道结或退化,从而影响MRAM的性能和可靠性。亟需提出一种新的存储器来克服上述问题。
发明内容
本发明的目的在于提供一种存储器及存储器的读写方法,能够避免MRAM在使用过程中容易由于过大的电流而影响器件性能和可靠性,并具有较大的存储器集成密度。
为了解决上述技术问题,以下提供了一种存储器,包括:存储单元,包括存储元件;源极线,电连接所述存储元件的第一端;所述存储器被配置为通过第一电流和第二电流改变所述存储元件的存储状态,所述第一电流流经所述存储元件,所述第二电流流经所述源极线,而不流经所述存储元件。
可选的,还包括:位线;所述存储单元还包括第一选择晶体管,所述第一选择晶体管被配置为响应于第一控制信号而电连接所述存储元件的第二端与所述位线。
可选的,还包括:写入位线;第二选择晶体管,所述第二选择晶体管被配置为响应于第二控制信号而电连接所述源极线的第一端与所述写入位线。
可选的,所述第一电流在写1时从所述位线经过所述存储元件流向所述源极线,在写0时从所述源极线经过所述存储单元流向所述位线。
可选的,所述第二电流在写1时从所述源极线的第一端流向所述源极线的第二端,在写0时从所述源极线的第二端流向所述源极线的第一端。
可选的,还包括:第三选择晶体管,所述第三选择晶体管被配置为响应于第三控制信号而将一高或低电平信号传输至所述源极线的第二端。
可选的,所述存储器还被配置为在所述存储元件的第二端与所述位线电连接时,利用所述位线为所述存储元件的第二端提供高电平或低电平。
可选的,所述存储器还被配置为在所述源极线的第一端与所述写入位线电连接时,利用所述写入位线为所述源极线的第一端提供高电平或低电平。
可选的,所述存储器还被配置为给所述源极线的第二端提供高电平或低电平。
可选的,包括多个存储单元,且每个所述存储单元中的存储元件的第一端均连接至所述源极线。
可选的,所述存储器被配置为通过第三电流读取所述存储元件内存储的数据,所述第三电流从所述位线经过所述存储元件流向所述源极线的第二端。
可选的,所述位线被配置为读取时电连接至所述存储元件的第二端,并为所述存储元件的第二端提供高电平,所述源极线的第二端在读取时被配置为低电平。
可选的,所述存储元件包括磁隧道结。
可选的,所述磁隧道结包括:连接至所述源极线的自由层;设置在所述自由层上表面的非磁性隔离层;设置在所述非磁性绝缘层上表面的固定层;所述自由层的磁矩方向可变,所述固定层的磁矩方向固定;所述第一选择晶体管连接所述固定层。
为了解决上述问题,以下还提供了一种存储器的读写方法,所述存储器包括存储单元,所述存储单元包括存储元件,所述存储器被配置为通过第一电流和第二电流改变所述存储元件的存储状态,所述存储器还包括源极线,电连接所述存储元件的第一端,对所述存储器进行写操作时,包括:向所述存储器提供第一电流;向所述存储器提供第二电流;其中,所述第一电流流经所述存储元件,所述第二电流流经所述源极线,而不流经所述存储元件。
可选的,所述存储器还包括位线,能够为所述存储单元提供高电平或低电平,所述存储单元还包括第一选择晶体管,对所述存储器进行写操作时,包括以下步骤:通过第一控制信号控制所述第一选择晶体管,使所述第一选择晶体管响应于所述第一控制信号,电连接所述存储元件的第二端与所述位线。
可选的,所述存储器还包括写入位线,能够提供高电平或低电平,所述存储器还包括第二选择晶体管,对所述存储器进行写操作时,还包括以下步骤:通过第二控制信号控制所述第二选择晶体管,使所述第二选择晶体管响应于所述第二控制信号,电连接所述源极线的第一端与所述写入位线。
可选的,所述存储器还包括第三选择晶体管,对所述存储器进行写操作时,还包括以下步骤:通过第三控制信号控制所述第三选择晶体管,使所述第三选择晶体管响应于所述第三控制信号,将一高或低电平信号传输至所述源极线的第二端。
可选的,向所述存储器提供的第一电流在写1时从所述位线经过所述存储元件流向所述源极线;在写0时从所述源极线经过所述存储元件流向所述位线。
可选的,向所述存储器提供的第二电流在写1时从所述写入位线流向所述源极线的第二端;在写0时从所述源极线的第二端流向所述写入位线。
可选的,还包括对所述存储器进行读操作,包括:向所述存储器提供第三电流,所述第三电流从所述位线经过所述存储元件流向所述源极线的第二端。
本发明的存储器和存储器的读写方法通过控制所述存储器三端之间的电压关系,来控制流经所述存储器的电流,使用流经存储单元的第一电流和不流经存储单元的第二电流来实现对存储单元的存储状态的控制,避免了只使用一个经过存储单元的大电流来控制存储器件的存储状态而造成的存储器性能和可靠性的退化。并且,所述存储器和存储器的读写方法可以在同一存储单元上实现数据的读写,具有较高的集成密度以及存取速度。
附图说明
图1为本发明的一种具体实施方式中的存储器的连接结构示意图。
图2为本发明的一种具体实施方式中的存储器的连接结构示意图。
图3为本发明的一种具体实施方式中的存储器的连接结构示意图。
图4为本发明的一种具体实施方式中的存储器的连接结构示意图。
图5为本发明的一种具体实施方式中的存储器的读写操作的时序示意图。
图6为本发明的一种具体实施方式中的存储器的读写方法的步骤流程示意图。
具体实施方式
研究发现,在MRAM中,可以使用MTJ(Magnetic Tunnel Junction:磁性隧道结)元件作为存储元件。MTJ元件的基本结构具有磁性层/绝缘层/磁性层这3层,一个磁性层被称为自由层,另一个磁性层被称为固定层。另外,中间的绝缘层被称为隧道势垒层或者非磁性隔离层。
一般而言,固定层的磁矩方向(或磁化方向)固定,而自由层的磁矩方向可变,通常与固定层的磁矩方向平行或者反方向平行。在自由层和固定层的磁矩方向平行的情况下,MTJ元件处于低电阻状态,在自由层和固定层的磁矩方向反平行时,MTJ元件处于高电阻状态。MRAM通过改变MTJ元件中自由层的磁矩方向,即可实现对二进制0或者1的存储。
现有技术中使用一种基于STT(Spin Transfer Torque,自旋转移矩)原理的MRAM,即STT-MRAM,使用STT原理控制所述自由层的磁化方向。STT-MRAM的写入原理是,经由隧道势垒层从自由层向固定层或者从固定层向自由层提供写入电流,通过自旋电流使自由层的磁化方向相对固定层的磁化方向改变为平行或者反平行,从而实现对MTJ元件的写入操作。
由于STT-MRAM的写入电流需要穿过隧道势垒层,MRAM在使用过程中多次过大的写入电流可能会损伤隧道势垒层,从而影响MRAM的性能及可靠性。并且,读取STT-MRAM中的数据时也需产生穿过MTJ元件的读取电流,在隧道势垒层受到损伤的情形下,读取电流可能增大,由于STT效应的存在,可能会出现误写入操作(自由层被误磁化)。
现有技术中还使用一种基于SHE(Spin Hall Effect,自旋霍尔效应)原理的MRAM,即SHE-MRAM来获取相对高的读写次数,但是,该SHE-MRAM必须基于三端器件的设计,存在存储密度不高的问题。
以下结合附图和具体实施方式对本发明提出的一种存储器及存储器的读写方法作进一步详细说明。
请参阅图1、图2和图4,其中图1为本发明的一种具体实施方式中的存储器的连接结构示意图,图2为本发明的一种具体实施方式中的存储器的连接结构示意图,图4为本发明的一种具体实施方式中的存储器的连接结构示意图。
在图1、图2和图4所示的具体实施方式中,提供了一种存储器,包括:存储单元,包括存储元件101;源极线(source line)204,电连接所述存储元件101的第一端211;所述存储器被配置为通过第一电流Iwrite1和第二电流Iwrite2改变所述存储元件101的存储状态,所述第一电流Iwrite1流经所述存储元件101,所述第二电流Iwrite2流经所述源极线204,而不流经所述存储元件101。
在图1、图2和图4所示的具体实施方式中,所述存储器能够在同一个存储元件101上实现数据的读写,具有较高的存储器集成密度,以及较快的存取速度。
在该具体实施方式中,由于同时使用第一电流Iwrite1和第二电流Iwrite2来控制写1和写0,并且第二电流Iwrite2不经过所述存储元件101,减小写操作时流经所述存储元件101的电流,保证在写入时穿过所述存储元件101的电流不至于过大,保证存储器的长期可靠性。
在一种具体实施方式中,写1时所述存储元件101的第二端207被配置为高电平,所述源极线204的第一端205被配置为高电平,所述源极线204的第二端206被配置为低电平,存储器中的电流状况与第一电流Iwrite1和第二电流Iwrite2的写1状态对应;写0时,所述存储元件101的第二端被配置为低电平,所述源极线204的第一端205被配置为低电平,所述源极线204的第二端206被配置为高电平,存储器中的电流状况与第一电流Iwrite1和第二电流Iwrite2的写0状态对应。
在一种具体实施方式中,所述源极线204由导电材料制备而成,比如金属铂、钽等金属,Bi2Se3等拓扑绝缘体,以及半金属材料MoTe2和硫族化物材料BixTe1-x,也可以是前述材料的组合。本领域技术人员应当清楚可以根据需要选择制备所述源极线204的材料。
在一种具体实施方式中,所述源极线204与所述存储元件101的第一端211的连接可以是直接连接,也可以是通过其他的接触结构来实现的连接。本领域技术人员应当清楚可以根据需要选择所述源极线204与所述存储元件101的第一端211的连接方式。
在一种具体实施方式中,所述存储器还包括:位线(Bit line)103,需要注意的是,位线103在图2、图3、图5中标注为BL;所述存储单元还包括第一选择晶体管209,所述第一选择晶体管209被配置为响应于第一控制信号而电连接所述存储元件101的第二端207与所述位线103,所述第一控制信号可为字线信号(word line),在图2、图3及图5中被标注为WL。
在一种具体实施方式中,所述存储器还被配置为在所述存储元件101的第二端207与所述位线103电连接时,利用所述位线103为所述存储元件101的第二端207提供高电平或低电平。因此,所述第一选择晶体管209可以作为存储元件101的第二端207与高电平或低电平之间的开关。
在一种具体实施方式中,所述第一选择晶体管209的栅极连接所述第一控制信号。在一种具体实施方式中,所述第一选择晶体管209为NMOS管。在另一种具体实施方式中,所述第一选择晶体管209也可为PMOS管、CMOS开关等,本领域技术人员可根据需要自行选择。
在一种具体实施方式中,所述第一选择晶体管209被配置为在写入状态时响应所述第一控制信号,电连接所述存储元件101的第二端207与所述位线103,且所述位线103被配置为写1时为所述存储元件101的第二端207提供高电平,写0时为所述存储元件101的第二端207提供低电平。
在一种具体实施方式中,所述存储器还包括:写入位线102,需要注意的是,写入位线102在图2、图3、图5中被标注为WBL;第二选择晶体管208,所述第二选择晶体管208被配置为响应于第二控制信号而电连接所述源极线204的第一端205与所述写入位线102,所述第二控制信号可为写字线信号(Write word line),在图2、图3及图5中被标注为WWL。
在一种具体实施方式中,所述存储器还被配置为在所述源极线204的第一端205与所述写入位线102电连接时,利用所述写入位线102为所述源极线204的第一端205提供高电平或低电平。
在一种具体实施方式中,所述第二选择晶体管208的栅极连接所述第二控制信号。在一种具体实施方式中,所述第二选择晶体管208为NMOS管。在另一种具体实施方式中,所述第二选择晶体管208为PMOS管、CMOS开关等,本领域技术人员可根据需要自行选择。
在一种具体实施方式中,所述第二选择晶体管208被配置为在写入状态时响应于所述第二控制信号,电连接所述源极线204的第一端205与所述写入位线102,且所述写入位线102被配置为写1时为所述源极线204的第一端205提供高电平,写0时为所述源极线204的第一端205提供低电平。
请参阅图3,在一种具体实施方式中,所述存储器还包括:第三选择晶体管210,所述第三选择晶体管210被配置为响应于第三控制信号而将一高电平或低电平信号传输至所述源极线204的第二端206,所述第三控制信号在图3中被标注为WSL。
如图3所示,所述第三选择晶体管210的栅极连接所述第三控制信号。在一种具体实施方式中,所述第三选择晶体管210为NMOS管。在另一种具体实施方式中,所述第三选择晶体管210为PMOS管、CMOS开关等,本领域技术人员可根据需要自行选择。
在一种具体实施方式中,所述第三选择晶体管210被配置为在写入状态时响应于所述第三控制信号,在写1时将低电平传输至所述源极线204的第二端206,在写0时将高电平传输至所述源极线204的第二端206。
在一种其他的具体实施方式中,也可以不设置所述第三选择晶体管210,而是直接给所述源极线204的第二端提供高电平或者低电平,参阅图2。
在一种具体实施方式中,所述第一电流Iwrite1在写1时从所述位线经过所述存储元件流向所述源极线204,即从所述存储元件101的第二端207流向源极线204的第二端206,在写0时从所述源极线204经过所述存储单元流向所述位线,即从所述源极线204的第二端206流向所述存储元件101的第二端207。所述第二电流Iwrite2在写1时从所述源极线204的第一端205流向所述源极线204的第二端206,在写0时从所述源极线204的第二端206流向所述源极线204的第一端205。
在一种具体实施方式中,所述存储器被配置为通过第三电流Iread读取所述存储元件101内存储的数据,所述第三电流Iread从所述位线103经过所述存储元件101流向所述源极线204的第二端206。所述存储器被配置为读取时为所述存储元件101的第二端207提供高电平,为所述源极线204的第二端206提供低电平。存储元件101的第二端207与源极线204的第二端206之间具有电压差,存在电流,电流方向为从所述存储元件101的第二端207,流向所述源极线204的第二端206。
需要注意的是,在读取时,所述写入位线102被配置为不与所述源极线204的第一端205电连接。这可以通过控制所述第二控制信号为低电平来实现。在这种情况下,所述第二选择晶体管208关断,无论写入位线102处于高电平还是低电平,都无法对存储器内的第三电流Iread造成影响。
在图3所示的具体实施方式中,所述位线103与存储元件101的第二端207之间、写入位线102与源极线204的第一端205之间、所述源极线204的第二端206与一高或低电平信号之间都设置有选择晶体管,通过关断所述第一选择晶体管209、第二选择晶体管208与第三选择晶体管210,可以使所述存储器处在一个等待状态。该等待状态下,该存储器内不存在任何电流。
需要注意的是,本发明所称高电平、低电平均为相对的概念,不限定高电平的具体电压值,也不限定低电平的具体电压值,并且也并不限定本发明中所有高电平均相等,例如所述位线103上的高电平与所述写入位线102上的高电平可以为不同电压,也不限定相同位置在不同阶段的高电平相等,例如所述位线103在写1状态和读取状态时所施加的高电平可以为不同电压值。本领域内技术人员应该理解,根据工艺结点、速度要求、可靠性要求等可自行设置相应高电平和低电平的值。
请参阅图5,为本发明的一种具体实施方式中的存储器的读写操作的时序示意图,在图5所示的具体实施方式中,SL代表所述源极线204的第二端206的电压变化。另外在图5中没有设置第三选择晶体管210,因此不存在第三控制信号,但本领域技术人员应可以根据上述文字描述毫无疑义地得到设置有第三选择晶体管210的操作时序。在该具体实施方式中,所述第一选择晶体管209和第二选择晶体管208都为NMOS管。
在图5中,写1时,所述第一控制信号、第二控制信号均为高电平,所述第一选择晶体管209、第二选择晶体管208均导通,所述位线103为所述存储元件101的第二端207提供高电平,所述写入位线102为所述源极线204的第一端205提供高电平。所述源极线204的第二端206为低电平。此时,存在从存储元件101的第二端207流向所述源极线204的第二端206的第一电流Iwrite1,也存在从源极线204的第一端205流向所述源极线204的第二端206的第二电流Iwrite2。
在图5中,写0时,所述第一控制信号、第二控制信号仍为高电平,所述第一选择晶体管209、第二选择晶体管208仍导通,所述位线103为所述存储元件101的第二端207提供低电平,所述写入位线102为所述源极线204的第一端205提供低电平。所述源极线204的第二端206为高电平。此时,存在从所述源极线204的第二端流向所述存储元件101的第二端207的第一电流Iwrite1,也存在从所述源极线204的第二端流向所述源极线204的第一端205的第二电流Iwrite2。
在图5中,读取时,所述第一控制信号仍为高电平,所述第二控制信号为低电平,此时,所述第一选择晶体管209开启,第二选择晶体管208关断,所述源极线204的第二端206连接到低电平。此时,通过检测从所述存储元件101的第二端207流向所述源极线204的第二端206的第三电流Iread的大小即可得到所述存储元件101的存储状态。
在图5所示的具体实施方式中,存在所述等待状态。在所述等待状态下,所述第一控制信号、第二控制信号均为低电平,使得所述第一选择晶体管209和第二选择晶体管208都关断,所述源极线204的第二端206处于低电平,整个存储器的三个端口之间没有电压差,所述存储器内无电流流动。在图3所示的具有第三选择晶体管210的具体实施方式中,控制所述第三选择晶体管210的第三控制信号也处于低电平,所述第三选择晶体管210也关断。
在一种具体实施方式中,所述存储元件101包括磁隧道结。在一种具体实施方式中,所述磁隧道结包括:连接至所述源极线204的自由层203;设置在所述自由层203上表面的非磁性隔离层202;设置在所述非磁性绝缘层上表面的固定层201;所述自由层203的磁矩方向可变,所述固定层201的磁矩方向固定;所述第一选择晶体管209连接所述固定层201。本领域内技术人员应当理解,所述自由层203和所述固定层201也可调换位置,可根据需要自行设置。
在一种具体实施方式中,所述非磁性隔离层202包括非磁性绝缘层或非磁性金属层中的至少一种。实际上,可以根据需要设置所述非磁性隔离层202的具体结构。
在图2、图3所示的具体实施方式中,在写1时,电流方向为从所述存储元件101的第二端207流向所述存储元件101的第一端211,所述自由层203的磁矩方向为第一方向;在写0时,电流方向为从所述存储元件101的第一端流向所述存储元件101的第二端207,所述自由层203的磁矩方向为第二方向。由于所述自由层203的磁矩方向发生变化时,所述磁隧道结的电阻不同,因此,在读取所述存储元件101中存储的数据时,可根据两种情况下电阻不同的特点来进行读取。
在图1至图5所示的具体实施方式中,同时使用流经存储元件101的第一电流Iwrite1和不流经所述存储元件101的第二电流Iwrite2来改变所述存储元件101的存储状态,避免仅使用STT电流进行写入时电流过大的问题,即避免了使用大电流直接作用到存储元件101造成的所述存储元件101的毁损或退化,从而避免其对存储器性能和可靠性的影响。
请看图2和图3,所述存储器包括多个存储单元,且每个所述存储单元中的存储元件101的第一端均连接至所述源极线204。这种共用源极线的结构可增加存储密度。在该具体实施方式中,所述存储器内包含的存储单元越多,所述存储器能够存储的数据越多,存储器的容量也越大。
在一种具体实施方式中,所述多个存储单元构成阵列,每一行存储单元设置到一根源极线204,每一行存储单元连接到的位线103相互连接,每一列存储单元的第一选择晶体管209连接到同一控制线。在对某个存储单元进行读写控制时,可通过对阵列中某一源极线204、某一控制线、某一位线103等的控制来实现。
请看图1至图6,其中图6为一种存储器的读写方法的步骤流程示意图。在该具体实施方式中,所述存储器包括存储单元,所述存储单元包括存储元件101,所述存储器被配置为通过第一电流Iwrite1和第二电流Iwrite2改变所述存储元件101的存储状态,所述存储器还包括源极线204,电连接所述存储元件101的第一端211,对所述存储器进行写操作时,包括:S61向所述存储器提供第一电流Iwrite1;S62向所述存储器提供第二电流Iwrite2;其中,所述第一电流Iwrite1流经所述存储元件101,所述第二电流Iwrite2流经所述源极线204,而不流经所述存储元件101。
在图1、图2和图4所示的具体实施方式中,所述存储器能够在同一个存储元件101上实现数据的读写,具有较高的存储器集成密度,以及较快的存取速度。
在一种具体实施方式中,所述存储器还包括:位线103;所述存储单元还包括第一选择晶体管209,所述第一选择晶体管209被配置为响应于第一控制信号而电连接所述存储元件101的第二端207与所述位线103。所述存储器还被配置为在所述存储元件101的第二端207与所述位线103电连接时,利用所述位线103为所述存储元件101的第二端207提供高电平或低电平。
在一种具体实施方式中,所述第一选择晶体管209被配置为在写入状态时响应所述第一控制信号,电连接所述存储元件101的第二端207与所述位线103。
在一种具体实施方式中,所述存储器还包括:写入位线102;第二选择晶体管208,所述第二选择晶体管208被配置为响应于第二控制信号而电连接所述源极线204的第一端205与所述写入位线102。所述写入位线102与所述源极线204的第一端205的控制也受所述第二选择晶体管208的通断控制。所述存储器还被配置为在所述源极线204的第一端205与所述写入位线102电连接时,利用所述写入位线102为所述源极线204的第一端205提供高电平或低电平。
在一种具体实施方式中,所述存储器还包括:第三选择晶体管210,所述第三选择晶体管210被配置为响应于第三控制信号将一高或低电平传输至所述源极线204的第二端。
在一种具体实施方式中,向所述存储器提供第一电流Iwrite1在写1时从所述位线103经过所述存储元件101流向所述源极线204;在写0时从所述源极线204经过所述存储单元流向所述位线103。此处可以参考图2、3中的电流。
在一种具体实施方式中,向所述存储器提供的第二电流Iwrite2在写1时从所述写入位线102流向所述源极线204的第二端;在写0时从所述源极线204的第二端流向所述写入位线102。此处可以参考图2、3中的电流。
在该具体实施方式中,所述第一电流Iwrite1和第二电流Iwrite2的产生,是通过控制所述存储器三端的电压,使存储元件101的第二端207、源极线204的第一端205和源极线204的第二端206之间具有电压差来实现的。需要使电流方向从存储元件101的第二端207流向源极线204的第二端206,或从源极线204的第二端206流向存储元件101的第二端207时,只需控制存储元件101的第二端207的电压高于源极线204的第二端206的电压,或源极线204的第二端206的电压高于存储元件101的第二端207的电压即可。需要使电流方向从源极线204的第一端205流向源极线204的第二端206,或从源极线204的第二端206流向源极线204的第一端205时,只需要控制源极线204的第一端205电压高于第二端206的电压,或源极线204的第二端206电压高于第一端205的电压即可实现。
需要注意的是,上述第一电流Iwrite1和第二电流Iwrite2是通过电流的路径来分类的。实际上也可以按照写1和写0两种状态来进行电流的分类。
在该具体实施方式中,由于同时使用第一电流Iwrite1和第二电流Iwrite2来控制写1和写0,并且第二电流Iwrite2不经过所述存储元件101,减小写操作时流经所述存储元件101的电流,保证在写入时穿过所述存储元件101的电流不至于过大,保证存储器的长期可靠性。
在一种具体实施方式中,所述读写方法中的读操作包括以下步骤:向所述存储器提供第三电流Iread,所述第三电流Iread从所述位线103经过所述存储元件101流向所述源极线204的第二端,通过检测第三电流Iread的大小来得到所述存储元件101的存储状态。
在一种具体实施方式中,所述存储元件101包括磁隧道结。所述磁隧道结随自由层203的磁矩方向的变化,而具有不同的电阻,并且,由于所述存储元件101存1或存0时,对应至所述自由层203不同的磁矩方向,因此在通过第三电流Iread读取所述存储元件101内存储的数据时,可结合所述存储元件101的电阻来读取所述存储元件101内存储的数据。
在一种具体实施方式中,可以使用图5中的时序来表示所述存储器的三端在读写过程中的电平变化。其中,SL代表所述源极线204的第二端206的电压变化。在图5中,写1时,所述第一控制信号、第二控制信号均为高电平,所述第一选择晶体管209、第二选择晶体管208均导通,所述位线103为所述存储元件101的第二端207提供高电平,所述写入位线102为所述源极线204的第一端205提供高电平。所述源极线204的第二端206为低电平。此时,存在从存储元件101的第二端207流向所述源极线204的第二端206的第一电流Iwrite1,也存在从源极线204的第一端205流向所述源极线204的第二端的第二电流Iwrite2。
在图5中,写0时,所述第一控制信号、第二控制信号仍为高电平,所述第一选择晶体管209、第二选择晶体管208仍导通,所述位线103为所述存储元件101的第二端207提供低电平,所述写入位线102为所述源极线204的第一端205提供低电平。所述源极线204的第二端206为高电平。此时,存在从所述源极线204的第二端206流向所述存储元件101的第二端207的第一电流Iwrite1,也存在从所述源极线204的第二端206流向所述源极线204的第一端205的第二电流Iwrite2。
在图5中,读取时,所述第一控制信号仍为高电平,所述第二控制信号为低电平,此时,所述第一选择晶体管209开启,第二选择晶体管208关断,所述源极线204的第二端206为低电平。此时,从所述存储元件101的第二端207流向所述源极线204的第二端206的第三电流Iread得以产生,通过检测第三电流Iread的大小即可得到存储元件101的存储状态。
在图5所示的具体实施方式中,还存在等待状态(Standby)。在所述等待状态下,所述第一控制信号、第二控制信号均为低电平,使得所述第一选择晶体管209和第二选择晶体管208都关断,所述源极线204的第二端206始终处于低电平,整个存储器的三个端口之间没有电压差,所述存储器内无电流流动。在图3所示的具有第三选择晶体管210的具体实施方式中,控制所述第三选择晶体管210的第三控制信号也处于低电平,所述第三选择晶体管210也关断。
在上述存储器的读写方法的具体实施方式中,由于同时使用流经存储元件101的第一电流Iwrite1和不流经所述存储元件101的第二电流Iwrite2来对所述存储元件进行写操作,避免仅使用STT电流进行写入时电流过大的问题,即避免了使用大电流直接作用到存储元件101造成的所述存储元件101的毁损或退化,从而避免其对存储器性能和可靠性的影响。虽然本发明的实施例是通过第一电流Iwrite1和第二电流Iwrite2来进行写操作,但本领域内技术人员应当理解,基于相同原理,亦可利用第一电流Iwrite1和第二电流Iwrite2来进行擦除操作等其他改变存储状态的操作。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (21)

1.一种存储器,其特征在于,包括:
存储单元,包括存储元件;
源极线,电连接所述存储元件的第一端;
所述存储器被配置为通过第一电流和第二电流改变所述存储元件的存储状态,所述第一电流流经所述存储元件,所述第二电流流经所述源极线,而不流经所述存储元件。
2.根据权利要求1所述的存储器,其特征在于,还包括:
位线;
所述存储单元还包括第一选择晶体管,所述第一选择晶体管被配置为响应于第一控制信号而电连接所述存储元件的第二端与所述位线。
3.根据权利要求2所述的存储器,其特征在于,还包括:
写入位线;
第二选择晶体管,所述第二选择晶体管被配置为响应于第二控制信号而电连接所述源极线的第一端与所述写入位线。
4.根据权利要求2所述的存储器,其特征在于,所述第一电流在写1时从所述位线经过所述存储元件流向所述源极线,在写0时从所述源极线经过所述存储单元流向所述位线。
5.根据权利要求3所述的存储器,其特征在于,所述第二电流在写1时从所述源极线的第一端流向所述源极线的第二端,在写0时从所述源极线的第二端流向所述源极线的第一端。
6.根据权利要求1所述的存储器,其特征在于,还包括:
第三选择晶体管,所述第三选择晶体管被配置为响应于第三控制信号而将一高或低电平信号传输至所述源极线的第二端。
7.根据权利要求2所述的存储器,其特征在于,所述存储器还被配置为在所述存储元件的第二端与所述位线电连接时,利用所述位线为所述存储元件的第二端提供高电平或低电平。
8.根据权利要求3所述的存储器,其特征在于,所述存储器还被配置为在所述源极线的第一端与所述写入位线电连接时,利用所述写入位线为所述源极线的第一端提供高电平或低电平。
9.根据权利要3所述的存储器,其特征在于,所述存储器还被配置为给所述源极线的第二端提供高电平或低电平。
10.根据权利要求1所述的存储器,其特征在于,包括多个存储单元,且每个所述存储单元中的存储元件的第一端均连接至所述源极线。
11.根据权利要求2所述的存储器,其特征在于,所述存储器被配置为通过第三电流读取所述存储元件内存储的数据,所述第三电流从所述位线经过所述存储元件流向所述源极线的第二端。
12.根据权利要求11所述的存储器,其特征在于,所述位线被配置为读取时电连接至所述存储元件的第二端,并为所述存储元件的第二端提供高电平,所述源极线的第二端在读取时被配置为低电平。
13.根据权利要求1所述的存储器,其特征在于,所述存储元件包括磁隧道结。
14.根据权利要求13所述的存储器,其特征在于,所述磁隧道结包括:
连接至所述源极线的自由层;
设置在所述自由层上表面的非磁性隔离层;
设置在所述非磁性绝缘层上表面的固定层;
所述自由层的磁矩方向可变,所述固定层的磁矩方向固定;
所述第一选择晶体管连接所述固定层。
15.一种存储器的读写方法,其特征在于,所述存储器包括存储单元,所述存储单元包括存储元件,所述存储器被配置为通过第一电流和第二电流改变所述存储元件的存储状态,所述存储器还包括源极线,电连接所述存储元件的第一端,对所述存储器进行写操作时,包括:
向所述存储器提供第一电流;
向所述存储器提供第二电流;
其中,所述第一电流流经所述存储元件,所述第二电流流经所述源极线,而不流经所述存储元件。
16.根据权利要求15所述的读写方法,其特征在于,所述存储器还包括位线,能够为所述存储单元提供高电平或低电平,所述存储单元还包括第一选择晶体管,对所述存储器进行写操作时,包括以下步骤:
通过第一控制信号控制所述第一选择晶体管,使所述第一选择晶体管响应于所述第一控制信号,电连接所述存储元件的第二端与所述位线。
17.根据权利要求15所述的读写方法,其特征在于,所述存储器还包括写入位线,能够提供高电平或低电平,所述存储器还包括第二选择晶体管,对所述存储器进行写操作时,还包括以下步骤:
通过第二控制信号控制所述第二选择晶体管,使所述第二选择晶体管响应于所述第二控制信号,电连接所述源极线的第一端与所述写入位线。
18.根据权利要求15所述的读写方法,其特征在于,所述存储器还包括第三选择晶体管,对所述存储器进行写操作时,还包括以下步骤:
通过第三控制信号控制所述第三选择晶体管,使所述第三选择晶体管响应于所述第三控制信号,将一高或低电平信号传输至所述源极线的第二端。
19.根据权利要求16所述的读写方法,其特征在于,向所述存储器提供的第一电流在写1时从所述位线经过所述存储元件流向所述源极线;在写0时从所述源极线经过所述存储元件流向所述位线。
20.根据权利要求17所述的读写方法,其特征在于,向所述存储器提供的第二电流在写1时从所述写入位线流向所述源极线的第二端;在写0时从所述源极线的第二端流向所述写入位线。
21.根据权利要求16所述的读写方法,其特征在于,还包括对所述存储器进行读操作,包括:
向所述存储器提供第三电流,所述第三电流从所述位线经过所述存储元件流向所述源极线的第二端。
CN202010299470.8A 2020-04-16 2020-04-16 存储器及存储器的读写方法 Active CN113539317B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202010299470.8A CN113539317B (zh) 2020-04-16 2020-04-16 存储器及存储器的读写方法
US17/310,385 US11875835B2 (en) 2020-04-16 2020-11-20 Memory and read and write methods of memory
PCT/CN2020/130383 WO2021208436A1 (zh) 2020-04-16 2020-11-20 存储器及存储器的读写方法
EP20931052.3A EP4009325A4 (en) 2020-04-16 2020-11-20 STORAGE AND READING/WRITE METHODS FOR STORAGE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010299470.8A CN113539317B (zh) 2020-04-16 2020-04-16 存储器及存储器的读写方法

Publications (2)

Publication Number Publication Date
CN113539317A true CN113539317A (zh) 2021-10-22
CN113539317B CN113539317B (zh) 2023-12-08

Family

ID=78083767

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010299470.8A Active CN113539317B (zh) 2020-04-16 2020-04-16 存储器及存储器的读写方法

Country Status (4)

Country Link
US (1) US11875835B2 (zh)
EP (1) EP4009325A4 (zh)
CN (1) CN113539317B (zh)
WO (1) WO2021208436A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107689239A (zh) * 2016-08-05 2018-02-13 株式会社东芝 非易失性存储器
CN108470574A (zh) * 2017-02-23 2018-08-31 桑迪士克科技有限责任公司 自旋累积扭矩磁阻随机存取存储器
CN108538328A (zh) * 2018-03-07 2018-09-14 北京航空航天大学 一种磁性存储器的数据写入方法
US10460785B1 (en) * 2018-06-19 2019-10-29 Qualcomm Incorporated Parallel write scheme utilizing spin hall effect-assisted spin transfer torque random access memory
US10600465B1 (en) * 2018-12-17 2020-03-24 Spin Memory, Inc. Spin-orbit torque (SOT) magnetic memory with voltage or current assisted switching

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6451625B1 (en) 2001-01-13 2002-09-17 Siliconware Precision Industries, Co., Ltd. Method of fabricating a flip-chip ball-grid-array package with molded underfill
US8611141B2 (en) * 2011-09-21 2013-12-17 Crocus Technology Inc. Magnetic random access memory devices including heating straps
US9076537B2 (en) * 2012-08-26 2015-07-07 Samsung Electronics Co., Ltd. Method and system for providing a magnetic tunneling junction using spin-orbit interaction based switching and memories utilizing the magnetic tunneling junction
WO2017034563A1 (en) 2015-08-26 2017-03-02 Intel IP Corporation Dual pulse spin hall memory with perpendicular magnetic elements
JP6178451B1 (ja) 2016-03-16 2017-08-09 株式会社東芝 メモリセルおよび磁気メモリ

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107689239A (zh) * 2016-08-05 2018-02-13 株式会社东芝 非易失性存储器
CN108470574A (zh) * 2017-02-23 2018-08-31 桑迪士克科技有限责任公司 自旋累积扭矩磁阻随机存取存储器
CN108538328A (zh) * 2018-03-07 2018-09-14 北京航空航天大学 一种磁性存储器的数据写入方法
US10460785B1 (en) * 2018-06-19 2019-10-29 Qualcomm Incorporated Parallel write scheme utilizing spin hall effect-assisted spin transfer torque random access memory
US10600465B1 (en) * 2018-12-17 2020-03-24 Spin Memory, Inc. Spin-orbit torque (SOT) magnetic memory with voltage or current assisted switching

Also Published As

Publication number Publication date
EP4009325A4 (en) 2022-11-23
US20220319565A1 (en) 2022-10-06
WO2021208436A1 (zh) 2021-10-21
EP4009325A1 (en) 2022-06-08
US11875835B2 (en) 2024-01-16
CN113539317B (zh) 2023-12-08

Similar Documents

Publication Publication Date Title
USRE46920E1 (en) Semiconductor memory device with variable resistance element
US7499303B2 (en) Binary and ternary non-volatile CAM
US8040718B2 (en) Semiconductor memory device
EP3591653B1 (en) Compact magnetic storage memory cell
KR101308599B1 (ko) 비-피닝된 레퍼런스층 및 비-방향성 기록 전류를 갖는 스핀-토크 비트 셀
US8077501B2 (en) Differential read and write architecture
JP2007115956A (ja) 半導体記憶装置
KR20100119426A (ko) 반도체 메모리 장치
US20080094874A1 (en) Multiple-read resistance-variable memory cell structure and method of sensing a resistance thereof
US10896709B2 (en) Integrated circuit memory device and method of operating same
KR102455151B1 (ko) 자기 저항 랜덤 액세스 메모리 내에서 자기-참조 읽기를 수행하는 방법 및 장치
TW202240578A (zh) 用於stt-mram之中點感測參考產生
US20130215660A1 (en) Variable resistance memory device having equal resistances between signal paths regardless of location of memory cells within the memory array
US12035539B2 (en) Magnetic memory and reading/writing method thereof
CN113539317B (zh) 存储器及存储器的读写方法
KR101077426B1 (ko) 반도체 메모리 장치
WO2017154382A1 (ja) 記憶装置、情報処理装置、および、記憶装置の制御方法
US10056128B2 (en) Semiconductor storage device
US20230073548A1 (en) Memory device
US20240087629A1 (en) Forming method of memory device
KR101019895B1 (ko) 반도체 메모리 어레이 및 이를 포함하는 반도체 메모리 소자
CN114694703A (zh) 磁性存储器及其读写方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant