CN1134081A - 图象叠加装置 - Google Patents
图象叠加装置 Download PDFInfo
- Publication number
- CN1134081A CN1134081A CN95120855A CN95120855A CN1134081A CN 1134081 A CN1134081 A CN 1134081A CN 95120855 A CN95120855 A CN 95120855A CN 95120855 A CN95120855 A CN 95120855A CN 1134081 A CN1134081 A CN 1134081A
- Authority
- CN
- China
- Prior art keywords
- signal
- effect
- data
- clock
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/641—Multi-purpose receivers, e.g. for auxiliary information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/44504—Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Graphics (AREA)
- Television Signal Processing For Recording (AREA)
- Controls And Circuits For Display Device (AREA)
- Studio Circuits (AREA)
Abstract
本发明所提出的外同步图象叠加装置包括:一个从外全电视信号分离出外复合同步信号的同步分离器,一个产生与外同步信号同步的时钟信号的时钟信号产生器,一个按外复合同步信号产生内复合同步信号和重放地址信号的同步信号产生器,一个按地址信号读写数字图象数据的图象存储器,以及一个形成内全电视信号后与外全电视信号叠加输出的叠加部。这种装置由于将数字图象信号同步与外模拟图象信号叠加,因此可提供不失真的高屏幕质量。
Description
本发明涉及图象叠加装置。具体地说,本发明开发了一种将数字图象信号与外部图象信号同步叠加的图象叠加装置。
在诸如电视伴唱设备那样的图象叠加装置中,在产生音乐伴奏信号的同时,将歌词叠加到图象信号上,也就是叠加到背景屏幕上。在这种装置中,为了便于选择背景屏幕,可以选择或者是预先录在记录媒体上的数字图象信息,或者是由外部视象源提供的图象信息来作为背景屏幕。要进行这样选择,必需使各图象信号同步和电平匹配。此外,在将外部模拟图象信号和从数字图象数据恢复的图象信号叠加的过程中,如果同步不正确,屏幕上的图象就会失真。
本发明的目的是提出一种解决原有技术中存在的一些问题的图象叠加装置。
为了达到这个目的,本发明所提出的图象叠加装置包括:一个用来从外部的全电视信号中分离出外复合同步信号的同步分离器;一个按照分离的外复合同步信号的水平同步信号与内水平同步信号之间的相位差调整时钟信号的频率使之与外同步信号同步、产生经调整的时钟信号的时钟信号产生器;一个通过输入时钟信号产生器产生的时钟信号产生内复合同步信号和重放地址的同步信号产生器;一个按照同步信号产生器产生的重放地址信号读能存储的数字图象信息和按照写地址信号写数字图象信息的图象存储部;以及一个将从图象存储器读出的数字图象信息恢复为RGB信号、将内复合同步信号和所恢复的RGB信号编码成彩色电视信号、将形成的彩色电视信号与外全电视信号叠加从而输出图象信号的叠加部。
本发明的以上目的和优点通过下面结合附图对本发明的优选实施例进行详细说明就会更加清楚。在这些附图中:
图1为本发明所提出的图象叠加装置的方框图;
图2为图1中的时钟信号产生器的详细电路图;
图3为图1中的同步信号产生器的详细电路图;
图4为图3所示电路中各部分的波形图;
图5为图1中的图象存储器的详细电路图;
图6为说明图5所示电路工作情况的波形图;以及
图7为图1中的图象叠加部的详细电路图。
图1示出了本发明所提出的图象叠加装置的方框图。
如图1所示,这个图象叠加装置包括:从外部全电视信号中分离出外复合同步信号(ECsync)的同步分离器10,按照内水平同步信号与分离的外复合同步信号(ECsync)的水平同步信号之间的相位差调整时钟信号(CLK)的频率使之与外复合同步信号同步、产生经调整的时钟信号的时钟信号产生器20,通过接收时钟信号产生器20产生的时钟信号产生内复合同步信号(SYNC)和重放地址信号(XYA)的同步信号产生器30,按照同步信号产生器30的地址信号(XYA)读所存储的数字图象信息和按照写地址信号(ADD)将数字图象信号写入存储器的图象存储部40,以及通过将从图象存储部40读出的数字图象信息恢复为RGB信号、将内复合同步信号和所恢复的RGB信号编码成电视信号后与外全电视信号叠加从而输出图象信号的叠加部50。
图2示出了图1中的时钟信号产生器20的电路。由图可见,时钟信号产生器20包括:水平同步分离器102、相位差检测器104、选通器106、分频器108、信号选择器110、第一振荡器112、第二振荡器114、以及同步检测器116。
水平同步分离器102通过倒相器(G1)将外复合同步信号(ECsync)加到由电阻(R1)和电容(C1)构成的微分电路上,消除垂直同步信号,因此只有外水平同步信号(EHSY)通过倒相器(G2)输出。
水平同步分离器102输出的外水平同步信号(EHSY)加到相位差检测器104内第一触发器104a的时钟口,+5伏的电源电压加到数据输入端和置位口,而第二角发器104b的Q输出端加到复位口。内水平同步信号(IHSY)加到第二触发器104b的时钟口,数据输入端接地,电源电压加到置位口,而第一触发器104a的Q输出端加到复位口。第一触发器104a的Q输出端提供了外水平同步信号(EHSY)与内水平同步信号(IHSY)之间的相位差检测信号(PD)。
在同步检测器116中,触发输入端(A)接收外复合同步信号(ECsync)的单稳多谐振荡器116a的Q和
Q输出分别用作信号选择器110的两个开关控制信号,而
Q输出还用作选通器106的控制信号。电阻(R2)和电容(C2)用来设置单稳多谐振荡器116a的时间。因此,在加外复合同步信号(ECsync)的情况下,触发脉冲速续加到触发器输入端,Q输出保持高电平,而
Q输出保持低电平。如果没有外复合同步信号(ECsync)输入,则Q输出将在高电平上保持一段由电阻R2和电容C2的时常数RC确定的时间后再转为低电平。因此,如果外复合同步信号(ECsync)加上,则信号选择器110选择输出第一振荡器112的第一振荡信号(58.5兆赫),而如果外复合同步信号(ECsync)没有,则信号选择器110选择输出第二振荡器114的第二振荡信号(57.252兆赫)。第一振荡信号是一个使同步与从光盘重放的图象信号匹配的基准振荡信号,而第二振荡信号是使同步与NTSC图象信号匹配的标准振荡信号。此外,选通器106只在单稳多谐振荡器116a的
Q输出为低电平时才允许相位差检测信号(PD)通过。
在分频器108中,在实现内同步时,输入57.252兆赫的振荡信号,产生经分频的时钟信号,而在实现外同步时,输入58.5兆赫的振荡信号,使得将这输入振荡信号锁相到水平同步信号(EHSY)上,产生经分频的时钟信号(CLK)。也就是说,在实现外同步时,分频操作由相位差信号重新调整,因此产生一个与外水平同步信号(ECSY)同步地时钟信号。
同步信号产生器30根据所接收的经分频时钟信号(CLK)和外复合同步信号(ECxync)产生垂直和水平同步信号、内水平同步信号、垂直和水平消隐信号、刷新地址信号。所产生的内水平同步信号(IHST)送至时钟信号产生器20的相位差检测器104。因此,形成了一个锁相环,使得在实现外同步时产生一个用外同步信号锁相的信号。
图3示了了同步信号产生器30的方框图,而图4示出了图3的各个部分的波形。如图所示,同步信号产生器30包括:前沿检测器120、外同步输入检测器122、外垂直同步前沿检测器124、场鉴别器126、水平同步产生器128、垂直同步产生器130、信号组合器132、以及同步选择器134。
前沿检测器120接收图4的外复合同步信号(ECsync),输出一个用来检测各同步脉冲信号的脉冲前沿检测信号(SYNCP)。
外同步输入检测部122包括:使脉冲前沿检测信号(SYNCP)与时钟信号(CLK)同步的触发器(FF1)、使内同步恢复信号(V256)与时钟信号(CLK)同步的触发器(FF2)、以及由触发器(FF1)的输出复位从而产生外同步输入检测信号(VDO)。而如果触发器(FF1)的输出保持高电平则触发器(FF2)的输出作为时钟输入从而输出处在高电平状态的外同步输入检测信号(VDO)的触发器(FF3)。因此,如果没有输入外复合同步信号(ECsync)的脉冲前沿检测信号,则触发器(FF1)的输出保持高电平,而在触发器(FF2)的输出从低电平向高电平过滤时,触发器(FF3)产生处在高电平状态的外同步输入检测信号(VDO))。另一方面,如果有脉冲前沿检测信号(SYNCP)输入,则由于触发器(FF1)的输出保持低电平,因此无论触发器(FF2)的输出如何,触发器(FF3)所输出的外同步脉冲检测信号(VDO)总是低电平。也就是说,如果有ECsync信号输入,VDO信号保持低电平,而如果去掉ECsync信号输入,则VDO信号变为高电平。
外垂直同步前沿检测部124包括:由脉冲前沿检测信号(SYNCP)复位对时钟信号(CLK)进行计数的计数器136通过对计数器136的计数值解码以根据解码值检测每个同步脉冲宽度来检测外垂直同步信号的前沿的垂直同步脉冲前沿检测器138以及根据图4的前沿检测信号(VSYP)产生垂直初始值装入信号(VLD)的脉冲形成器140。计数器136由每个脉冲前沿检测信号(SYNCP)复位,对时钟信号(CLK)计数。垂直同步脉冲前沿检测器138将外复合同步信号(ECsync)中在值不大于设在2.3微秒至4.8微秒之间的第一解码值转为高电平的判为均衡脉冲,将外复合同步信号(ECsync)中在值处于第一解码值和设在4.8微秒至27微秒之间的第二解码值之间转为高电平的判为水平同步脉冲,而将外复合同步信号(ECsync)中在值不小于第二解码值仍处于低电平的判为垂直同步脉冲,这是因为水平同步脉冲(图4的168)的宽度为4.8微秒,均衡脉冲(图4的170)的宽度为2.3微秒,而垂直同步脉冲(图4的172)的宽度为27微秒。第一解码值设为2.3微秒至4.8微秒之间的一个值,而第二解码值设为4.8微秒至27微秒之间的一个值。因此,垂直同步脉冲前沿检测器138仅检测外复合同步脉冲(ECsync)中的垂直同步脉冲(图4的VSY),并且通过使所检测的垂直同步脉冲与内垂直同步信号(图4的Vsync)对应输入出外垂直同信号的前沿检测信号(VSYP)。前沿检测信号(VSYP)通过脉冲形成器140,受到图4中的水平前沿信号(YUP)和移相180°的水平前沿信号(H/2)的作用,成为垂直初始值装入信号(VLD)。
场鉴别器126包括:用外垂直同步信号的前沿检测信号(VSYP)和图4中的内基准信号(HLDE)鉴别奇、偶场的鉴别器142,根据外同步输入检测信号(VDO)在外同步时选择鉴别器142的输出信号而在内同步时选择垂直消隐信号(Vblk)的选择器144,以及通过使选择器144的输出信号与时钟信号(CLK)同步输出图4中的场鉴别信号(E/O)的脉冲形成器146。内基准信号(HLDE)的每个周期中都有半个水平周期的点处于低电平。因此,在奇场时,垂直同步信号(图4的164)的前沿检测信号(VSYD)在内基准信号(HLDE)的高电平期间(图4的160)转为低电平,而在偶场时,垂直同步信号(图4的166)的前沿检测信号(VSYP)在内基准信号(HLDE)的低电平期间(图4的162)转为低电平。所以,在奇场时,场鉴别信号(E/O)转为低电平,并保持在低电平;而在偶场时,场鉴别信号(E/O)转为高电平,并保持在高电平。
水平同步产生器128包括水平计数器148和水平解码器150。水平计数器148是一个反复从0至453计数的9位可编程二进制计数器,接收时钟信号(CLK),从根据水平同步信号前沿作为初始值装入的376开始计数,在453复位,从而设置从0至359的读数为有效段。水平解码器150接收水平计数器148的计数值,产生图4中的水平同步信号(Hsync)、水平消隐信号(Hblk)、水平前沿信号(YUP)、相移180°的水平前沿信号(H/2)和内基准信号(HLDE)。
垂直同步产生器130包括垂直计数器152和垂直解码器154。垂直计数器152反复从0至262对水平前沿信号(YUP)计数,根据垂直初始值装入信号(VLD)作为初始值装入的是244,在262复位。垂直解码器154通过输入垂直计数器152的计数值根据场鉴别信号(E/O)产生在奇场时与水平前沿信号(YUP)同步而在偶场时与相移180°的水平前沿信号(H/2)同步的垂直同步信号(Vsync),以及垂直消隐信号(Vblk)。
信号组合器132包括:通过组合垂直同步信号(Vsync)和水平同步信号(Hsync)产生内复合同步信号(ICsync)的第一信号组合器156,以及通过组合垂直和水平消隐信号Vblk、Hblk产生消隐信号(BLK)的第二信号组合器158。
同步选择器134通过使内复合同步信号(ICsync)和外复合同步信号(ECsync)与外同步输入检测信号(VDO)相应有选择地输出复合同步信号(Csync)。
图5为本发明所提出的图象存储部40的方框图,而图6为说明图5各部分工作情况的波形图。图象存储部40包括:第一选择器174,第二选择器176,第一和第二图象存储器178、180,第一和第二电传输门182、184,第一和第二双向电传输门186、188,第一锁存器190,第二锁存器192,以及输出电传输门194。
第一选择器174通过根据图6的第一时钟信号(Dclk02)交替地传输图6的第一选择信号(VCS)和第二选择信号(CCS)产生片选信号(NVRAM),送至存储器178和180。第一选择信号(VCS)是一个由硬件为屏幕重放有规律产生的读片选信号,而第二选择信号(CCS)则是一个通过软件随机产生的写片选信号。因此,第一和第二片选信号(VCS、CCS)由第一时钟信号(Dck02)控制交替地选择传输。
第二选择器176通过根据第一时钟信号(Dclk02)交替地选择传输由硬件为屏幕重放产生的读地址信号(XYA)和通过软件产生的写地址信号(ADD)向图象存储器178和180输出地址信号(ADDR)。其中,读地址信号的X为低(点)地址信号,Y为高(行)地址信号,而A为最高(页)地址信号,用来选择图象存储器的页。因此,图6的地址信号(ADDR)是在第一时钟信号(Dclk02)的控制下交替传输写地址信号(ADD)和读地址信号(XYA)的结果。所以,在写的时候,在第二片选信号(CCS)加到图象存储器178和180的同时,指定了写控制信号(WE1或WE2)为有效的图象存储器178或180的地址。在读的时候,由于第一片选信号(VCS)同时加到图象存储器178和180,地址指明了最高读地址信号(A)选择的那页上的图象数据,因此就可从图象存储器178和180中读出。
图象存储器178和180各都有页0(P0)和页1(P1),保存第一场和第二场的部分图象数据。在写的时候,在一对图象存储器178和180之间由需要写的存储器的写控制信号(WE1或WE2)和通过软件产生的地址信号(ADD)进行写控制的存储器保存图6的16位图象数据(W0)。在读的时候,由地位信号(XYA)同时从一对图象存储器178和180的相同页上读出每个16位的图象数据(RO)。
第一和第二传输门182、184都是单向传输门(TG),用来根据第一时钟信号(Dclk02)将第一数据总线196的数据(D)发送给第二和第三数据总线198、200。
第一和第二双向传输门186、188(TG)根据第一时钟信号(Dclk02)将第二和第三数据总线198、200的数据(VRDA和VRDB),即DDD,发送给第一和第二图象存储器178、180,或者将从第一和第二图象存储器178、180读出的数据发送给第二和第三总线198、200。
第一锁存器190(LT)根据第二时钟信号(SELA)在第二时钟信号(SELA)的上升边锁存第二数据总线198的数据(VRDA),经过半个时钟周期的延迟,在第二时钟信号(SELA)的下降边将锁存的数据输出给第四数据总线202。
第二锁存器192根据图2的第二时钟信号(SELA)和第三时钟信号(SELB)在第二时钟信号(SELA)的上升边锁存第三数据总线200的数据(VRDB),同时在第三时钟信号(SELB)的下降边将锁存的数据输出给第四数据总线202。
因此,第二数据总线198和第三数据200的数据VRDA和VRDB由第一和第二锁存器190、192按次序VRDB和VRDA交替地输出给第四数据总线202。
输出传输门194(TG)是单向传输门,根据在有效段的消隐信号(BLK)输出第四总线202的数据(PPD)。
图6的第一时钟信号(Dclk02)是频率为3.58兆赫的时钟信号,通过对图6的频率为7.16兆赫的时钟信号(Dclk)进行二分频得到,而Dclk为通过对频率为14.32兆赫的基准时钟信号(M14)二分频得到的信号。图6的Dclk202为超前Dclk0245°的时钟信号,而Dclk2则是滞后Dclk45°的信号。VCS的有效段为逻辑乘在Dclk202高电平段的Dclk2高电平段的信号,而CCS的有效段是逻辑乘在Dclk202低电平段的Dclk2的高电平段,但有效状态并不象在VCS中那样连续产生,有效状态由软件随机产生。因此,写操作和读操作的频率均为3.58兆赫。SELA是Dclk202相移180°的时钟信号,而SELB是SELA的倒相信号。
图7示出了本发明所提出的叠加部50的电路。叠加部50包括;信号组合器204,NTSC编码器206,以及叠加器208。信号组合器204包括三个5电阻陈列210、212和214,分别根据输入的5位R数据、5位G数据和5位B数据产生相应组合的R信号、G信号和B信号。解码器206包括:RGB矩阵216,亮度信号放大器218,调制器220和222,第一混合器224,第二混合器226,第一补偿器228,第二补偿器230,相位匹配部232,以及色同步电平调整器234。加到色同步电平调整器234上的控制信号是同步选择器116的输出信号。叠加器208包括:表减器236,开关238,以及输出放大器240。
如以上结合图5所作的说明那样,传输门134输入最高位是图象选择位和五位RGB数据然后根据消隐信号(BLK)输出。如果最高位为0,则选择内图象信号;而如果最高位为1,则选择外图象信号。
RGB矩阵216接收RGB数据,产生亮度信号和第一、第二色差信号(B-Y,R-Y)。亮度信号通过亮度信号放大器218放大,而第一、第二色差信号则分别由调制器220、222进行调制。经调制的色差信号受到补偿,使得在通过第一、第二补偿器228、230后叠加时不会产生相位失真。第一、第二补偿器受到相位匹配部232产生的第一、第二控制信号的控制。相位匹配部232包括:压控振荡器233,3.58兆赫的晶体振荡器(X),电容器(C1、C2、C3),以及电阻(R1)。压控振荡器233输入第一、第二色载波而输出色载波,从而产生由输出的色载波控制锁相的第一、第二控制信号。经相位补偿的这两个已调色信号呈由第一混合器224混合,作为载波色信号输出。由电阻(R2、R3)和晶体管(Q1)构成的色同步电平调整器234在输入外图象信号时由电阻(R2)进行电平调整,而在无外图象信号时则由电阻(R2和R3)的并联阻值进行电平调整。载波色信号在第二混合器226中与经放大的亮度信号和复合同步信号混合后就成为内全电视信号。外图象信号通过耦合电容(C4)送至-5dB衰减器236。开关238在传输门194输出的最高位的控制下以象素为单位高速切换,选择经衰减的外图象信号或内全电视信号,进行叠加。内全电视信号与外图象信号叠加形成的图象信号经输出放大器240放大后输出。
如上所述,在本发明中,当输出与外模拟图象信号叠加的数字图象信息时,由于内数字图象信息与外图象信号同步,按象素高速叠加,因此可以防止叠加时产生屏幕失真的现象,而且能实现高速操作。
Claims (9)
1.一种图象叠加装置,其特征是所述装置包括:
一个同步分离器,其作用是从一个外部全电视信号中分离出外复合同步信号;
一个时钟信号产生器,其作用是按照所述分离的外复合同步信号的水平同步信号与一个内水平同步信号之间的相位差调整时钟信号的频率,使得与外同步信号同步,从而产生经调整的时钟信号;
一个同步信号产生器,其作用是通过接收所述时钟信号产生器产生的时钟信号,产生内复合同步信号和重放地址信号;
一个图象存储部,其作用是按照所述同步信号产生器产生的重放地址信号读出可存储的数字图象信息,及按照写地址信号写入数字图象信息;以及
一个叠加部,其作用是将从所述图象存储器读出的数字图象信息恢复为RGB信号,将所述内复合同步信号和所述恢复的RGB信号编码成彩色电视信号,将编码的彩色电视信号与所述外全电视信号叠加后输出。
2.一种按权利要求1所提出的装置,其特征是其中所述时钟信号产生器包括:
一个水平同步分离器,其作用是从所述分离的外复合同步信号中检测水平同步信号;
一个相位差检测器,其作用是检测所述内复合同步信号的水平同步信号与所述外水平同步信号之间的相位差;
一个同步检测器,其作用是检测外复合同步信号的存在,输出一个同步检测信号;
一个第一振荡器,其作用是产生一个具有第一频率的第一荡信号;
一个第二振荡器,其作用是产生一个具有第二频率的第二振荡信号;
一个信号选择器,其作用是根据所述同步检测信号在有外同步输入时选择所述第一振荡信号、而在无外同步输入时选择所述第二振荡信号输出;
一个选通器,其作用是根据是所述同步检测信号控制所述相位差检测信号的通过;以及
一个分频器,其作用是对所述信号选择器选择的振荡信号进行接收和分频,在实现外同步时由相位差控制对所述振荡信号的分频和延迟,从而根据通过所述选通器的相位差检测信号产生经分频的信号,作为时钟信号。
3.一种按权利要求1所提出的装置,其特征是其中所述同步信号产生器包括:
一个前沿检测器,其作用是检测外复合同步信号的前沿;
一个外同步输入检测器,其作用是根据所述前沿检测器的输出信号输出鉴别是否有所述外复合同步信号输入的外同步输入检测信号;
一个外垂直同步前沿检测器,其作用是根据所述前沿检测器的输出信号用时钟信号对各外同步脉冲的脉冲宽度进行计数,用计数值检测外垂直同步信号的前沿;
一个场鉴别器,其作用是通过将内基准信号与所述外垂直同步信号的前沿检测信号进行比较,产生鉴别奇偶场的场鉴别信号;
一个水平同步产生器,其作用是通过对时钟信号计数和对计数值解码,产生水平同步信号和水平消隐信号;
一个垂直同步产生器,其作用是通过对所述水平同步产生器的水平同步信号的前沿信号计数和对计数值解码,根据所述场鉴别信号产生垂直同步信号和垂直消隐信号。
一个信号组合器,其作用是通过组合所述水平和垂直同步信号产生内复合同步信号,通过组合所述水平和垂直消隐信号产生消隐信号;以及
一个同步选择选,其作用是根据所述外同步输入检测器的输出信号,通过选择外复合同步信号和内复合同步信号产生同步信号。
4.一种按权利要求3所提出的装置,其特征是其中所述外同步输入检测器包括:
一个第一触发器,其作用是使脉冲前沿检测信号与时钟信号同步;
一个第二触发器,其作用是使内同步恢复信号与时钟信号同步;以及
一个第三触发器,其作用是在被所述第一触发器的输出复位时产生低电平状态的外同步输入检测信号,如果所述第一触发器的输出保持在高电平,则以所述第二触发器的输出作为时钟输入,从而产生高电平的外同步输入检测信号。
5.一种按权利要求3所提出的装置,其特征是其中所述外垂直同步前沿检测器包括:
一个计数器,其作用是根据脉冲前沿检测信号复位,对时钟信号计数;
一个垂直同步脉冲前沿检测器,其作用是通过对所述计数器的计数值进行解码,根据解码结果检测外垂直同步信号的前沿;以及
一个脉冲形成器,其作用是根据前沿检测信号产生垂直初始值装入信号。
6.一种按权利要求3所提出的装置,其特征是其中所述场鉴别器包括:
一个鉴别器,其作用是根据所述外垂直同步信号的前沿检测信号和内基准信号鉴别奇偶场;
一个选择器,其作用是根据外同步输入检测信号在外同步时选择所述鉴别器的输出信号,而在内同步时选择垂直消隐信号;以及
一个脉冲形成器,其作用是使所述选择器的输出信号与时钟信号同步后作为场鉴别信号输出。
7.一种按权利权利要求1所提出的装置,其特征是其中所述图象存储部包括:
一个第一选择器,其作用是根据所述第一时钟信号交替传输第一选择信号和第二选择信号;
一个第二选择器,其作用是根据所述第一时钟信号交替传输读地址信号和写地址信号;
第一和第二两个图象存储器,其作用是根据写控制信号、所述第一选择器的输出信号和所述第二选择器的输出信号,读或写数据;
第一和第二两个数据传输门,其作用是根据所述第一时钟信号将第一数据总线的数据分别发送给第二和第三数据总线;
第一和第二两个双向传输门,其作用是根据所述第一时钟信号,分别将所述第二和第三数据总线的数据相应发送给所述第一和第二图象存储器,或者分别将从所述第一和第二存储器读出的数据相应发送给所述第二和第三数据总线;
一个第一锁存器,其作用是根据第二时钟信号锁存所述第二数据总线上的数据,并将所锁存的数据滞后半个时钟输出给第四数据总线;
一个第二锁存器,其作用是根据第二和第三时钟信号锁存所述第三数据总线上的数据,同时,将所所锁存的数据输出给第四数据总线;以及
一个输出传输门,其作用是发送所述第四数据总线上的数据。
8.一种按权利要求1所提出的装置,其特征是其中所述叠加部包括:
一个信号组合器,其作用是将所述传输门提供的N位数据除了最高位以外的N-1位RGB数据分离为R、G和B数据,产生相应的R信号、G信号和B信号;
一个RGB矩阵,其作用是根据输入的所述R信号、G信号和B信号产生一个亮度信号、一个第一色差信号和一个第二色差信号;
一个高度信号放大器,其作用是放大所述亮度信号;
一对调制器,其作用是分别调制所述第一和第二色差信号;
一个第一混合器,其作用是通过将所述经调制的两个色差信号进行混合产生一个载波彩色信号;
一个第二混合器,其作用是通过将所述载波彩色信号、经放大的亮度信号和内复合同步信号进行混合产生内全电视信号;
一个衰减器,其作用是对外图象信号进行衰减;
一个图象信号选择器,其作用是根据所述最高位的值选择输出所述经衰减的外图象信号和所述内全电视信号;以及
一个输出放大器,其作用是放大所述经选择的图象信号。
9.一种按权利要求8所提出的装置,其特征是其中所述叠加部还包括:
一个第一补偿器,其作用是对所述经调制的第一色差信号的相位进行补偿后送至所述第一混合器;
一个第二补偿器,其作用是对所述经调制的第二色差信号的相位进行补偿后送至所述第一混合器;以及
一个相位匹配器,其作用是通过对叠加时的色载波进行锁相产生使色同步信号和RGB输入的同步得到匹配的第一和第二控制信号,分别送至所述第一和第二补偿器。
Applications Claiming Priority (12)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR35084/94 | 1994-12-19 | ||
KR35083/94 | 1994-12-19 | ||
KR1019940035084A KR0135812B1 (ko) | 1994-12-19 | 1994-12-19 | 복합영상장치의 클럭발생기 |
KR35080/94 | 1994-12-19 | ||
KR1019940035080A KR0135791B1 (ko) | 1994-12-19 | 1994-12-19 | 영상메모리 제어장치 |
KR1019940035083A KR0126776B1 (ko) | 1994-12-19 | 1994-12-19 | 영상장치의 동기신호 발생기 |
KR35083/1994 | 1994-12-20 | ||
KR35345/94 | 1994-12-20 | ||
KR35084/1994 | 1994-12-20 | ||
KR35345/1994 | 1994-12-20 | ||
KR1019940035345A KR0138309B1 (ko) | 1994-12-20 | 1994-12-20 | 슈퍼임포즈회로 |
KR35080/1994 | 1994-12-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1134081A true CN1134081A (zh) | 1996-10-23 |
CN1129305C CN1129305C (zh) | 2003-11-26 |
Family
ID=27483058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN95120855A Expired - Fee Related CN1129305C (zh) | 1994-12-19 | 1995-12-18 | 叠加编码彩色电视信号与外部复合视频信号的图像叠加器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5633688A (zh) |
JP (1) | JPH08256291A (zh) |
CN (1) | CN1129305C (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101599259B (zh) * | 2008-06-06 | 2011-06-15 | 佛山市顺德区顺达电脑厂有限公司 | 用以结合复合信号与数字信号的系统及其方法 |
CN103167314A (zh) * | 2011-12-09 | 2013-06-19 | 天津市亚安科技股份有限公司 | 一种用于检验高清数字视频信号稳定性的装置和方法 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6014176A (en) * | 1995-06-21 | 2000-01-11 | Sony Corporation | Automatic phase control apparatus for phase locking the chroma burst of analog and digital video data using a numerically controlled oscillator |
US5815212A (en) * | 1995-06-21 | 1998-09-29 | Sony Corporation | Video overlay circuit for synchronizing and combining analog and digital signals |
KR0153950B1 (ko) * | 1995-12-22 | 1998-11-16 | 양승택 | 다중 비트 전송율을 지원하는 적응 클럭 복원 장치 |
JP2838995B2 (ja) * | 1995-12-27 | 1998-12-16 | 日本電気株式会社 | 水平同期信号発生回路 |
US6356313B1 (en) * | 1997-06-26 | 2002-03-12 | Sony Corporation | System and method for overlay of a motion video signal on an analog video signal |
EP0908059B1 (en) * | 1996-06-26 | 2010-12-15 | Sony Electronics, Inc. | System and method for overlay of a motion video signal on an analog video signal |
KR100222994B1 (ko) * | 1997-10-23 | 1999-10-01 | 윤종용 | 디지털 방송 수신기의 아날로그 방송 수신방법 및 장치 |
US6297816B1 (en) * | 1998-05-22 | 2001-10-02 | Hitachi, Ltd. | Video signal display system |
TW468339B (en) * | 1998-09-14 | 2001-12-11 | Sony Corp | External synchronizing system and camera system using thereof |
FI109166B (fi) * | 2000-09-13 | 2002-05-31 | Nokia Corp | Menetelmä ja järjestely ruudulla näytettävien toimintojen synkronoimiseksi analogiavastaanoton aikana |
DE10123786A1 (de) * | 2001-05-16 | 2002-11-21 | Philips Corp Intellectual Pty | Anordnung zum zeitrichtigen Kombinieren zweier Datenströme |
CN1315065C (zh) * | 2003-11-13 | 2007-05-09 | 联想(北京)有限公司 | 用于视频信号的传输处理方法及装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0290793A (ja) * | 1988-09-27 | 1990-03-30 | Mitsubishi Electric Corp | 映像信号処理装置 |
-
1995
- 1995-12-15 JP JP7327584A patent/JPH08256291A/ja active Pending
- 1995-12-18 CN CN95120855A patent/CN1129305C/zh not_active Expired - Fee Related
- 1995-12-19 US US08/575,016 patent/US5633688A/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101599259B (zh) * | 2008-06-06 | 2011-06-15 | 佛山市顺德区顺达电脑厂有限公司 | 用以结合复合信号与数字信号的系统及其方法 |
CN103167314A (zh) * | 2011-12-09 | 2013-06-19 | 天津市亚安科技股份有限公司 | 一种用于检验高清数字视频信号稳定性的装置和方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1129305C (zh) | 2003-11-26 |
JPH08256291A (ja) | 1996-10-01 |
US5633688A (en) | 1997-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1129305C (zh) | 叠加编码彩色电视信号与外部复合视频信号的图像叠加器 | |
EP0809399B1 (en) | Apparatus for reproducing downwards compatible video signals with increased vertical resolution | |
CN101049015B (zh) | 修改视频信号的设备和方法 | |
US7536089B2 (en) | Image signal reproduction apparatus | |
US5737417A (en) | Videotape anti-copying encryption scheme | |
US5576837A (en) | Digital modulators for use with sub-nyquist sampling of raster-scanned samples of image intensity | |
EP0345952B1 (en) | Method and apparatus for encrypting and decrypting time domain signals | |
US4672434A (en) | Stereoscopic television system and apparatus with 4 to 1 interlace display | |
IE76132B1 (en) | Method and apparatus for encrypting and decrypting time domain signals | |
US6895172B2 (en) | Video signal reproducing apparatus | |
JP4280837B2 (ja) | コンポーネントビデオ信号の保護 | |
US20030198290A1 (en) | Image encoding system | |
US5585929A (en) | Method and apparatus for modifying a video signal to inhibit unauthorized videotape recording and subsequent reproduction thereof | |
KR930010360B1 (ko) | 동기신호복원회로 | |
US4122478A (en) | Clock signal generator providing non-symmetrical alternating phase intervals | |
KR920002669B1 (ko) | 정극성의 수평동기신호를 갖는 영상신호를 기록하는데 적합한 영상신호의 기록재생장치 및 방법 | |
US5589944A (en) | Method and apparatus for generating a video signal producing an unviewable display from a videotape recording thereof | |
US5111295A (en) | Method and system for high definition color TV compatible with existing TV sets, existing broadcasting channels and existing VCR equipment | |
CN1045356C (zh) | 信号处理装置 | |
JP2602236B2 (ja) | 立体テレビジョン信号の処理装置 | |
JPH037193B2 (zh) | ||
KR19980024600A (ko) | 이미지 신호 재생 시간 변화 방법 | |
JPS63164593A (ja) | 立体映像信号記録再生装置 | |
JPH06303586A (ja) | 映像信号伝送方法 | |
JPS61105985A (ja) | 記録再生装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20031126 Termination date: 20141218 |
|
EXPY | Termination of patent right or utility model |