CN113223458B - 一种像素电路及其驱动方法、显示基板和显示装置 - Google Patents
一种像素电路及其驱动方法、显示基板和显示装置 Download PDFInfo
- Publication number
- CN113223458B CN113223458B CN202110099170.XA CN202110099170A CN113223458B CN 113223458 B CN113223458 B CN 113223458B CN 202110099170 A CN202110099170 A CN 202110099170A CN 113223458 B CN113223458 B CN 113223458B
- Authority
- CN
- China
- Prior art keywords
- module
- transistor
- node
- control
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本申请实施例提供了一种像素电路及其驱动方法、显示基板和显示装置。该像素电路包括:复位模块、驱动模块、存储模块和补偿模块;复位模块用于在复位信号端的控制下,对第二节点和发光器件一端的电压进行复位;存储模块用于存储第一节点和第二节点的电压;补偿模块用于在第一扫描信号端的控制下,对第一节点进行复位,以及在第一扫描信号端和第二扫描信号端的控制下,将电源电压端的电压提供给第一节点和驱动模块,以对驱动模块进行补偿。本申请实施例提供的像素电路接收到的第一扫描信号端输入的信号的宽度可以自由地设置,能够在补偿过程中自由地设置阈值电压的补偿时间,从而能够满足在高刷新率或高分辨率下的要求,提升显示面板画质。
Description
技术领域
本申请涉及显示技术领域,具体而言,本申请涉及一种像素电路及其驱动方法、显示基板和显示装置。
背景技术
有源有机发光二极管(ActiveMatrixOrganicLightEmittingDiode,AMOLED)显示面板利用可以独立自发光的像素,使AMOLED面板比传统的LCD(液晶显示面板)面板具有更优越的显示效果,如高对比度,高反应速度以及更大的视角等,因此AMOLED也是目前显示领域的重要发展方向。
低温多晶硅薄膜晶体管(LTPS-TFT)固有的阈值电压(Vth)等特性的空间变动性对采用该器件驱动的AMOLED显示器的画面品质有着不可忽视的影响,为了降低该影响,目前一般采用引入内部补偿电路的方法,将阈值电压漂移的影响进行抵消。
但是本申请的发明人发现,随着消费者对高刷新率或高分辨率产品的需求提升,目前采用的内部补偿电路存在阈值电压补偿时间不足的缺点。
发明内容
本申请针对现有方式的缺点,提出一种像素电路及其驱动方法、显示基板和显示装置,用以解决现有技术的补偿电路存在阈值电压补偿时间不足的技术问题。
本申请实施例提供了一种像素电路,包括:复位模块、驱动模块、存储模块和补偿模块;
所述复位模块,分别连接复位信号端、初始电压端、发光器件、第二节点、所述存储模块和所述驱动模块,用于在所述复位信号端的控制下,对所述第二节点和所述发光器件一端的电压进行复位;
所述驱动模块,分别连接所述第二节点、所述补偿模块、所述存储模块和所述电源电压端,用于驱动所述发光器件发光;
所述存储模块,分别连接所述第一节点、所述第二节点、所述电源电压端、所述复位模块和所述补偿模块,用于存储所述第一节点和所述第二节点的电压;
所述补偿模块,分别连接所述第一扫描信号端、所述第一节点、所述电源电压端、第二扫描信号端、所述第二节点、所述驱动模块和所述复位模块,用于在所述第一扫描信号端的控制下,对所述第一节点进行复位,以及在所述第一扫描信号端和所述第二扫描信号端的控制下,将所述电源电压端的电压提供给所述第一节点和所述驱动模块,以对所述驱动模块进行补偿。
可选地,所述像素电路包括数据写入模块和发光控制模块;
所述数据写入模块,分别连接控制信号端、数据信号端和所述第一节点,用于在所述控制信号端的控制下,将所述数据信号端的数据电压提供给所述第一节点;
所述发光控制模块,分别连接发光控制端、所述驱动模块、所述补偿模块、所述复位模块和所述发光器件的一端,用于在所述发光控制端的控制下,将所述驱动模块与所述发光器件连接。
可选地,所述复位模块包括第一晶体管和第二晶体管;
所述第一晶体管的控制端连接所述复位信号端,第一极连接所述第二节点,第二极连接所述初始电压端;
所述第二晶体管的控制端连接所述复位信号端,第一极连接所述初始电压端,第二极连接所述发光器件一端。
可选地,所述补偿模块包括第三晶体管和第四晶体管;
所述第三晶体管的控制端连接所述第一扫描信号端,第一极连接所述第一节点,第二极连接所述电源电压端;
所述第四晶体管的控制端连接所述第二扫描信号端,第一极连接所述第二节点,第二极连接所述驱动模块。
可选地,所述驱动模块包括第五晶体管,所述存储模块包括第一电容和第二电容;
所述第五晶体管的控制端连接所述第二节点,第一极连接所述电源电压端,第二极连接所述补偿模块;
所述第一电容的第一端分别连接所述第一节点和所述补偿模块,第二端连接所述第二节点;
所述第二电容的第一端连接所述电源电压端,第二端分别连接所述第一节点和所述补偿模块。
可选地,所述发光控制模块包括第六晶体管,所述数据写入模块包括第七晶体管;
所述第六晶体管的控制端连接所述发光控制端,第一极分别连接所述驱动模块和所述补偿模块,第二极分别连接所述复位模块和所述发光器件的一端;
所述第七晶体管的控制端连接控制信号端,第一极连接所述数据信号端,第二极连接所述第一节点。
本申请实施例提供了一种显示基板,包括阵列设置的若干像素单元,每一所述像素单元均包括前述实施例示意的像素电路。
本申请实施例提供了一种显示装置,包括前述实施例示意的显示基板。
本申请实施例提供一种像素电路的驱动方法,用于前述实施例示意的像素电路,所述像素电路包括复位模块、驱动模块、存储模块、补偿模块、数据写入模块和发光控制模块,所述驱动方法包括:
在复位阶段,所述复位模块在所述复位信号端的控制下,将所述初始电压端的初始电压提供给所述第二节点和所述发光器件的一端,以及所述补偿模块在所述第一扫描信号端的控制下,将所述电源电压端的电压提供给所述第一节点;
在补偿阶段,所述补偿模块在所述第一扫描信号端和所述第二扫描信号端的控制下,将所述电源电压端的电压提供给所述第一节点和所述驱动模块,对所述驱动模块进行补偿;
在数据写入阶段,所述数据写入模块在控制信号端的控制下,将数据信号端的数据电压提供给所述第一节点;
在发光阶段,所述发光控制模块在发光控制端的控制下,将所述驱动模块与所述发光器件连接,使所述驱动模块为所述发光器件提供驱动电流。
可选地,在所述补偿阶段之后,且在所述数据写入阶段之前,还包括补偿过渡阶段:
在所述补偿过渡阶段,所述补偿模块在所述第二扫描信号的控制下,使得所述第一节点和所述第二节点之间的电压差,与对所述驱动模块进行补偿完成后所述第一节点和所述第二节点之间的电压差相等。
本申请实施例提供的技术方案至少带来以下有益效果:
本申请实施例提供的像素电路包括复位模块、驱动模块、存储模块和补偿模块,复位模块能够在复位信号端的控制下,对第二节点和发光器件一端的电压进行复位,存储模块能够存储第一节点和第二节点的电压,补偿模块能够在第一扫描信号端的控制下,对第一节点进行复位,以及在第一扫描信号端和第二扫描信号端的控制下,将电源电压端的电压提供给第一节点和驱动模块,以对驱动模块进行补偿;本申请实施例中的像素电路在具体工作过程中,可以采用与现有技术不同的时序进行驱动,补偿模块接收到的第一扫描信号端输入的信号的宽度可以自由地设置(如该信号宽度的时长可设置为nH),这样在补偿过程中可以自由地设置阈值电压的补偿时间,从而能够满足在高刷新率或高分辨率下的要求,进一步可以提升显示面板画质。
本申请附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为现有技术7T1C的像素电路的电路图;
图2为图1像素电路的时序图;
图3为本申请实施例提供的一种像素电路的框图;
图4为本申请实施例提供的另一像素电路的框图;
图5为本申请实施例提供的一种像素电路的电路图;
图6为图5像素电路的时序图;
图7为本申请实施例提供的像素电路工作在复位阶段的电路图;
图8为本申请实施例提供的像素电路工作在补偿阶段的电路图;
图9为本申请实施例提供的像素电路工作在补偿过渡阶段的电路图;
图10本申请实施例提供的像素电路工作在数据写入阶段的电路图;
图11为本申请实施例提供的像素电路工作在发光阶段的电路图;
图12为本申请实施例提供的一种像素电路的驱动方法流程图。
附图标记说明:
11-复位模块;12-驱动模块;13-存储模块;14-补偿模块;15-数据写入模块;16-发光控制模块。
具体实施方式
下面详细描述本申请,本申请的实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的部件或具有相同或类似功能的部件。此外,如果已知技术的详细描述对于示出的本申请的特征是不必要的,则将其省略。下面通过参考附图描述的实施例是示例性的,仅用于解释本申请,而不能解释为对本申请的限制。
本技术领域技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本申请所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样被特定定义,否则不会用理想化或过于正式的含义来解释。
本技术领域技术人员可以理解,除非特意声明,这里使用的单数形式“一”、“一个”、“所述”和“该”也可包括复数形式。应该进一步理解的是,本申请的说明书中使用的措辞“包括”是指存在所述特征、整数、步骤、操作、元件和/或组件,但是并不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组。应该理解,当我们称元件被“连接”到另一元件时,它可以直接连接到其他元件,或者也可以存在中间元件。此外,这里使用的“连接”可以包括无线连接。这里使用的措辞“和/或”包括一个或更多个相关联的列出项的全部或任一单元和全部组合。
本申请的发明人发现,目前采用的补偿电路一般为7T1C像素电路,如图1所示,该像素电路的时序图如图2所示,图2中Gate(N-1)表示输入到图1中扫描信号端Gate(N-1)的时序,图2中Gate(N)表示输入到图1中扫描信号端Gate(N)的时序,图2中EM表示输入到图1中发光控制端EM的时序,图2中Vdata表示输入到图1中数据信号端Vdata的时序。
具体地,如图1和图2所示,在第一阶段T1,扫描信号端Gate(N-1)输出低电平信号,扫描信号端Gate(N)和发光控制端EM输出高电平信号,晶体管T1处于导通状态,晶体管T7、晶体管T2、晶体管T6、晶体管T4和晶体管T5均处于关断状态,对电容Cst进行复位。
如图1和图2所示,在第二阶段T2,扫描信号端Gate(N)输出低电平信号,扫描信号端Gate(N-1)和发光控制端EM输出高电平信号,晶体管T7、晶体管T2和晶体管T4均处于导通状态,晶体管T1、晶体管T5和晶体管T6均处于关断状态,此时数据信号端Vdata将数据电压Vdata写入晶体管T4,此时驱动晶体管T3处于二极管接法,因此,在第二阶段T2,N1点电位会写入至Vdata+Vth。
如图1和图2所示,在第三阶段T3,发光控制端EM输出低电平信号,扫描信号端Gate(N-1)和扫描信号端Gate(N)输出高电平信号,晶体管T5和晶体管T6均处于导通状态,晶体管T1、晶体管T2、晶体管T4和晶体管T7均处于关断状态,此时OLED发光,由于在OLED发光之前经过了第二阶段T2的补偿,能够将驱动晶体管T3阈值电压漂移的影响进行抵消,进而能够提升显示面板的画面品质。
但是本申请的发明人发现,近年来随着移动通信显示分辨率不断提高和消费者对更高刷新频率的要求,信号刷新周期变短,驱动晶体管存在源极电压写入不完全的情况,导致电容Cst充电率变差,上述的7T1C补偿电路存在阈值电压补偿时间不足的缺点,进而会导致面板Mura加重。
为了解决现有技术存在的上述不足,本申请提供一种新的像素电路及其驱动方法,下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。
如图3所示,本申请实施例提供一种像素电路,包括:复位模块11、驱动模块12、存储模块13和补偿模块14;
复位模块11,分别连接复位信号端(Reset(1))、初始电压端(Vini)、发光器件(OLED)、第二节点N2、存储模块13和驱动模块12,用于在复位信号端(Reset(1))的控制下,对第二节点N2和发光器件(OLED)一端的电压进行复位;
驱动模块12,分别连接第二节点N2、补偿模块14、存储模块13和电源电压端(VDD),用于驱动发光器件(OLED)发光;
存储模块13,分别连接第一节点N1、第二节点N2、电源电压端(VDD)、复位模块11和补偿模块14,用于存储第一节点N1和第二节点N2的电压;
补偿模块14,分别连接第一扫描信号端(Gate(1))、第一节点N1、电源电压端(VDD)、第二扫描信号端(Gate(2))、第二节点N2、驱动模块12和复位模块11,用于在第一扫描信号端(Gate(1))的控制下,对第一节点N1进行复位,以及在第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))的控制下,将电源电压端(VDD)的电压提供给第一节点N1和驱动模块12,以对驱动模块12进行补偿。
由于本申请实施例提供的像素电路包括复位模块11、驱动模块12、存储模块13和补偿模块14,复位模块11能够在复位信号端(Reset(1))的控制下,对第二节点N2和发光器件(OLED)一端的电压进行复位,存储模块13能够存储第一节点N1和第二节点N2的电压,补偿模块14能够在第一扫描信号端(Gate(1))的控制下,对第一节点N1进行复位,以及在第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))的控制下,将电源电压端(VDD)的电压提供给第一节点N1和驱动模块12,以对驱动模块12进行补偿;本申请实施例中的像素电路在具体工作过程中,可以采用与现有技术不同的时序进行驱动,补偿模块14接收到的第一扫描信号端(Gate(1))输入的信号的宽度可以自由地设置(如该信号宽度的时长可设置为n行像素单元的扫描时长nH,H为显示面板的行时间),这样在补偿过程中可以自由地设置阈值电压的补偿时间,从而能够满足在高刷新率或高分辨率下的要求,进一步可以提升显示面板画质。
进一步地,如图4所示,本申请实施例提供的像素电路包括数据写入模块15和发光控制模块16;
数据写入模块15,分别连接控制信号端(Scan)、数据信号端(Vdata)和第一节点N1,用于在控制信号端(Scan)的控制下,将数据信号端(Vdata)的数据电压Vdata提供给第一节点N1;
发光控制模块16,分别连接发光控制端(EM)、驱动模块12、补偿模块14、复位模块11和发光器件(OLED)的一端,用于在发光控制端(EM)的控制下,将驱动模块12与发光器件(OLED)连接。
具体地,如图5所示,本申请实施例中的复位模块11包括第一晶体管T1和第二晶体管T7;第一晶体管T1的控制端连接复位信号端(Reset(1)),第一极连接第二节点N2,第二极连接初始电压端(Vini);第二晶体管T7的控制端连接复位信号端(Reset(1)),第一极连接初始电压端(Vini),第二极连接发光器件(OLED)一端。
具体地,如图5所示,本申请实施例中的补偿模块14包括第三晶体管T5和第四晶体管T2;第三晶体管T5的控制端连接第一扫描信号端(Gate(1)),第一极连接第一节点N1,第二极连接电源电压端(VDD);第四晶体管T2的控制端连接第二扫描信号端(Gate(2)),第一极连接第二节点N2,第二极连接驱动模块12。
具体地,如图5所示,本申请实施例中的驱动模块12包括第五晶体管T3,存储模块13包括第一电容C1和第二电容C2;第五晶体管T3的控制端连接第二节点N2,第一极连接电源电压端(VDD),第二极连接补偿模块14;第一电容C1的第一端分别连接第一节点N1和补偿模块14,第二端连接第二节点N2;第二电容C2的第一端连接电源电压端(VDD),第二端分别连接第一节点N1和补偿模块14。
具体地,如图5所示,本申请实施例中的发光控制模块16包括第六晶体管T6,数据写入模块15包括第七晶体管T4;第六晶体管T6的控制端连接发光控制端(EM),第一极分别连接驱动模块12和补偿模块14,第二极分别连接复位模块11和发光器件(OLED)的一端;第七晶体管T4的控制端连接控制信号端(Scan),第一极连接数据信号端(Vdata),第二极连接第一节点N1。
在一个具体实施例中,如图5所示,本申请实施例中第一晶体管T1、第二晶体管T7、第三晶体管T5、第四晶体管T2、第五晶体管T3、第六晶体管T6和第七晶体管T4均为P型晶体管;当然,在实际电路设计中,这些晶体管也可以为N型晶体管,本申请实施例并不对晶体管的具体类型做限定。这些晶体管的第一极可以为源极,第二极可以为漏极,当然,第一极也可以为漏极,第二极也可以为源极,在实际设计中,这些晶体管的第一极和第二极可以互换。
下面结合一个具体的实施例详细说明本申请实施例提供的像素电路。
如图5所示,本申请实施例提供的像素电路包括初始电压端(Vini)、复位信号端(Reset(1))、控制信号端(Scan)、接数据信号端(Vdata)、电源电压端(VDD)、第一扫描信号端(Gate(1))、第二扫描信号端(Gate(2))、发光控制端(EM)、低电平电压端(VSS)、第一晶体管T1、第二晶体管T7、第三晶体管T5、第四晶体管T2、第五晶体管T3、第六晶体管T6、第七晶体管T4、第一电容C1和第二电容C2。
具体地,第一晶体管T1的控制端连接复位信号端(Reset(1)),第一晶体管T1的第一极分别连接第二节点N2、第一电容C1的第二端和第五晶体管T3的控制端,第一晶体管T1的第二极分别连接初始电压端(Vini)和第二晶体管T7的第一极。
第二晶体管T7的控制端连接复位信号端(Reset(1)),第二晶体管T7的第一极分别连接第一晶体管T1的第二极和初始电压端(Vini),第二晶体管T7的第二极分别连接发光器件(OLED)的一端和第六晶体管T6的第二极。
第三晶体管T5的控制端连接第一扫描信号端(Gate(1)),第三晶体管T5的第一极分别连接第二电容C2的第二端、第一电容C1的第一端、第一节点N1和第七晶体管T4的第二极,第三晶体管T5的第二极分别连接电源电压端(VDD)和第五晶体管T3的第一极。
第四晶体管T2的控制端连接第二扫描信号端(Gate(2)),第四晶体管T2的第一极分别连接第二节点N2和第一晶体管T1的第一极,第四晶体管T2的第二极分别连接第五晶体管T3的第二极和第六晶体管T6的第一极。
第五晶体管T3的控制端连接第二节点N2,第五晶体管T3的第一极分别连接第三晶体管T5的第二极和电源电压端(VDD),第五晶体管T3的第二极分别连接第四晶体管T2的第二极和第六晶体管T6的第一极。
第六晶体管T6的控制端连接发光控制端(EM),第六晶体管T6的第一极分别连接第四晶体管T2的第二极和第五晶体管T3的第二极,第六晶体管T6的第二极分别连接第二晶体管T7的第二极和发光器件(OLED)的一端。
第七晶体管T4的控制端连接控制信号端(Scan),第七晶体管T4的第一极连接数据信号端(Vdata),第七晶体管T4的第二极分别连接第一电容C1的第一端、第二电容C2的第二端、第一节点N1和第三晶体管T5的第一极。
下面结合附图详细介绍本申请实施例提供的像素电路的工作过程。
图6为图5所示像素电路的时序图,图6的时序信号具体可以由GOA电路提供,本申请实施例提供的像素电路的工作过程包括复位阶段t1、补偿阶段t2、补偿过渡阶段t3、数据写入阶段t4和发光阶段t5,本申请实施例中的发光器件为OLED。
如图6和图7所示,在复位阶段t1,复位信号端(Reset(1))和第一扫描信号端(Gate(1))输出低电平信号,第二扫描信号端(Gate(2))、控制信号端(Scan)和发光控制端(EM)输出高电平信号,此时,第一晶体管T1、第二晶体管T7和第三晶体管T5处于导通状态,第四晶体管T2、第六晶体管T6和第七晶体管T4处于关断状态,初始电压端(Vini)的初始电压Vini通过第一晶体管T1写入第二节点N2,以及通过第二晶体管T7写入发光器件(OLED)的一端,此时第二节点N2的电压为Vini,发光器件(OLED)的一端的电压也为Vini;另外,电源电压端(VDD)输出的高电平电压VDD通过第三晶体管T5写入第一节点N1,此时第一节点N1的电压为VDD。具体实施时,初始电压Vini的电压值通常小于0V,高电平电压VDD的电压值通常为2V~6V,低电平电压VSS的电压值通常与初始电压Vini的电压值保持一致。
如图6和图8所示,在补偿阶段t2,第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))输出低电平信号,复位信号端(Reset(1))、控制信号端(Scan)和发光控制端(EM)输出高电平信号,此时,第三晶体管T5和第四晶体管T2处于导通状态,第一晶体管T1、第二晶体管T7、第六晶体管T6和第七晶体管T4处于关断状态,此时,电源电压端(VDD)输出的高电平电压VDD继续通过第三晶体管T5写入第一节点N1,且第五晶体管T3的栅极和漏极处于接通状态,第二节点N2对第五晶体管T3的阈值电压(Vth)进行补偿,补偿完成后第二节点N2的电压变为VDD+Vth。
如图6和图9所示,在补偿过渡阶段t3,第二扫描信号端(Gate(2))输出低电平信号,第一扫描信号端(Gate(1))、复位信号端(Reset(1))、控制信号端(Scan)和发光控制端(EM)输出高电平信号,此时,第四晶体管T2处于导通状态,第一晶体管T1、第二晶体管T7、第三晶体管T5、第六晶体管T6和第七晶体管T4处于关断状态,此时第一电容C1的电容压差保持为Vth。
具体地,本申请实施例提供的像素电路补偿过渡阶段t3的设置,能够使得第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))的波形除了有相位差异外,波形可以保持一致,这样第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))可以共用一组GOA电路,进而可以减少一组GOA电路。
如图6和图10所示,在数据写入阶段t4,控制信号端(Scan)输出低电平信号,第一扫描信号端(Gate(1))、复位信号端(Reset(1))、第二扫描信号端(Gate(2))和发光控制端(EM)输出高电平信号,此时,第七晶体管T4处于导通状态,第一晶体管T1、第二晶体管T7、第三晶体管T5、第四晶体管T2和第六晶体管T6处于关断状态,此时,数据信号端(Vdata)输出的数据电压Vdata通过第七晶体管T4写入第一节点N1,第一节点N1的电压为Vdata,此时第二节点N2的电压跳变为Vdata+Vth,Vdata的电压值通常为0V~9V。
如图6和图11所示,在发光阶段t5,发光控制端(EM)输出低电平信号,第一扫描信号端(Gate(1))、复位信号端(Reset(1))、第二扫描信号端(Gate(2))和控制信号端(Scan)输出高电平信号,此时,第六晶体管T6处于导通状态,第一晶体管T1、第二晶体管T7、第三晶体管T5、第四晶体管T2和第七晶体管T4处于关断状态,此时第五晶体管T3与发光器件OLED连接,第五晶体管T3为发光器件OLED提供驱动电流,此时第五晶体管T3的栅源电压VGS=Vdata+Vth-VDD。
具体地,第五晶体管T3提供的驱动电流IDS如下:
其中:μ表示第五晶体管T3材料的迁移率,Cox表示第五晶体管T3的电容值,W表示第五晶体管T3的宽度,L表示第五晶体管T3的长度,因此,本申请实施例在发光阶段t5,发光器件OLED的工作电流IDS与第五晶体管T3的阈值电压Vth无关,第五晶体管T3的阈值电压漂移并不会影响发光器件OLED的发光。
另外,本申请实施例的具体驱动时序中,如图6所示,第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))的信号波形相同,相位相差1H(H为显示面板的行时间),这样第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))可以共用一组GOA电路。复位信号端(Reset(1))和控制信号端(Scan)的信号波形相同,相位相差(n+1)H,这样复位信号端(Reset(1))和控制信号端(Scan)也可以共用一组GOA电路,这样可以减少GOA电路的制作成本。
需要说明的是,由于本申请实施例提供了新的像素电路(如本申请实施例提供的7T2C像素电路),该像素电路可以采用如图6所示的时序进行驱动,该驱动时序中,可以使得第一扫描信号端(Gate(1))输入的信号的宽度自由地设置(如该信号宽度的时长可设置nH),这样本申请实施例提供的像素电路在补偿过程中可以自由地设置阈值电压的补偿时间,能够充分补偿驱动晶体管的特性漂移,从而能够满足在高刷新率或高分辨率下的要求,进一步可以提升显示面板的画质。
基于同一发明构思,本申请实施例还提供一种显示基板,该显示基板包括阵列设置的若干像素单元,每一像素单元均包括前述实施例示意的像素电路。由于显示基板包括本申请前述实施例提供的像素电路,因此本申请实施例提供的显示基板具有与像素电路相同的有益效果,这里不再赘述。
基于同一发明构思,本申请实施例还提供一种显示装置,该显示装置包括前述实施例示意的显示基板。由于显示装置包括本申请前述实施例提供的显示基板,因此本申请实施例提供的显示装置具有与显示基板相同的有益效果,这里不再赘述。
基于同一发明构思,本申请实施例还提供一种像素电路的驱动方法,该像素电路包括复位模块11、驱动模块12、存储模块13、补偿模块14、数据写入模块15和发光控制模块16,如图12所示,本申请实施例中的像素电路的驱动方法包括:
S101、在复位阶段,复位模块在复位信号端的控制下,将初始电压端的初始电压提供给第二节点和发光器件的一端,以及补偿模块在第一扫描信号端的控制下,将电源电压端的电压提供给第一节点;
S102、在补偿阶段,补偿模块在第一扫描信号端和第二扫描信号端的控制下,将电源电压端的电压提供给第一节点和驱动模块,对驱动模块进行补偿;
S103、在数据写入阶段,数据写入模块在控制信号端的控制下,将数据信号端的数据电压提供给第一节点;
S104、在发光阶段,发光控制模块在发光控制端的控制下,将驱动模块与发光器件连接,使驱动模块为发光器件提供驱动电流。
进一步地,本申请实施例中的像素电路的驱动方法在补偿阶段之后,且在数据写入阶段之前,还包括补偿过渡阶段:在补偿过渡阶段,补偿模块在第二扫描信号的控制下,使得第一节点和第二节点之间的电压差,与对驱动模块进行补偿完成后第一节点和第二节点之间的电压差相等。
本申请实施例像素电路的具体驱动过程以及工作原理在上面已经进行了介绍,这里不再赘述。
综上所述,应用本申请实施例,至少能够实现如下有益效果:
第一、本申请实施例提供的像素电路包括复位模块11、驱动模块12、存储模块13、补偿模块14、数据写入模块15和发光控制模块16,该像素电路可以采用与现有技术不同的时序进行驱动(如采用如图6所示的时序进行驱动),该驱动时序中,可以使得第一扫描信号端(Gate(1))输入的信号的宽度自由地设置(如该信号宽度的时长可设置nH),这样本申请实施例提供的像素电路在补偿过程中可以自由地设置阈值电压的补偿时间,能够充分补偿驱动晶体管的特性漂移,从而能够满足在高刷新率或高分辨率下的要求,进一步可以提升显示面板的画质。
第二、本申请实施例提供的像素电路的驱动时序设置有补偿过渡阶段t3,补偿过渡阶段t3的设置能够使得第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))的波形除了有相位差异外,波形可以保持一致,这样第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))可以共用一组GOA电路,进而可以减少一组GOA电路。
第三、申请实施例提供的像素电路的驱动时序中,第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))的信号波形相同,相位相差1H(H为显示面板的行时间),这样第一扫描信号端(Gate(1))和第二扫描信号端(Gate(2))可以共用一组GOA电路。复位信号端(Reset(1))和控制信号端(Scan)的信号波形相同,相位相差(n+1)H,这样复位信号端(Reset(1))和控制信号端(Scan)也可以共用一组GOA电路,这样可以减少GOA电路的制作成本。
术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
以上所述仅是本申请的部分实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。
Claims (9)
1.一种像素电路,其特征在于,包括:复位模块、驱动模块、存储模块和补偿模块;
所述复位模块,分别连接复位信号端、初始电压端、发光器件、第二节点、所述存储模块和所述驱动模块,用于在所述复位信号端的控制下,对所述第二节点和所述发光器件一端的电压进行复位;
所述驱动模块,分别连接所述第二节点、所述补偿模块、所述存储模块和电源电压端,用于驱动所述发光器件发光;
所述存储模块,分别连接第一节点、所述第二节点、所述电源电压端、所述复位模块和所述补偿模块,用于存储所述第一节点和所述第二节点的电压;
所述补偿模块,分别连接第一扫描信号端、所述第一节点、所述电源电压端、第二扫描信号端、所述第二节点、所述驱动模块和所述复位模块,用于在所述第一扫描信号端的控制下,对所述第一节点进行复位,以及在所述第一扫描信号端和所述第二扫描信号端的控制下,将所述电源电压端的电压提供给所述第一节点和所述驱动模块,以对所述驱动模块进行补偿;以及在所述第二扫描信号的控制下,使得所述第一节点和所述第二节点之间的电压差,与对所述驱动模块进行补偿完成后所述第一节点和所述第二节点之间的电压差相等;其中:所述第一扫描信号端和所述第二扫描信号端的信号波形相同。
2.根据权利要求1所述的像素电路,其特征在于,包括数据写入模块和发光控制模块;
所述数据写入模块,分别连接控制信号端、数据信号端和所述第一节点,用于在所述控制信号端的控制下,将所述数据信号端的数据电压提供给所述第一节点;
所述发光控制模块,分别连接发光控制端、所述驱动模块、所述补偿模块、所述复位模块和所述发光器件的一端,用于在所述发光控制端的控制下,将所述驱动模块与所述发光器件连接。
3.根据权利要求1所述的像素电路,其特征在于,所述复位模块包括第一晶体管和第二晶体管;
所述第一晶体管的控制端连接所述复位信号端,第一极连接所述第二节点,第二极连接所述初始电压端;
所述第二晶体管的控制端连接所述复位信号端,第一极连接所述初始电压端,第二极连接所述发光器件一端。
4.根据权利要求1所述的像素电路,其特征在于,所述补偿模块包括第三晶体管和第四晶体管;
所述第三晶体管的控制端连接所述第一扫描信号端,第一极连接所述第一节点,第二极连接所述电源电压端;
所述第四晶体管的控制端连接所述第二扫描信号端,第一极连接所述第二节点,第二极连接所述驱动模块。
5.根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括第五晶体管,所述存储模块包括第一电容和第二电容;
所述第五晶体管的控制端连接所述第二节点,第一极连接所述电源电压端,第二极连接所述补偿模块;
所述第一电容的第一端分别连接所述第一节点和所述补偿模块,第二端连接所述第二节点;
所述第二电容的第一端连接所述电源电压端,第二端分别连接所述第一节点和所述补偿模块。
6.根据权利要求2所述的像素电路,其特征在于,所述发光控制模块包括第六晶体管,所述数据写入模块包括第七晶体管;
所述第六晶体管的控制端连接所述发光控制端,第一极分别连接所述驱动模块和所述补偿模块,第二极分别连接所述复位模块和所述发光器件的一端;
所述第七晶体管的控制端连接控制信号端,第一极连接所述数据信号端,第二极连接所述第一节点。
7.一种显示基板,其特征在于,包括阵列设置的若干像素单元,每一所述像素单元均包括如权利要求1-6中任一项所述的像素电路。
8.一种显示装置,其特征在于,包括如权利要求7所述的显示基板。
9.一种像素电路的驱动方法,用于如权利要求1-6中任一项所述的像素电路,其特征在于,所述像素电路包括复位模块、驱动模块、存储模块、补偿模块、数据写入模块和发光控制模块,所述驱动方法包括:
在复位阶段,所述复位模块在所述复位信号端的控制下,将所述初始电压端的初始电压提供给所述第二节点和所述发光器件的一端,以及所述补偿模块在所述第一扫描信号端的控制下,将所述电源电压端的电压提供给所述第一节点;
在补偿阶段,所述补偿模块在所述第一扫描信号端和所述第二扫描信号端的控制下,将所述电源电压端的电压提供给所述第一节点和所述驱动模块,对所述驱动模块进行补偿;
在补偿过渡阶段,所述补偿模块在所述第二扫描信号的控制下,使得所述第一节点和所述第二节点之间的电压差,与对所述驱动模块进行补偿完成后所述第一节点和所述第二节点之间的电压差相等;所述第一扫描信号端和所述第二扫描信号端的信号波形相同;
在数据写入阶段,所述数据写入模块在控制信号端的控制下,将数据信号端的数据电压提供给所述第一节点;
在发光阶段,所述发光控制模块在发光控制端的控制下,将所述驱动模块与所述发光器件连接,使所述驱动模块为所述发光器件提供驱动电流。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110099170.XA CN113223458B (zh) | 2021-01-25 | 2021-01-25 | 一种像素电路及其驱动方法、显示基板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110099170.XA CN113223458B (zh) | 2021-01-25 | 2021-01-25 | 一种像素电路及其驱动方法、显示基板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113223458A CN113223458A (zh) | 2021-08-06 |
CN113223458B true CN113223458B (zh) | 2023-01-31 |
Family
ID=77084555
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110099170.XA Active CN113223458B (zh) | 2021-01-25 | 2021-01-25 | 一种像素电路及其驱动方法、显示基板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113223458B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114724508B (zh) * | 2021-11-25 | 2023-04-07 | 云谷(固安)科技有限公司 | 像素电路及其驱动方法和显示面板 |
TWI773498B (zh) * | 2021-08-25 | 2022-08-01 | 友達光電股份有限公司 | 像素電路 |
CN113744692B (zh) * | 2021-09-02 | 2022-12-27 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
CN116391219A (zh) * | 2021-09-18 | 2023-07-04 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
WO2023115457A1 (zh) * | 2021-12-23 | 2023-06-29 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示装置 |
CN114299847B (zh) * | 2021-12-23 | 2023-06-02 | 深圳市华星光电半导体显示技术有限公司 | 发光器件驱动电路及显示面板 |
CN114724515B (zh) * | 2022-04-11 | 2023-10-20 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
CN114927098B (zh) * | 2022-05-07 | 2024-04-19 | 重庆邮电大学 | 一种像素驱动电路及像素驱动方法 |
CN115206230B (zh) * | 2022-07-29 | 2023-04-28 | 浙江传媒学院 | 驱动电路及其驱动控制方法 |
CN115440163B (zh) * | 2022-11-09 | 2023-01-03 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示装置 |
CN115798408B (zh) * | 2022-11-30 | 2024-01-16 | 惠科股份有限公司 | 像素驱动电路和显示装置 |
WO2024178714A1 (zh) * | 2023-03-02 | 2024-09-06 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示基板和显示装置 |
CN116543697A (zh) * | 2023-04-28 | 2023-08-04 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107204173A (zh) * | 2017-06-08 | 2017-09-26 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板 |
CN109979394A (zh) * | 2019-05-17 | 2019-07-05 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板及显示装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI483233B (zh) * | 2013-02-08 | 2015-05-01 | Au Optronics Corp | 像素結構及其驅動方法 |
CN106558287B (zh) * | 2017-01-25 | 2019-05-07 | 上海天马有机发光显示技术有限公司 | 有机发光像素驱动电路、驱动方法及有机发光显示面板 |
CN107331351B (zh) * | 2017-08-24 | 2023-08-29 | 京东方科技集团股份有限公司 | 一种像素补偿电路、其驱动方法、显示面板及显示装置 |
KR20190074814A (ko) * | 2017-12-20 | 2019-06-28 | 엘지디스플레이 주식회사 | 유기발광 다이오드 표시장치 및 그 구동 방법 |
CN108492770B (zh) * | 2018-03-27 | 2021-01-22 | 京东方科技集团股份有限公司 | 一种像素补偿电路、其驱动方法及显示面板、显示装置 |
CN110268465B (zh) * | 2019-01-14 | 2022-07-01 | 京东方科技集团股份有限公司 | 像素电路、显示面板及像素电路的驱动方法 |
CN111243479B (zh) * | 2020-01-16 | 2024-05-14 | 京东方科技集团股份有限公司 | 显示面板、像素电路及其驱动方法 |
CN111696486B (zh) * | 2020-07-14 | 2022-10-25 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示基板及显示装置 |
-
2021
- 2021-01-25 CN CN202110099170.XA patent/CN113223458B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107204173A (zh) * | 2017-06-08 | 2017-09-26 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板 |
CN109979394A (zh) * | 2019-05-17 | 2019-07-05 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板及显示装置 |
WO2020233491A1 (zh) * | 2019-05-17 | 2020-11-26 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN113223458A (zh) | 2021-08-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113223458B (zh) | 一种像素电路及其驱动方法、显示基板和显示装置 | |
US11475834B2 (en) | Pixel circuit and method of driving the same | |
CN112639951B (zh) | 像素电路和包括像素电路的显示装置 | |
CN107452331B (zh) | 一种像素电路及其驱动方法、显示装置 | |
KR102561294B1 (ko) | 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치 | |
CN112992070B (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
CN112992049B (zh) | 具有像素驱动电路的电致发光显示装置 | |
US9095030B2 (en) | Pixel and organic light emitting display device using the pixel | |
US20160232840A1 (en) | Oled display panel with threshold voltage compensation and driving method thereof | |
US10388220B2 (en) | Pixel and organic light emitting display device using the same | |
CN110895915A (zh) | 像素电路及其驱动方法、显示装置 | |
US11232741B2 (en) | Pixel and display device having the same | |
CN111063304B (zh) | 一种像素驱动电路及其驱动方法、阵列基板、显示装置 | |
CN113795878A (zh) | 像素、包括像素的显示装置及用于显示装置的驱动方法 | |
CN109493789B (zh) | 像素电路 | |
KR20100054001A (ko) | 표시 장치 및 그의 구동 방법 | |
CN112435624B (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
CN115294940A (zh) | 像素电路及其驱动方法和显示面板 | |
CN114822415A (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
US11217170B2 (en) | Pixel-driving circuit and driving method, a display panel and apparatus | |
KR20100062578A (ko) | 표시 장치 및 그의 구동 방법 | |
CN116524862A (zh) | 像素电路及其驱动方法、显示面板 | |
CN111048043A (zh) | Oled像素电路及显示装置 | |
CN115662348A (zh) | 像素电路及其驱动方法、显示面板 | |
CN118553203A (zh) | 驱动电路及驱动方法、显示面板、显示设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |