CN111063304B - 一种像素驱动电路及其驱动方法、阵列基板、显示装置 - Google Patents

一种像素驱动电路及其驱动方法、阵列基板、显示装置 Download PDF

Info

Publication number
CN111063304B
CN111063304B CN202010007930.5A CN202010007930A CN111063304B CN 111063304 B CN111063304 B CN 111063304B CN 202010007930 A CN202010007930 A CN 202010007930A CN 111063304 B CN111063304 B CN 111063304B
Authority
CN
China
Prior art keywords
voltage
node
voltage input
transistor
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010007930.5A
Other languages
English (en)
Other versions
CN111063304A (zh
Inventor
王铁石
刘伟星
韩东旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010007930.5A priority Critical patent/CN111063304B/zh
Publication of CN111063304A publication Critical patent/CN111063304A/zh
Application granted granted Critical
Publication of CN111063304B publication Critical patent/CN111063304B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请提供了一种像素驱动电路及其驱动方法、阵列基板、显示装置,像素驱动电路包括复位模块、驱动晶体管、补偿模块、数据写入模块以及存储模块,由于与各像素驱动电路连接的第一电压输入端输入的第一电压相同,与各像素驱动电路连接的第二电压输入端输入的第二电压相同,与各像素驱动电路连接的第四电压输入端输入的第四电压相同,因此,各像素单元的像素驱动电路通过复位模块和补偿模块可以同时进行复位和补偿,例如可以控制所有像素单元在每帧初始阶段统一复位和补偿,再逐行扫描进行数据写入和发光,这样可以确保充裕的充电时间,消除因刷新率、分辨率提升而引起的充电不足,彻底消除由驱动晶体管阈值电压Vth的漂移而产生的画面不均问题。

Description

一种像素驱动电路及其驱动方法、阵列基板、显示装置
技术领域
本发明涉及显示技术领域,特别是涉及一种像素驱动电路及其驱动方法、阵列基板、显示装置。
背景技术
有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode,以下简称为AMOLED)显示面板利用OLED发出不同亮度的光线,使与OLED对应的像素显示具有相应的亮度;相对于传统的薄膜晶体管液晶显示面板,AMOLED显示面板具有更快的反应速度,更高的对比度以及更广大的视角,是显示面板的一个重要的发展方向。
驱动发光器件OLED发光的驱动电流与驱动晶体管的阈值电压Vth有关,而在实际应用中,驱动晶体管的阈值电压Vth会在发生漂移,进而影响发光器件OLED的发光亮度。现有技术中常用7T1C,6T2C等像素电路通过逐行扫描方式对像素进行复位和补偿,以消除阈值电压Vth对发光亮度的影响。然而,随着显示器件分辨率和刷新率的提高,每行的扫描时间非常短,这样会导致像素充电不足,从而影响补偿效果,不能完全消除阈值电压Vth对发光亮度的影响。
发明内容
本发明提供一种像素驱动电路及其驱动方法、阵列基板、显示装置,以消除由驱动晶体管阈值电压Vth的漂移而产生的画面不均问题。
为了解决上述问题,本发明公开了一种像素驱动电路,应用于显示面板,所述显示面板包括多个像素单元,各所述像素单元包括所述像素驱动电路和OLED器件,所述像素驱动电路用于驱动所述OLED器件发光,所述像素驱动电路包括复位模块、驱动晶体管、补偿模块、数据写入模块以及存储模块;
所述复位模块,分别与第一电压输入端、第二电压输入端、第三电压输入端、第一节点、第二节点以及第三节点连接,用于根据所述第一电压输入端输入的第一电压以及所述第二电压输入端输入的第二电压,将所述第三电压输入端输入的第三电压分别写入所述第一节点以及所述第二节点;
所述驱动晶体管的控制极与所述第二节点连接,第一极与所述补偿模块连接,第二极与所述第三节点连接,用于根据所述第二节点的电压,控制所述补偿模块与所述第三节点之间的导通或关断,其中,所述第三节点与所述OLED器件的阳极连接;
所述补偿模块,还与第四电压输入端以及第五电压输入端连接,用于根据所述第四电压输入端输入的第四电压,将所述第五电压输入端输入的第五电压写入所述驱动晶体管的第一极;
所述数据写入模块,分别与第六电压输入端、第七电压输入端以及所述第一节点连接,用于根据所述第六电压输入端输入的第六电压,将所述第七电压输入端输入的第七电压写入所述第一节点;
所述存储模块,分别与所述第一节点以及所述第二节点连接,用于存储所述第一节点与所述第二节点之间的电压;
其中,与各所述像素单元的像素驱动电路连接的第一电压输入端输入的第一电压相同,与各所述像素单元的像素驱动电路连接的第二电压输入端输入的第二电压相同,与各所述像素单元的像素驱动电路连接的第四电压输入端输入的第四电压相同。
在一种可选的实现方式中,所述复位模块包括第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的控制极与所述第一电压输入端连接,第一极与所述第一节点连接,第二极与所述第三电压输入端连接;
所述第二晶体管的控制极与所述第二电压输入端连接,第一极与所述第三电压输入端连接,第二极与第三节点连接;
所述第三晶体管的控制极与所述第一电压输入端连接,第一极与第三节点连接,第二极与所述第二节点连接。
在一种可选的实现方式中,所述补偿模块包括第四晶体管,所述第四晶体管的控制极与所述第四电压输入端连接,第一极与所述第五电压输入端连接,第二极与所述驱动晶体管的第一极连接。
在一种可选的实现方式中,所述数据写入模块包括第五晶体管,所述第五晶体管的控制极与所述第六电压输入端连接,第一极与所述第七电压输入端连接,第二极与所述第一节点连接。
在一种可选的实现方式中,所述存储模块包括第一电容,所述第一电容的第一端与所述第一节点连接,第二端与所述第二节点连接。
在一种可选的实现方式中,还包括第二电容,所述第二电容的第一端与所述第一节点连接,第二端与所述第五电压输入端连接。
在一种可选的实现方式中,还包括第六晶体管,所述第六晶体管的控制极与第八电压输入端连接,第一极与所述第三节点连接,第二极与所述OLED器件的阳极连接,用于根据所述第八电压输入端输入的第八电压,控制所述第三节点与所述OLED器件的阳极之间的导通与断开。
为了解决上述问题,本发明还公开了一种阵列基板,所述阵列基板包括任一实施例所述的像素驱动电路。
为了解决上述问题,本发明还公开了一种显示装置,所述显示装置包括任一实施例所述的阵列基板。
为了解决上述问题,本发明还公开了一种像素驱动方法,应用于任一实施例所述的像素驱动电路,各帧周期内的像素驱动方法依次包括复位阶段、补偿阶段以及充电发光阶段;
所述复位阶段,向所述第一电压输入端输入第一电压,向所述第二电压输入端输入第二电压,向所述第三电压输入端输入第三电压,使所述复位模块在所述第一电压和第二电压的控制下,将所述第三电压分别写入所述第一节点以及所述第二节点;
所述补偿阶段,向所述第一电压输入端输入第一电压,向所述第三电压输入端输入第三电压,向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压以及所述驱动晶体管的阈值电压写入所述第二节点;
所述充电发光阶段,向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,向所述第六电压输入端输入第六电压,向所述第七电压输入端输入第七电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压写入所述驱动晶体管的第一极,使所述数据写入模块在所述第六电压的控制下,将所述第七电压写入所述第一节点,使所述驱动晶体管在所述第二节点的电压控制下,导通所述补偿模块与所述第三节点,形成驱动所述OLED器件发光的驱动电流;其中,所述第六电压为行扫描信号。
在一种可选的实现方式中,当所述像素驱动电路还包括第六晶体管时,所述充电发光阶段包括:
向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,向所述第六电压输入端输入第六电压,向所述第七电压输入端输入第七电压,向所述第八电压输入端输入第八电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压写入所述驱动晶体管的第一极,使所述数据写入模块在所述第六电压的控制下,将所述第七电压写入所述第一节点,使所述驱动晶体管在所述第二节点的电压控制下,导通所述补偿模块与所述第三节点,使所述第六晶体管在所述第八电压的控制下,导通所述第三节点与所述OLED器件的阳极,使所述OLED器件在所述驱动电流的驱动下发光,其中,所述第八电压与所述第六电压同步。
与现有技术相比,本发明包括以下优点:
本申请技术方案提供了一种像素驱动电路及其驱动方法、阵列基板、显示装置,其中,像素驱动电路应用于显示面板,显示面板包括多个像素单元,各像素单元包括像素驱动电路和OLED器件,像素驱动电路用于驱动OLED器件发光,像素驱动电路包括复位模块、驱动晶体管、补偿模块、数据写入模块以及存储模块,由于与各像素单元的像素驱动电路连接的第一电压输入端输入的第一电压相同,与各像素单元的像素驱动电路连接的第二电压输入端输入的第二电压相同,与各像素单元的像素驱动电路连接的第四电压输入端输入的第四电压相同,因此,各像素单元的像素驱动电路通过复位模块和补偿模块可以同时进行复位和补偿,例如可以控制所有像素单元在每帧初始阶段统一复位和补偿,再逐行扫描进行数据写入和发光,这样可以确保充裕的充电时间,消除因刷新率、分辨率提升而引起的充电不足,彻底消除由驱动晶体管阈值电压Vth的漂移而产生的画面不均问题。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1示出了本申请一实施例提供的第一种像素驱动电路的结构示意图;
图2示出了本申请一实施例提供的第一种像素驱动电路各输入信号驱动发光器件发光的时序图;
图3示出了本申请一实施例提供的第一种像素驱动电路在复位阶段的等效电路示意图;
图4示出了本申请一实施例提供的第一种像素驱动电路在补偿阶段的等效电路示意图;
图5示出了本申请一实施例提供的第一种像素驱动电路在充电发光阶段的等效电路示意图;
图6示出了本申请一实施例提供的第二种像素驱动电路的结构示意图;
图7示出了本申请一实施例提供的第二种像素驱动电路中第一节点和第二节点电位变化的模拟仿真图;
图8示出了本申请一实施例提供的第三种像素驱动电路的结构示意图;
图9示出了本申请一实施例提供的第三种像素驱动电路各输入信号驱动发光器件发光的时序图;
图10示出了本申请一实施例提供的一种像素驱动方法的步骤流程图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本申请一实施例提供了一种像素驱动电路,应用于显示面板,显示面板包括多个像素单元,各像素单元包括像素驱动电路和OLED器件,像素驱动电路用于驱动OLED器件发光,像素驱动电路包括复位模块11、驱动晶体管MT、补偿模块12、数据写入模块13以及存储模块14。
复位模块11,分别与第一电压输入端S1、第二电压输入端S2、第三电压输入端Initial、第一节点N1、第二节点N2以及第三节点N3连接,用于根据第一电压输入端S1输入的第一电压以及第二电压输入端S2输入的第二电压,将第三电压输入端Initial输入的第三电压分别写入第一节点N1以及第二节点N2。
驱动晶体管MT的控制极与第二节点N2连接,第一极与补偿模块12连接,第二极与第三节点N3连接,用于根据第二节点N2的电压,控制补偿模块12与第三节点N3之间的导通或关断,其中,第三节点N3与OLED器件的阳极连接。
补偿模块12,还与第四电压输入端S3以及第五电压输入端ELVDD连接,用于根据第四电压输入端S3输入的第四电压,将第五电压输入端ELVDD输入的第五电压写入驱动晶体管MT的第一极。
数据写入模块13,分别与第六电压输入端Gate、第七电压输入端Data以及第一节点N1连接,用于根据第六电压输入端Gate输入的第六电压,将第七电压输入端Data输入的第七电压写入第一节点N1。
存储模块14,分别与第一节点N1以及第二节点N2连接,用于存储第一节点N1与第二节点N2之间的电压。
其中,与各像素单元的像素驱动电路连接的第一电压输入端S1输入的第一电压相同,与各像素单元的像素驱动电路连接的第二电压输入端S2输入的第二电压相同,与各像素单元的像素驱动电路连接的第四电压输入端S3输入的第四电压相同。
第五电压VELVDD可以为常高电平,OLED器件的阴极电压VELVSS可以为常低电平。例如,VELVDD为5V,VELVSS为-2.5V,第六电压VGate、第一电压VS1、第二电压VS2以及第四电压VS3的高低电平可以为±7V,第三电压Vintial可以为-3V。
本实施例提供的像素驱动电路在各帧周期内驱动OLED器件发光的过程依次包括复位阶段、补偿阶段和充电发光阶段。
复位阶段,向第一电压输入端S1输入第一电压,向第二电压输入端S2输入第二电压,向第三电压输入端Initial输入第三电压,使复位模块11在第一电压和第二电压的控制下,将第三电压Vintial分别写入第一节点N1以及第二节点N2。在复位阶段,第一节点N1、第二节点N2以及第三节点N3的电压均为Vintial电压,因此在复位阶段OLED器件不发光。
补偿阶段,向第一电压输入端S1输入第一电压,向第三电压输入端Initial输入第三电压,向第四电压输入端S3输入第四电压,向第五电压输入端ELVDD输入第五电压,使补偿模块12在第四电压的控制下,将第五电压以及驱动晶体管MT的阈值电压写入第二节点N2。
在补偿阶段,补偿模块12在第四电压的控制下,将第五电压VELVDD写入驱动晶体管MT的第一极,即驱动晶体管MT第一极的电压为VELVDD,驱动晶体管MT在补偿阶段先导通,当第二节点N2的电压充电至VELVDD+Vth时,驱动晶体管MT关闭,实现将第五电压VELVDD以及驱动晶体管MT的阈值电压Vth写入第二节点N2。
充电发光阶段,向第三电压输入端Initial输入第三电压,向第四电压输入端S3输入第四电压,使补偿模块12在第四电压的控制下,将第五电压VELVDD写入驱动晶体管MT的第一极;向第六电压输入端Gate输入第六电压,向第七电压输入端Data输入第七电压,使数据写入模块13在第六电压的控制下,将第七电压写入第一节点N1,使驱动晶体管MT在第二节点N2的电压控制下,导通补偿模块12与第三节点N3,形成驱动OLED器件发光的驱动电流;其中,第六电压为行扫描信号。
在充电发光阶段,数据写入模块13在第六电压的控制下,将第七电压写入第一节点N1,第一节点N1的电压由Vintial变为VData,在存储模块14的作用下,第二节点N2的电压(即驱动晶体管MT的控制极电压)由VELVDD+Vth变为VELVDD+Vth+(VData-Vintial),驱动晶体管MT第一极电压为VELVDD,此时驱动OLED器件发光的驱动电流Ioled为:
IOLED∝(Vgs-Vth)2
Figure BDA0002354147470000081
IOLED=WCoxu/2L*(Vdata-Initial)2
由以上公式可以得知,驱动OLED器件发光的驱动电流Ioled与驱动晶体管MT的阈值电压Vth无关,从而可以消除由于阈值电压漂移而产生的画面不均现象,使得OLED器件的亮度保持均一、稳定;同时该驱动电流Ioled与电源电压ELVDD或ELVSS均无关,因此还可以消除由于IR Drop引起的像素发光不均的问题,进一步提高像素亮度的均一性。
另外,由于与各像素单元的像素驱动电路连接的第一电压输入端S1输入的第一电压相同,与各像素单元的像素驱动电路连接的第二电压输入端S2输入的第二电压相同,与各像素单元的像素驱动电路连接的第四电压输入端S3输入的第四电压相同,因此所有像素单元的像素驱动电路可以同时进行复位和补偿,例如可以在每帧的初始阶段对所有像素统一进行复位和补偿,然后再逐行扫描对像素进行充电和发光,从而可以确保充裕的充电时间,消除因刷新率、分辨率提升而引起的充电不足。
在一种可选的实现方式中,参照图1,复位模块11包括第一晶体管M1、第二晶体管M2和第三晶体管M3;第一晶体管M1的控制极与第一电压输入端S1连接,第一极与第一节点N1连接,第二极与第三电压输入端Initial连接;第二晶体管M2的控制极与第二电压输入端S2连接,第一极与第三电压输入端Initial连接,第二极与第三节点N3连接;第三晶体管M3的控制极与第一电压输入端S1连接,第一极与第三节点N3连接,第二极与第二节点N2连接。
补偿模块12包括第四晶体管M4,第四晶体管M4的控制极与第四电压输入端S3连接,第一极与第五电压输入端ELVDD连接,第二极与驱动晶体管MT的第一极连接。
数据写入模块13包括第五晶体管M5,第五晶体管M5的控制极与第六电压输入端Gate连接,第一极与第七电压输入端Data连接,第二极与第一节点N1连接。
存储模块14包括第一电容C1,第一电容C1的第一端与第一节点N1连接,第二端与第二节点N2连接。
在本实施方式中,上述的各晶体管中的″控制极″为栅极,″第一极″为源极,″第二极″为漏极;当然,也可以是″第一极″为漏极,″第二极″为源极。
下面以第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5以及驱动晶体管MT均为P型晶体管为例,结合在此情况下各输入信号的时序,对本实施例提供的像素驱动电路驱动OLED器件发光的过程和原理进行详细介绍。
参照图2,示出了各输入信号在一帧周期内驱动发光器件发光的时序图。在复位阶段,即时序图中的T1阶段,第一电压Vs1和第二电压Vs2均为低电平,第一晶体管M1、第二晶体管M2以及第三晶体管M3打开,因此,第一节点N1和第二节点N2复位到Vinitial电压,同时,第三节点N3即OLED器件的阳极电压也为Vinitial(如-3V),因此,OLED器件在复位阶段不发光。在复位阶段,第四电压Vs3和第六电压Vgate均为高电平,因此第四晶体管M4和第五晶体管M5不开启。参照图3示出了像素驱动电路在复位阶段的等效电路示意图。
在补偿阶段,即时序图中的T2阶段,第一电压Vs1仍为低电平,第一晶体管M1和第三晶体管M3打开,第一节点保持电压Vinitial(如-3V);第四电压Vs3为低电平,第四晶体管M4打开,将第五电压VELVDD写入驱动晶体管MT的第一极,即驱动晶体管MT第一极的电压为VELVDD;同时由于第三晶体管M3打开,与驱动晶体管MT形成二极管连接,因此驱动晶体管MT开始导通,当第二节点N2的电压充电至VELVDD+Vth时,驱动晶体管MT关闭,实现将第五电压VELVDD以及驱动晶体管MT的阈值电压Vth写入第二节点N2。在复位阶段,第二电压Vs2和第六电压Vgate均为高电平,因此第二晶体管M2和第五晶体管M5不开启。参照图4示出了像素驱动电路在补偿阶段的等效电路示意图。
在充电发光阶段,即时序图中的T3阶段,第六电压Vgate(行扫描信号)为低电平,第五晶体管M5打开,第七电压Vdata写入第一节点N1,即第一节点的电压由Vintial变为VData;在第一电容C1的耦合coupling作用下,第二节点N2的电压由VELVDD+Vth变为VELVDD+Vth+(VData-Vintial);同时,由于第四电压Vs3为低电平,第四晶体管M4打开,驱动晶体管MT第一极的电压为VELVDD;在充电发光阶段,第一电压Vs1和第二电压Vs2均为高电平,因此既第一晶体管M1、第二晶体管M2以及第三晶体管M3关闭。参照图5示出了像素驱动电路在充电发光阶段的等效电路示意图。此时驱动OLED器件发光的驱动电流Ioled为:
IOLED∝(Vgs-Vth)2
Figure BDA0002354147470000101
IOLED=WCoxu/2L*(Vdata-Initial)2
由以上公式可以得知,驱动OLED器件发光的驱动电流Ioled与驱动晶体管MT的阈值电压Vth无关,从而可以消除由于阈值电压漂移而产生的画面不均现象,使得OLED器件的亮度保持均一、稳定;同时该驱动电流Ioled与电源电压ELVDD或ELVSS均无关,因此还可以消除由于IR Drop引起的像素发光不均的问题,进一步提高像素亮度的均一性。
由于上述像素驱动电路中第一节点N1和第二节点N2在较长的等待期间内可能会漏电,进而影响显示。为了解决漏电问题,可以在第一节点N1与第五电压输入端ELVDD之间增加一个第二电容C2,参照图6,即第二电容C2的第一端与第一节点N1连接,第二端与第五电压输入端ELVDD连接。
增加第二电容C2后,像素驱动电路的结构由6T1C变为6T2C。由于第二电容C2的一端为常高电平VELVDD以及第二电容C2存储电荷的作用,因此可以确保第一节点N1不会漏电,同样第二节点N2也不会漏电,增加第二电容C2前后第一节点N1和第二节点N2的电位变化的模拟仿真结果如图7所示,通过增加第二电容C2,第一节点N1和第二节点N2的电位更稳定。另外,增加第二电容C2后的像素驱动电路各输入信号在一帧周期内驱动发光器件发光的时序以及输入信号的电位不变。
为了实现脉冲宽度调制(PWM,Pulse Width Modulation)功能,参照图8,上述的像素驱动电路还可以包括第六晶体管M6,第六晶体管M6的控制极与第八电压输入端EM连接,第一极与第三节点N3连接,第二极与OLED器件的阳极连接,用于根据第八电压输入端EM输入的第八电压,控制第三节点N3与OLED器件的阳极之间的导通与断开。参照图9示出了增加第六晶体管后的像素驱动电路各输入信号在一帧周期内驱动发光器件发光的时序图。
当像素驱动电路包括第六晶体管M6时,在充电发光阶段,第六电压Vgate(行扫描信号)为低电平,第五晶体管M5打开,第一节点的电压由Vintial变为VData;在第一电容C1的耦合coupling作用下,第二节点N2的电压由VELVDD+Vth变为VELVDD+Vth+(VData-Vintial);同时,由于第四电压Vs3为低电平,第四晶体管M4打开,驱动晶体管MT第一极的电压为VELVDD;驱动晶体管MT在第二节点N2的电压控制下打开;第八电压VEM与第六电压Vgate同步且均为低电平,第六晶体管M6打开。因此,在充电发光阶段,由于第四晶体管M4、驱动晶体管MT以及第六晶体管M6均打开,因此OLED器件在驱动电流Ioled的驱动下发光。需要说明的是,由于第六晶体管M6在复位阶段和补偿阶段关闭,因此可以确保OLED器件在复位阶段和补偿阶段不发光。
需要说明的是,本申请中各晶体管并不限于采用P型管,实际应用中,各晶体管还可以为N型管。当各晶体管为N型管时,可以根据各模块以及晶体管的功能适应调整图9中各信号的相位即可,例如,当M1、M2、M3、M4、M5、M6以及MT均为N型管时,S1、S2、S3、Gate以及EM信号与图9中示出的各信号相位相反。
本实施例提供了一种AMOELD新型像素驱动电路,使所有像素在每帧初始阶段统一复位和Vth补偿,之后再逐行扫描进行数据写入和发光。由于充电时间宽裕,可消除因刷新率、分辨率提升引起的充电不足问题,彻底消除由于阈值电压漂移而产生的画面不均现象,使得OLED器件的亮度保持均一、稳定。
本申请另一实施例还提供了一种阵列基板,该阵列基板包括如任一实施例所述的像素驱动电路。
本申请另一实施例还提供了一种显示装置,所述显示装置包括任一实施例所述的显示面板。
需要说明的是,本实施例中的显示装置可以为:显示面板、电子纸、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有2D或3D显示功能的产品或部件。
本申请另一实施例还提供了一种像素驱动方法,应用于任一实施例所述的像素驱动电路,各帧周期内的像素驱动方法依次包括复位阶段、补偿阶段以及充电发光阶段,参照图10。
步骤1001:所述复位阶段,向所述第一电压输入端输入第一电压,向所述第二电压输入端输入第二电压,向所述第三电压输入端输入第三电压,使所述复位模块在所述第一电压和第二电压的控制下,将所述第三电压分别写入所述第一节点以及所述第二节点。
步骤1002:所述补偿阶段,向所述第一电压输入端输入第一电压,向所述第三电压输入端输入第三电压,向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压以及所述驱动晶体管的阈值电压写入所述第二节点。
步骤1003:所述充电发光阶段,向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,向所述第六电压输入端输入第六电压,向所述第七电压输入端输入第七电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压写入所述驱动晶体管的第一极,使所述数据写入模块在所述第六电压的控制下,将所述第七电压写入所述第一节点,使所述驱动晶体管在所述第二节点的电压控制下,导通所述补偿模块与所述第三节点,形成驱动所述OLED器件发光的驱动电流;其中,所述第六电压为行扫描信号。
在一种可选的实现方式中,当所述像素驱动电路还包括第六晶体管时,所述充电发光阶段包括:
向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,向所述第六电压输入端输入第六电压,向所述第七电压输入端输入第七电压,向所述第八电压输入端输入第八电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压写入所述驱动晶体管的第一极,使所述数据写入模块在所述第六电压的控制下,将所述第七电压写入所述第一节点,使所述驱动晶体管在所述第二节点的电压控制下,导通所述补偿模块与所述第三节点,使所述第六晶体管在所述第八电压的控制下,导通所述第三节点与所述OLED器件的阳极,使所述OLED器件在所述驱动电流的驱动下发光,其中,所述第八电压与所述第六电压同步。
具体的,本实例提供的像素驱动电路的驱动方法具体工作过程和原理可以参照前述实施例的描述,此处不再赘述。
本申请技术方案提供了一种像素驱动电路及其驱动方法、阵列基板、显示装置,其中,像素驱动电路应用于显示面板,显示面板包括多个像素单元,各像素单元包括像素驱动电路和OLED器件,像素驱动电路用于驱动OLED器件发光,像素驱动电路包括复位模块、驱动晶体管、补偿模块、数据写入模块以及存储模块,由于与各像素单元的像素驱动电路连接的第一电压输入端输入的第一电压相同,与各像素单元的像素驱动电路连接的第二电压输入端输入的第二电压相同,与各像素单元的像素驱动电路连接的第四电压输入端输入的第四电压相同,因此,各像素单元的像素驱动电路通过复位模块和补偿模块可以同时进行复位和补偿,例如可以控制所有像素单元在每帧初始阶段统一复位和补偿,再逐行扫描进行数据写入和发光,这样可以确保充裕的充电时间,消除因刷新率、分辨率提升而引起的充电不足,彻底消除由驱动晶体管阈值电压Vth的漂移而产生的画面不均问题。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语″包括″、″包含″或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句″包括一个......″限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种像素驱动电路及其驱动方法、阵列基板、显示装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (11)

1.一种像素驱动电路,其特征在于,应用于显示面板,所述显示面板包括多个像素单元,各所述像素单元包括所述像素驱动电路和OLED器件,所述像素驱动电路用于驱动所述OLED器件发光,所述像素驱动电路包括复位模块、驱动晶体管、补偿模块、数据写入模块以及存储模块;
所述复位模块,分别与第一电压输入端、第二电压输入端、第三电压输入端、第一节点、第二节点以及第三节点连接,用于在复位阶段根据所述第一电压输入端输入的第一电压以及所述第二电压输入端输入的第二电压,将所述第三电压输入端输入的第三电压分别写入所述第一节点以及所述第二节点;以及,用于在补偿阶段,向所述第一电压输入端输入所述第一电压,向所述第三电压输入端输入所述第三电压,使所述第一节点保持所述第三电压;
所述驱动晶体管的控制极与所述第二节点连接,第一极与所述补偿模块连接,第二极与所述第三节点连接,用于根据所述第二节点的电压,控制所述补偿模块与所述第三节点之间的导通或关断,其中,所述第三节点与所述OLED器件的阳极连接;
所述补偿模块,还与第四电压输入端以及第五电压输入端连接,用于根据所述第四电压输入端输入的第四电压,将所述第五电压输入端输入的第五电压写入所述驱动晶体管的第一极,实现将所述第五电压以及所述驱动晶体管的阈值电压写入所述第二节点;
所述数据写入模块,分别与第六电压输入端、第七电压输入端以及所述第一节点连接,用于根据所述第六电压输入端输入的第六电压,将所述第七电压输入端输入的第七电压写入所述第一节点;
所述存储模块,分别与所述第一节点以及所述第二节点连接,用于存储所述第一节点与所述第二节点之间的电压;
其中,与各所述像素单元的像素驱动电路连接的第一电压输入端输入的第一电压相同,与各所述像素单元的像素驱动电路连接的第二电压输入端输入的第二电压相同,与各所述像素单元的像素驱动电路连接的第四电压输入端输入的第四电压相同,以使所述多个像素单元的像素驱动电路在对像素逐行扫描进行充电和发光之前,所述多个像素单元的像素驱动电路同时进行复位和补偿。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述复位模块包括第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的控制极与所述第一电压输入端连接,第一极与所述第一节点连接,第二极与所述第三电压输入端连接;
所述第二晶体管的控制极与所述第二电压输入端连接,第一极与所述第三电压输入端连接,第二极与第三节点连接;
所述第三晶体管的控制极与所述第一电压输入端连接,第一极与第三节点连接,第二极与所述第二节点连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿模块包括第四晶体管,所述第四晶体管的控制极与所述第四电压输入端连接,第一极与所述第五电压输入端连接,第二极与所述驱动晶体管的第一极连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入模块包括第五晶体管,所述第五晶体管的控制极与所述第六电压输入端连接,第一极与所述第七电压输入端连接,第二极与所述第一节点连接。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述存储模块包括第一电容,所述第一电容的第一端与所述第一节点连接,第二端与所述第二节点连接。
6.根据权利要求1至5任一项所述的像素驱动电路,其特征在于,还包括第二电容,所述第二电容的第一端与所述第一节点连接,第二端与所述第五电压输入端连接。
7.根据权利要求1至5任一项所述的像素驱动电路,其特征在于,还包括第六晶体管,所述第六晶体管的控制极与第八电压输入端连接,第一极与所述第三节点连接,第二极与所述OLED器件的阳极连接,用于根据所述第八电压输入端输入的第八电压,控制所述第三节点与所述OLED器件的阳极之间的导通与断开。
8.一种阵列基板,其特征在于,所述阵列基板包括如权利要求1至7任一项所述的像素驱动电路。
9.一种显示装置,其特征在于,所述显示装置包括如权利要求8所述的阵列基板。
10.一种像素驱动方法,应用于权利要求1至7任一项所述的像素驱动电路,其特征在于,各帧周期内的像素驱动方法依次包括复位阶段、补偿阶段以及充电发光阶段;
所述复位阶段,向所述第一电压输入端输入第一电压,向所述第二电压输入端输入第二电压,向所述第三电压输入端输入第三电压,使所述复位模块在所述第一电压和第二电压的控制下,将所述第三电压分别写入所述第一节点以及所述第二节点;
所述补偿阶段,向所述第一电压输入端输入第一电压,向所述第三电压输入端输入第三电压,将所述第一节点保持所述第三电压;向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压以及所述驱动晶体管的阈值电压写入所述第二节点;
所述充电发光阶段,向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,向所述第六电压输入端输入第六电压,向所述第七电压输入端输入第七电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压写入所述驱动晶体管的第一极,使所述数据写入模块在所述第六电压的控制下,将所述第七电压写入所述第一节点,使所述驱动晶体管在所述第二节点的电压控制下,导通所述补偿模块与所述第三节点,形成驱动所述OLED器件发光的驱动电流;其中,所述第六电压为行扫描信号;
其中,所述复位阶段和所述补偿阶段是所述多个像素单元的像素驱动电路同时进行的,所述充电发光阶段是所述多个像素单元的像素驱动电路对像素逐行扫描进行的。
11.根据权利要求10所述的像素驱动方法,其特征在于,当所述像素驱动电路还包括第六晶体管时,所述充电发光阶段包括:
向所述第四电压输入端输入第四电压,向所述第五电压输入端输入第五电压,向所述第六电压输入端输入第六电压,向所述第七电压输入端输入第七电压,向与所述第六晶体管的控制极连接的第八电压输入端输入第八电压,使所述补偿模块在所述第四电压的控制下,将所述第五电压写入所述驱动晶体管的第一极,使所述数据写入模块在所述第六电压的控制下,将所述第七电压写入所述第一节点,使所述驱动晶体管在所述第二节点的电压控制下,导通所述补偿模块与所述第三节点,使所述第六晶体管在所述第八电压的控制下,导通所述第三节点与所述OLED器件的阳极,使所述OLED器件在所述驱动电流的驱动下发光,其中,所述第八电压与所述第六电压同步。
CN202010007930.5A 2020-01-02 2020-01-02 一种像素驱动电路及其驱动方法、阵列基板、显示装置 Active CN111063304B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010007930.5A CN111063304B (zh) 2020-01-02 2020-01-02 一种像素驱动电路及其驱动方法、阵列基板、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010007930.5A CN111063304B (zh) 2020-01-02 2020-01-02 一种像素驱动电路及其驱动方法、阵列基板、显示装置

Publications (2)

Publication Number Publication Date
CN111063304A CN111063304A (zh) 2020-04-24
CN111063304B true CN111063304B (zh) 2023-02-03

Family

ID=70306447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010007930.5A Active CN111063304B (zh) 2020-01-02 2020-01-02 一种像素驱动电路及其驱动方法、阵列基板、显示装置

Country Status (1)

Country Link
CN (1) CN111063304B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022016685A1 (zh) * 2020-07-24 2022-01-27 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
CN112164375B (zh) * 2020-10-12 2022-11-15 福州京东方光电科技有限公司 一种像素补偿电路及其驱动方法、显示装置
CN112116896B (zh) * 2020-10-20 2021-12-03 武汉华星光电半导体显示技术有限公司 像素驱动电路
CN112509518A (zh) * 2020-11-27 2021-03-16 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN113421525B (zh) * 2021-06-21 2022-12-09 福州京东方光电科技有限公司 像素驱动电路、显示面板、显示设备和驱动控制方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102842283A (zh) * 2012-08-14 2012-12-26 北京大学深圳研究生院 一种像素电路、显示装置及其驱动方法
CN103325810A (zh) * 2012-03-23 2013-09-25 三星显示有限公司 像素电路、驱动像素电路的方法以及有机发光显示装置
CN104751798A (zh) * 2015-04-10 2015-07-01 京东方科技集团股份有限公司 像素驱动电路、显示装置和像素驱动方法
CN106952617A (zh) * 2017-05-18 2017-07-14 京东方科技集团股份有限公司 像素驱动电路及方法、显示装置
CN108597448A (zh) * 2017-03-14 2018-09-28 鸿富锦精密工业(深圳)有限公司 像素驱动电路及具有像素驱动电路的显示装置
CN109979377A (zh) * 2018-06-27 2019-07-05 友达光电股份有限公司 像素电路与显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000298447A (ja) * 1999-04-12 2000-10-24 Nec Shizuoka Ltd 画素同期回路
KR101674153B1 (ko) * 2010-07-27 2016-11-10 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN101996579A (zh) * 2010-10-26 2011-03-30 华南理工大学 有源有机电致发光显示器的像素驱动电路及其驱动方法
KR102045546B1 (ko) * 2012-11-12 2019-12-03 삼성디스플레이 주식회사 화소, 이를 포함하는 표시 장치 및 그 구동 방법
CN103531151B (zh) * 2013-11-04 2016-03-02 京东方科技集团股份有限公司 Oled像素电路及驱动方法、显示装置
CN104680980B (zh) * 2015-03-25 2017-02-15 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN104700782B (zh) * 2015-04-03 2017-07-25 京东方科技集团股份有限公司 Oeld像素电路、显示装置及控制方法
CN106023889B (zh) * 2016-07-20 2018-09-21 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、显示面板及显示装置
CN106952615B (zh) * 2017-05-18 2019-02-01 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
CN107146580A (zh) * 2017-07-20 2017-09-08 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107945737B (zh) * 2017-11-27 2020-01-31 合肥京东方光电科技有限公司 像素补偿电路、其驱动方法、显示面板及显示装置
KR102542340B1 (ko) * 2018-02-26 2023-06-12 삼성디스플레이 주식회사 표시 장치
CN109346011A (zh) * 2018-11-29 2019-02-15 京东方科技集团股份有限公司 一种像素驱动电路及驱动方法、显示装置
CN110288947A (zh) * 2019-06-28 2019-09-27 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103325810A (zh) * 2012-03-23 2013-09-25 三星显示有限公司 像素电路、驱动像素电路的方法以及有机发光显示装置
CN102842283A (zh) * 2012-08-14 2012-12-26 北京大学深圳研究生院 一种像素电路、显示装置及其驱动方法
CN104751798A (zh) * 2015-04-10 2015-07-01 京东方科技集团股份有限公司 像素驱动电路、显示装置和像素驱动方法
CN108597448A (zh) * 2017-03-14 2018-09-28 鸿富锦精密工业(深圳)有限公司 像素驱动电路及具有像素驱动电路的显示装置
CN106952617A (zh) * 2017-05-18 2017-07-14 京东方科技集团股份有限公司 像素驱动电路及方法、显示装置
CN109979377A (zh) * 2018-06-27 2019-07-05 友达光电股份有限公司 像素电路与显示装置

Also Published As

Publication number Publication date
CN111063304A (zh) 2020-04-24

Similar Documents

Publication Publication Date Title
KR102616033B1 (ko) 픽셀 회로, 픽셀 회로의 구동 방법 및 표시 장치
US11631369B2 (en) Pixel circuit and driving method thereof, display panel
CN111063304B (zh) 一种像素驱动电路及其驱动方法、阵列基板、显示装置
CN107358915B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN109523956B (zh) 像素电路及其驱动方法、显示装置
CN211699668U (zh) 一种显示模组、显示驱动电路、电子设备
US20230035294A1 (en) Pixel circuit and method of driving the same
US10565933B2 (en) Pixel circuit, driving method thereof, array substrate, display device
CN106128360B (zh) 像素电路、显示面板、显示设备及驱动方法
US11232749B2 (en) Pixel circuit and driving method thereof, array substrate, and display device
WO2018076719A1 (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
WO2018209930A1 (en) A pixel circuit, a method for driving the pixel circuit, and a display apparatus
KR100846591B1 (ko) 유기전계발광 표시장치 및 이의 구동방법
CN113223458B (zh) 一种像素电路及其驱动方法、显示基板和显示装置
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
US11417280B2 (en) Pixel circuit and driving method therefor, and display substrate and display device
JP7413022B2 (ja) 表示パネル、その駆動方法、及び表示装置
CN113299230A (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
WO2019037476A1 (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
WO2020253315A1 (en) Pixel circuit, display panel, and display apparatus
CN113689825A (zh) 一种驱动电路及驱动方法、显示装置
WO2019205671A1 (zh) 像素电路及其驱动方法、显示面板和显示设备
CN113990259B (zh) 像素驱动电路及显示面板
CN112233619A (zh) 像素驱动电路及其驱动方法、显示面板及显示装置
JP2018105917A (ja) 表示パネルおよび表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant