CN113689825A - 一种驱动电路及驱动方法、显示装置 - Google Patents

一种驱动电路及驱动方法、显示装置 Download PDF

Info

Publication number
CN113689825A
CN113689825A CN202110964789.2A CN202110964789A CN113689825A CN 113689825 A CN113689825 A CN 113689825A CN 202110964789 A CN202110964789 A CN 202110964789A CN 113689825 A CN113689825 A CN 113689825A
Authority
CN
China
Prior art keywords
transistor
electrically connected
signal line
node
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110964789.2A
Other languages
English (en)
Inventor
于子阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110964789.2A priority Critical patent/CN113689825A/zh
Publication of CN113689825A publication Critical patent/CN113689825A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

本申请提供一种驱动电路及驱动方法、显示装置,涉及显示技术领域。该驱动电路用于显示面板,显示面板包括多个子像素,驱动电路包括GOA驱动电路,GOA驱动电路包括:第一GOA单元,被配置为根据第一时钟信号和上一级第一GOA单元的第一扫描信号输出本级第一GOA单元的第一扫描信号;控制模块,第一GOA单元的输出端和同级控制模块电连接,且被配置为根据刷新控制信号控制第一扫描信号的输出;第二GOA单元,第二GOA单元的输入端和同级控制模块电连接,且被配置为根据第二时钟信号和控制模块的输出信号输出第二扫描信号;第二扫描信号被配置为控制同一排子像素的刷新。该驱动电路通过刷新部分像素电压实现显示装置中局部画面的更新,具有较低的功耗。

Description

一种驱动电路及驱动方法、显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种驱动电路及驱动方法、显示装置。
背景技术
随着显示技术的快速发展,人们对显示产品的续航性能要求越来越高。在某些特殊的画面下(例如静态画面或局部更新的画面),显示屏中绝大部分像素电压不需要刷新。然而,当前的像素驱动技术在更新画面内容时,仍然需要对一帧画面内全部像素电压进行刷新,这种反复的刷新造成浪费,增加了显示产品的功耗。
目前,亟需提供一种新的驱动电路,以解决上述问题。
发明内容
本申请的实施例提供了一种驱动电路及驱动方法、显示装置,该驱动电路通过刷新部分像素电压实现显示装置中局部画面的更新,具有较低的功耗。
为达到上述目的,本申请的实施例采用如下技术方案:
本申请的实施例提供了一种驱动电路,应用于显示面板,所述显示面板包括阵列排布的多个子像素,所述驱动电路至少包括GOA驱动电路,所述GOA驱动电路包括:
多个级联的第一GOA单元,所述第一GOA单元被配置为根据第一时钟信号和上一级所述第一GOA单元的第一扫描信号输出本级所述第一GOA单元的第一扫描信号;
多个控制模块,每一级的所述第一GOA单元的输出端和同级所述控制模块电连接,且所述控制模块被配置为根据刷新控制信号控制所述第一扫描信号的输出;
多个第二GOA单元,每个所述第二GOA单元的输入端和同级所述控制模块电连接,且所述第二GOA单元被配置为根据第二时钟信号和所述控制模块的输出信号输出第二扫描信号;
其中,所述第二扫描信号被配置为控制同一排所述子像素的刷新。
在一些实施例中,所述驱动电路还包括多个像素驱动电路,所述像素驱动电路包括:
驱动模块,分别与第一节点、第二节点、第三节点和第一电源信号线电连接,且被配置为在所述第一节点处的电压的控制下将所述第二节点和所述第三节点之间的路径导通,使所述路径中产生用于使发光元件发光的电流;
所述发光元件,所述发光元件的阳极与第四节点电连接,所述发光元件的阴极与第二电源信号线电连接;
发光控制模块,分别与发光控制信号线、所述第一电源信号线、所述第二节点、所述第三节点和所述第四节点电连接,且被配置为在所述发光控制信号线的发光控制信号的控制下,将用于使所述发光元件发光的电流传输至所述阳极;
初始化模块和复位模块,所述初始化模块分别与复位信号线、初始化信号线和所述第一节点电连接,且被配置为在所述复位信号线输出的复位信号的控制下对所述第一节点进行初始化;所述复位模块分别与所述初始化信号线、第一扫描信号线和所述第四节点电连接,被配置为在所述第一扫描信号线输出的所述第一扫描信号的控制下对所述第四节点进行复位;
刷新模块,分别与数据信号线、第二扫描信号线、所述第一节点、所述第二节点和所述第三节点电连接,且被配置为在所述第二扫描信号线输出的所述第二扫描信号的控制下,对所述驱动模块进行刷新;
其中,所述第一GOA单元的输出端通过所述第一扫描信号线与所述复位模块电连接,所述第二GOA单元的输出端通过所述第二扫描信号线与所述刷新模块电连接。
在一些实施例中,所述第一GOA单元的输出端通过所述第一扫描信号线与所述刷新模块电连接;
所述第一GOA单元输出的所述第一扫描信号和所述第二GOA单元输出的所述第二扫描信号被配置为共同控制同一排的所述子像素的刷新。
在一些实施例中,所述控制模块包括控制晶体管和刷新控制信号输入端;
所述控制晶体管的栅极和所述刷新控制信号输入端电连接,所述控制晶体管的第一极和所述第一GOA单元的输出端电连接,所述控制晶体管的第二极和所述第二GOA单元的输入端电连接。
在一些实施例中,所述初始化模块包括第一晶体管;
所述第一晶体管的栅极与所述复位信号线电连接,所述第一晶体管的第一极与所述第一节点电连接,所述第一晶体管第二极与所述初始化信号线电连接。
在一些实施例中,所述刷新模块包括第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述第二扫描信号线电连接,所述第二晶体管的第一极与所述第一节点电连接,所述第二晶体管的第二极与所述第三节点电连接;
所述第三晶体管的栅极与所述第一扫描信号线或所述第二扫描信号线电连接,所述第三晶体管的第一极与所述第二节点电连接,所述第三晶体管的第二极与所述数据信号线电连接。
在一些实施例中,所述驱动模块包括第四晶体管和存储电容;
所述第四晶体管的栅极与所述第一节点电连接,所述第四晶体管的第一极与所述第二节点电连接,所述第四晶体管的第二极与所述第三节点电连接;
所述存储电容的第一电极与所述第一电源信号线电连接,所述存储电容的第二电极与所述第一节点电连接。
在一些实施例中,所述发光控制模块包括第五晶体管和第六晶体管;
所述第五晶体管的栅极与所述发光控制信号线电连接,所述第五晶体管的第一极与所述第一电源信号线电连接,所述第五晶体管的第二极与所述第二节点电连接;
所述第六晶体管的栅极与所述发光控制信号线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述第四节点电连接。
在一些实施例中,所述复位模块包括第七晶体管,所述第七晶体管的栅极与所述第一扫描信号线电连接,所述第七晶体管的第一极与所述第四节点电连接,所述第七晶体管的第二极与所述初始化信号线电连接。
在一些实施例中,所述驱动电路包括控制晶体管、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管和第七晶体管;
其中,所述第一晶体管和所述第二晶体管为N型晶体管,所述控制晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述第七晶体管均为P型晶体管。
在一些实施例中,
在所述第三晶体管的栅极与所述第一扫描信号线电连接的情况下,所述第三晶体管为P型晶体管;
在所述第三晶体管的栅极与所述第二扫描信号线电连接的情况下,所述第三晶体管为N型晶体管。
在一些实施例中,所述第一晶体管和所述第二晶体管为氧化物薄膜晶体管,所述控制晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述第七晶体管均为低温多晶硅薄膜晶体管。
本申请的实施例还提供了一种显示装置,包括如上所述的驱动电路。
本申请的实施例还提供了一种驱动方法,用于驱动如上所述的显示装置更新画面,所述方法包括:
在一帧显示画面周期中,
向第1行到第N-1行子像素对应的控制模块分别输入第一电平信号;
向第1行到第N-1行子像素对应的第一扫描信号线分别输入第一扫描信号;
向第N行到第M行子像素对应的所述控制模块分别输入第二电平信号;
向第N行到第M行子像素对应的第一扫描信号线输入所述第一扫描信号;
向第N行到第M行子像素对应的第二扫描信号线输入第二扫描信号,实现第N行到第M行的子像素的刷新。
本申请的实施例提供了一种驱动电路及驱动方法、显示装置,该驱动电路应用于显示面板,显示面板包括阵列排布的多个子像素,驱动电路至少包括GOA驱动电路,GOA驱动电路包括:多个级联的第一GOA单元,第一GOA单元被配置为根据第一时钟信号和上一级第一GOA单元的第一扫描信号向第一扫描信号线输出本级第一GOA单元的第一扫描信号;多个控制模块,每一级的第一GOA单元的输出端和同级控制模块电连接,且控制模块被配置为根据刷新控制信号控制第一GOA单元向第一扫描线输出第一扫描信号;多个第二GOA单元,每个第二GOA单元的输入端和同级控制模块电连接,且第二GOA单元被配置为根据第二时钟信号和控制模块的输出信号向第二扫描信号线输出第二扫描信号;其中,第二扫描信号被配置为控制同一排子像素的刷新。
这样,通过刷新控制信号使得控制模块控制第一GOA单元的第一扫描信号的输出,在刷新控制信号使得第一GOA单元向控制模块输出第一扫描信号的情况下,第一扫描信号通过控制模块传输到第二GOA单元的输入端,第二GOA单元根据第二时钟信号和控制模块的输出信号输出第二扫描信号,第二扫描信号通过第二扫描信号线传输到对应的同一排子像素中,从而使得对应排的子像素的刷新,进而实现显示装置中局部画面的刷新,降低显示装置的功耗。
附图说明
为了更清楚地说明本申请实施例或相关技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请实施例提供的一种GOA驱动电路的结构示意图;
图2为本申请实施例提供的一种GOA驱动电路的时序图;
图3a为本申请实施例提供的一种像素驱动电路的结构示意图;
图3b为本申请实施例提供的另一种像素驱动电路的结构示意图;
图4a为本申请实施例提供的一种像素驱动电路的时序图;
图4b-4d为本申请实施例提供的一种像素驱动电路的驱动原理说明示意图;
图5a为本申请实施例提供的一种局部AOD显示的画面示意图;
图5b为图5a的局部AOD显示对应的时序图;
图6a为本申请实施例提供的一种局部画面更新的画面示意图;
图6b为图6a的局部画面更新对应的时序图;
图7为本申请实施例提供的一种部分画面帧的局部画面更新的时序图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请的实施例中,除非另有说明,“多个”、“多条”的含义是两个(条)或两个(条)以上;术语“上”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的结构或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
为了便于清楚描述本申请的实施例的技术方案,在本申请的实施例中,采用了“第一”、“第二”、“第三”等字样对功能和作用基本相同的相同项或相似项进行区分,本领域技术人员可以理解“第一”、“第二”、“第三”等字样并不对数量进行限定。
OLED(Organic Light-Emitting Diode,有机发光二极管)显示技术具备高对比、快速响应、低功耗等优势。为了降低OLED显示装置的功耗,通过采用LTPS TFT(LowTemperature Poly-silicon TFT,低温多晶硅薄膜晶体管)结合IGZO TFT(Indium GalliumZinc Oxide TFT,铟镓锌氧化物薄膜晶体管)的LTPO显示技术减少静态画面的反复刷新来降低驱动功耗。然而,现有的LTPO类显示产品在更新画面时,仍然需要在一帧内对全部像素电压进行初始化和写入。而在某些特殊画面下,如AOD(Always on Display,熄屏显示模式)、静态画面或局部更新的画面下,整屏绝大部分像素电压不需要更新,可以维持在原有的显示亮度,对这些像素的反复刷新造成了一部分功耗的浪费。
为此,本申请的实施例提供了一种驱动电路,应用于显示面板,显示面板包括阵列排布的多个子像素,驱动电路至少包括GOA驱动电路,参考图1所示,GOA驱动电路包括:
多个级联的第一GOA单元101,第一GOA单元101被配置为根据第一时钟信号(包括CK、CKB、VGH和VGL)和上一级第一GOA单元101的第一扫描信号Pgate(x)输出本级第一GOA单元101的第一扫描信号Pgate(x);
多个控制模块103,每一级的第一GOA单元101的输出端和同级控制模块103电连接,且控制模块103被配置为根据刷新控制信号VCT控制第一扫描信号Pgate(x)的输出;
多个第二GOA单元,每个第二GOA单元102的输入端和同级控制模块103电连接,且第二GOA单元102被配置为根据第二时钟信号(包括NGCB、NGCK、VGH和VGL)和控制模块103的输出信号输出第二扫描信号Ngate(x);
其中,第二扫描信号Ngate(x)被配置为控制同一排子像素的刷新。
在示例性的实施例中,参考图1所示,对于第一级的第一GOA单元(GOA UNIT)101,根据CSTV信号输入端输入的CSTV信号和第一时钟信号输入端输入的第一时钟信号(包括CK、CKB、VGH、VGL),输出本级的第一扫描信号Pgate(1)。
其中,CSTV信号是垂直同步信号(也称帧同步信号),用来指示新的一帧图像的开始。
在示例性的实施例中,参考图1所示,对于第二级的第一GOA单元(GOA UNIT)101,第一级第一GOA单元(GOA UNIT)101输出的第一扫描信号Pgate(1)作为其使能信号,根据使能信号和第一时钟信号输入端输入的第一时钟信号(包括CK、CKB、VGH、VGL),输出本级的第一扫描信号Pgate(2)。第二级之后的第一GOA单元(GOA UNIT)101输出其第一扫描信号Pgate(x)的过程与第二级的第一GOA单元(GOA UNIT)101的过程类似。
在示例性的实施例中,在刷新控制信号VCT使得控制模块103打开的情况下,每一极的第一GOA单元(GOA UNIT)101的第一扫描信号Pgate(x)通过同级的控制模块103传输至同级的第二GOA单元(NGOA UNIT)102的输入端。在刷新控制信号VCT使得控制模块103截止的情况下,第一GOA单元(GOA UNIT)101的第一扫描信号Pgate(x)无法传输至同级的第二GOA单元(NGOA UNIT)102中。
在示例性的实施例中,参考图1所示,对于每一级的第二GOA单元(NGOA UNIT)102,根据其输入端接收到的同级的第一扫描信号Pgate(x)和第二时钟信号(包括NGCB、NGCK、VGH和VGL),输出第二扫描信号Ngate(x)。
需要说明的是,同一级的第一GOA单元101和第二GOA单元102的含义是指用于控制同一排子像素的第一GOA单元101和第二GOA单元102,同一级的第一GOA单元101和第二GOA单元102之间通过控制模块103电连接。
在示例性的实施例中,第一级的第一GOA单元101的输出端还通过第一扫描线和第一排的子像素电连接,并通过第一扫描线向第一排的子像素传输第一扫描信号Pgate(x)。另外,由于相邻两级的第一GOA单元101之间串联,且上一级第一GOA单元101的输出信号作为下一级第一GOA单元101的使能信号,故在第一极的第一GOA单元101的接收到CSTV信号之后,各级的第一GOA单元101依次向显示面板中的第一扫描线输出第一扫描信号Pgate(x),使得显示面板中的子像素逐行被第一扫描信号Pgate(x)扫描。
在示例性的实施例中,第一级的第二GOA单元102的输出端还通过第二扫描线和第一排的子像素电连接,在VCT信号使得控制模块103打开的情况下,第二GOA单元102通过第二扫描线向第一排的子像素传输第二扫描信号Ngate(x)。
在本申请提供的实施例中,每一级的第二GOA单元102由每一级的控制模块103独立控制其第二扫描信号Ngate(x)的输出,故在控制模块103打开的情况下,与控制模块103对应的同级的第二GOA单元102输出第二扫描信号Ngate,第二扫描信号Ngate(x)通过第二扫描线传输到对应排(行)的子像素中,进而控制对应排(行)的子像素更新。
这样,通过刷新控制信号VCT使得控制模块103控制第一GOA单元101的第一扫描信号Pgate(x)的输出,在刷新控制信号VCT使得第一GOA单元101向控制模块103输出第一扫描信号Pgate(x)的情况下,第一扫描信号Pgate(x)通过控制模块103传输到第二GOA单元102的输入端,第二GOA单元102根据第二时钟信号和控制模块103的输出信号输出第二扫描信号Ngate(x),第二扫描信号Ngate(x)通过第二扫描信号线传输到对应的同一排(行)子像素中,从而使得对应排(行)的子像素的刷新,进而实现显示装置中局部画面的刷新,降低显示装置的功耗。
在示例性的实施例中,上述驱动电路包括GOA驱动电路和多个像素驱动电路,GOA驱动电路与像素驱动电路连接,两者共同完成显示面板中各子像素的刷新。
需要说明的是,这里对于与GOA驱动电路连接的像素驱动电路的具体电路结构不做限定,凡是与本申请的实施例提供的GOA驱动电路共同作用,能够实现局部画面更新的像素驱动电路均在本申请所包含的范围内。
需要说明的是,在本申请的实施例中,Pgate(x)代表第一扫描信号,Ngate(x)代表第二扫描信号,Pgate代表第一扫描信号线,Ngate代表第二扫描信号线,其中,x可以为1、2、3…N等。
在一些实施例中,参考图3a或3b所示,像素驱动电路可以包括:
驱动模块1,分别与第一节点N1、第二节点N2、第三节点N3和第一电源信号ELVDD电连接,且被配置为在第一节点N1处的电压的控制下将第二节点N2和第三节点N3之间的路径导通,使路径中产生用于使发光元件2发光的电流;
发光元件2,发光元件2的阳极与第四节点N4电连接,发光元件2的阴极与第二电源信号线ELVSS电连接;
发光控制模块4,分别与发光控制信号线EM、第一电源信号线ELVDD、第二节点N2、第三节点N3和第四N4电连接,且被配置为在发光控制信号线EM的发光控制信号的控制下,将用于使发光元件2发光的电流传输至阳极;
初始化模块5和复位模块6,初始化模块5分别与复位信号线NReset、初始化信号线Vinit和第一节点N1电连接,且被配置为在复位信号线NReset输出的复位信号的控制下对第一节点N1进行初始化;复位模块6分别与初始化信号线Vinit、第一扫描信号线Pgate和第四节点N4电连接,被配置为在第一扫描信号线Pgate输出的第一扫描信号Pgate(x)的控制下对第四节点N4进行复位;
刷新模块3,分别与数据信号线Data、第二扫描信号线Ngate、第一节点N1、第二节点N2和第三节点N3电连接,且被配置为在第二扫描信号线Ngate输出的第二扫描信号Ngate(x)的控制下,对驱动模块1进行刷新;
其中,第一GOA单元101的输出端通过第一扫描信号线Pgate与复位模块6电连接,第二GOA单元102的输出端通过第二扫描信号线Ngate与刷新模块3电连接。
上述驱动模块、发光控制模块、初始化模块、复位模块和刷新模块包括的具体电路结构不做限定,只要满足相应功能即可。
上述第一节点、第二节点、第三节点和第四节点只是为了便于描述电路结构而定义的,第一节点、第二节点、第三节点和第四节点并不是一个实际的电路单元。
在示例性的实施例中,复位模块6还可以与初始化信号线Vinit、第二扫描信号线Ngate和第四节点N4电连接,被配置为在第二扫描信号线Ngate输出的第二扫描信号Ngate(x)的控制下对第四节点N4进行复位。
在本申请的实施例中,对于如图3a所示的像素驱动电路中的刷新模块3,在第一扫描信号Pgate(x)和第二扫描信号Ngate(x)的共同控制下,使得第一节点N1处的电荷依次经过刷新模块3、驱动模块1、刷新模块3到数据信号线Data,实现对驱动模块3中的像素电压的刷新,从而实现对子像素的刷新。对于如图3b所示的像素驱动电路中的刷新模块3,在第二扫描信号Ngate(x)的控制下,使得第一节点N1处的电荷依次经过刷新模块3、驱动模块1、刷新模块3到数据信号线Data,实现对驱动模块3中的像素电压的刷新,从而实现对子像素的刷新。
在示例性的实施例中,刷新模块3的连接方式包括如下两种情况:
第一种情况,参考图3所示,刷新模块3,分别与数据信号线Data、第一扫描信号线Pgate、第二节点N2、第一节点N1、第三节点N3和第二扫描信号线Ngate电连接。
第二种情况,参考图4所示,刷新模块3,分别与数据信号线Data、第二扫描信号线Ngate、第二节点N2、第一节点N1、第三节点N3和第二扫描信号线Ngate电连接。
在一些实施例中,第一GOA单元101的输出端通过第一扫描信号线Pgate与刷新模块3电连接;第一GOA单元101输出的第一扫描信号Pgate(x)被配置为控制同一排的子像素的刷新。
在一些实施例中,第一GOA单元101的输出端通过第一扫描信号线Pgate和第二扫描信号线Ngate与刷新模块3电连接;第一GOA单元101输出的第一扫描信号Pgate(x)和第二GOA单元102输出的第二扫描信号Ngate(x)被配置为共同控制同一排的子像素的刷新。
在一些实施例中,参考图1所示,控制模块103包括控制晶体管T0和刷新控制信号输入端VCT端;
控制晶体管T0的栅极和刷新控制信号输入端VCT端电连接,控制晶体管T0的第一极和第一GOA单元101的输出端电连接,控制晶体管T0的第二极和第二GOA单元102的输入端电连接。
在一些实施例中,参考图3a或3b所示,初始化模块5包括第一晶体管T1;
第一晶体管T1的栅极与复位信号线Reset电连接,第一晶体管的T1第一极与第一节点N1电连接,第一晶体管T1第二极与初始化信号线Vinit电连接。
在一些实施例中,刷新模块3包括第二晶体管T2和第三晶体管T3;
第二晶体管T2的栅极与第二扫描信号线Ngate电连接,第二晶体管T2的第一极与第一节点N1电连接,第二晶体管T2的第二极与第三节点N3电连接;
第三晶体管T3的栅极与第一扫描信号线Pgate(如图3a所示)或第二扫描信号线Ngate(如图3b所示)电连接,第三晶体管T3的第一极与第二节点N2电连接,第三晶体管T3的第二极与数据信号线Data电连接。
在一些实施例中,驱动模块1包括第四晶体管T4和存储电容Cst;
第四晶体管T4的栅极与第一节点N1,第四晶体管T4的第一极与第二节点N2电连接,第四晶体管T4的第二极与第三节点N3电连接;
存储电容Cst的第一电极与第一电源信号线ELVDD电连接,存储电容Cst的第二电极与第一节点N1电连接。
在一些实施例中,发光控制模块4包括第五晶体管T5和第六晶体管T6;
第五晶体管T5的栅极与发光控制信号线EM电连接,第五晶体管T5的第一极与第一电源信号线ELVDD电连接,第五晶体管T5的第二极与第二节点N2电连接;
第六晶体管T6的栅极与发光控制信号线EM电连接,第六晶体管T6的第一极与第三节点N3电连接,第六晶体管T6的第二极与第四N4电连接。
在一些实施例中,复位模块6包括第七晶体管T7,第七晶体管T7的栅极与第一扫描信号线Pgate电连接,第七晶体管T7的第一极与第四节点N4电连接,第七晶体管T7的第二极与初始化信号线Vinit电连接。
在一些实施例中,复位模块6包括第七晶体管T7,第七晶体管T7的栅极与第二扫描信号线Ngate电连接,第七晶体管T7的第一极与第四节点N4电连接,第七晶体管T7的第二极与初始化信号线Vinit电连接。
需要说明的是,在第七晶体管T7的栅极与第一扫描信号线Pgate电连接,第一扫描信号线Pgate输出的第一扫描信号Pgate(x)为低电平的情况下,第七晶体管T7导通,此时,第七晶体管T7可以设置为P型晶体管。
在第七晶体管T7的栅极与第二扫描信号线Ngate电连接,第二扫描信号线Ngate输出的第二扫描信号Ngate(x)为高电平的情况下,第七晶体管T7导通,此时,第七晶体管T7可以设置为N型晶体管。
在一些实施例中,驱动电路包括如图1所示的控制晶体管T0、如图3a或图3b中所示的第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7;
需要说明的是,为了便于说明驱动电路的驱动过程,本实施例提供的如图4所示的驱动时序只是其中的一种情况,在实际应用中,还可以是其它时序的驱动信号。
在如图4所示的驱动时序下,其中,对于图3a所示的像素驱动电路,第一晶体管T1和第二晶体管T2为N型晶体管,其余晶体管均为P型晶体管;对于图3b所示的像素驱动电路,第一晶体管T1、第二晶体管T2和第三晶体管T3为N型晶体管,其余晶体管均为P型晶体管。
当然,除上述情况之外,若图3b所示的像素驱动电路中的第七晶体管T7的栅极与第二扫描信号线Ngate连接,在如图4所示的驱动时序下,第七晶体管T7可以设置为N型晶体管。
需要说明的是,本实施例提供的各晶体管并不限于采用N型晶体管或P型晶体管,各晶体管的具体类型可以根据实际的驱动时序确定。
进一步需要说明的是,N型晶体管在高电平控制下导通,低电平控制下截止;P型晶体管在低电平控制下导通,高电平控制下截止。
在一些实施例中,参考图3a所示,在第三晶体管T3的栅极与第一扫描信号线Pgate电连接的情况下,第三晶体管T3为P型晶体管;
参考图3b所示,在第三晶体管T3的栅极与第二扫描信号线Ngate电连接的情况下,第三晶体管T3为N型晶体管。
在一些实施例中,第一晶体管T1和第二晶体管T2为氧化物薄膜晶体管(例如IGZO薄膜晶体管),控制晶体管T0、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7均为低温多晶硅(LTPS)薄膜晶体管。
在使用低频显示时,IGZO薄膜晶体管可以保证存储电容Cst在较长时间内的维持,从而减少数据信号线data的反复充放电,进而降低功耗。
下面以驱动电路中的第一晶体管T1和第二晶体管T2为N型晶体管,其余晶体管均为P型晶体管为例,结合在此情况下各信号线输入的时序,对本实施例提供的驱动电路的局部画面更新原理进行详细说明。
图2示出了GOA驱动电路控制第N行到第M行的子像素刷新的时序。
结合图1和图2所示,在一帧显示画面周期中,在画面刷新第1到第N-1行的子像素时,第1级到第N-1级的刷新控制信号VCT(x)为高电平,如图1中所示的第1级到第N-1级的控制晶体管T0截止;第一扫描信号Pgate(x)为低电平,如图3中所示的第三晶体管T3导通;第二扫描信号Ngate(x)为低电平,如图3中所示的第二晶体管T2截止;这样,第一节点N1处的电荷无法依次沿第二晶体管T2、第四晶体管T4、第三晶体管T3到数据信号线Data的路径流动,第四晶体管T4(驱动晶体管)中Vgs电压(像素电压)不会刷新,在发光控制信号线EM控制第五晶体管T5、第六晶体管T6导通时,第二节点N2到第三节点N3路径中的电流不会变化,第1到第N-1行的子像素的发光亮度维持上一帧的亮度,画面维持不变。
在画面刷新第N到第M行的子像素时,第N级到第M级的刷新控制信号VCT(x)为高电平,如图1中所示的第N级到第M级的控制晶体管T0导通;第一扫描信号Pgate(x)为低电平,如图3中所示的第三晶体管T3导通;第二扫描信号Ngate(x)为高电平,如图3中所示的第二晶体管T2导通;这样,第一节点N1处的电荷依次沿第二晶体管T2、第四晶体管T4、第三晶体管T3到数据信号线Data的路径流动,完成第四晶体管T4(驱动晶体管)中Vgs电压(像素电压)的改写,在发光控制信号线EM控制第五晶体管T5、第六晶体管T6导通时,第二节点N2到第三节点N3路径中的电流发生变化,第1到第N-1行的子像素的发光亮度改变,第1到第N-1行的子像素画面对应更新。
在画面刷新第M行至结尾处的子像素时,其驱动过程与画面刷新第1到第N-1行的子像素的过程类似,这里不再赘述。
图4a示出了像素驱动电路在一个发光周期内各信号线的时序图。
在初始化阶段,即图4a中的t1阶段,向第一电源信号线ELVDD、发光控制信号线EM、复位信号线NReset、第一扫描信线Pgate均输入高电平信号,向第二电源信号线ELVSS、第二扫描信线Ngate均输入低电平信号。此时,参考图4b所示,第一晶体管T1导通,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7截止,初始化信号线Vinit线的信号可以写入第一节点N1,使得第一节点N1的电压为Vvinit。
在数据写入阶段,即图4a中的t2阶段,向第一电源信号线ELVDD、发光控制信号线EM和第二扫描信线Ngate输入高电平信号,向第二电源信号线ELVSS、复位信号线NReset、第一扫描信线Pgate和第二电源信号线ELVSS输入低电平信号。此时,参考图4c所示,第二晶体管T2和第三晶体管T3导通,第一节点N1的电荷经过第二晶体管T2、第四晶体管T4(驱动晶体管)和第三晶体管T3流动,当第四晶体管T4的Vgs=V(N1)-V(N2)=V(N1)-Vdata=Vth时,第四晶体管T4截止,电荷停止流动,此时V(N1)=Vdata+Vth,完成了对第四晶体管T4的Vgs的改写,Vgs为驱动晶体管的栅极与源极之间的电压差,也是像素电压。
在发光阶段,即图4a中的t3阶段,向第一电源信号线ELVDD和第一扫描信线Pgate输入高电平信号,向第二电源信号线ELVSS、发光控制信号线EM、复位信号线NReset和第二扫描信线Ngate输入低电平信号。此时,参考图4d所示,第五晶体管T5和第六晶体管T6导通,此时V(N1)=Vdata+Vth,V(N2)=VELVDD,第四晶体管T4的栅源电压Vgs=V(N1)-V(N2)=Vdata+Vth-VELVDD,发光元件依据Vdata的电压设定进行发光,从而实现数据信号线的设定电压Vdata对像素的刷新。
需要说明的是,图4b至图4d中,晶体管截止通过“×”标记,晶体管打开(导通)通过“√”标记。
本申请的实施例还提供了一种显示装置,包括如上的驱动电路。
上述显示装置可以是柔性显示装置(又称柔性屏),也可以是刚性显示装置(即不能折弯的显示屏),这里不做限定。
上述显示装置可以是OLED(Organic Light-Emitting Diode,有机发光二极管)显示装置,还可以是Micro LED显示装置或者Mini LED显示装置,以及包括这些显示装置的电视、数码相机、手机、平板电脑等任何具有显示功能的产品或者部件。上述显示装置具有画面亮度均匀性好、显示效果好、产品质量高的特点。
本申请的实施例提供的显示装置中,通过刷新控制信号VCT使得控制模块103控制第一GOA单元101的第一扫描信号Pgate(x)的输出,在刷新控制信号VCT使得第一GOA单元101向控制模块103输出第一扫描信号Pgate(x)的情况下,第一扫描信号Pgate(x)通过控制模块103传输到第二GOA单元102的输入端,第二GOA单元102根据第二时钟信号和控制模块103的输出信号输出第二扫描信号Ngate(x),第二扫描信号Ngate(x)通过第二扫描信号线Ngate传输到对应的同一排子像素中,从而使得对应排的子像素的刷新,进而实现显示装置中局部画面的刷新,降低显示装置的功耗。
本申请的实施例还提供了一种驱动方法,用于驱动如上的显示装置更新画面,方法包括:
在一帧显示画面周期中,
S901、向第1行到第N-1行子像素对应的控制模块103分别输入第一电平信号;其中,第一电平信号为具有高电平刷新控制信号VCT(x)。
S902、向第1行到第N-1行子像素对应的第一扫描信号线分别输入第一扫描信号;此时,第一扫描信号Pgate(x)为低电平;
S903、向第N行到第M行子像素对应的控制模块分别输入第二电平信号;第二电平信号为具有低电平刷新控制信号VCT(x);
S904、向第N行到第M行子像素对应的第一扫描信号线输入第一扫描信号;此时,第一扫描信号Pgate(x)为低电平;
S905、向第N行到第M行子像素对应的第二扫描信号线输入第二扫描信号,实现第N行到第M行的子像素的刷新。此时,第二扫描信号Ngate(x)为高电平。
结合图1和图2所示,在一帧显示画面周期中,在画面刷新第1到第N-1行的子像素时,第1级到第N-1级的刷新控制信号VCT(x)为高电平,如图1中所示的第1级到第N-1级的控制晶体管T0截止;第一扫描信号Pgate(x)为低电平,如图3中所示的第三晶体管T3导通;第二扫描信号Ngate(x)为低电平,如图3中所示的第二晶体管T2截止;这样,第一节点N1处的电荷无法依次沿第二晶体管T2、第四晶体管T4、第三晶体管T3到数据信号线Data的路径流动,第四晶体管T4(驱动晶体管)中Vgs电压(像素电压)不会刷新,在发光控制信号线EM控制第五晶体管T5、第六晶体管T6导通时,第二节点N2到第三节点N3路径中的电流不会变化,第1到第N-1行的子像素的发光亮度维持上一帧的亮度,画面维持不变。
在画面刷新第N到第M行的子像素时,第N级到第M级的刷新控制信号VCT(x)为高电平,如图1中所示的第N级到第M级的控制晶体管T0导通;第一扫描信号Pgate(x)为低电平,如图3中所示的第三晶体管T3导通;第二扫描信号Ngate(x)为高电平,如图3中所示的第二晶体管T2导通;这样,第一节点N1处的电荷依次沿第二晶体管T2、第四晶体管T4、第三晶体管T3到数据信号线Data的路径流动,完成第四晶体管T4(驱动晶体管)中Vgs电压(像素电压)的改写,在发光控制信号线EM控制第五晶体管T5、第六晶体管T6导通时,第二节点N2到第三节点N3路径中的电流发生变化,第1到第N-1行的子像素的发光亮度改变,第1到第N-1行的子像素画面对应更新。
在画面刷新第M行至结尾处的子像素时,其驱动过程与画面刷新第1到第N-1行的子像素的过程类似,这里不再赘述。
本申请的实施例提供的驱动方法,通过刷新控制信号VCT使得控制模块103控制第一GOA单元101的第一扫描信号Pgate(x)的输出,在刷新控制信号VCT使得第一GOA单元101向控制模块103输出第一扫描信号Pgate(x)的情况下,第一扫描信号Pgate(x)通过控制模块103传输到第二GOA单元102的输入端,第二GOA单元102根据第二时钟信号和控制模块103的输出信号输出第二扫描信号Ngate(x),第二扫描信号Ngate(x)通过第二扫描信号线Ngate传输到对应的同一排子像素中,从而使得对应排的子像素的刷新,进而实现显示装置中局部画面的刷新,降低显示装置的功耗。
为了更详细的说明本申请的驱动电路局部更新画面的过程,下面结合三种具体情况进行说明。
第一种情况:在AOD显示模式下,局部画面的更新过程。
图5a和图5b分别提供了一种局部AOD显示的画面和时序示意图。
在一个显示画面帧的周期下,当驱动IC(例如Source IC)判断需要更新第N到第M行的子像素的画面,且其它行的子像素不显示画面时,参考图5a所示,向所有行的子像素对应的像素驱动电路中的发光控制信号线EM输入连续的高电平脉冲信号,所有行的子像素对应的各级的第一GOA单元分别向第一扫描信线Pgate输入连续的低电平脉冲信号,向第N-1到第M-1行的子像素的对应的像素驱动电路中的复位信号线NReset输入高电平脉冲信号,向第N到第M行的子像素的对应的GOA驱动电路的刷新控制信号端VCT端输入连续不变的低电平信号,从而控制第N到第M行的子像素的对应的各级的第二GOA单元分别向第二扫描信线Ngate输入连续的高电平信号脉冲信号,向第N到第M行的子像素的对应的数据信号线Data中输入设定的数据信号。此时,如图3a中所示的第一节点N1处的电荷依次经过第二晶体管T2、第三晶体管T3和第四晶体管T4(驱动晶体管)流动,当第三晶体管T4的Vgs=V(N1)-V(N2)=V(N1)-Vdata=Vth时,第四晶体管T4截止,电荷停止流动,此时V(N1)=Vdata+Vth,完成了对第四晶体管T4的Vgs的改写,在第五晶体管T5和第六晶体管T6均导通时,V(N1)=Vdata+Vth,V(N2)=VELVDD,第三晶体管T3的栅源电压Vgs=V(N1)-V(N2)=Vdata+Vth-VELVDD,各像素中的发光元件依据Vdata的电压设定进行发光,从而实现数据信号线Data的设定电压Vdata对第N到第M行的各子像素画面的刷新,刷新的画面如图5b所示。需要说明的是,图5a中绘示的数据信号线Data的信号是为了便于理解各子像素更新的过程,数据信号线Data的电压信号可以根据各行子像素的实际画面的亮度需求而定,这里不做限定。
第二种情况:在常规显示模式下,局部画面的更新过程。
图6a和图6b分别提供了一种局部画面更新的画面和时序示意图。
在一个显示画面帧的周期下,当驱动IC(例如Source IC)判断需要更新第X行到第Y行,第W行到第Z行的子像素的画面,且其它行的子像素仍旧显示上一帧的画面时,参考图6a所示,向所有行的子像素对应的像素驱动电路中的发光控制信号线EM输入连续的高电平脉冲信号,所有行的子像素对应的各级的第一GOA单元分别向第一扫描信线Pgate输入连续的低电平脉冲信号,向第X-1行到第Y-1行,第W-1行到第Z-1行的子像素对应的像素驱动电路中的复位信号线NReset输入高电平脉冲信号,向第X行到第Y行,第W行到第Z行的子像素的对应的GOA驱动电路的刷新控制信号端VCT端输入连续不变的低电平信号,从而控制第第X行到第Y行,第W行到第Z行的子像素的对应的各级的第二GOA单元分别向第二扫描信线Ngate输入连续的高电平信号脉冲信号,向第X行到第Y行,第W行到第Z行的子像素的对应的数据信号线Data中输入设定的数据信号。这样,在第二晶体管T2、第四晶体管T4(驱动晶体管)和第三晶体管T3的路径导通时,能够完成对各子像素对应的像素驱动电路中第四晶体管T4的Vgs的改写,在第五晶体管T5和第六晶体管T6导通时,各像素中的发光元件能够依据Vdata的电压设定进行发光,从而实现数据信号线Data的设定电压Vdata对第X行到第Y行,第W行到第Z行的各子像素画面的刷新。
第三种情况:部分画面帧中局部画面的更新过程。
图7提供了一种部分画面帧的局部画面更新的时序图。
以两个画面帧为例进行说明,其中,第一显示画面帧中的局部画面进行更新,第二显示画面帧中的画面不更新。
在第一显示画面帧(Refresh Frame)的周期下,对第N到第M行的子像素的画面进行更新的过程与图5a和图5b中所示的更新过程类似,可以参考前文中的解释,这里不再赘述。
在第二显示画面帧(Static Frame)的周期下,向所有行的子像素对应的像素驱动电路中的发光控制信号线EM输入连续的高电平脉冲信号,所有行的子像素对应的各级的第一GOA单元分别向第一扫描信线Pgate输入连续的低电平脉冲信号;GOA驱动电路的刷新控制信号端VCT端输出的信号始终为高电平信号,第二扫描信线Ngate和复位信号线NReset输出的信号始终为低电平信号,第二晶体管T2和第三晶体管T3无法同时导通,不能实现各子像素对应的像素驱动电路中第四晶体管T4的Vgs的改写,另外,由于第二晶体管T2、第四晶体管T4和第三晶体管T3的路径无法同时导通,数据信号线Data的设定电压Vdata也不会切换,各像素的发光亮度不会变化,始终维持在前一帧的亮度。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (14)

1.一种驱动电路,其特征在于,应用于显示面板,所述显示面板包括阵列排布的多个子像素,所述驱动电路至少包括GOA驱动电路,所述GOA驱动电路包括:
多个级联的第一GOA单元,所述第一GOA单元被配置为根据第一时钟信号和上一级所述第一GOA单元的第一扫描信号输出本级所述第一GOA单元的第一扫描信号;
多个控制模块,每一级的所述第一GOA单元的输出端和同级所述控制模块电连接,且所述控制模块被配置为根据刷新控制信号控制所述第一扫描信号的输出;
多个第二GOA单元,每个所述第二GOA单元的输入端和同级所述控制模块电连接,且所述第二GOA单元被配置为根据第二时钟信号和所述控制模块的输出信号输出第二扫描信号;
其中,所述第二扫描信号被配置为控制同一排所述子像素的刷新。
2.根据权利要求1所述的驱动电路,其特征在于,所述驱动电路还包括多个像素驱动电路,所述像素驱动电路包括:
驱动模块,分别与第一节点、第二节点、第三节点和第一电源信号线电连接,且被配置为在所述第一节点处的电压的控制下将所述第二节点和所述第三节点之间的路径导通,使所述路径中产生用于使发光元件发光的电流;
所述发光元件,所述发光元件的阳极与第四节点电连接,所述发光元件的阴极与第二电源信号线电连接;
发光控制模块,分别与发光控制信号线、所述第一电源信号线、所述第二节点、所述第三节点和所述第四节点电连接,且被配置为在所述发光控制信号线的发光控制信号的控制下,将用于使所述发光元件发光的电流传输至所述阳极;
初始化模块和复位模块,所述初始化模块分别与复位信号线、初始化信号线和所述第一节点电连接,且被配置为在所述复位信号线输出的复位信号的控制下对所述第一节点进行初始化;所述复位模块分别与所述初始化信号线、第一扫描信号线和所述第四节点电连接,被配置为在所述第一扫描信号线输出的所述第一扫描信号的控制下对所述第四节点进行复位;
刷新模块,分别与数据信号线、第二扫描信号线、所述第一节点、所述第二节点和所述第三节点电连接,且被配置为在所述第二扫描信号线输出的所述第二扫描信号的控制下,对所述驱动模块进行刷新;
其中,所述第一GOA单元的输出端通过所述第一扫描信号线与所述复位模块电连接,所述第二GOA单元的输出端通过所述第二扫描信号线与所述刷新模块电连接。
3.根据权利要求2所述的驱动电路,其特征在于,所述第一GOA单元的输出端通过所述第一扫描信号线与所述刷新模块电连接;
所述第一GOA单元输出的所述第一扫描信号和所述第二GOA单元输出的所述第二扫描信号被配置为共同控制同一排的所述子像素的刷新。
4.根据权利要求1所述的驱动电路,其特征在于,所述控制模块包括控制晶体管和刷新控制信号输入端;
所述控制晶体管的栅极和所述刷新控制信号输入端电连接,所述控制晶体管的第一极和所述第一GOA单元的输出端电连接,所述控制晶体管的第二极和所述第二GOA单元的输入端电连接。
5.根据权利要求2所述的驱动电路,其特征在于,所述初始化模块包括第一晶体管;
所述第一晶体管的栅极与所述复位信号线电连接,所述第一晶体管的第一极与所述第一节点电连接,所述第一晶体管第二极与所述初始化信号线电连接。
6.根据权利要求2所述的驱动电路,其特征在于,所述刷新模块包括第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述第二扫描信号线电连接,所述第二晶体管的第一极与所述第一节点电连接,所述第二晶体管的第二极与所述第三节点电连接;
所述第三晶体管的栅极与所述第一扫描信号线或所述第二扫描信号线电连接,所述第三晶体管的第一极与所述第二节点电连接,所述第三晶体管的第二极与所述数据信号线电连接。
7.根据权利要求2所述的驱动电路,其特征在于,所述驱动模块包括第四晶体管和存储电容;
所述第四晶体管的栅极与所述第一节点电连接,所述第四晶体管的第一极与所述第二节点电连接,所述第四晶体管的第二极与所述第三节点电连接;
所述存储电容的第一电极与所述第一电源信号线电连接,所述存储电容的第二电极与所述第一节点电连接。
8.根据权利要求2所述的驱动电路,其特征在于,所述发光控制模块包括第五晶体管和第六晶体管;
所述第五晶体管的栅极与所述发光控制信号线电连接,所述第五晶体管的第一极与所述第一电源信号线电连接,所述第五晶体管的第二极与所述第二节点电连接;
所述第六晶体管的栅极与所述发光控制信号线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述第四节点电连接。
9.根据权利要求2所述的驱动电路,其特征在于,所述复位模块包括第七晶体管,所述第七晶体管的栅极与所述第一扫描信号线电连接,所述第七晶体管的第一极与所述第四节点电连接,所述第七晶体管的第二极与所述初始化信号线电连接。
10.根据权利要求2所述的驱动电路,其特征在于,所述驱动电路包括控制晶体管、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管和第七晶体管;
其中,所述第一晶体管和所述第二晶体管为N型晶体管,所述控制晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述第七晶体管均为P型晶体管。
11.根据权利要求10所述的驱动电路,其特征在于,
在所述第三晶体管的栅极与所述第一扫描信号线电连接的情况下,所述第三晶体管为P型晶体管;
在所述第三晶体管的栅极与所述第二扫描信号线电连接的情况下,所述第三晶体管为N型晶体管。
12.根据权利要求10或11所述的驱动电路,其特征在于,所述第一晶体管和所述第二晶体管为氧化物薄膜晶体管,所述控制晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述第七晶体管均为低温多晶硅薄膜晶体管。
13.一种显示装置,其特征在于,包括如权利要求1-12任一项所述的驱动电路。
14.一种驱动方法,其特征在于,用于驱动如权利要求13所述的显示装置更新画面,所述方法包括:
在一帧显示画面周期中,
向第1行到第N-1行子像素对应的控制模块分别输入第一电平信号;
向第1行到第N-1行子像素对应的第一扫描信号线分别输入第一扫描信号;
向第N行到第M行子像素对应的所述控制模块分别输入第二电平信号;
向第N行到第M行子像素对应的第一扫描信号线输入所述第一扫描信号;
向第N行到第M行子像素对应的第二扫描信号线输入第二扫描信号,实现第N行到第M行的子像素的刷新。
CN202110964789.2A 2021-08-20 2021-08-20 一种驱动电路及驱动方法、显示装置 Pending CN113689825A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110964789.2A CN113689825A (zh) 2021-08-20 2021-08-20 一种驱动电路及驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110964789.2A CN113689825A (zh) 2021-08-20 2021-08-20 一种驱动电路及驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN113689825A true CN113689825A (zh) 2021-11-23

Family

ID=78581215

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110964789.2A Pending CN113689825A (zh) 2021-08-20 2021-08-20 一种驱动电路及驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN113689825A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114078440A (zh) * 2021-11-24 2022-02-22 京东方科技集团股份有限公司 一种栅极驱动电路、显示基板及显示装置
CN114155815A (zh) * 2022-01-21 2022-03-08 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
WO2023225889A1 (zh) * 2022-05-25 2023-11-30 京东方科技集团股份有限公司 显示基板及显示装置
WO2024046063A1 (zh) * 2022-08-29 2024-03-07 京东方科技集团股份有限公司 显示装置和刷新驱动方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110517633A (zh) * 2019-08-28 2019-11-29 上海中航光电子有限公司 显示面板、显示装置和驱动方法
CN111179849A (zh) * 2020-01-06 2020-05-19 京东方科技集团股份有限公司 控制单元、控制电路、显示装置及其控制方法
CN111312136A (zh) * 2018-12-12 2020-06-19 京东方科技集团股份有限公司 移位寄存器单元、扫描驱动电路、驱动方法和显示装置
CN111933084A (zh) * 2020-09-02 2020-11-13 京东方科技集团股份有限公司 一种栅极驱动电路、阵列基板、显示装置、以及驱动方法
CN111968574A (zh) * 2020-09-03 2020-11-20 上海天马微电子有限公司 一种显示装置及驱动方法
CN113192463A (zh) * 2021-05-11 2021-07-30 合肥京东方卓印科技有限公司 发光控制移位寄存器、栅极驱动电路、显示装置及方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111312136A (zh) * 2018-12-12 2020-06-19 京东方科技集团股份有限公司 移位寄存器单元、扫描驱动电路、驱动方法和显示装置
CN110517633A (zh) * 2019-08-28 2019-11-29 上海中航光电子有限公司 显示面板、显示装置和驱动方法
CN111179849A (zh) * 2020-01-06 2020-05-19 京东方科技集团股份有限公司 控制单元、控制电路、显示装置及其控制方法
CN111933084A (zh) * 2020-09-02 2020-11-13 京东方科技集团股份有限公司 一种栅极驱动电路、阵列基板、显示装置、以及驱动方法
CN111968574A (zh) * 2020-09-03 2020-11-20 上海天马微电子有限公司 一种显示装置及驱动方法
CN113192463A (zh) * 2021-05-11 2021-07-30 合肥京东方卓印科技有限公司 发光控制移位寄存器、栅极驱动电路、显示装置及方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114078440A (zh) * 2021-11-24 2022-02-22 京东方科技集团股份有限公司 一种栅极驱动电路、显示基板及显示装置
CN114155815A (zh) * 2022-01-21 2022-03-08 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
WO2023225889A1 (zh) * 2022-05-25 2023-11-30 京东方科技集团股份有限公司 显示基板及显示装置
WO2024046063A1 (zh) * 2022-08-29 2024-03-07 京东方科技集团股份有限公司 显示装置和刷新驱动方法

Similar Documents

Publication Publication Date Title
CN110176213B (zh) 像素电路及其驱动方法、显示面板
CN110268465B (zh) 像素电路、显示面板及像素电路的驱动方法
CN113838421B (zh) 像素电路及其驱动方法、显示面板
CN108399895B (zh) 显示面板及其驱动方法、显示装置
EP3690871A1 (en) Pixel circuit and driving method thereof, and display device
CN110021273B (zh) 像素电路及其驱动方法、显示面板
CN113689825A (zh) 一种驱动电路及驱动方法、显示装置
CN110728946A (zh) 像素电路及其驱动方法、显示面板
CN112513963A (zh) 显示面板及显示装置
JP2022525484A (ja) 画素駆動回路及びその駆動方法、表示パネル
CN115691422A (zh) 像素电路及其驱动方法、显示面板
CN110313028B (zh) 信号产生方法、信号发生电路以及显示装置
CN112449714A (zh) 显示面板、显示装置及驱动方法
CN112449715B (zh) 显示面板、显示装置及驱动方法
WO2019052393A1 (en) PIXEL CIRCUIT, ITS CONTROL METHOD, AND DISPLAY APPARATUS
CN113096593A (zh) 像素单元、阵列基板与显示终端
CN109377944B (zh) 像素驱动电路、显示面板及其驱动方法和显示装置
CN111179849A (zh) 控制单元、控制电路、显示装置及其控制方法
GB2620507A (en) Pixel circuit and driving method therefor and display panel
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
CN113971936B (zh) 显示面板及其驱动方法
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
US11942035B2 (en) Display panel, method for driving display panel, and display device
CN112908253B (zh) 显示面板及其驱动控制方法、显示装置
CN113994416A (zh) 阵列基板、显示面板以及阵列基板的驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination