CN113077837B - 一种自动测试设备的多类型测试向量整合方法及系统 - Google Patents

一种自动测试设备的多类型测试向量整合方法及系统 Download PDF

Info

Publication number
CN113077837B
CN113077837B CN202110314475.8A CN202110314475A CN113077837B CN 113077837 B CN113077837 B CN 113077837B CN 202110314475 A CN202110314475 A CN 202110314475A CN 113077837 B CN113077837 B CN 113077837B
Authority
CN
China
Prior art keywords
test vector
block
test
vector module
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110314475.8A
Other languages
English (en)
Other versions
CN113077837A (zh
Inventor
黄序
索鑫
任栋梁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN202110314475.8A priority Critical patent/CN113077837B/zh
Publication of CN113077837A publication Critical patent/CN113077837A/zh
Application granted granted Critical
Publication of CN113077837B publication Critical patent/CN113077837B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56004Pattern generation

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种自动测试设备的多类型测试向量整合方法及系统,该方法包括:步骤S1,设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用PG0;步骤S2,设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用PG2;步骤S3,设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1)。

Description

一种自动测试设备的多类型测试向量整合方法及系统
技术领域
本发明涉及自动测试技术领域,特别是涉及一种自动测试设备的多类型测试向量整合方法及系统。
背景技术
KALOS I是克莱登(Credence)公司生产的自动测试设备(ATE),主要用于非易失性存储类芯片的功能测试,每块独立板卡有48个数字通道,信号频率最大支持50MHz,四个供电电源,最多可扩展16块独立板卡。
目前,KALOS I测试机使用时有4种模式:
1.算法级测试向量ALPG(Algorithmic Pattern Generator)
可以通过算法产生不同向量,可以使用循环、条件判断以及条件跳转等算法描述控制测试流程,灵活多变,可以运行时加载不同算法描述文件,但算法描述语句不能超过1024行,仅可以使用测试向量模块0(PG0),主要适用于有规律可循的测试激励信号的产生。
算法级测试向量ALPG形式的变量类似于图1,图示为KALOS测试语言(KTL)编写的算法级测试向量。
2.数据缓存模式DBM(data buffer mode)
DBM不是测试向量,而是存储数据的一种模式,以hex(16进制)文件形式存储大量数据,可以作为ALPG的数据源。但仅能在加载程序时单次加载,可以使用测试向量模块1(PG1)和模块2(PG2)。
这里的测试向量模块其实是测试机的一块RAM内存,这个内存可以存储数据,也可以存储测试向量。其主要作用是存储大量的无规则的数据,例如芯片烧写的引导程序(BootLoader文件)等。这时候可以将这些无规则数据先写入RAM内存,然后将相应的内存模块设成DBM模式,然后测试机通道就可以将DBM作为数据源了。
3.测试向量模式PVM(Pattern Vector Mode)
以字符形式表示复杂的测试向量,涉及的信号较多,状态组合多,但仅能在加载程序时单次加载,可以使用测试向量模块1(PG1)和模块2(PG2)。
PVM形式的向量类似于图2,程序从上到下顺次执行,每一行测试机都会输出激励或是捕捉信号。其中每一行中,tset n表示使用的时序信息,这个信息是在PVM执行前定义好的;“C0X”/“C1X”每个字符对应一个测试机输出通道,具体的含义也是在PVM执行前定义好的,例如‘C’可以定义为RZ编码格式,‘0’可以定义为NRZ的编码格式,‘H’可以定义为输入比较(期望电平为高)等。简而言之就是使用预定义的方式将激励和特定的字符绑定,然后再将这些字符组合成需要的激励。
4.错误捕捉存储块ECR(error catch RAM):
ECR不是测试向量,而是一种存储数据的模式。当做输出捕捉的时候,将实际信号和预设的比较信号进行比较,并将测试结果(pass、fail)存入对应地址,如果实际信号和预设的比较信号一致(例如都是高电平),那么ECR中相应的地址存储0(pass),否则存储1(fail),测试过程中需要清零(PG2)。
由上述可知,不论是ALPG、PVM、DBM和ECR,他们的操作对象其实都是测试机的RAM内存块,只要做合理的RAM使用地址划分,就可以同时兼容这些模式或是功能。虽然,DBM和ECR不是向量,但习惯上仍然把RAM地址划分称为向量整合。
目前在使用KALOS I测试机有三个测试向量生成模块(Pattern Generator,PG0、PG1、PG2),现有方案是PG0作为ALPG向量生成,PG2作为ECR模式存储失效位(bit),PG1作为DBM或者PVM模式,DBM为hex(16进制)文件,而PVM为字符形式表示复杂的测试向量,两者不可兼容,如图3所示,左侧为PG0,用KALOS测试语言(KTL)编写,右下角是ECR模式的PG2,ECR以图像形式显示,黑色的点是1白色的点是0或相反,右上角是PG1,不能兼容DBM和PVM。
发明内容
为克服上述现有技术存在的不足,本发明之目的在于提供一种自动测试设备的多类型测试向量整合方法及系统,通过将向量生成模块做地址规划,使得可以同时将ALPG、ECR、DBM和PVM类型的向量整合到工程里,满足了生成不同测试向量的需求。
为达上述及其它目的,本发明提出一种自动测试设备的多类型测试向量整合方法,包括如下步骤:
步骤S1,设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
步骤S2,设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用测试向量模块2(PG2);
步骤S3,设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1)。
配置PG2做DBM专用,PG1做PVM和ECR共用区块
优选地,于步骤S3中,在初始化时对所述测试向量模块1(PG1)进行地址划分,先设置所述测试向量模块1(PG1)为数据缓存模式DBM区块,其起始地址记为address2,然后将数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合。
优选地,所述起始地址address1和address2范围取决于实际测试用例。
优选地,测试向量模块1(PG1)和测试向量模块2(PG2)具有同样属性,可以交换配置。
为达到上述目的,本发明还提供一种自动测试设备的多类型测试向量整合方法,包括如下步骤:
步骤S1,设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
步骤S2,设置测试向量模块2(PG2)作为数据缓存模式DBM区块,使数据缓存模式DBM单独占用测试向量模块2(PG2);
步骤S3,设置测试向量模块1(PG1)作为测试向量模式PVM区块和错误捕捉存储块ECR共用区块,使测试向量模式PVM区块和错误捕捉存储块ECR共用测试向量模块1(PG1)。
为达到上述目的,本发明还提供一种自动测试设备的多类型测试向量整合系统,包括如下:
测试向量模块0设置单元,用于设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
测试向量模块2设置单元,用于设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用测试向量模块2(PG2);
测试向量模块1设置单元,用于设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1)。
优选地,所述测试向量模块1设置单元在初始化时对所述测试向量模块1(PG1)进行地址划分,先设置所述测试向量模块1(PG1)为数据缓存模式DBM区块,其起始地址记为address2,然后将数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合。
优选地,所述起始地址address1和address2范围取决于实际测试用例。
优选地,测试向量模块1(PG1)和测试向量模块2(PG2)具有同样属性,可以交换配置。
为达到上述目的,本发明还提供一种自动测试设备的多类型测试向量整合系统,包括:
测试向量模块0设置单元,用于设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
测试向量模块2设置单元,用于设置测试向量模块2(PG2)作为数据缓存模式DBM区块,使数据缓存模式DBM单独占用测试向量模块2(PG2);
测试向量模块1设置单元,用于设置测试向量模块1(PG1)作为测试向量模式PVM区块和错误捕捉存储块ECR共用区块,使测试向量模式PVM区块和错误捕捉存储块ECR共用测试向量模块1(PG1)。
与现有技术相比,本发明一种自动测试设备的多类型测试向量整合方法及系统,通过将向量生成模块做地址规划,使得可以同时将ALPG、ECR、DBM和PVM类型的向量整合到工程里,满足了生成不同测试向量的需求。
附图说明
图1为现有技术算法级测试向量ALPG示意图;
图2为现有技术测试向量模式PVM示意图;
图3为现有技术中测试向量模块2(PG2)作错误捕捉存储块ECR示意图;
图4为本发明一种自动测试设备的多类型测试向量整合方法的步骤流程图;
图5为本发明中测试向量模块2(PG2)作测试向量模式PVM示意图;
图6为本发明一种自动测试设备的多类型测试向量整合系统的系统架构图。
具体实施方式
以下通过特定的具体实例并结合附图说明本发明的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的其它优点与功效。本发明亦可通过其它不同的具体实例加以施行或应用,本说明书中的各项细节亦可基于不同观点与应用,在不背离本发明的精神下进行各种修饰与变更。
图4为本发明一种自动测试设备的多类型测试向量整合方法的步骤流程图。如图4所示,本发明一种自动测试设备的多类型测试向量整合方法,包括如下步骤:
步骤S1,设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用PG0;
步骤S2,设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用PG2,如图5所示;
步骤S3,设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1),在初始化时对PG1进行地址划分,先设置PG1为数据缓存模式DBM区块,其起始地址记为address2,然后把数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合,address1和address2范围取决于实际测试用例,例如,对于一个1024Byte的闪存(Flash)产品,ECR设置的地址范围可以是#000000~#0003FF,即address1=0,若需要使用DBM存储1024Byte数据,那么DBM的地址范围可以设置成#000400~#0007FF,即address2=1024,当然,如果存储器的共用区块够大时可以给每部分多分配空间以利于程序编写和测试。
同理,作为本发明另一实施方式,可以配置PG2做DBM专用,PG1做PVM和ECR共用区块。
图6为本发明一种自动测试设备的多类型测试向量整合系统的系统架构图图。如图6所示,本发明一种自动测试设备的多类型测试向量整合系统,包括:
测试向量模块0设置单元601,用于设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用PG0;
测试向量模块2设置单元602,用于设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用PG2;
测试向量模块1设置单元603,用于设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1),在初始化时对PG1进行地址划分,先设置PG1为数据缓存模式DBM区块,其起始地址记为address2,然后把数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合,address1和address2范围取决于实际测试用例。
同理,作为本发明另一实施方式,可以配置PG2做DBM专用,PG1做PVM和ECR共用区块。
需要说明的是,虽然本发明是在KALOS I机台上实施的,但也适用于KALOS2和与存储机制一样的机台。
同时,PG1和PG2具有同样属性,配置时可以交换配置,比如,选择配置测试向量模式PVM单独占用PG2,也可以配置测试向量模式PVM单独占用PG1。
通过本发明,可将ALPG、DBM、ECR以及PVM等类型的测试向量整合在一起,测试结果正常(PASS)。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何本领域技术人员均可在不违背本发明的精神及范畴下,对上述实施例进行修饰与改变。因此,本发明的权利保护范围,应如权利要求书所列。

Claims (8)

1.一种自动测试设备的多类型测试向量整合方法,应用于KALOS1机台、KALOS2机台或与上述存储机制一样的机台,所述多类型测试向量整合方法包括如下步骤:
步骤S1,设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
步骤S2,设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用测试向量模块2(PG2);
步骤S3,设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1);
其中,于步骤S3中,在初始化时对所述测试向量模块1(PG1)进行地址划分,先设置所述测试向量模块1(PG1)为数据缓存模式DBM区块,其起始地址记为address2,然后将数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合,所述测试向量的类型包括ALPG、ECR、DBM或PVM中的至少一种。
2.如权利要求1所述的一种自动测试设备的多类型测试向量整合方法,其特征在于:所述起始地址address1和address2范围取决于实际测试用例。
3.如权利要求2所述的一种自动测试设备的多类型测试向量整合方法,其特征在于:测试向量模块1(PG1)和测试向量模块2(PG2)具有同样属性,可以交换配置。
4.一种自动测试设备的多类型测试向量整合方法,应用于KALOS1机台、KALOS2机台或与上述存储机制一样的机台,所述多类型测试向量整合方法包括如下步骤:
步骤S1,设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
步骤S2,设置测试向量模块2(PG2)作为数据缓存模式DBM区块,使数据缓存模式DBM单独占用测试向量模块2(PG2);
步骤S3,设置测试向量模块1(PG1)作为测试向量模式PVM区块和错误捕捉存储块ECR共用区块,使测试向量模式PVM区块和错误捕捉存储块ECR共用测试向量模块1(PG1);
其中,于步骤S3中,在初始化时对所述测试向量模块1(PG1)进行地址划分,先设置所述测试向量模块1(PG1)为数据缓存模式DBM区块,其起始地址记为address2,然后将数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合,所述测试向量的类型包括ALPG、ECR、DBM或PVM中的至少一种。
5.一种自动测试设备的多类型测试向量整合系统,应用于KALOS1机台、KALOS2机台或与上述存储机制一样的机台,所述多类型测试向量整合系统包括如下:
测试向量模块0设置单元,用于设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
测试向量模块2设置单元,用于设置测试向量模块2(PG2)作为测试向量模式PVM区块,使测试向量模式PVM单独占用测试向量模块2(PG2);
测试向量模块1设置单元,用于设置测试向量模块1(PG1)作为数据缓存模式DBM和错误捕捉存储块ECR共用区块,使数据缓存模式DBM和错误捕捉存储块ECR共用测试向量模块1(PG1);
其中,所述测试向量模块1设置单元在初始化时对所述测试向量模块1(PG1)进行地址划分,先设置所述测试向量模块1(PG1)为数据缓存模式DBM区块,其起始地址记为address2,然后将数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合。
6.如权利要求5所述的一种自动测试设备的多类型测试向量整合系统,其特征在于:所述起始地址address1和address2范围取决于实际测试用例。
7.如权利要求6所述的一种自动测试设备的多类型测试向量整合系统,其特征在于:测试向量模块1(PG1)和测试向量模块2(PG2)具有同样属性,可以交换配置。
8.一种自动测试设备的多类型测试向量整合系统,应用于KALOS1机台、KALOS2机台或与上述存储机制一样的机台,所述多类型测试向量整合系统包括:
测试向量模块0设置单元,用于设置测试向量模块0(PG0)作为算法级测试向量ALPG区块,使算法级测试向量ALPG单独占用测试向量模块0(PG0);
测试向量模块2设置单元,用于设置测试向量模块2(PG2)作为数据缓存模式DBM区块,使数据缓存模式DBM单独占用测试向量模块2(PG2);
测试向量模块1设置单元,用于设置测试向量模块1(PG1)作为测试向量模式PVM区块和错误捕捉存储块ECR共用区块,使测试向量模式PVM区块和错误捕捉存储块ECR共用测试向量模块1(PG1),
其中,所述测试向量模块1设置单元在初始化时对所述测试向量模块1(PG1)进行地址划分,先设置所述测试向量模块1(PG1)为数据缓存模式DBM区块,其起始地址记为address2,然后将数据缓存模式DBM区块中的一部分作为错误捕捉存储块ECR使用,其起始地址为address1,完成测试向量的整合。
CN202110314475.8A 2021-03-24 2021-03-24 一种自动测试设备的多类型测试向量整合方法及系统 Active CN113077837B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110314475.8A CN113077837B (zh) 2021-03-24 2021-03-24 一种自动测试设备的多类型测试向量整合方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110314475.8A CN113077837B (zh) 2021-03-24 2021-03-24 一种自动测试设备的多类型测试向量整合方法及系统

Publications (2)

Publication Number Publication Date
CN113077837A CN113077837A (zh) 2021-07-06
CN113077837B true CN113077837B (zh) 2024-04-12

Family

ID=76610167

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110314475.8A Active CN113077837B (zh) 2021-03-24 2021-03-24 一种自动测试设备的多类型测试向量整合方法及系统

Country Status (1)

Country Link
CN (1) CN113077837B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1211737A (zh) * 1997-08-26 1999-03-24 三星电子株式会社 集成电路芯片测试器及其测试方法
US6851076B1 (en) * 2000-09-28 2005-02-01 Agilent Technologies, Inc. Memory tester has memory sets configurable for use as error catch RAM, Tag RAM's, buffer memories and stimulus log RAM
CN102360064A (zh) * 2011-08-01 2012-02-22 上海宏力半导体制造有限公司 芯片的测试系统
CN102638263A (zh) * 2012-04-24 2012-08-15 上海宏力半导体制造有限公司 测试装置及对应的测试方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070220380A1 (en) * 2006-03-20 2007-09-20 Credence Systems Corporation Message system for logical synchronization of multiple tester chips

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1211737A (zh) * 1997-08-26 1999-03-24 三星电子株式会社 集成电路芯片测试器及其测试方法
US6851076B1 (en) * 2000-09-28 2005-02-01 Agilent Technologies, Inc. Memory tester has memory sets configurable for use as error catch RAM, Tag RAM's, buffer memories and stimulus log RAM
CN102360064A (zh) * 2011-08-01 2012-02-22 上海宏力半导体制造有限公司 芯片的测试系统
CN102638263A (zh) * 2012-04-24 2012-08-15 上海宏力半导体制造有限公司 测试装置及对应的测试方法

Also Published As

Publication number Publication date
CN113077837A (zh) 2021-07-06

Similar Documents

Publication Publication Date Title
US5896398A (en) Flash memory test system
EP0778584B1 (en) Semiconductor integrated circuit device with large-scale memory and controller embedded on one semiconductor chip, and method of testing the device
DE102004023407B4 (de) Testvorrichtung und Verfahren zum Testen eines eingebetteten Speicherkerns sowie zugehöriger Halbleiterchip
KR100932309B1 (ko) 반도체 시험장치 및 반도체 메모리의 시험방법
US8201037B2 (en) Semiconductor integrated circuit and method for controlling semiconductor integrated circuit
US20080229163A1 (en) Test apparatus, test method and machine readable medium storing a program therefor
US6353563B1 (en) Built-in self-test arrangement for integrated circuit memory devices
JPH01184700A (ja) メモリ試験装置
US7661043B2 (en) Test apparatus, and method of manufacturing semiconductor memory
JP4334285B2 (ja) 半導体試験装置及びその制御方法
JP3871384B2 (ja) 半導体メモリ試験装置用不良解析メモリ
KR19980032494A (ko) 메모리 시험장치
CN113077837B (zh) 一种自动测试设备的多类型测试向量整合方法及系统
US5930269A (en) Testing system for semiconductor device without influence of defective device
KR100939199B1 (ko) 시험 장치, 시험 방법, 프로그램, 및 기록 매체
US20030005389A1 (en) Test circuit for testing a synchronous circuit
JPH0773700A (ja) フラッシュメモリ試験装置
JP2006139892A (ja) 試験装置及び試験方法
US20080077349A1 (en) Semiconductor testing device
JPH10253707A (ja) 集積回路試験装置
US8543877B2 (en) Method of performing a chip burn-in scanning with increased efficiency
US7231487B2 (en) Automatic decoding method for mapping and selecting a non-volatile memory device having a LPC serial communication interface in the available addressing area on motherboards
JP3079676B2 (ja) 集積回路試験装置
JP2008084370A (ja) メモリ試験装置およびメモリ試験方法
US20050138491A1 (en) Circuit arrangement and method for driving electronic chips

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant